CN118282600A - 射频数据同步方法、装置、电子设备及可读存储介质 - Google Patents
射频数据同步方法、装置、电子设备及可读存储介质 Download PDFInfo
- Publication number
- CN118282600A CN118282600A CN202211720467.4A CN202211720467A CN118282600A CN 118282600 A CN118282600 A CN 118282600A CN 202211720467 A CN202211720467 A CN 202211720467A CN 118282600 A CN118282600 A CN 118282600A
- Authority
- CN
- China
- Prior art keywords
- radio frequency
- synchronous
- frequency division
- sampling
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 67
- 230000001360 synchronised effect Effects 0.000 claims abstract description 296
- 238000005070 sampling Methods 0.000 claims abstract description 251
- 230000005540 biological transmission Effects 0.000 claims abstract description 152
- 238000012163 sequencing technique Methods 0.000 claims description 5
- 230000008054 signal transmission Effects 0.000 abstract description 5
- 230000009467 reduction Effects 0.000 abstract description 4
- 230000008569 process Effects 0.000 description 14
- 238000010586 diagram Methods 0.000 description 13
- 239000000872 buffer Substances 0.000 description 11
- 238000004891 communication Methods 0.000 description 11
- 238000004590 computer program Methods 0.000 description 7
- 230000006870 function Effects 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 4
- 230000009286 beneficial effect Effects 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 2
- 230000005855 radiation Effects 0.000 description 2
- 241000699670 Mus sp. Species 0.000 description 1
- 101100434411 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) ADH1 gene Proteins 0.000 description 1
- 101100015484 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GPA1 gene Proteins 0.000 description 1
- 101150102866 adc1 gene Proteins 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 239000013307 optical fiber Substances 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本申请公开了一种射频数据同步方法、装置、电子设备及可读存储介质,所述射频数据同步方法包括:获取片外参考源产生的同步信号,并基于高频时钟信号,对同步信号进行采样,得到采样同步信号;对高频时钟信号进行分频,得到各第一分频时钟信号;基于采样同步信号,对各第一分频时钟信号进行相位同步,得到各第一同步分频时钟信号;基于各第一同步分频时钟信号,分别对采样同步信号进行采样,得到各第一分频采样同步信号;基于各第一同步分频时钟信号和各第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步。本申请解决了现有技术中由于天线端信号发射不同步而导致多用户多输入多输出装置的性能降低的技术问题。
Description
技术领域
本申请涉及通信技术领域,尤其涉及一种射频数据同步方法、装置、电子设备及可读存储介质。
背景技术
波束成形是根据特定场景自适应的调整天线阵列辐射的一种技术,具体基站使用多根天线收发,可以自动调节各个天线的辐射方向,最后在用户接收点形成叠加,这样会增加信号接收点的强度。波束成形是在多输入多输出装置的空口处进行信号叠加,完成能量的集中发射,因此波束成形技术和多输入多输出技术这两种技术相辅相成,共同提升通信的质量。但是多通道的信号在天线端发射时常会出现不同步的情况,这样会导致接收端收到的信号强度低,损失定位精度以及通信距离,从而导致多用户多输入多输出装置的性能降低。
发明内容
本申请的主要目的在于提供一种射频数据同步方法、装置、电子设备及可读存储介质,旨在解决现有技术中由于天线端信号发射不同步而导致多用户多输入多输出装置的性能降低的技术问题。
为实现上述目的,本申请提供一种射频数据同步方法,所述射频数据同步方法包括:
获取片外参考源产生的同步信号,并基于高频时钟信号,对所述同步信号进行采样,得到采样同步信号;
对所述高频时钟信号进行分频,得到各第一分频时钟信号;
基于所述采样同步信号,对各所述第一分频时钟信号进行相位同步,得到各第一同步分频时钟信号;
基于各第一同步分频时钟信号,分别对所述采样同步信号进行采样,得到各第一分频采样同步信号;
基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步。
可选地,所述基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步,包括:
分别在各所述射频传输通道中对传输的第一同步分频时钟信号进行二次分频,得到各所述射频传输通道的第二分频时钟信号;
基于各所述第一分频采样同步信号,分别对各所述射频传输通道中的第二分频时钟信号进行相位同步,得到各所述射频传输通道中的第二同步分频时钟信号;
基于各所述第二同步分频时钟信号,分别对各所述射频传输通道中的第一分频采样同步信号进行采样,得到各所述射频传输通道中的第二分频采样同步信号;
在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步。
可选地,所述射频传输通道包括射频发射通道,所述数据转换器包括数模转换器,所述在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步,包括:
获取各所述射频发射通道的通道时延时长;
根据各所述通道时延时长,分别对各所述第二同步分频时钟信号下的第二分频采样同步信号进行补偿;
根据各补偿后的第二分频采样同步信号,向各所述射频发射通道中数模转换器传输通道发送数据,其中,所述补偿后的第二分频采样同步信号用于控制是否向所述数模转换器传输通道发送数据。
可选地,所述根据各所述通道时延时长,分别对各所述第二同步分频时钟信号下的第二分频采样同步信号进行补偿,包括:
根据各所述射频发射通道的通道时延时长之间的偏差,确定各所述射频发射通道对应的时延补偿值;
根据各所述时延补偿值,对各所述第二同步分频时钟信号下的第二分频采样同步信号分别进行时延补偿。
可选地,所述根据各补偿后的第二分频采样同步信号,向各所述射频发射通道中数模转换器传输通道发送数据,包括:
分别在各所述射频发射通道中检测补偿后的第二分频采样同步信号;
若检测到补偿后的第二分频采样同步信号为预设触发电平信号,则向所述射频发射通道中数模转换器传输通道发送数据。
可选地,所述射频传输通道包括射频接收通道,所述数据转换器包括模数转换器,所述在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步,包括:
获取各所述射频接收通道下模数转换器输出的第一并行多相数据,其中,所述第一并行多相数据中附着有对应射频接收通道下的第二分频采样同步信号;
在各所述第二同步分频时钟信号下对各所述第一并行多相数据中的第二分频采样同步信号进行相位排序补偿,得到各第二并行多相数据;
对齐各所述第二并行多相数据中的第二分频采样同步信号,并将对齐后的各第二并行多相数据同步传输至各所述模数转换器对应的数字处理模块。
可选地,所述在各所述第二同步分频时钟信号下对各所述第一并行多相数据中的第二分频采样同步信号进行相位排序补偿,得到各第二并行多相数据,包括:
在各所述第二同步分频时钟信号下分别将各所述第一并行多相数据的第二分频采样同步信号所在相排列至首相。
可选地,所述对齐各所述第二并行多相数据中的第二分频采样同步信号,并将对齐后的各第二并行多相数据同步传输至各所述模数转换器对应的数字处理模块,包括:
通过预设缓存模块接收并缓存各所述第二并行多相数据;
检测各所述第二并行多相数据中的第二分频采样同步信号是否均缓存至预设起始地址,若均缓存至预设起始地址,则判定各所述第二并行多相数据中的第二分频采样同步信号已对齐;
根据各所述第二分频采样同步信号,从所述预设起始地址中分别将各第二并行多相数据同步读取至各所述模数转换器对应的数字处理模块。
为实现上述目的,本申请还提供一种射频数据同步装置,所述射频数据同步装置包括:
高频采样模块,用于获取片外参考源产生的同步信号,并基于高频时钟信号,对所述同步信号进行采样,得到采样同步信号;
时钟分频模块,用于对所述高频时钟信号进行分频,得到各第一分频时钟信号;
相位同步模块,用于基于所述采样同步信号,对各所述第一分频时钟信号进行相位同步,得到各第一同步分频时钟信号;
分频采样模块,用于基于各第一同步分频时钟信号,分别对所述采样同步信号进行采样,得到各第一分频采样同步信号;
同步模块,用于基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步。
可选地,所述同步模块还用于:
分别在各所述射频传输通道中对传输的第一同步分频时钟信号进行二次分频,得到各所述射频传输通道的第二分频时钟信号;
基于各所述第一分频采样同步信号,分别对各所述射频传输通道中的第二分频时钟信号进行相位同步,得到各所述射频传输通道中的第二同步分频时钟信号;
基于各所述第二同步分频时钟信号,分别对各所述射频传输通道中的第一分频采样同步信号进行采样,得到各所述射频传输通道中的第二分频采样同步信号;
在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步。
可选地,所述射频传输通道包括射频发射通道,所述数据转换器包括数模转换器,所述同步模块还用于:
获取各所述射频发射通道的通道时延时长;
根据各所述通道时延时长,分别对各所述第二同步分频时钟信号下的第二分频采样同步信号进行补偿;
根据各补偿后的第二分频采样同步信号,向各所述射频发射通道中数模转换器传输通道发送数据,其中,所述补偿后的第二分频采样同步信号用于控制是否向所述数模转换器传输通道发送数据。
可选地,所述同步模块还用于:
根据各所述射频发射通道的通道时延时长之间的偏差,确定各所述射频发射通道对应的时延补偿值;
根据各所述时延补偿值,对各所述第二同步分频时钟信号下的第二分频采样同步信号分别进行时延补偿。
可选地,所述同步模块还用于:
分别在各所述射频发射通道中检测补偿后的第二分频采样同步信号;
若检测到补偿后的第二分频采样同步信号为预设触发电平信号,则向所述射频发射通道中数模转换器传输通道发送数据。
可选地,所述射频传输通道包括射频接收通道,所述数据转换器包括模数转换器,所述同步模块还用于:
获取各所述射频接收通道下模数转换器输出的第一并行多相数据,其中,所述第一并行多相数据中附着有对应射频接收通道下的第二分频采样同步信号;
在各所述第二同步分频时钟信号下对各所述第一并行多相数据中的第二分频采样同步信号进行相位排序补偿,得到各第二并行多相数据;
对齐各所述第二并行多相数据中的第二分频采样同步信号,并将对齐后的各第二并行多相数据同步传输至各所述模数转换器对应的数字处理模块。
可选地,所述同步模块还用于:
在各所述第二同步分频时钟信号下分别将各所述第一并行多相数据的第二分频采样同步信号所在相排列至首相。
可选地,所述同步模块还用于:
通过预设缓存模块接收并缓存各所述第二并行多相数据;
检测各所述第二并行多相数据中的第二分频采样同步信号是否均缓存至预设起始地址,若均缓存至预设起始地址,则判定各所述第二并行多相数据中的第二分频采样同步信号已对齐;
根据各所述第二分频采样同步信号,从所述预设起始地址中分别将各第二并行多相数据同步读取至各所述模数转换器对应的数字处理模块。
本申请还提供一种电子设备,所述电子设备包括:存储器、处理器以及存储在所述存储器上并可在所述处理器上运行的所述射频数据同步方法的程序,所述射频数据同步方法的程序被处理器执行时可实现如上述的射频数据同步方法的步骤。
本申请还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有实现射频数据同步方法的程序,所述射频数据同步方法的程序被处理器执行时实现如上述的射频数据同步方法的步骤。
本申请提供了一种射频数据同步方法、装置、电子设备及可读存储介质,具体获取片外参考源产生的同步信号,并基于高频时钟信号,对所述同步信号进行采样,得到采样同步信号;对所述高频时钟信号进行分频,得到各第一分频时钟信号;基于所述采样同步信号,对各所述第一分频时钟信号进行相位同步,得到各第一同步分频时钟信号;基于各第一同步分频时钟信号,分别对所述采样同步信号进行采样,得到各第一分频采样同步信号;基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步。这样全部数据转换器的同步信号都来自于片外参考源,在整个射频数据同步过程中,除了高频时钟信号和片外参考源产生的同步信号是异步的之外,其余的时钟分频以及同步过程都是确定的,而利用高频时钟信号采样片外参考源产生的同步信号时最多存在一个时钟的不确定性,因此可以提升发射端以及接收端多通道信号的同步精度,从而可以提升接收端收到的信号强度,损失定位精度以及通信距离,提升多用户多输入多输出装置的性能。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请射频数据同步方法第一实施例的流程示意图;
图2为本申请射频数据同步方法另一实施例中同步网络的示意图;
图3为本申请射频数据同步方法第二实施例的流程示意图;
图4为本申请射频数据同步方法一实施例中射频发射通道补偿的示意图;
图5为本申请射频数据同步方法又一实施例中同步网络的示意图;
图6为本申请射频数据同步方法一实施例中射频接收通道进行接收射频数据同步的示意图;
图7为本申请实施例中射频数据同步方法涉及的硬件运行环境的设备结构示意图。
本申请目的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
为使本申请的上述目的、特征和优点能够更加明显易懂,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其它实施例,均属于本申请保护的范围。
参照图1,本申请实施例提供一种射频数据同步方法,在本申请射频数据同步方法的第一实施例中,所述射频数据同步方法包括:
步骤S10,获取片外参考源产生的同步信号,并基于高频时钟信号,对所述同步信号进行采样,得到采样同步信号;
步骤S20,对所述高频时钟信号进行分频,得到各第一分频时钟信号;
步骤S30,基于所述采样同步信号,对各所述第一分频时钟信号进行相位同步,得到各第一同步分频时钟信号;
步骤S40,基于各第一同步分频时钟信号,分别对所述采样同步信号进行采样,得到各第一分频采样同步信号;
步骤S50,基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步。
作为一种示例,步骤S10至步骤S50包括:获取片外参考源产生的同步信号,并基于高频时钟信号,对所述同步信号进行采样,得到采样同步信号;按照多输入多输出装置中各射频传输通道所需的时钟频率,对所述高频时钟信号进行分频,得到各第一分频时钟信号;通过将各所述第一分频时钟信号与所述采样同步信号的帧头进行对齐,对各所述第一分频时钟信号进行相位同步,得到各第一同步分频时钟信号;基于各第一同步分频时钟信号,分别对所述采样同步信号进行采样,得到各第一分频采样同步信号;将各所述第一同步分频时钟信号和各所述第一分频采样同步信号发送至对应的射频传输通道;基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步,其中,所述数据转换器可以为数模转换器或者模数转换器中的一种或者多种。这样,对于整个射频传输过程来讲,各第一分频时钟信号的同步过程是确定的,因此可以保证各第一同步分频时钟信号的同步精度,而各第一分频采样同步信号是基于各第一同步分频时钟信号分别对所述采样同步信号进行采样得到,因此也可以保证各第一分频采样同步信号的同步精度,而虽然片外参考源产生的同步信号和高频时钟信号是异步的,但是利用高频时钟信号采样片外参考源产生的同步信号时最多存在一个时钟的不确定性,不会存在太大的精度偏差,因此可以提升发射端以及接收端多通道信号的同步精度,从而可以提升接收端收到的信号强度,损失定位精度以及通信距离,提升多用户多输入多输出装置的性能。
作为一种示例,所述数据转换器可以为数模转换器或者模数转换器中的一种或者多种,所述射频传输通道可以为射频接收通道或者射频发射通道的一种或者多种。
其中,所述基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步,包括:
步骤S51,分别在各所述射频传输通道中对传输的第一同步分频时钟信号进行二次分频,得到各所述射频传输通道的第二分频时钟信号;
步骤S52,基于各所述第一分频采样同步信号,分别对各所述射频传输通道中的第二分频时钟信号进行相位同步,得到各所述射频传输通道中的第二同步分频时钟信号;
步骤S53,基于各所述第二同步分频时钟信号,分别对各所述射频传输通道中的第一分频采样同步信号进行采样,得到各所述射频传输通道中的第二分频采样同步信号;
步骤S54,在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步。
作为一种示例,步骤S51至步骤S54包括:按照各射频传输通道所需的时钟频率,分别在各所述射频传输通道中对传输的第一同步分频时钟信号进行二次分频,得到各所述射频传输通道的第二分频时钟信号;通过分别将各所述射频传输通道中的第二分频时钟信号与对应的第一分频采样同步信号的帧头进行对齐,分别对各所述射频传输通道中的第二分频时钟信号进行相位同步,得到各所述射频传输通道中的第二同步分频时钟信号;基于各所述第二同步分频时钟信号,分别对各所述射频传输通道中的第一分频采样同步信号进行采样,得到各所述射频传输通道中的第二分频采样同步信号;在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步,其中,所述第二分频采样同步信号用于控制射频数据流经数据转换器的时间点。
作为一种示例,参照图2,图2为本申请射频数据同步方法一实施例中同步网络的示意图,具体同步过程为:片外参考源产生全芯片统一的同步信号sync,经片内高频时钟采样同步化后得到采样同步信号,再用采样同步信号去同步一级分频时钟的相位得到各第一同步分频时钟信号,以及用一级分频时钟采样同步信号得到各第一分频采样同步信号。从而对于送往ADC(模数转换器)的第一同步分频时钟信号clk_adc和第一分频采样同步信号sync_clk_adc,在射频接收通道中,这两个信号有两方面作用,一是用于多块ADC同步接收;二是在ADC内根据需求再进行二级分频;在发送多路通道中,送往DAC(数模转换器)的第一同步分频时钟信号clk_dac和第一分频采样同步信号sync_clk_dac,这两个信号有两方面作用,一是用于多路天线同步发送的处理;二是根据DAC需求再进行二级分频。这样全部数模转换的同步信号都来自于片外参考源,在全网络同步过程中只有片外参考源输入的同步信号和高频时钟信号是异步的,其他时钟分频、同步过程都是确定的,而在一级分频中高频时钟信号采样同步信号sync最多有一个时钟的不确定性,之后的二级时钟分频、同步过程中不再有任何的不确定因素,因此可以提升射频数据同步的精度。
本申请实施例提供了一种射频数据同步方法,具体获取片外参考源产生的同步信号,并基于高频时钟信号,对所述同步信号进行采样,得到采样同步信号;对所述高频时钟信号进行分频,得到各第一分频时钟信号;基于所述采样同步信号,对各所述第一分频时钟信号进行相位同步,得到各第一同步分频时钟信号;基于各第一同步分频时钟信号,分别对所述采样同步信号进行采样,得到各第一分频采样同步信号;基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步。这样全部数据转换器的同步信号都来自于片外参考源,在整个射频数据同步过程中,除了高频时钟信号和片外参考源产生的同步信号是异步的之外,其余的时钟分频以及同步过程都是确定的,而利用高频时钟信号采样片外参考源产生的同步信号时最多存在一个时钟的不确定性,因此可以提升发射端以及接收端多通道信号的同步精度,从而可以提升接收端收到的信号强度,损失定位精度以及通信距离,提升多用户多输入多输出装置的性能。
进一步地,参照图3,在本申请另一实施例中,与上述实施例相同或相似的内容,可以参考上文介绍,后续不再赘述。所述射频传输通道包括射频发射通道,所述数据转换器包括数模转换器,所述在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步,包括:
步骤S541,获取各所述射频发射通道的通道时延时长;
步骤S542,根据各所述通道时延时长,分别对各所述第二同步分频时钟信号下的第二分频采样同步信号进行补偿;
步骤S543,根据各补偿后的第二分频采样同步信号,向各所述射频发射通道中数模转换器传输通道发送数据,其中,所述补偿后的第二分频采样同步信号用于控制是否向所述数模转换器传输通道发送数据。
在本实施例中,需要说明的是,由于不同的射频发射通道中的硬件存在差异,因此在发射射频数据时各射频发射通道的通道时延时长存在差异,这会导致利用各射频发射通道发送的数据不同步。
作为一种示例,步骤S541至步骤S543包括:获取各所述射频发射通道的通道时延时长;根据各所述通道时延时长之间的偏差,分别对各所述第二同步分频时钟信号下的第二分频采样同步信号补偿对应的时延补偿值;根据各补偿后的第二分频采样同步信号,向各所述射频发射通道中数模转换器传输通道发送数据,其中,所述补偿后的第二分频采样同步信号用于控制是否向所述数模转换器传输通道发送数据。
作为一种示例,所述第二分频采样同步信号可以为电平信号,当第二分频采样同步信号由低电平变化为高电平时,则开始控制向所述数模转换器传输通道发送数据,所述第二分频采样同步信号的帧头为由低电平变化为高电平的一帧信号。
其中,所述根据各所述通道时延时长,分别对各所述第二同步分频时钟信号下的第二分频采样同步信号进行补偿,包括:
步骤A10,根据各所述射频发射通道的通道时延时长之间的偏差,确定各所述射频发射通道对应的时延补偿值;
步骤A20,根据各所述时延补偿值,对各所述第二同步分频时钟信号下的第二分频采样同步信号分别进行时延补偿。
作为一种示例,步骤A10至步骤A20包括:在各所述射频发射通道的通道时延时长中确定时长最长的最长通道时延时长,分别计算其他通道时延时长与最长通道时延时长之间的偏差,得到各时延偏差;根据各时延偏差,确定各所述射频发射通道对应的时延补偿值;根据各所述时延补偿值,对各所述第二同步分频时钟信号下的第二分频采样同步信号分别进行时延补偿。这样,可以对各第二同步分频时钟下已同步的第二分频采样同步信号施加时延,而由于补偿后的第二分频采样同步信号用于控制是否向所述数模转换器传输通道发送数据,则可以使得各补偿后的第二分频采样同步信号时延与对应的射频发射通道的通道时延叠加,各射频发射通道的整体时延一致,从而可以实现消除不同射频发射通道的整体时延之间的偏差的目的,因此可以同步各射频发射通道发射的射频数据。
作为一种示例,所述根据各时延偏差,确定各所述射频发射通道对应的时延补偿值,包括:
获取所述最长通道时延时长对应的射频通道的基础时延补偿值,将该基础时延补偿值作为该最长通道时延时长对应的时延补偿值;分别计算各所述时延偏差和所述基础时延补偿值之和,得到各其他通道时延时长对应的时延补偿值。例如,假设所述基础时延补偿值为0ms,各时延偏差分别为1ms和2ms,则各其他通道时延时长对应的时延补偿值分别为1ms和2ms;假设所述基础时延补偿值为1ms,各时延偏差分别为1ms和2ms,则各其他通道时延时长对应的时延补偿值分别为2ms和3ms。
其中,所述根据各补偿后的第二分频采样同步信号,向各所述射频发射通道中数模转换器传输通道发送数据,包括:
步骤B10,分别在各所述射频发射通道中检测补偿后的第二分频采样同步信号;
步骤B20,若检测到补偿后的第二分频采样同步信号为预设触发电平信号,则向所述射频发射通道中数模转换器传输通道发送数据。
作为一种示例,步骤B10至步骤B20包括:分别在各所述射频发射通道中检测补偿后的第二分频采样同步信号;若检测到补偿后的第二分频采样同步信号为帧头信号,则触发向所述射频发射通道中数模转换器传输通道发送数据,其中,所述帧头信号可以为第二分频采样同步信号中由低电平变化为高电平的一帧信号。
作为一种示例,参照图4,图4本申请实施例中射频发射通道补偿的示意图,其中,DUC为射频数字端,TX0补偿和TX1补偿为不同射频传输通道的缓存,DAC0和DAC1为不同射频传输通道的数模转换器,fr、data0、、、、data7为第一路射频发射通道发送的射频数据,fr、D0、、、、D7为第二路射频发射通道发送的射频数据,sync_clk_dac为第二分频采样同步信号,delay0为第一路射频发射通道的时延补偿值,delay1为第二路射频发射通道的时延补偿值,这样,对于图4中的射频发射通道补偿过程,装置发给射频数字端的多路数据是对齐的,处理后由DAC输出经射频前端传输后在天线上发射,因各通道射频前端间的差异,从DAC输出到天线各通路经历时间不尽相同,因此需补偿这部分偏差,发送到射频端经处理后的数据先由同步信号配合各通道可配的时延补偿值,补偿射频前端及天线间差异带来的偏差后送往DAC,因此补偿后的多路DAC输出数据在阵列天线是同时发射的。
本申请实施例提供了一种射频发射通道同步方法,也即获取各所述射频发射通道的通道时延时长;根据各所述通道时延时长,分别对各所述第二同步分频时钟信号下的第二分频采样同步信号进行补偿;根据各补偿后的第二分频采样同步信号,向各所述射频发射通道中数模转换器传输通道发送数据,其中,所述补偿后的第二分频采样同步信号用于控制是否向所述数模转换器传输通道发送数据。这样,基于各射频发射通道的通道时延时长,可为各射频发射通道配置对应的通道时延时长,由于第二分频采样同步信号用于控制是否向所述数模转换器传输通道发送数据,该通道时延时长施加在第二分频采样同步信号,可补偿射频前端及天线间差异带来的偏差后送往DAC,因此补偿后的多路DAC输出数据在阵列天线是同时发射的,所以实现了同步多路射频发射通道发送的射频数据目的,因此可以提升接收端收到的信号强度,损失定位精度以及通信距离,提升多用户多输入多输出装置的性能。
进一步地,参照图5,在本申请另一实施例中,与上述实施例相同或相似的内容,可以参考上文介绍,后续不再赘述。所述射频传输通道包括射频接收通道,所述数据转换器包括模数转换器,所述在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步,包括:
步骤C10,获取各所述射频接收通道下模数转换器输出的第一并行多相数据,其中,所述第一并行多相数据中附着有对应射频接收通道下的第二分频采样同步信号;
步骤C20,在各所述第二同步分频时钟信号下对各所述第一并行多相数据中的第二分频采样同步信号进行相位排序补偿,得到各第二并行多相数据;
步骤C30,对齐各所述第二并行多相数据中的第二分频采样同步信号,并将对齐后的各第二并行多相数据同步传输至各所述模数转换器对应的数字处理模块。
在本实施例中,需要说明的是,为了提升射频数据的发送效率,射频数据通常以多相数据并行发送,因此模数转换器输出的射频数据通常为多相数据。
作为一种示例,步骤C10至步骤C20包括:获取各所述射频接收通道下模数转换器输出的第一并行多相数据,其中,所述第一并行多相数据中附着有对应射频接收通道下的第二分频采样同步信号;在各所述第二同步分频时钟信号下将各所述并行多相数据中的第二分频采样同步信号分别排列至首相,以对各所述并行多相数据中的第二分频采样同步信号进行相位排序补偿,得到各第二并行多相数据;通过将各所述第二并行多相数据进行缓存,对齐各所述第二并行多相数据中的第二分频采样同步信号,并将对齐后的各第二并行多相数据同步传输至各所述模数转换器对应的数字处理模块。
其中,所述在各所述第二同步分频时钟信号下对各所述第一并行多相数据中的第二分频采样同步信号进行相位排序补偿,得到各第二并行多相数据,包括:
步骤C21,在各所述第二同步分频时钟信号下分别将各所述第一并行多相数据的第二分频采样同步信号所在相排列至首相。
在本实施例中,需要说明的是,通过将并行多相数据的第二分频采样同步信号所在相排列至首相后,排列后的各并行多相数据可能会存在不对齐的情况,也即各并行多相数据抵达模数转换器对应的数字处理模块的时间不对齐。
作为一种示例,步骤C21包括:通过各所述射频接收通道的寄存器分别接收对应通道的第一并行多相数据;在各所述寄存器中分将各所述第二同步分频时钟信号下的第一并行多相数据中第二分频采样同步信号所在相排列至首相。
其中,所述对齐各所述第二并行多相数据中的第二分频采样同步信号,并将对齐后的各第二并行多相数据同步传输至各所述模数转换器对应的数字处理模块,包括:
步骤C31,通过预设缓存模块接收并缓存各所述第二并行多相数据;
步骤C32,检测各所述第二并行多相数据中的第二分频采样同步信号是否均缓存至预设起始地址,若均缓存至预设起始地址,则判定各所述第二并行多相数据中的第二分频采样同步信号已对齐;
步骤C33,根据各所述第二分频采样同步信号,从所述预设起始地址中分别将各第二并行多相数据同步读取至各所述模数转换器对应的数字处理模块。
在本实施例中,需要说明的是,所述预设缓存模块包括各射频接收通道中的预设缓存。
作为一种示例,步骤C31至步骤C33包括:通过各所述射频接收通道中的预设缓存分别接收各第二并行多相数据;将各所述第二并行多相数据分别缓存至对应的预设缓存中的预设起始地址,检测各所述第二并行多相数据中的第二分频采样同步信号是否均缓存至预设起始地址,若未均缓存至预设起始地址,则判定各所述第二并行多相数据中的第二分频采样同步信号未对齐,若均缓存至预设起始地址,则判定各所述第二并行多相数据中的第二分频采样同步信号已对齐;根据各所述第二分频采样同步信号,从所述预设起始地址中分别将各第二并行多相数据同步读取至各所述模数转换器对应的数字处理模块,其中,所述第二分频采样同步信号用于控制是否读取预设缓存中的第二并行多相数据。这样,通过在模数转换器和数字处理模块之间设置寄存器和预设缓存,可在各第二并行多相数据中将第二分频采样同步信号排列至首相对齐后发送给后级数据处理模块,这样,后级数字处理模块即可根据各排列在首相的第二分频采样同步信号,从而各预设缓存中同步读取各并行多相数据,也即同步接收各并行多相数据,因此可以提升各射频接收通道接收射频数据的同步精度。
参照图6,图6为本申请实施例中射频接收通道进行接收射频数据同步的示意图,其中,ADC0为第一路射频接收通道的模数转换器,ADC1为第二路射频接收通道的模数转换器,data0、data1、、、、data7为第一路射频接收通道的并行多相数据,D0、D1、、、、D7为第二路射频接收通道的并行多相数据,sync_clk_dac为第二分频采样同步信号,RX0补偿可以为寄存器,RX对齐可以为预设缓存,RX0数字处理为数字处理模块。
本申请实施例提供了一种射频接收通道同步方法,也即获取各所述射频接收通道下模数转换器输出的第一并行多相数据,其中,所述第一并行多相数据中附着有对应射频接收通道下的第二分频采样同步信号;在各所述第二同步分频时钟信号下对各所述第一并行多相数据中的第二分频采样同步信号进行相位排序补偿,得到各第二并行多相数据;对齐各所述第二并行多相数据中的第二分频采样同步信号,并将对齐后的各第二并行多相数据同步传输至各所述模数转换器对应的数字处理模块。也即通过在模数转换器和数字处理模块之间设置缓存模块,在缓存模块中将模数转换器输出的并行多相数据中的第二分频采样同步信号排列至首相后对齐,这样数字处理模块可以以各第二分频采样同步信号为依据,从各预设缓存中同步读取并行多相数据,保证射频接收通道接收的射频数据的同步,因此可以提升接收端收到的信号强度,损失定位精度以及通信距离,提升多用户多输入多输出装置的性能。
为实现上述目的,本申请还提供一种射频数据同步装置,所述射频数据同步装置包括:
高频采样模块,用于获取片外参考源产生的同步信号,并基于高频时钟信号,对所述同步信号进行采样,得到采样同步信号;
时钟分频模块,用于对所述高频时钟信号进行分频,得到各第一分频时钟信号;
相位同步模块,用于基于所述采样同步信号,对各所述第一分频时钟信号进行相位同步,得到各第一同步分频时钟信号;
分频采样模块,用于基于各第一同步分频时钟信号,分别对所述采样同步信号进行采样,得到各第一分频采样同步信号;
同步模块,用于基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步。
可选地,所述同步模块还用于:
分别在各所述射频传输通道中对传输的第一同步分频时钟信号进行二次分频,得到各所述射频传输通道的第二分频时钟信号;
基于各所述第一分频采样同步信号,分别对各所述射频传输通道中的第二分频时钟信号进行相位同步,得到各所述射频传输通道中的第二同步分频时钟信号;
基于各所述第二同步分频时钟信号,分别对各所述射频传输通道中的第一分频采样同步信号进行采样,得到各所述射频传输通道中的第二分频采样同步信号;
在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步。
可选地,所述射频传输通道包括射频发射通道,所述数据转换器包括数模转换器,所述同步模块还用于:
获取各所述射频发射通道的通道时延时长;
根据各所述通道时延时长,分别对各所述第二同步分频时钟信号下的第二分频采样同步信号进行补偿;
根据各补偿后的第二分频采样同步信号,向各所述射频发射通道中数模转换器传输通道发送数据,其中,所述补偿后的第二分频采样同步信号用于控制是否向所述数模转换器传输通道发送数据。
可选地,所述同步模块还用于:
根据各所述射频发射通道的通道时延时长之间的偏差,确定各所述射频发射通道对应的时延补偿值;
根据各所述时延补偿值,对各所述第二同步分频时钟信号下的第二分频采样同步信号分别进行时延补偿。
可选地,所述同步模块还用于:
分别在各所述射频发射通道中检测补偿后的第二分频采样同步信号;
若检测到补偿后的第二分频采样同步信号为预设触发电平信号,则向所述射频发射通道中数模转换器传输通道发送数据。
可选地,所述射频传输通道包括射频接收通道,所述数据转换器包括模数转换器,所述同步模块还用于:
获取各所述射频接收通道下模数转换器输出的第一并行多相数据,其中,所述第一并行多相数据中附着有对应射频接收通道下的第二分频采样同步信号;
在各所述第二同步分频时钟信号下对各所述第一并行多相数据中的第二分频采样同步信号进行相位排序补偿,得到各第二并行多相数据;
对齐各所述第二并行多相数据中的第二分频采样同步信号,并将对齐后的各第二并行多相数据同步传输至各所述模数转换器对应的数字处理模块。
可选地,所述同步模块还用于:
在各所述第二同步分频时钟信号下分别将各所述第一并行多相数据的第二分频采样同步信号所在相排列至首相。
可选地,所述同步模块还用于:
通过预设缓存模块接收并缓存各所述第二并行多相数据;
检测各所述第二并行多相数据中的第二分频采样同步信号是否均缓存至预设起始地址,若均缓存至预设起始地址,则判定各所述第二并行多相数据中的第二分频采样同步信号已对齐;
根据各所述第二分频采样同步信号,从所述预设起始地址中分别将各第二并行多相数据同步读取至各所述模数转换器对应的数字处理模块。
本申请提供的射频数据同步装置,采用上述实施例中的射频数据同步方法,解决了由于天线端信号发射不同步而导致多用户多输入多输出装置的性能降低的技术问题。与现有技术相比,本申请实施例提供的射频数据同步装置的有益效果与上述实施例提供的射频数据同步方法的有益效果相同,且该射频数据同步装置中的其他技术特征与上述实施例方法公开的特征相同,在此不做赘述。
本申请实施例提供一种电子设备,电子设备包括:至少一个处理器;以及,与至少一个处理器通信连接的存储器;其中,存储器存储有可被至少一个处理器执行的指令,指令被至少一个处理器执行,以使至少一个处理器能够执行上述实施例一中的射频数据同步方法。
下面参考图7,其示出了适于用来实现本公开实施例的电子设备的结构示意图。本公开实施例中的电子设备可以包括但不限于诸如移动电话、笔记本电脑、数字广播接收器、PDA(个人数字助理)、PAD(平板电脑)、PMP(便携式多媒体播放器)、车载终端(例如车载导航终端)等等的移动终端以及诸如数字TV、台式计算机等等的固定终端。图7示出的电子设备仅仅是一个示例,不应对本公开实施例的功能和使用范围带来任何限制。
如图7所示,电子设备可以包括处理装置(例如中央处理器、图形处理器等),其可以根据存储在只读存储器(ROM)中的程序或者从存储装置加载到随机访问存储器(RAM)中的程序而执行各种适当的动作和处理。在RAM中,还存储有电子设备操作所需的各种程序和数据。处理装置、ROM以及RAM通过总线彼此相连。输入/输出(I/O)接口也连接至总线。
通常,以下装置可以连接至I/O接口:包括例如触摸屏、触摸板、键盘、鼠标、图像传感器、麦克风、加速度计、陀螺仪等的输入装置;包括例如液晶显示器(LCD)、扬声器、振动器等的输出装置;包括例如磁带、硬盘等的存储装置;以及通信装置。通信装置可以允许电子设备与其他设备进行无线或有线通信以交换数据。虽然图中示出了具有各种装置的电子设备,但是应理解的是,并不要求实施或具备所有示出的装置。可以替代地实施或具备更多或更少的装置。
特别地,根据本公开的实施例,上文参考流程图描述的过程可以被实现为计算机软件程序。例如,本公开的实施例包括一种计算机程序产品,其包括承载在计算机可读介质上的计算机程序,该计算机程序包含用于执行流程图所示的方法的程序代码。在这样的实施例中,该计算机程序可以通过通信装置从网络上被下载和安装,或者从存储装置被安装,或者从ROM被安装。在该计算机程序被处理装置执行时,执行本公开实施例的方法中限定的上述功能。
本申请提供的电子设备,采用上述实施例中的射频数据同步方法,解决了由于天线端信号发射不同步而导致多用户多输入多输出装置的性能降低的技术问题。与现有技术相比,本申请实施例提供的电子设备的有益效果与上述实施例提供的射频数据同步方法的有益效果相同,且该电子设备中的其他技术特征与上述实施例方法公开的特征相同,在此不做赘述。
应当理解,本公开的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式的描述中,具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。
本实施例提供一种计算机可读存储介质,具有存储在其上的计算机可读程序指令,计算机可读程序指令用于执行上述实施例一中的射频数据同步的方法。
本申请实施例提供的计算机可读存储介质例如可以是U盘,但不限于电、磁、光、电磁、红外线、或半导体的装置、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子可以包括但不限于:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机访问存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本实施例中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行装置、装置或者器件使用或者与其结合使用。计算机可读存储介质上包含的程序代码可以用任何适当的介质传输,包括但不限于:电线、光缆、RF(射频)等等,或者上述的任意合适的组合。
上述计算机可读存储介质可以是电子设备中所包含的;也可以是单独存在,而未装配入电子设备中。
上述计算机可读存储介质承载有一个或者多个程序,当上述一个或者多个程序被电子设备执行时,使得电子设备:获取片外参考源产生的同步信号,并基于高频时钟信号,对所述同步信号进行采样,得到采样同步信号;对所述高频时钟信号进行分频,得到各第一分频时钟信号;基于所述采样同步信号,对各所述第一分频时钟信号进行相位同步,得到各第一同步分频时钟信号;基于各第一同步分频时钟信号,分别对所述采样同步信号进行采样,得到各第一分频采样同步信号;基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步。
又或者发送干扰测量指示信息,其中,所述干扰测量指示信息用于向对应的终端设备指示参与多用户多输入多输出装置的所有终端设备的解调参考信号的端口时频资源位置,所述终端设备依据所述干扰测量指示信息,确定所述终端设备在所有端口时频资源位置上的整体干扰噪声信息。
可以以一种或多种程序设计语言或其组合来编写用于执行本公开的操作的计算机程序代码,上述程序设计语言包括面向对象的程序设计语言—诸如Java、Smalltalk、C++,还包括常规的过程式程序设计语言—诸如“C”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络——包括局域网(LAN)或广域网(WAN)—连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
附图中的流程图和框图,图示了按照本申请各种实施例的装置、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段、或代码的一部分,该模块、程序段、或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个接连地表示的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或操作的专用的基于硬件的装置来实现,或者可以用专用硬件与计算机指令的组合来实现。
描述于本公开实施例中所涉及到的模块可以通过软件的方式实现,也可以通过硬件的方式来实现。其中,模块的名称在某种情况下并不构成对该单元本身的限定。
本申请提供的计算机可读存储介质,存储有用于执行上述射频数据同步方法的计算机可读程序指令,解决了由于天线端信号发射不同步而导致多用户多输入多输出装置的性能降低的技术问题。与现有技术相比,本申请实施例提供的计算机可读存储介质的有益效果与上述实施例提供的射频数据同步方法的有益效果相同,在此不做赘述。
以上仅为本申请的优选实施例,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利处理范围内。
Claims (11)
1.一种射频数据同步方法,其特征在于,所述射频数据同步方法包括:
获取片外参考源产生的同步信号,并基于高频时钟信号,对所述同步信号进行采样,得到采样同步信号;
对所述高频时钟信号进行分频,得到各第一分频时钟信号;
基于所述采样同步信号,对各所述第一分频时钟信号进行相位同步,得到各第一同步分频时钟信号;
基于各第一同步分频时钟信号,分别对所述采样同步信号进行采样,得到各第一分频采样同步信号;
基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步。
2.如权利要求1所述射频数据同步方法,其特征在于,所述基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步,包括:
分别在各所述射频传输通道中对传输的第一同步分频时钟信号进行二次分频,得到各所述射频传输通道的第二分频时钟信号;
基于各所述第一分频采样同步信号,分别对各所述射频传输通道中的第二分频时钟信号进行相位同步,得到各所述射频传输通道中的第二同步分频时钟信号;
基于各所述第二同步分频时钟信号,分别对各所述射频传输通道中的第一分频采样同步信号进行采样,得到各所述射频传输通道中的第二分频采样同步信号;
在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步。
3.如权利要求2所述射频数据同步方法,其特征在于,所述射频传输通道包括射频发射通道,所述数据转换器包括数模转换器,所述在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步,包括:
获取各所述射频发射通道的通道时延时长;
根据各所述通道时延时长,分别对各所述第二同步分频时钟信号下的第二分频采样同步信号进行补偿;
根据各补偿后的第二分频采样同步信号,向各所述射频发射通道中数模转换器传输通道发送数据,其中,所述补偿后的第二分频采样同步信号用于控制是否向所述数模转换器传输通道发送数据。
4.如权利要求3所述射频数据同步方法,其特征在于,所述根据各所述通道时延时长,分别对各所述第二同步分频时钟信号下的第二分频采样同步信号进行补偿,包括:
根据各所述射频发射通道的通道时延时长之间的偏差,确定各所述射频发射通道对应的时延补偿值;
根据各所述时延补偿值,对各所述第二同步分频时钟信号下的第二分频采样同步信号分别进行时延补偿。
5.如权利要求3所述射频数据同步方法,其特征在于,所述根据各补偿后的第二分频采样同步信号,向各所述射频发射通道中数模转换器传输通道发送数据,包括:
分别在各所述射频发射通道中检测补偿后的第二分频采样同步信号;
若检测到补偿后的第二分频采样同步信号为预设触发电平信号,则向所述射频发射通道中数模转换器传输通道发送数据。
6.如权利要求2所述射频数据同步方法,其特征在于,所述射频传输通道包括射频接收通道,所述数据转换器包括模数转换器,所述在各所述第二同步分频时钟信号下通过控制各所述射频传输通道中对应的第二分频采样同步信号的时延时长,对流经各所述数据转换器的射频通道数据进行同步,包括:
获取各所述射频接收通道下模数转换器输出的第一并行多相数据,其中,所述第一并行多相数据中附着有对应射频接收通道下的第二分频采样同步信号;
在各所述第二同步分频时钟信号下对各所述第一并行多相数据中的第二分频采样同步信号进行相位排序补偿,得到各第二并行多相数据;
对齐各所述第二并行多相数据中的第二分频采样同步信号,并将对齐后的各第二并行多相数据同步传输至各所述模数转换器对应的数字处理模块。
7.如权利要求6所述射频数据同步方法,其特征在于,所述在各所述第二同步分频时钟信号下对各所述第一并行多相数据中的第二分频采样同步信号进行相位排序补偿,得到各第二并行多相数据,包括:
在各所述第二同步分频时钟信号下分别将各所述第一并行多相数据的第二分频采样同步信号所在相排列至首相。
8.如权利要求6所述射频数据同步方法,其特征在于,所述对齐各所述第二并行多相数据中的第二分频采样同步信号,并将对齐后的各第二并行多相数据同步传输至各所述模数转换器对应的数字处理模块,包括:
通过预设缓存模块接收并缓存各所述第二并行多相数据;
检测各所述第二并行多相数据中的第二分频采样同步信号是否均缓存至预设起始地址,若均缓存至预设起始地址,则判定各所述第二并行多相数据中的第二分频采样同步信号已对齐;
根据各所述第二分频采样同步信号,从所述预设起始地址中分别将各第二并行多相数据同步读取至各所述模数转换器对应的数字处理模块。
9.一种射频数据同步装置,其特征在于,所述射频数据同步装置包括:
高频采样模块,用于获取片外参考源产生的同步信号,并基于高频时钟信号,对所述同步信号进行采样,得到采样同步信号;
时钟分频模块,用于对所述高频时钟信号进行分频,得到各第一分频时钟信号;
相位同步模块,用于基于所述采样同步信号,对各所述第一分频时钟信号进行相位同步,得到各第一同步分频时钟信号;
分频采样模块,用于基于各第一同步分频时钟信号,分别对所述采样同步信号进行采样,得到各第一分频采样同步信号;
同步模块,用于基于各所述第一同步分频时钟信号和各所述第一分频采样同步信号,对流经各射频传输通道中数据转换器的射频通道数据进行同步。
10.一种电子设备,其特征在于,所述电子设备包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行权利要求1至8中任一项所述的射频数据同步方法的步骤。
11.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有实现射频数据同步方法的程序,所述实现射频数据同步方法的程序被处理器执行以实现如权利要求1至8中任一项所述射频数据同步方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211720467.4A CN118282600A (zh) | 2022-12-30 | 2022-12-30 | 射频数据同步方法、装置、电子设备及可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211720467.4A CN118282600A (zh) | 2022-12-30 | 2022-12-30 | 射频数据同步方法、装置、电子设备及可读存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN118282600A true CN118282600A (zh) | 2024-07-02 |
Family
ID=91648959
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211720467.4A Pending CN118282600A (zh) | 2022-12-30 | 2022-12-30 | 射频数据同步方法、装置、电子设备及可读存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN118282600A (zh) |
-
2022
- 2022-12-30 CN CN202211720467.4A patent/CN118282600A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9160585B2 (en) | Data interface synchronization | |
US9692586B2 (en) | Flexible real time scheduler for time division duplexing and/or frequency division duplexing | |
US10986463B2 (en) | Methods and systems for mitigating the impact of beamforming on the accuracy of Wi-Fi based location tracking of client devices | |
CN110837333A (zh) | 调整多媒体文件的播放进度方法、装置、终端及存储介质 | |
JP2008503985A (ja) | 電力管理装置、システム及び方法 | |
US20180019865A1 (en) | Baseband integrated circuit for performing digital communication with radio frequency integrated circuit and device including the same | |
KR101922018B1 (ko) | 다중채널 아날로그디지털 변환 장치 및 이를 이용하는 방법 | |
CA3204341A1 (en) | Heterogeneous computing systems and methods for clock synchronization | |
CN118282600A (zh) | 射频数据同步方法、装置、电子设备及可读存储介质 | |
US20160093307A1 (en) | Latency Reduction | |
WO2024139795A1 (zh) | 射频数据同步方法及装置、电子设备及可读存储介质 | |
CN110380767B (zh) | 一种预编码矩阵确定方法及装置 | |
KR101466009B1 (ko) | 고정밀도 다이버시티 동기화 방법 및 이를 이용한 rf 송수신 장치 | |
US20240039652A1 (en) | Synchronizing communication channels between digital front-end processors | |
CN112702135B (zh) | 信号处理方法、装置、***、介质和电子设备 | |
WO2015088496A1 (en) | Techniques for wireless time-of-flight calculation complexity reduction | |
US8890726B2 (en) | Data interface clock generation | |
US8816885B2 (en) | Data interface alignment | |
CN115334578B (zh) | 终端干扰测量方法、***、电子设备及可读存储介质 | |
CN113691339B (zh) | 时钟同步方法、装置、设备及存储介质 | |
WO2022077463A1 (en) | Indication of frequency domain components | |
WO2023087588A1 (zh) | 采样电路、采样电路的使用方法、存储介质、电子装置 | |
CN113632398B (zh) | 用于较高秩扩展的信道状态信息反馈 | |
CN116232557A (zh) | 数据同步方法、基带单元、电子设备及存储介质 | |
CN117040705A (zh) | 传输信令的配置方法及装置、存储介质和终端设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication |