CN117674743A - 数字预失真电路及方法、射频芯片以及电子设备 - Google Patents

数字预失真电路及方法、射频芯片以及电子设备 Download PDF

Info

Publication number
CN117674743A
CN117674743A CN202211096716.7A CN202211096716A CN117674743A CN 117674743 A CN117674743 A CN 117674743A CN 202211096716 A CN202211096716 A CN 202211096716A CN 117674743 A CN117674743 A CN 117674743A
Authority
CN
China
Prior art keywords
frequency
signal
predistortion
circuit
power amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211096716.7A
Other languages
English (en)
Inventor
邓森洋
宁东方
陈文华
张作锋
陈龙
李运华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tsinghua University
ZTE Corp
Original Assignee
Tsinghua University
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tsinghua University, ZTE Corp filed Critical Tsinghua University
Priority to CN202211096716.7A priority Critical patent/CN117674743A/zh
Priority to PCT/CN2023/115425 priority patent/WO2024051520A1/zh
Publication of CN117674743A publication Critical patent/CN117674743A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3258Modifications of amplifiers to reduce non-linear distortion using predistortion circuits based on polynomial terms
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/195High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/213Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Algebra (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

本申请实施例提供一种数字预失真电路及方法、射频芯片以及电子设备。其中,数字预失真电路包括第一频谱拼接电路和数字预失真器;第一频谱拼接电路用于将第一多频信号进行频谱拼接得到第一宽带信号,该第一多频信号包括至少两个频带的信号,且第一宽带信号的带宽小于第一多频信号中的最大频带与最小频带之间的频率间隔;数字预失真器与第一频谱拼接电路耦接,用于接收第一宽带信号,并根据第一预失真系数对第一宽带信号进行预失真,得到预失真的宽带信号;第一预失真系数是根据第一宽带信号和射频前端电路的功率放大器的非线性特性确定的。

Description

数字预失真电路及方法、射频芯片以及电子设备
技术领域
本申请涉及通信技术领域,尤其涉及一种数字预失真电路及方法、射频芯片以及电子设备。
背景技术
随着第五代移动通信技术的发展,通信频谱范围越来越广,对频谱资源的调度也越来越复杂。在不同的信道场景或者频谱资源调度下,传输至射频前端电路的基带信号可能是单频信号,也可能是双频信号,甚至还可能是三频信号。
此外,射频前端电路包括功率放大器(power amplifier,PA),功率放大器工作在非线性区域,使得经过射频前端电路发射的信号产生非线性失真,影响通信设备的性能。为了抑制信号的非线性失真,通过会对信号进行数字预失真(digital pre-distortion,DPD)处理。
然而,对于单频信号和双频信号、甚至是三频信号所对应的DPD模型各不相同,为提高DPD的处理速率、降低***功耗,需要一种利用单频DPD模型对多频信号进行预失真的DPD电路。
发明内容
本申请实施例提供一种数字预失真电路及方法、射频芯片以及电子设备,能够利用单频DPD模型对多频信号进行预失真,从而简化***架构,提高数据处理速率,降低***功耗。
为达到上述目的,本申请采用如下技术方案:
第一方面,提供一种数字预失真电路。该数字预失真电路包括第一频谱拼接电路和数字预失真器。其中,第一频谱拼接电路用于将第一多频信号进行频谱拼接得到第一宽带信号。该第一多频信号包括至少两个频带的信号,且第一宽带信号的带宽小于第一多频信号中的最大频带与最小频带之间的频率间隔。数字预失真器与第一频谱拼接电路耦接。数字预失真电路用于接收第一宽带信号,并根据第一预失真系数对第一宽带信号进行预失真,得到预失真的宽带信号。该第一预失真系数是根据第一宽带信号以及射频前端电路中的功率放大器的非线性特性确定的。
基于上述数字预失真电路,通过第一频谱拼接电路缩小第一多频信号中相邻频带之间的频率间隔,使得通过频谱拼接的方式形成带宽较小的宽带信号,从而可以提高数据处理速率,降低***功耗。此外,将多频信号处理为宽带信号还可以利用单频DPD模型(即单频数字预失真器)来对多频信号进行预失真,从而实现通过单频DPD模型同时处理单频信号和多频信号的需求,进而简化***架构,降低***功耗。
在一种可能的实现方式中,上述数字预失真电路还可以包括第二频谱拼接电路和模型提取电路。该第二频谱拼接电路用于与射频前端电路耦接。该第二频谱拼接电路用于将功率放大器输出的第二多频信号进行频谱拼接得到第二宽带信号。第二宽带信号的带宽与第一宽带信号的带宽相同。该模型提取电路与第一频谱拼接电路和第二频谱拼接电路耦接,用于根据第一宽带信号和第二宽带信号进行建模,以提取第一预失真系数。数字预失真器还与模型提取电路耦接,用于接收该第一预失真系数。这样,通过反复迭代的方式,可以提取出满足功率放大器的非线性特性的预失真系数。
在一种可能的实现方式中,上述数字预失真电路还可以包括频谱分离电路。该频谱分离电路与数字预失真器耦接,用于将预失真的宽带信号频谱分离为预失真的多频信号,使得该预失真的多频信号经由功率放大器的输出而满足线性指标。这样,通过频谱分离电路可以将预失真的宽带信号处理为预失真的多频信号,以便射频前端电路进行调制形成多频射频信号,以便通过功率放大器放大后经由天线向外辐射,从而满足线性指标。
在一种可能的实现方式中,上述数字预失真器选择性地耦接第一频谱拼接电路,在数字预失真器不与第一频谱拼接电路耦接的情况下,上述数字预失真器还用于接收第一单频信号,并根据第二预失真系数对第一单频信号进行预失真得到预失真的单频信号;该第二预失真系数是根据第一单频信号与功率放大器的非线性特性确定的。这样,可以满足对单频信号进行兼容处理,简化***架构,降低***功耗。
在一种可能的实现方式中,模型提取电路还用于接收第一单频信号和功率放大器的输出的第二单频信号,并根据第一单频信号以及第二单频信号进行建模,以提取第二预失真系数。数字预失真器还与模型提取电路耦接,用于接收第二预失真系数。这样,可以满足对单频信号进行兼容处理,简化***架构,降低***功耗。
在一种可能的实现方式中,第一宽带信号是通过将第一多频信号中的各个频带的信号进行频移后得到的,第一多频信号中的各个频带的信号经过频移后的频率间隔满足功率放大器的N阶非线性,其中,N为大于或等于3的奇数。这样,可以保证非线性的频谱再生分量互相不发生混叠,使得信号的质量更高。
第二方面,提供一种射频处理电路。该射频处理电路包括射频前端电路、以及如上第一方面中任一种可能的实现方式中的数字预失真电路。该数字预失真电路与射频前端电路耦接。
第三方面,提供一种射频芯片。该射频芯片包括封装结构、以及封装于封装结构内的第二方面中的射频处理电路。
第四方面,提供一种电子设备。该电子设备包括基带处理器、以及如上第二方面中的射频处理电路或者如上第三方面中的射频芯片。
第五方面,提供一种数字预失真方法。该方法应用于射频处理电路,射频处理电路包括射频前端电路,射频前端电路包括功率放大器。该方法包括:接收第一多频信号,该多频信号包括至少两个频带的信号。将第一多频信号进行频谱拼接得到第一宽带信号,第一宽带信号的带宽小于第一多频信号中的最大频带与最小频带之间的频率间隔。根据第一预失真系数对第一宽带信号进行预失真,得到预失真的宽带信号;第一预失真系数是根据第一宽带信号以及射频前端电路中的功率放大器的非线性特性确定的。
在一种可能的实现方式中,该方法还可以包括:将预失真的宽带信号进行频谱分离,得到预失真的多频信号,使得该预失真的多频信号经由功率放大器输出而满足线性指标。
在一种可能的实现方式中,第一预失真系数是根据第一宽带信号和第二宽带信号进行建模提取到的,第二宽带信号是对功率放大器输出的第二多频信号进行频谱拼接得到的。
在一种可能的实现方式中,该方法还可以包括:接收第一单频信号。根据第二预失真系数对第一单频信号进行预失真得到预失真的单频信号;该第二预失真系数是根据第一单频信号以及功率放大器的非线性特性确定的。
在一种可能的实现方式中,第二预失真系数是根据第一单频信号以及功率放大器输出的第二单频信号进行建模而提取到的。
在一种可能的实现方式中,第一宽带信号是通过将第一多频信号中的各个频带的信号进行频移后得到的,该第一多频信号中的各个频带的信号经过频移后的频率间隔满足功率放大器的N阶非线性,其中,N为大于或等于3的奇数。
第六方面,提供一种计算机可读存储介质。该计算机可读存储介质包括计算机指令,当计算机指令在电子设备上运行时,使得电子设备执行如上第五方面中任一种可能的实现方式中的方法。
第七方面,本申请实施例提供一种计算机程序产品,当所述计算机程序产品在计算机上运行时,使得所述计算机执行如上第五方面中任一种可能的实现方式中的所述的方法。
可以理解地,上述提供的第二方面的射频处理电路,第三方面所述的射频芯片,第四方面所述的电子设备,第五方面所述的数字预失真方法,第六方面所述的计算机可读存储介质,以及第七方面所述的计算机程序产品,其所能达到的有益效果可参考上文第一方面所提供的数字预失真电路中的有益效果,此处不再赘述。
附图说明
为了更清楚地说明本申请中的技术方案,下面将对本申请一些实施例中所需要使用的附图作简单地介绍,然而,下面描述中的附图仅仅是本申请的一些实施例的附图,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。此外,以下描述中的附图可以视作示意图,并非对本申请实施例所涉及的产品的实际尺寸、方法的实际流程、信号的实际时序等的限制。
图1为根据本申请一些实施例的电子设备的结构图;
图2为根据本申请一些实施例的功率放大器的非线性失真的示意图;
图3为根据本申请一些实施例的一种数字预失真电路的结构图;
图4为根据本申请一些实施例的第一频谱拼接电路的处理过程示意图;
图5为根据本申请一些实施例的另一种数字预失真电路的结构图;
图6为根据本申请一些实施例的频谱分离电路的处理过程示意图;
图7为根据本申请一些实施例的又一种数字预失真电路的结构图;
图8为图7中的数字预失真电路的另一种连接方式示意图;
图9为根据本申请一些实施例的一种射频处理电路的结构图;
图10为根据本申请一些实施例的另一种射频处理电路的结构图;
图11为根据本申请一些实施例的一种数字预失真方法的流程图;
图12为根据本申请一些实施例的另一种数字预失真方法的流程图;
图13为根据本申请一些实施例的又一种数字预失真方法的流程图。
具体实施方式
下面将结合附图,对本申请一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本申请保护的范围。
除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一个实施例”、“一些实施例”、“示例性实施例”、“示例”或“一些示例”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本申请的至少一个实施例或示例中。上述术语的示意性表示不一定是指同一实施例或示例。此外,所述的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在在描述一些实施例时,可能使用了“耦接”和“连接”及其衍伸的表达。例如,描述一些实施例时可能使用了术语“连接”以表明两个或两个以上部件彼此间有直接物理接触或电接触。又如,描述一些实施例时可能使用了术语“耦接”以表明两个或两个以上部件有直接物理接触或电接触。然而,术语“耦接”或“通信耦合(communicatively coupled)”也可能指两个或两个以上部件彼此间并无直接接触,但仍彼此协作或相互作用。这里所申请的实施例并不必然限制于本文内容。
“A、B和C中的至少一个”与“A、B或C中的至少一个”具有相同含义,均包括以下A、B和C的组合:仅A,仅B,仅C,A和B的组合,A和C的组合,B和C的组合,及A、B和C的组合。
“A和/或B”,包括以下三种组合:仅A,仅B,及A和B的组合。
如本文中所使用,根据上下文,术语“如果”任选地被解释为意思是“当……时”或“在……时”或“响应于确定”或“响应于检测到”。类似地,根据上下文,短语“如果确定……”或“如果检测到[所陈述的条件或事件]”任选地被解释为是指“在确定……时”或“响应于确定……”或“在检测到[所陈述的条件或事件]时”或“响应于检测到[所陈述的条件或事件]”。
本文中“适用于”或“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。
另外,“基于”的使用意味着开放和包容性,因为“基于”一个或多个所述条件或值的过程、步骤、计算或其他动作在实践中可以基于额外条件或超出所述的值。
如本文所使用的那样,“约”、“大致”或“近似”包括所阐述的值以及处于特定值的可接受偏差范围内的平均值,其中所述可接受偏差范围如由本领域普通技术人员考虑到正在讨论的测量以及与特定量的测量相关的误差(即,测量***的局限性)所确定。
如本文所使用的那样,“平行”、“垂直”、“相等”包括所阐述的情况以及与所阐述的情况相近似的情况,该相近似的情况的范围处于可接受偏差范围内,其中所述可接受偏差范围如由本领域普通技术人员考虑到正在讨论的测量以及与特定量的测量相关的误差(即,测量***的局限性)所确定。例如,“平行”包括绝对平行和近似平行,其中近似平行的可接受偏差范围例如可以是5°以内偏差;“垂直”包括绝对垂直和近似垂直,其中近似垂直的可接受偏差范围例如也可以是5°以内偏差。“相等”包括绝对相等和近似相等,其中近似相等的可接受偏差范围内例如可以是相等的两者之间的差值小于或等于其中任一者的5%。
图1为根据一些实施例的电子设备的结构示意图。该电子设备可以是基站,也可以是终端设备。如图1所示,该电子设备包括基带处理器、射频处理电路和天线。基带处理器根据对电子设备待通过天线发射的信号进行处理。例如,电子设备可以从待发射的信号中提取有用的信息或数据,或者将这些信息和数据转换为待发射的基带信号。这些信息或数据可以是语音、文本、视频等用户数据或控制信息的数据。例如,基带处理器可以实现诸如调制和解调,编码和解码等信号处理操作。
基带处理器可以包括多个处理核心。例如,该基带处理器可以是中央处理单元(center processing unit,CPU),也可以是数字信号处理器(digital signal processor,DSP)。该处理器也可以是微控制器(micro control unit,MCU),图形处理器(graphicsprocessing unit,GPU)、图像信号处理器(image signal processing,ISP),音频信号处理器(audio signal processor,ASP),以及为人工智能(artificial intelligence,AI)应用专门设计的处理器。
射频处理电路可以包括射频前端电路。该射频前端电路可以包括射频发送通道和射频接收通道。在一个电子设备中,可以包括一条或多条射频发送通道以及射频接收通道。
对于射频发送通道而言,基带信号可经过数模转换器DAC变为模拟信号,该模拟信号经过本地振荡器(简称本振)的上变频处理变为射频信号,该射频信号经过功率放大器(power amplifier,PA)的处理,最终经过天线开关的选择,从合适的天线向外辐射。
对于射频接收通道而言,从天线处接收的射频信号经过天线开关的选择,送入射频接收通道。由于从天线接收的射频信号通常很微弱,通常采用低噪声放大器LNA放大。放大后的信号先经过本振的下变频处理,再经过模数转换器ADC,最终变为基带信号,传输至基带处理器中进行处理。
然而,随着功率放大器的发射功率的不断提高,功率放大器工作在非线性区域,会使得经过功率放大器放大的射频信号产生非线性失真,从而导致电子设备通信时的误码率增加。为了抑制信号的非线性失真,提高功率放大器的线性度,通常会对待发射的信号进行数字预失真处理以调节带内信号的非线性失真。
因此,如图1所示,射频处理电路还可以包括数字预失真电路。该数字预失真电路与基带处理器和射频前端电路耦接,用于对来自基带处理器的信号进行数字预失真。经过数字预失真的基带信号再通过射频前端电路处理为射频信号,然后通过天线发射该射频信号。
通常情况下,针对来自基带处理器的具有两个频带的双频信号,在进行数字预失真处理时,每个频带的信号均需要一个数字预失真模块(或数字预失真电路)来处理。即,对于双频信号,需要两个数字预失真模块(可以称为双频DPD模型)来进行信号的预失真处理。类似地,对于具有三个频带的三频信号,可能需要三个数字预失真电路(可以称为三频DPD模型)来处理。此外,对于单频信号,仅需要一个数字预失真模块(可以称为单频DPD模型)来处理。由此可见,对于不同的频带数量的信号,需要建立不同的DPD模型来实现信号的数字预失真处理,这会增加DPD模块的配置,增加资源的消耗以及硬件的功耗。为提高DPD的处理速率,降低***功耗,需要一种利用单频DPD模型对多频信号进行预失真的DPD电路。
不失一般性,射频前端电路的功率放大器的非线性特性可以用一个记忆多项式(memory polynomial,MP)模型来描述。如果把单频信号的输入信号和输出信号分别记为xs(n)和ys(n),则功率放大器的非线性行为(即单频DPD模型或宽带模型)可以如下式(1)表示:
其中K和M分别表示非线性阶数和记忆深度,amk是模型系数(即预失真系数)。
对于一个并发的双频信号可以表示为高、低两个频带的信号相加,如下式(2)所示:
其中,表示低频带的输入信号,/>表示高频带的输入信号,ω1=Δω/2,Δω是两个频带的频率间隔。将式(2)带入式(1)中,只考虑输入信号中落在原信号频带附近的分量,则可以得到双频信号的表达式,如下式(3):
其中,表示低频带的输出信号,/>表示高频带的输出信号,该双频输出信号可以利用一个二维数字预失真(2-D DPD)模型(即双频DPD模型)表示,如下式(4):
其中,和/>是模型系数(即预失真系数)。
从式(4)中可以看出,模型表达式中没有出现频率间隔Δω。式(4)中的双频DPD模型与公式(1)中的宽带模型可以进行等效,因此可以通过建模宽带模型来实现对双频模型的建模。
根据上面的推导,可以将双频信号等效为一个宽带信号来对功率放大器的非线性行为进行建模,从而可以针对双频信号使用单频DPD模型来进行数字预失真来抑制或消除功率放大器的非线性失真。
为了提高数据速率、降低***功耗,可以对双频信号(或多频信号)中各个频带的信号进行频谱搬移,缩小相邻的两个频带信号之间的频率间隔,从而缩小双频信号等效为宽带信号的带宽,以降低对单频DPD模型的采样率,进而降低***功耗。
如图2所示,在图2的(a)中显示了低频带的输入信号和高频带的输入信号该两个频带的输入信号之间的频率间隔Δω为2ω1,图2的(b)显示了上述两个频带的输入信号经过功率放大器放大后的两个频带的输出信号,即低频带的输出信号/>和高频带的输出信号/>对比图2的(a)和(b),这两个频带的输出信号均产生了非线性失真。
如图2中的(c)所示,对低频带的输入信号和高频带的输入信号/>缩小频率间隔后,两个频带的信号之间的频率间隔Δω缩小为2ω22<ω1),经过功率放大器放大后的两个频带的输出信号如图2中的(d)所示。对比图2中的(b)和(d)可以看出,两个频带的信号的频率间隔不同,并不会对功率放大器的输出的信号的非线性失真产生较大的差异。
因此,本申请实施例提供了一种数字预失真电路,该数字预失真电路能够使用单频DPD模型对多频信号进行数字预失真处理,从而简化***架构,提高数据速率,降低***功耗。
图3示出了根据一些实施例的数字预失真电路的结构示意图。如图3所示,该数字预失真电路包括第一频谱拼接电路和数字预失真器(digital pre-distortion,DPD)。其中,第一频谱拼接电路将第一多频信号进行频谱拼接得到第一宽带信号。该第一多频信号包括至少两个频带的信号,且第二宽带信号的带宽小于该第一多频信号中的最大频带信号与最小频带信号之间的频率间隔。数字预失真器与所述第一频谱拼接电路耦接。该数字预失真器用于接收第一宽带信号,并根据第一预失真系数对第一宽带信号进行预失真,得到预失真的宽带信号,以使射频前端电路中的功率放大器的输出信号满足线性指标。该第一预失真系数是根据第一宽带信号以及射频前端电路中的功率放大器的非线性特性确定的。
可以理解的是,上述第一多频信号可以是来自基带处理器的多频信号,上述第一多频信号可以双频信号,即包括两个频带的信号。上述第一多频信号也可以是三频信号,即包括三个频带的信号。当然,上述第一多频信号也可以是四频信号、五频信号,甚至是六频信号,本申请实施例对第一多频信号的频带数量不做特殊限定。
下面以上述第一多频信号为双频信号或者三频信号为例,对第一频谱拼接电路的处理过程进行示例性的说明。
图4为第一频谱拼接电路将多频信号处理为第一宽带信号的过程示意图。对于双频信号而言,如图4中的(a)所示,假设双频信号包括信号X1和信号X2,且信号X1为高频带上的信号,信号X2为低频带上的信号。在对该双频信号进行频谱拼接时,由于该双频信号是来自基带处理器的基带信号,该基带信号速率低,为防止基带信号频谱拼接后因速率不够导致信号混叠,可以先将信号X1和信号X2进行上采样(也称为升采样),以提高信号的采样速率。针对完成上采样的信号X1和信号X2,可以对信号X1进行下变频,降低信号X1的中心频率,并且可以对信号X2进行上变频,提高信号X2的中心频率。这样,经过下变频的信号X1和经过上变频的信号X2之间的频率间隔,小于未经过下变频的信号X1和未经过上变频的信号X2之间的频率间隔(即该双频信号中的最高频带信号与最低频带信号之间的频率间隔)。然后将经过下变频的信号X1和经过上变频的信号X2通过加法器进行频谱拼接,形成一个宽带信号(即第一宽带信号)。此时,该宽带信号的带宽大致等于经过下变频的信号X1和经过上变频的信号X2之间的频率间隔,使得通过第一频谱拼接电路输出的宽带信号的带宽、小于该双频信号中的最高频带信号与最低频带信号之间的频率间隔。这样,相比较带宽更宽的宽带信号而言,可以降低数字预失真器的处理速率,降低电路的功耗。
类似地,对于三频信号而言,如图4中的(b)所示,假设三频信号包括信号X1、信号X2和信号X3,且信号X1为高频带上的信号,信号X2为中频带上的信号,信号X3为低频带上的信号。类似地,在对该三频信号进行频谱拼接时,可以先将信号X1、信号X2和信号X3进行上采样(也称为升采样),以提高信号的采样速率。针对完成上采样的信号X1、信号X2和信号X3,可以对信号X1进行下变频,降低信号X1的中心频率;可以根据信号X2与信号X1、以及信号X2与信号X3之间的频率间隔,对信号X2进行上变频或下变频,以缩小信号X2与信号X1之间的频率间隔、或者信号X2与信号X3之间的频率间隔;可以对信号X3进行上变频,提高信号X3的中心频率。这样,相邻的频带的信号之间的频率间隔都被缩小了,即信号X1与信号X2之间的频率间隔、以及信号X2与信号X3之间的频率间隔均被缩小。然后将变频后的信号X1、信号X2和信号X3通过加法器进行频谱拼接,形成一个宽带信号(即第一宽带信号)。此时,该宽带信号的带宽大致等于经过下变频的信号X1和经过上变频的信号X3之间的频率间隔,使得通过第一频谱拼接电路输出的宽带信号的带宽,小于三频信号中的最高频带信号与最低频带信号之间的频率间隔。类似地,相比较带宽更宽的宽带信号而言,可以降低数字预失真器的处理速率,降低电路的功耗。
对于频谱拼接后的宽带信号,为了保证非线性的频谱再生分量互相不发生混叠,可以在对多频信号进行频谱拼接时,考虑功率放大器的N阶非线性,其中,N为大于等于3的奇数,即根据功率放大器的N阶非线性来调整各频带信号在进行上变频或下变频、以缩小相邻两个频带信号之间的频率间隔的变化幅度。因此,第一宽带信号是通过将第一多频信号中的各个频带的信号进行频移后得到的,且第一多频信号中的各个频带的信号经过频移后的频率间隔满足功率放大器的N阶非线性,从而提高对多频信号进行预失真的效果,使功率放大器输出的射频信号的非线性失真更小,信号质量更高,通信性能更好。
需要说明的是,上述N阶例如可以是三阶、五阶或七阶,例如可以使第一多频信号中的各个频带的信号经过频移后的频率间隔满足功率放大器的五阶非线性。由于在满足七阶非线性时各个频带之间的频率间隔很小,通常可以不考虑。并且,在上述各个频带的信号经过频移后的频率间隔满足功率放大器的五阶非线性的情况下,通常也满足三阶非线性。因此,通常满足五阶非线性时,功率放大器的输出的线性指标会更好。
通过如上的方式可以实现多频信号通过缩小相邻频带之间的频率间隔,并通过频谱拼接的方式形成带宽较小的宽带信号,以提高数据速率,降低***功耗。
需要说明的是,在通过上述第一频谱拼接电路对多频信号进行处理后,可以使用单频DPD模型对上述多频信号进行预失真。因此,上述数字预失真器可以是单频DPD模型。示例性地,如图3和图4中的(a)所示,在包括高频带信号X1和低频带信号X2的双频信号,经过第一频谱拼接电路形成了带宽更小(例如带宽为2ω2)的宽带信号,该宽带信号通过数字预失真器DPD进行数字预失真后,形成了数字预失真后的宽带信号。
这样一来,通过上述数字预失真电路中的数字预失真器,既能够实现单频信号的预失真,也能够实现多频信号的预失真,从而简化***结构,提高数字预失真器的处理速率,进而降低整个电路的***功耗。
此外,可以理解的是,由于数字预失真器输入的信号为宽带信号,因此数字预失真器输出的信号也为宽带信号,该数字预失真器输出的宽带信号是经过线性预失真后的宽带信号。然而,为了保证信号的正确传输,输入至射频前端电路中的信号需要是与第一多频信号的频带相同的多频信号,因此数字预失真器输出的预失真后的宽带信号在输入至射频前端电路之前,需要进行频谱分离形成与第一多频信号的频带相同的多频信号。
因此,在一些实施例中,如图5所示,上述数字预失真电路还可以包括频谱分离电路。该频谱分离电路与数字预失真器耦接,用于将预失真的宽带信号频谱分离为预失真的多频信号,使得该预失真的多频信号经由功率放大器输出而满足线性指标。该频谱分离电路的处理过程可以是与第一频谱拼接电路的处理过程相反的过程。
下面以上述第一多频信号为双频信号或者三频信号为例,对频谱分离电路的处理过程进行示例性的说明。
图6为频谱分离电路将预失真后的宽带信号处理为预失真的多频信号的过程示意图。在对双频信号进行预失真的情况下,如图6中的(a)所示,可以将第一宽带信号经过带通滤波器,得到两个频带的多频信号,如信号X1’和信号X2’,然后对信号X1’进行上变频,使信号X1’返回至原信号X1的中心频点处(通常,对于基带信号而言,即返回至零频处);对信号X2’进行下变频,使信号X2’返回至原信号X2的中心频点处。最后,可以对信号X1’和信号X2’进行下采样,返回至原来的采样速率上,从而形成预失真后的多频信号,该预失真后的多频信号包括预失真后的高频带信号X1’和预失真后的低频带信号X2’。
类似地,在对三频信号进行预失真的情况下,如图6中的(b)所示,可以将第一宽带信号经过带通滤波器,得到三个频带的多频信号,如信号X1’、信号X2’和信号X3’,然后对信号X1’进行上变频,使信号X1’返回至原信号X1的中心频点处(通常,对于基带信号而言,即返回至零频处);对信号X2’进行下变频或上变频,使信号X2’返回至原信号X2的中心频点处;对信号X3’进行下变频,使信号X3’返回至原信号X3的中心频点处。最后,可以对信号X1’、信号X2’和信号X3’进行下采样,返回至原来的采样率上,从而形成预失真后的多频信号,该多频信号包括预失真后的高频带信号X1’、预失真后的中频带信号X2’和预失真后的低频带信号X3’。
这样一来,通过频谱分离电路,对预失真后的宽带信号进行频谱分离便得到了预失真后的多频信号,从而实现了通过单频数字预失真器DPD对多频信号的数字预失真处理,以提高数据处理速率,降低***功耗。
此外,还需要说明的是,通常情况下,预失真系数用于表征输入至功率放大器中的信号与从功率放大器中输出的信号之间的非线性特征的关系,因此,在本申请的实施例中,预失真系数可以根据功率放大器的输入信号和功率放大器的输出信号进行建模来提取。在本申请一些实施例中,第一宽带信号可以看作为功率放大器的输入信号。因此,上述第一预失真系数是根据第一频谱拼接电路输出的第一宽带信号、以及射频前端电路中的功率放大器的非线性特征确定的。在申请一些实施例中,为了确定预失真系数(例如第一预失真系数),可以根据输入至功率放大器的信号(即第一宽带信号)以及输出功率放大器的信号进行建模,从而提取出预失真系数。
由于在实际的信号传递和处理的过程中,在来自基带处理器的信号为多频信号的情况下,功率放大器的输出信号也为多频信号。为了便于根据第一宽带信号以及功率放大器的输出信号进行建模,功率放大器的输出信号也需要处理为宽带信号。在此情况下,在一些实施例中,如图7所示,数字预失真电路还可以包括第二频谱拼接电路和模型提取电路。其中,第二频谱拼接电路用于与射频前端电路耦接,以用于对功率放大器输出的第二多频信号进行频谱拼接得到第二宽带信号。模型提取电路可以与第一频谱拼接电路和第二频谱拼接电路耦接,以便用于根据第一频谱拼接电路输出的第一宽带信号和第二频谱拼接电路输出的第二宽带信号进行建模,从而提取第一预失真系数。模型提取电路还可以与数字预失真器DPD耦接,以用于将提取得到的第一预失真系数传输给数字预失真器DPD,或者说,数字预失真器可以接收第一预失真系数。
应理解,针对功率放大器的输入信号进行预失真,通常预失真系数是根据功率放大器的输入信号和输出信号来确定的,而上述第一频谱拼接电路输出的第一宽带信号可以视为功率放大器的输入信号,且功率放大器的输出信号与功率放大器的非线性特性有关,因此上述第一预失真系数是根据第一宽带信号和功率放大器的非线性特性确定的。
在实际确定第一预失真系数时,上述第一频谱拼接电路输出的第一宽带信号可以为功率放大器的输入信号,而第二频谱拼接电路是对功率放大器输出的信号进行处理得到的,因此第二频谱拼接电路输出的第二宽带信号可以作为功率放大器的输出信号。此时,功率放大器的输入信号可以作为参考信号与功率放大器的输出信号进行建模,提取预失真系数(即第一预失真系数),即可以通过对第一宽带信号和第二宽带信号进行建模,提取预失真系数(即第一预失真系数)。
下面描述根据第一宽带信号和第二宽带信号进行建模,提取预失真系数(即第一预失真系数)的过程。
在对第一宽带信号和第二宽带信号进行建模时,可以将功率放大器的输入信号和输出信号归一化后的信号记为x1(n)、x2(n)、y1(n)和y2(n),经过频谱拼接后的第一宽带信号可以记为xd(n),经过频谱拼接后的第二宽带信号记为xd(n)。在频谱拼接时,两个频带的频率间隔设置为Δω=Δω1+Δω2,所以经过频谱拼接后的第一宽带信号xd(n)和第二宽带信号yd(n)可以写为:
利用频谱拼接后的第一宽带信号(作为功率放大器的输入信号)和第二宽带信号(作为功率放大器的输出信号)就可以对该功率放大器在并发多频信号下的非线性行为进行建模,建模时可以采用一般记忆多项式模型。
为了提取模型系数,可以采用直接学习架构,迭代求解模型系数,按照直接学习,模型系数更新公式如下:
bi+1=bi-μ(AHA)-1AH(yi-xi) 式(6)
其中bi是第i次迭代的模型系数向量,μ是迭代控制因子,μ越大迭代速度越快,迭代稳定性越差,实际***中需要在迭代速度和迭代稳定性之间折中。矩阵A为基函数矩阵,yi和xi分别是输出和输入采样点序列矩阵。从式(6)中不难发现,在求解模型系数时,采用的是最小二乘算法,求解最小二乘意义下的最优解。此外,为了提高数值计算的稳定性,在利用最小二乘算法时可以先做吉洪洛夫正则化。当矩阵的最小特征值接近0时,其条件数会很大时,利用正则化可以增大矩阵的最小特征值,从而防止矩阵的病态性,改善方程求解精度。吉洪洛夫正则化的具体实现在公式(6)的基础上可以用如下式(7)表示:
bi+1=bi-μ(AHA+λI)-1AH(yi-xi) 式(7)
其中I为单位矩阵,参数λ为正则化因子。在实际操作时,可以采用搜索算法找到最优的参数λ,使得模型系数的求解精度最高。
需要说明的是,对第一宽带信号和第二宽带信号进行建模而采用的模型并不限于一般记忆多项式模型,也可以使用Volterra级数模型的其他简化形式,本申请实施例不做限制。另外,对于预失真系数的求解架构,可以采用上述直接学习架构,也可以采用间接学习架构,本申请实施例不做限制。此外,对于预失真系数的求解方法,可以使用上述最小二乘法算法,也可以采用递归最小二乘法算法,本申请实施例不做限制。
针对上述数字预失真电路,在对单频信号进行预失真处理时,可以将第一频谱拼接电路和频谱分离电路旁路掉。也就是说,如图8所示,数字预失真器可以选择性地耦接第一频谱拼接电路,当然数字预失真器也可以选择性地耦接频谱分离电路。在数字预失真器不与第一频谱拼接电路耦接的情况下,数字预失真器可以用于接收第一单频信号,并根据第二预失真系数对第一单频信号进行预失真得到预失真的单频信号。该第二预失真系数是根据第一单频信号和功率放大器的非线性特性确定的。
例如,在数字预失真器不与第一频谱拼接电路耦接的情况下,数字预失真器可以用于直接与基带处理器耦接,以便用于接收来自基带处理器的第一单频信号(如图8中的信号X1),并根据第二预失真系数对该第一单频信号进行预失真,得到预失真的单频信号(如图8中的信号X1’),以使射频前端电路中的功率放大器的输出信号满足线性指标。此时,预失真的单频信号也不需要再经过频谱分离电路,因此该数字预失真器也可以直接用于与射频前端电路耦接,以便将预失真的单频信号传输至射频前端电路进行处理,并调制为射频信号发射。
需要说明的是,上述第二预失真系数与上述第一预失真系数类似,是根据功率放大器的输入信号和输出信号来确定的,且第一单频信号可以视为功率放大器的输入信号。因此,对于上述模型提取电路,该模型提取电路也可以用于直接与基带处理器和射频前端电路耦接,以便接收来自基带处理器的第一单频信号和来自射频前端电路的功率放大器的输出端的第二单频信号,从而通过模型提取模块提取针对该单频信号的第二预失真系数。此时,数字预失真器还可以与模型提取电路耦接,用于接收第二预失真系数,以便根据第二预失真系数对第一单频信号进行预失真。
这样一来,通过上述实施方式,本申请的实施例提供的数字预失真电路可以利用单频数字预失真器(即单频DPD模型)实现多频信号和单频信号的兼容处理,从而使得***架构更加简化,不仅可以提高数据速率,还能够降低***功耗。
需要说明的是,上述数字预失真电路中的各个电路模块可以实现为硬件电路,也可以使用软件来实现,或者各个电路模块可以部分采用硬件电路来实现,而部分采用软件算法实现。例如,可以将第一频谱拼接电路和数字预失真器采用硬件电路实现,而其他电路模块(例如模型提取电路、频谱分离电路)采用软件算法实现。因此,本申请实施例针对数字预失真电路中各个电路模块的实现方式,不做特殊限制。
另外,本申请一些实施例还提供了一种射频处理电路。该射频处理电路包括上述实施例中的任意一种数字预失真电路、以及射频前端电路。
基于图7所示的数字预失真电路,射频前端电路包括发射通路。其中,发射通路,用于与频谱分离电路耦接,且用于将频谱分离电路输出的预失真的多频信号进行调制形成多频射频信号。功率放大器PA位于发射通路中,用于将多频射频信号进行放大后经由天线发射。
示例性地,为了对预失真后的多频信号进行处理,上述发射通路包括多个第一信号处理通道,且所述第一信号处理通道的数量与多频信号的频带数量相等或者大于多频信号的频带数量。例如,如图9所示,若多频信号为双频信号,则发射通路至少包括两个第一信号处理通道。又例如,如图10所示,若多频信号的为三频信号,则发射通路至少包括三个第一信号处理通道。
通常情况下,来自基带处理器的多频信号为数字信号,而经过天线发射的射频信号为模拟信号,因此每一个第一信号处理通道均包括数模转换器(digital-to-analogconverter,DAC)和本振(例如图9中的f1和f2,或者图10中的f1、f2和f3)。其中,数模转换器用于将预失真后的多频信号中各个频带的信号进行数模转换,变为模拟信号,本振用于对模拟信号进行上变频以形成射频信号。如图9和图10所示,经过本振进行上变频处理后的各个频带的射频信号可以通过加法器进行合并,输入至功率放大器PA进行放大后,经由天线向外辐射。
为了获取功率放大器的输出信号用于提取预失真系数,该射频前端电路还包括反馈通路。该反馈通路用于与所述第二频谱拼接电路耦接,所述反馈电路用于对所述功率放大器的输出信号进行处理,并反馈至所述第二频谱拼接电路。
示例性地,上述反馈通路包括至少两个第二信号处理通道,且所述第二信号处理通道的数量与所述第三信号的频带数量相等或者大于所述第三信号的频带数量。例如,如图9所示,若多频信号为双频信号,则反馈通路至少包括两个第二信号处理通道。又例如,如图10所示,若多频信号的为三频信号,则反馈通路至少包括三个第二信号处理通道。
通常情况下,多频射频信号为模拟信号,而数字预失真器是对数字信号进行预失真处理,因此需要将功率放大器输出的模拟信号转换为数字信号。因此每一个第二信号处理通道均包括本振(例如图9中的f1和f2,或者图10中的f1、f2和f3)、带通滤波器和模数转换器(analog-to-digital converter,ADC)。其中,在反馈通道中,第二信号处理通道中的本振用于对功率放大器PA输出的模拟信号进行下变频,形成基带信号。经过下变频后的基带信号可以通过滤波器(如带通滤波器)形成各个频带信号,各个频带信号再通过模数转换器进行模数转换得到数字信号,传输给第二频谱拼接模块,以通过频谱拼接的方式形成上述第二宽带信号。
当然,在来自基带处理器的信号为单频信号时,发射通路可以直接与数字预失真器耦接,以便接收预失真后的单频信号。类似地,反馈通路也可以直接与模型提取电路耦接,以便将对功率放大器的输出端的信号处理为单频信号后,反馈给模型提取模块以提取预失真系数。
应理解,针对该射频处理电路的技术效果可以参照上述数字预失真电路的技术效果,此处不再赘述。
本申请一些实施例还提供一种射频芯片。该射频芯片包括封装结构、以及封装于封装结构内的如上述任意一个实施例所述的射频处理电路。该封装结构可以为封装基板、硅基转接板(interposer)等。
本申请一些实施例还提供一种数字预失真方法。该数字预失真方法可以应用于射频处理电路,该射频处理电路包括射频前端电路,射频前端电路包括功率放大器PA。如图11所示,该数字预失真方法包括以下步骤:
S1101,接收第一多频信号,该第一多频信号包括至少两个频带的信号。
关于多频信号的描述,可以参照上述数字预失真电路中的相关描述,此处不再赘述。
S1102,将第一多频信号进行频谱拼接得到第一宽带信号,该第一宽带信号的带宽小于第一多频信号中的最大频带与最小频带之间的频率间隔。
示例性地,可以对第一多频信号中各个频带的信号进行上采样,并通过对上采样得到的信号中的各个频带的信号进行上变频或下变频,以缩小相邻两个频带信号之间的频率间隔;通过对缩小频率间隔后的各个频带信号进行频谱拼接得到第一宽带信号。对上采样得到的信号中的各频带信号进行上变频或下变频后,各频带信号之间的频率间隔满足功率放大器的N阶非线性,其中,N为大于或等于3的奇数。具体实现过程可以参照上述数字预失真电路中的相关描述,此处不再赘述。
S1103,根据第一预失真系数对第一宽带信号进行预失真,得到预失真的宽带信号该第一预失真系数是根据第一宽带信号以及功率放大器的非线性特性确定的。
具体实现过程可以参照上述数字预失真电路中的相关描述,此处不再赘述。
与上述数字预失真电路相对应,由于数字预失真器输入的信号为宽带信号,因此数字预失真器输出的信号也为宽带信号,该宽带信号是经过线性预失真后的宽带信号。然而,为了保证信号的正确传输,输入至射频前端电路中的信号需要是与第一多频信号的频带相同的多频信号,因此如图12所示,上述数字预失真方法还可以包括S1104。
S1104,将预失真的宽带信号进行频谱分离,得到预失真的多频信号,使得该预失真的多频信号经由功率放大器输出而满足线性指标。
示例性地,可以对预失真的宽带信号进行滤波,得到包括至少两个频带的多频信号;并对多频信号中各频带信号进行上变频或者下变频,使各个频带的信号的中心频点返回至第一多频信号中相应频带信号的中心频点;然后对第一多频信号中各频带信号进行下采样,得到预失真的多频信号。对预失真的宽度信号进行频谱分离的具体过程,可以参照上述数字预失真电路中的相关描述,此处不再赘述。
针对第一预失真系数,该第一预失真系数是根据第一宽带信号和第二宽带信号进行建模得到的,该第二宽带信号是对功率放大器输出的第二多频信号进行频谱拼接得到的。具体的过程可以参考上述关于数字预失真电路实施例中的描述,此处不再赘述。
此外,对于单频信号的预失真处理,如图13所示,上述数字预失真方法还可以包括步骤S1301-S1302。
S1301,接收第一单频信号。
S1302,根据第二预失真系数对第一单频信号进行预失真得到预失真的单频信号第二预失真系数是根据第一单频信号以及功率放大器的非线性特性确定的。
其中,第二预失真系数是根据第一单频信号以及功率放大器输出的第二单频信号进行建模而提取到的。
关于S1301和S1302的具体过程,可以参照上述数字预失真电路中的相关描述,此处不再赘述。
需要说明书的是,针对上述数字预失真方法中的各个步骤可以按照实际情况调整各个步骤的执行顺序,本申请实施例对上述方法的各不步骤的执行顺序不做特殊限定。
此外,通常对于基带信号的发射会在一段时间内持续发射,因此上述方法过程可以循环执行。例如,当第一多频信号经过预失真并通过发射通道输入至功率放大器PA之后,反馈通路可以采集功率放大器PA输出的第一多频信号。然后再分别对第一多频信号以及功率放大器PA输出的第二多频信号分别进行频谱拼接,分别得到第一宽带信号和第二宽带信号。再根据第一宽带信号和第二宽带信号进行建模,以提取预失真系数。提取到的预失真系数,输入至数字预失真器,可以对第一宽带信号进行预失真,得到预失真后的宽带信号。接着,再对预失真后的宽带信号进行频谱分离,分别通过发射通道中的各个第一信号处理通路输入至功率放大器PA进行发射。在这个过程中可以观测功率放大器输出的多频信号的线性度,在不满足线性度要求的情况下,可以持续执行上述过程。
类似地,对于上述数字预失真方法的技术效果,可以参照上述数字预失真电路的技术效果,此处不再赘述。
本申请另一实施例提供一种计算机存储介质,该计算机存储介质包括计算机指令,当所述计算机指令在电子设备上运行时,使得电子设备执行上述方法实施例中的各个步骤。
本申请另一实施例提供一种计算机程序产品,当所述计算机程序产品在计算机上运行时,使得所述计算机执行上述方法实施例中各个步骤。
通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。上述描述的***,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请实施例各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请实施例的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:快闪存储器、移动硬盘、只读存储器、随机存取存储器、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (16)

1.一种数字预失真电路,其特征在于,包括:
第一频谱拼接电路,用于将第一多频信号进行频谱拼接得到第一宽带信号;其中,所述第一多频信号包括至少两个频带的信号,且所述第一宽带信号的带宽小于所述第一多频信号中的最大频带与最小频带之间的频率间隔;
数字预失真器,与所述第一频谱拼接电路耦接,所述数字预失真器用于接收所述第一宽带信号,并根据第一预失真系数对所述第一宽带信号进行预失真得到预失真的宽带信号;其中,所述第一预失真系数是根据所述第一宽带信号以及射频前端电路中的功率放大器的非线性特性确定的。
2.根据权利要求1所述的数字预失真电路,其特征在于,还包括:
第二频谱拼接电路,用于与所述射频前端电路耦接,用于将所述功率放大器输出的第二多频信号进行频谱拼接得到第二宽带信号;所述第二宽带信号的带宽与所述第一宽带信号的带宽相同;
模型提取电路,与所述第一频谱拼接电路和所述第二频谱拼接电路耦接,用于根据所述第一宽带信号和所述第二宽带信号进行建模,以提取所述第一预失真系数;所述数字预失真器还与所述模型提取电路耦接,用于接收所述第一预失真系数。
3.根据权利要求1或2所述的数字预失真电路,其特征在于,还包括:
频谱分离电路,与所述数字预失真器耦接,用于将所述预失真的宽带信号频谱分离为预失真的多频信号,使得所述预失真的多频信号经由所述功率放大器输出后满足线性指标。
4.根据权利要求1所述的数字预失真电路,其特征在于,所述数字预失真器选择性地耦接所述第一频谱拼接电路,在所述数字预失真器不与所述第一频谱拼接电路耦接的情况下,所述数字预失真器还用于接收第一单频信号,并根据第二预失真系数对所述第一单频信号进行预失真得到预失真的单频信号;所述第二预失真系数是根据所述第一单频信号与所述功率放大器的非线性特性确定的。
5.根据权利要求4所述的数字预失真电路,其特征在于,还包括:
模型提取电路,用于接收所述第一单频信号和所述功率放大器输出的第二单频信号,并根据所述第一单频信号以及所述第二单频信号进行建模,以提取所述第二预失真系数;所述数字预失真器还与所述模型提取电路耦接,用于接收所述第二预失真系数。
6.根据权利要求1或2所述的数字预失真电路,其特征在于,所述第一宽带信号是通过将所述第一多频信号中的各个频带的信号进行频移后得到的,所述第一多频信号中的各个频带的信号经过频移后的频率间隔满足所述功率放大器的N阶非线性,其中,N为大于或等于3的奇数。
7.一种射频处理电路,其特征在于,包括射频前端电路、以及如权利要求1至6中任一项所述的数字预失真电路,所述数字预失真电路与所述射频前端电路耦接。
8.一种射频芯片,其特征在于,包括封装结构,以及封装于所述封装结构内的如权利要求7所述的射频处理电路。
9.一种电子设备,其特征在于,所述电子设备包括基带处理器、以及如权利要求7所述的射频处理电路或者如权利要求8所述的射频芯片。
10.一种数字预失真方法,其特征在于,应用于射频处理电路,所述射频处理电路包括射频前端电路,所述射频前端电路包括功率放大器;所述方法包括:
接收第一多频信号;所述第一多频信号包括至少两个频带的信号;
将所述第一多频信号进行频谱拼接得到第一宽带信号;所述第一宽带信号的带宽小于所述第一多频信号中的最大频带与最小频带之间的频率间隔;
根据第一预失真系数对所述第一宽带信号进行预失真得到预失真的宽带信号;所述第一预失真系数是根据所述第一宽带信号以及所述功率放大器的非线性特性确定的。
11.根据权利要求10所述的方法,其特征在于,所述方法还包括:
将所述预失真的宽带信号进行频谱分离,得到预失真的多频信号,使得所述预失真的多频信号经由所述功率放大器输出而满足线性指标。
12.根据权利要求10或11所述的方法,其特征在于,所述第一预失真系数是根据所述第一宽带信号和第二宽带信号进行建模提取到的,所述第二宽带信号是对所述功率放大器输出的第二多频信号进行频谱拼接得到的。
13.根据权利要求10所述的方法,其特征在于,所述方法还包括:
接收第一单频信号;
根据第二预失真系数对所述第一单频信号进行预失真得到预失真的单频信号;所述第二预失真系数是根据所述第一单频信号以及所述功率放大器的非线性特性确定的。
14.根据权利要求13所述的方法,其特征在于,所述第二预失真系数是根据所述第一单频信号以及所述功率放大器输出的第二单频信号进行建模而提取到的。
15.根据权利要求10或11所述的方法,其特征在于,所述第一宽带信号是通过将所述第一多频信号中的各个频带的信号进行频移后得到的,所述第一多频信号中的各个频带的信号经过频移后的频率间隔满足所述功率放大器的N阶非线性,其中,N为大于或等于3的奇数。
16.一种计算机可读存储介质,其特征在于,包括计算机指令,当所述计算机指令在电子设备上运行时,使得所述电子设备执行如权利要求10-15任一项所述的方法。
CN202211096716.7A 2022-09-08 2022-09-08 数字预失真电路及方法、射频芯片以及电子设备 Pending CN117674743A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211096716.7A CN117674743A (zh) 2022-09-08 2022-09-08 数字预失真电路及方法、射频芯片以及电子设备
PCT/CN2023/115425 WO2024051520A1 (zh) 2022-09-08 2023-08-29 数字预失真电路及方法、射频芯片以及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211096716.7A CN117674743A (zh) 2022-09-08 2022-09-08 数字预失真电路及方法、射频芯片以及电子设备

Publications (1)

Publication Number Publication Date
CN117674743A true CN117674743A (zh) 2024-03-08

Family

ID=90068830

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211096716.7A Pending CN117674743A (zh) 2022-09-08 2022-09-08 数字预失真电路及方法、射频芯片以及电子设备

Country Status (2)

Country Link
CN (1) CN117674743A (zh)
WO (1) WO2024051520A1 (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101056288B (zh) * 2007-06-14 2010-09-08 中兴通讯股份有限公司 预失真模型装置和信号的预失真处理装置、***及方法
KR20100040497A (ko) * 2008-10-10 2010-04-20 세원텔레텍 주식회사 다중대역 중계기
US8576943B2 (en) * 2011-09-09 2013-11-05 Telefonaktiebolaget L M Ericsson (Publ) Linearization for a single power amplifier in a multi-band transmitter
US8817859B2 (en) * 2011-10-14 2014-08-26 Fadhel Ghannouchi Digital multi-band predistortion linearizer with nonlinear subsampling algorithm in the feedback loop
CN104883140A (zh) * 2015-06-03 2015-09-02 中国科学院微电子研究所 基于宽带射频功率放大器的数字预失真装置
EP3586439A4 (en) * 2017-02-25 2021-01-06 NanoSemi, Inc. MULTI-BAND DIGITAL PRE-STORAGE DEVICE
CN109889166B (zh) * 2019-03-12 2021-01-01 北京邮电大学 一种基于时间交织采样的单反馈回路并发双频带数字预失真方法

Also Published As

Publication number Publication date
WO2024051520A1 (zh) 2024-03-14

Similar Documents

Publication Publication Date Title
US10050659B2 (en) Systems and methods for non-linear digital self-interference cancellation
US10411743B2 (en) Cancelling intermodulation interference
CN104937841B (zh) 用于pa线性化的频带限制自适应的***和方法
EP3170265B1 (en) Cancelling crosstalk
WO2017036412A1 (en) Interference phase estimate system and method
US9893746B2 (en) Energy efficient polynomial kernel generation in full-duplex radio communication
CN103975564A (zh) 具有拥有由用户定义的用于数字预失真(dpd)以及其它非线性应用的非线性函数的指令集的处理器
EP3208938B1 (en) Pre-distortion processing device and method
US9143091B2 (en) Distortion compensating apparatus, transmitter, distortion compensating method, and transfer function calculating method
KR20140040270A (ko) 비선형 증폭기를 위한 신호 전치왜곡
US20050123066A1 (en) Adaptive pre-distortion method and apparatus for digital rf transmitters
CN115298978B (zh) 用于谐波干扰消除的基带芯片和无线通信方法
Campo et al. Cascaded spline-based models for complex nonlinear systems: Methods and applications
CN108023844B (zh) 一种实信号欠采样的数字预失真***
CN115865594A (zh) 一种基于fdd***的无源交调校正方法及***
JP2003174332A (ja) プリディストーション型増幅装置
Abdelaziz et al. Mobile transmitter digital predistortion: Feasibility analysis, algorithms and design exploration
US20210384891A1 (en) Method and apparatus for nonlinear signal processing
TWI837392B (zh) 無線通訊裝置及處理訊號的方法
EP3151500B1 (en) Frequency-selective quadrature baseband coupling cancellation
CN113659937A (zh) 预失真处理方法及其装置、通信设备、存储介质
US20150055731A1 (en) Digital Transmitter With Sample Rate Digital Predistortion
CN117674743A (zh) 数字预失真电路及方法、射频芯片以及电子设备
Amiri et al. Estimation of crossover DPD using orthogonal polynomials in fixed point arithmetic
CN103856426A (zh) 一种补偿滤波器的实现方法及信号带宽补偿的装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication