CN117499614B - 一种3d显示方法、装置、设备及存储介质 - Google Patents

一种3d显示方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN117499614B
CN117499614B CN202311557768.4A CN202311557768A CN117499614B CN 117499614 B CN117499614 B CN 117499614B CN 202311557768 A CN202311557768 A CN 202311557768A CN 117499614 B CN117499614 B CN 117499614B
Authority
CN
China
Prior art keywords
signal source
div
eye part
phase
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202311557768.4A
Other languages
English (en)
Other versions
CN117499614A (zh
Inventor
房雷祥
杨乔屹
赵波凯
代术生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Shiruixun Technology Co ltd
Original Assignee
Beijing Shiruixun Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Shiruixun Technology Co ltd filed Critical Beijing Shiruixun Technology Co ltd
Priority to CN202311557768.4A priority Critical patent/CN117499614B/zh
Publication of CN117499614A publication Critical patent/CN117499614A/zh
Application granted granted Critical
Publication of CN117499614B publication Critical patent/CN117499614B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N13/00Stereoscopic video systems; Multi-view video systems; Details thereof
    • H04N13/30Image reproducers
    • H04N13/398Synchronisation thereof; Control thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N13/00Stereoscopic video systems; Multi-view video systems; Details thereof
    • H04N13/10Processing, recording or transmission of stereoscopic or multi-view image signals
    • H04N13/106Processing image signals
    • H04N13/156Mixing image signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N13/00Stereoscopic video systems; Multi-view video systems; Details thereof
    • H04N13/10Processing, recording or transmission of stereoscopic or multi-view image signals
    • H04N13/106Processing image signals
    • H04N13/161Encoding, multiplexing or demultiplexing different image signal components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N13/00Stereoscopic video systems; Multi-view video systems; Details thereof
    • H04N13/10Processing, recording or transmission of stereoscopic or multi-view image signals
    • H04N13/106Processing image signals
    • H04N13/167Synchronising or controlling image signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供了一种3D显示方法、装置、设备及存储介质,属于3D显示技术领域,该方法如下:获取多路4k信号并进行融合得到虚拟信号源;对虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源;根据预设方法对左眼部分信号源和右眼部分信号源进行预处理;配置锁相环实现输入信号与输出信号的同步;其中,输入信号包括预处理后的虚拟信号源;通过3D同步接口确定输出信号的第一帧序列的类型并在显示设备上实现点对点的3D显示;其中,第一帧序列的类型为左眼帧序列或右眼帧序列。本发明可以在多种显示设备上实现点对点3D显示,并且可以自动识别输出3D信号中第一帧的类型,提高了3D显示的效果。

Description

一种3D显示方法、装置、设备及存储介质
技术领域
本发明涉及3D显示技术领域,尤其涉及一种3D显示方法、装置、设备及存储介质。
背景技术
当显示设备的分辨率超出一路信号接口的分辨率时,无法实现点对点3D显示,只能对信号进行缩放,这样就会导致信号失真,无法达到最佳显示效果。
并且在进行3D显示时是连续帧3D,当输出3D信号时,每次接入设备时,无法确定第一帧属于左眼帧序列,还是属于右眼帧序列。
发明内容
本发明提供了一种3D显示方法、装置、设备及存储介质;可以在多种显示设备上实现点对点3D显示,并且可以自动识别输出3D信号中第一帧的类型,提高了3D显示的效果。
第一方面,本发明的实施例提供了一种3D显示方法,该3D显示方法包括:
获取多路4k信号并进行融合得到虚拟信号源;
对虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源;
根据预设方法对左眼部分信号源和右眼部分信号源进行预处理;
配置锁相环实现输入信号与输出信号的同步;其中,输入信号包括预处理后的虚拟信号源;
通过3D同步接口确定输出信号的第一帧序列的类型并在显示设备上实现点对点的3D显示;其中,第一帧序列的类型为左眼帧序列或右眼帧序列。
可选地,获取多路4k信号并进行融合得到虚拟信号源,包括:
设置虚拟信号源布局;其中,虚拟信号源布局设置为m行×n列,m×n为4K信号路数;
根据虚拟信号源布局融合多路4K信号得到虚拟信号源。
可选地,对虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源,包括:
根据虚拟信号源创建3D窗口;
根据3D窗口的模式将虚拟信号源分割为左眼部分信号源和右眼部分信号源;
其中,3D窗口的模式包括:左右模式和上下模式。
可选地,根据预设方法对左眼部分信号源和右眼部分信号源进行预处理,包括:
将左眼部分信号源和右眼部分信号源按照信号源的数据通道数量进行水平分割,得到多个左眼部分信号源和右眼部分信号源对应的3D子窗口;
根据每个3D子窗口的位置,将3D子窗口对应的信号源内容写入到对应的输出板卡上,并标记子窗口类型和显示位置;
其中,子窗口类型包括:左眼子窗口和右眼子窗口。
可选地,配置锁相环实现输入信号与输出信号的同步,包括:
将同步通道切换到指定输入接口;
根据预设算法计算确定锁相环的参数m'、d'和div';其中,m'为乘法系数,d'为分频系数,div'为分频因子;
根据m'、d'和div'配置锁相环,并启动跟踪功能,通过压控振荡器动态调整锁相环基准时钟,校准设备帧同步信号与输入同步信号之间的相位,实现输入信号与输出信号的同步。
可选地,根据预设算法计算确定锁相环的参数m'、d'和div',包括:
读取输入信号的总宽度和总高度以及输入信号的参考时钟计数;
根据总宽度、总高度和参考时钟计数确定目标时钟;
读取输入时钟结合目标时钟确定锁相环对应的参数m、d和div;其中,m为乘法系数,d为分频系数,div为分频因子;
以m、d和div为基准,确定等比例关系的锁相环参数集合;其中,等比例关系为:m/(d*div)=m'/(d'*div');
遍历锁相环参数集合确定一个满足所有输出口带载范围的锁相环参数m'、d'和div'。
第二方面,本发明的实施例提供了一种3D显示装置,该3D显示装置包括:
获取模块,用于获取多路4k信号并进行融合得到虚拟信号源;
分割模块,用于对虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源;
预处理模块,用于根据预设方法对左眼部分信号源和右眼部分信号源进行预处理;
同步模块,用于配置锁相环实现输入信号与输出信号的同步;其中,输入信号包括预处理后的虚拟信号源;
显示模块,用于通过3D同步接口确定输出信号的第一帧序列的类型并在显示设备上实现点对点的3D显示;其中,第一帧序列的类型为左眼帧序列或右眼帧序列。
可选地,同步模块包括:
确定单元,用于读取输入信号的总宽度和总高度以及输入信号的参考时钟计数;
根据总宽度、总高度和参考时钟计数确定目标时钟;
读取输入时钟结合目标时钟确定锁相环对应的参数m、d和div;其中,m为乘法系数,d为分频系数,div为分频因子;
以m、d和div为基准,确定等比例关系的锁相环参数集合;其中,等比例关系为:m/(d*div)=m'/(d'*div');
遍历锁相环参数集合确定一个满足所有输出口带载范围的锁相环参数m'、d'和div'。
第三方面,本发明的实施例提供了一种电子设备,包括存储器和处理器,所述存储器上存储有计算机程序,所述处理器执行所述程序时实现如第一方面中任一实现方式所述的方法。
第四方面,本发明的实施例提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现如第一方面中任一实现方式所述的方法。
本发明提供了一种3D显示方法、装置、设备及存储介质,该方法如下:获取多路4k信号并进行融合得到虚拟信号源;对虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源;根据预设方法对左眼部分信号源和右眼部分信号源进行预处理;配置锁相环实现输入信号与输出信号的同步;其中,输入信号包括预处理后的虚拟信号源;通过3D同步接口确定输出信号的第一帧序列的类型并在显示设备上实现点对点的3D显示;其中,第一帧序列的类型为左眼帧序列或右眼帧序列。本发明可以在多种显示设备上实现点对点3D显示,并且可以自动识别输出3D信号中第一帧的类型,提高了3D显示的效果。
应当理解,发明内容部分中所描述的内容并非旨在限定本发明的实施例的关键或重要特征,亦非用于限制本发明的范围。本发明的其它特征将通过以下的描述变得容易理解。
附图说明
结合附图并参考以下详细说明,本发明各实施例的上述和其他特征、优点及方面将变得更加明显。在附图中,相同或相似的附图标记表示相同或相似的元素。
图1为本发明实施例的一种3D显示方法的流程图;
图2为本发明实施例的一种锁相环的实现流程图;
图3为本发明实施例的一种3D显示装置的结构示意图;
图4为本发明实施例的一种电子设备的结构图。
具体实施方式
为了使本技术领域的人员更好地理解本说明书一个或多个实施例中的技术方案,下面将结合本说明书一个或多个实施例中的附图,对本说明书一个或多个实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本说明书的一部分实施例,而不是全部的实施例。基于本说明书一个或多个实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都应当属于本文件的保护范围。
需要说明的是,本发明实施例描述的仅仅是为了更加清楚的说明本发明实施例的技术方案,并不构成对本发明实施例提供的技术方案的限定。
图1为本发明实施例的一种3D显示方法的流程图;如图1所示,该方法包括:
S101、获取多路4k信号并进行融合得到虚拟信号源。
可选地,获取多路4k信号并进行融合得到虚拟信号源,包括:
设置虚拟信号源布局;其中,虚拟信号源布局设置为m行×n列,m×n为4K信号路数;
根据虚拟信号源布局融合多路4k信号得到虚拟信号源。
示例性地,可以通过多路选择器(Multiplexer,MUX)来设置信号源布局m行×n列,融合多路4K信号形成一路虚拟信号源;MUX是一种多输入单输出的组合逻辑电路,它可以根据通道选择控制信号的不同,从多个输入中选取一个输出到公共的输出端。
需要说明的是,本实施中并不仅限于使用多路选择器来得到虚拟信号源,也可以使用混合视频矩阵等。
S102、对虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源。
可选地,对虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源,包括:
根据虚拟信号源创建3D窗口;
根据3D窗口的模式将虚拟信号源分割为左眼部分信号源和右眼部分信号源;其中,3D窗口的模式包括:左右模式和上下模式。
示例性地,如果是左右模式,则将虚拟信号源的宽度分为左右两部分;如果是上下模式,则将虚拟信号源的高度分为上下两部分;对于左右模式,将左半部分作为左眼部分,右半部分作为右眼部分;对于上下模式,将上半部分作为左眼部分,下半部分作为右眼部分。
S103、根据预设方法对左眼部分信号源和右眼部分信号源进行预处理。
可选地,根据预设方法对左眼部分信号源和右眼部分信号源进行预处理,包括:
将左眼部分信号源和右眼部分信号源按照信号源的数据通道数量进行水平分割,得到多个左眼部分信号源和右眼部分信号源对应的3D子窗口;
根据每个3D子窗口的位置,将3D子窗口对应的信号源内容写入到对应的输出板卡上,并标记子窗口类型和显示位置;
其中,子窗口类型包括:左眼子窗口和右眼子窗口。
可选地,在输出视频帧时交替输出左眼子窗口和右眼子窗口内容。
S104、配置锁相环实现输入信号与输出信号的同步。
其中,输入信号包括预处理后的虚拟信号源。
可选地,配置锁相环实现输入信号与输出信号的同步,包括:
将同步通道切换到指定输入接口;
根据预设算法计算确定锁相环的参数m'、d'和div';其中,m'为乘法系数,d'为分频系数,div'为分频因子;
根据m'、d'和div'配置锁相环,并启动跟踪功能,通过压控振荡器动态调整锁相环基准时钟,校准设备帧同步信号与输入同步信号之间的相位,实现输入信号与输出信号的同步。
可选地,根据预设算法计算确定锁相环的参数m'、d'和div',包括:
读取输入信号的总宽度和总高度以及输入信号的参考时钟计数;
示例性地,读取输入信号的总宽度Htotal、总高度Vtotal以及输入信号的参考时钟计数RefCount(以本地48M时钟对一帧信号的计数)。
根据总宽度、总高度和参考时钟计数确定目标时钟;
示例性地,目标时钟REF_CLK=(Htotal*Vtotal)*Frame;
其中,1M=1000000;
48M时钟计数:每个时钟周期的时间为T=1/48M;
输入信号一帧的时间为Tf=T*RefCount;
输入信号的帧率为Frame=1/Tf;
由此可得REF_CLK=Htotal*Vtotal*48/RefCount。
读取输入时钟结合目标时钟确定锁相环对应的参数m、d和div;其中,m为乘法系数,d为分频系数,div为分频因子;
示例性地,若REF_CLK=148,500,000,输入时钟IN_CLK=27,000,000;
锁相环VCO的最大值为VCO_MAX=1,200,000,000;
则div=VCO_MAX/REF_CLK=1,200,000,000/148,500,000=8.08;
对div向下取偶数得到div=8;
反推得VCO=REF_CLK*div=1,188,000,000;
根据芯片数据手册:D的取值范围是1~127,M的取值是10~8206;
根据公式VCO=IN_CLK*M/D确定所有的M、D组合,找到与VCO相等或最接近的一组,即为m和d。
以m、d和div为基准,确定等比例关系的锁相环参数集合;其中,等比例关系为:m/(d*div)=m'/(d'*div');
遍历锁相环参数集合确定一个满足所有输出口带载范围的锁相环参数m'、d'和div'。
示例性地,输出时钟OUT_CLK=27*m'/(d'*div'),输出带载面积S=OUT_CLK/帧率;
其中,每个输出接口可以拆分为不同的HTotal、VTotal,S=HTotal*Vtotal,HTotal、Vtotal应满足:HTotal>=Wn,VTotal>=Hn,Wn为输出口的宽度集合,Hn为输出口的高度集合。
示例性地,图2为本发明实施例的一种锁相环的实现流程图;如图2所示:
输入时钟经过锁相环处理后得到最终的输出时钟,在锁相环中根据D值和M值对输入时钟进行处理后,经过压控振荡器VCO处理后再根据DIV值对经过压控振荡器VCO处理后的输出时钟进行处理得到最终的输出时钟。
其中,M为乘法系数,它决定了VCO的输出频率相对于输入控制电压的变化速率;当输入控制电压变化时,M系数可以放大或减小VCO的输出频率。
D为分频系数,它用于降低VCO的输出频率,从而得到所需的输出时钟频率。通过调整D的值,可以对输出时钟进行精细的调节。
DIV为分频因子,其主要作用在于降低压控振荡器的输出频率,进而得到所需的输出时钟频率。通过调整分频因子的值,可以对输出的时钟频率进行更为精细的调节。
可选地,VCO指输出频率与输入控制电压有对应关系的振荡电路;
VCO的值=输入时钟*M/D;输出时钟=VCO的值/DIV;
示例性地,压控振荡器可以选择VCXO,VCXO是一种晶体振荡器,其输出频率根据施加的控制电压而变化,VCXO用于微调工作频率,通常与锁相环配合使用;通过其频率范围可调的特性,可以动态调整输入时钟,进而影响输出时钟。
S105、通过3D同步接口确定输出信号的第一帧序列的类型并在显示设备上实现点对点的3D显示。
其中,第一帧序列的类型为左眼帧序列或右眼帧序列。
可选地,本发明中的技术方案支持多种3D片源,例如:左右格式、上下格式、连续帧格式;支持多种3D输出模式,例如:主动快门模式、偏光模式(隔行、隔列、棋盘);并且可以将任意格式的3D片源,转换成契合目标显示屏的3D模式。
本发明实施例提供了一种3D显示方法,该方法如下:获取多路4k信号并进行融合得到虚拟信号源;对虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源;根据预设方法对左眼部分信号源和右眼部分信号源进行预处理;配置锁相环实现输入信号与输出信号的同步;其中,输入信号包括预处理后的虚拟信号源;通过3D同步接口确定输出信号的第一帧序列的类型并在显示设备上实现点对点的3D显示;其中,第一帧序列的类型为左眼帧序列或右眼帧序列。本发明可以在多种显示设备上实现点对点3D显示,并且可以自动识别输出3D信号中第一帧的类型,提高了3D显示的效果。
以下结合图3详细说明本发明实施例提供的可以执行上述3D显示方法的装置。
示例性地,图3为本发明实施例的一种3D显示装置的结构示意图;如图3所示,3D显示装置30包括:
获取模块301,用于获取多路4k信号并进行融合得到虚拟信号源;
分割模块302,用于对虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源;
预处理模块303,用于根据预设方法对左眼部分信号源和右眼部分信号源进行预处理;
同步模块304,用于配置锁相环实现输入信号与输出信号的同步;其中,输入信号包括预处理后的虚拟信号源;
显示模块305,用于通过3D同步接口确定输出信号的第一帧序列的类型并在显示设备上实现点对点的3D显示;其中,第一帧序列的类型为左眼帧序列或右眼帧序列。
可选地,获取模块301,还用于设置虚拟信号源布局;其中,虚拟信号源布局设置为m行×n列,m×n为4K信号路数;根据虚拟信号源布局融合多路4K信号得到虚拟信号源。
可选地,分割模块302,还用于根据虚拟信号源创建3D窗口;根据3D窗口的模式将虚拟信号源分割为左眼部分信号源和右眼部分信号源;其中,3D窗口的模式包括:左右模式和上下模式。
可选地,预处理模块303,还用于将左眼部分信号源和右眼部分信号源按照信号源的数据通道数量进行水平分割,得到多个左眼部分信号源和右眼部分信号源对应的3D子窗口;根据每个3D子窗口的位置,将3D子窗口对应的信号源内容写入到对应的输出板卡上,并标记子窗口类型和显示位置;其中,子窗口类型包括:左眼子窗口和右眼子窗口。
可选地,同步模块304,还用于将同步通道切换到指定输入接口;根据预设算法计算确定锁相环的参数m'、d'和div';其中,m'为乘法系数,d'为分频系数,div'为分频因子;根据m'、d'和div'配置锁相环,并启动跟踪功能,通过压控振荡器动态调整锁相环基准时钟,校准设备帧同步信号与输入同步信号之间的相位,实现输入信号与输出信号的同步。
可选地,同步模块304包括:
确定单元3041,用于读取输入信号的总宽度和总高度以及输入信号的参考时钟计数;根据总宽度、总高度和参考时钟计数确定目标时钟;读取输入时钟结合目标时钟确定锁相环对应的参数m、d和div;其中,m为乘法系数,d为分频系数,div为分频因子;以m、d和div为基准,确定等比例关系的锁相环参数集合;其中,等比例关系为:m/(d*div)=m'/(d'*div');遍历锁相环参数集合确定一个满足所有输出口带载范围的锁相环参数m'、d'和div'。
本发明实施例还提供了一种计算机电子设备,图4示出了可以应用本发明实施例的电子设备的结构示意图,如图4所示,该计算机电子设备包括,中央处理模块(CPU)401,其可以根据存储在只读存储器(ROM)402中的程序或者从存储部分408加载到随机访问存储器(RAM)403中的程序而执行各种适当的动作和处理。在RAM 403中,还存储有***操作所需的各种程序和数据。CPU 401、ROM 402以及RAM 403通过总线404彼此相连。输入/输出(I/O)接口405也连接至总线404。
以下部件连接至I/O接口405:包括键盘、鼠标等的输入部分406;包括诸如阴极射线管(CRT)、液晶显示器(LCD)等以及扬声器等的输出部分407;包括硬盘等的存储部分408;以及包括诸如LAN卡、调制解调器等的网络接口卡的通信部分409。通信部分409经由诸如因特网的网络执行通信处理。驱动器410也根据需要连接至I/O接口405。可拆卸介质411,诸如磁盘、光盘、磁光盘、半导体存储器等,根据需要安装在驱动器410上,以便于从其上读出的计算机程序根据需要被安装入存储部分408。
附图中的流程图和框图,图示了按照本发明各种实施例的***、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段、或代码的一部分,所述模块、程序段、或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个接连地表示的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或操作的专用的基于硬件的***来实现,或者可以用专用硬件与计算机指令的组合来实现。
描述于本发明实施例中所涉及到的模块或模块可以通过软件的方式实现,也可以通过硬件的方式来实现。所描述的模块或模块也可以设置在处理器中,例如,可以描述为:一种处理器包括获取模块301、分割模块302、预处理模块303、同步模块304和显示模块305,其中,这些模块的名称在某种情况下并不构成对该模块本身的限定,例如,获取模块301还可以被描述为“用于获取多路4k信号并进行融合得到虚拟信号源的获取模块301”。
作为另一方面,本发明还提供了一种计算机可读存储介质,该计算机可读存储介质可以是上述实施例中所述一种3D显示装置中所包含的计算机可读存储介质;也可以是单独存在,未装配入电子设备中的计算机可读存储介质。计算机可读存储介质存储有一个或者一个以上程序,所述程序被一个或者一个以上的处理器用来执行描述于本发明的一种3D显示方法。
以上描述仅为本发明的较佳实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本发明中所涉及的发明范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离所述发明构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本发明中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。

Claims (5)

1.一种3D显示方法,其特征在于,该3D显示方法包括:
获取多路4k信号并进行融合得到虚拟信号源;
对所述虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源;
根据预设方法对所述左眼部分信号源和所述右眼部分信号源进行预处理;
配置锁相环实现输入信号与输出信号的同步;其中,输入信号包括预处理后的虚拟信号源;
通过3D同步接口确定输出信号的第一帧序列的类型并在显示设备上实现点对点的3D显示;其中,第一帧序列的类型为左眼帧序列或右眼帧序列;
所述获取多路4k信号并进行融合得到虚拟信号源,包括:
设置虚拟信号源布局;其中,虚拟信号源布局设置为m行×n列,m×n为4K信号路数;
根据所述虚拟信号源布局融合多路4K信号得到所述虚拟信号源;
所述根据预设方法对所述左眼部分信号源和所述右眼部分信号源进行预处理,包括:
将所述左眼部分信号源和所述右眼部分信号源按照信号源的数据通道数量进行水平分割,得到多个左眼部分信号源和右眼部分信号源对应的3D子窗口;
根据每个3D子窗口的位置,将所述3D子窗口对应的信号源内容写入到对应的输出板卡上,并标记子窗口类型和显示位置;所述子窗口类型包括:左眼子窗口和右眼子窗口;
所述配置锁相环实现输入信号与输出信号的同步,包括:
将同步通道切换到指定输入接口;
读取输入信号的总宽度和总高度以及输入信号的参考时钟计数;
根据所述总宽度、总高度和参考时钟计数确定目标时钟;
读取输入时钟结合所述目标时钟确定锁相环对应的参数m、d和div;其中,m为乘法系数,d为分频系数,div为分频因子;
以m、d和div为基准,确定等比例关系的锁相环参数集合;其中,所述等比例关系为:m/(d*div)=m'/(d'*div');
遍历所述锁相环参数集合确定一个满足所有输出口带载范围的锁相环参数m'、d'和div';
其中,m'为乘法系数,d'为分频系数,div'为分频因子;
根据m'、d'和div'配置锁相环,并启动跟踪功能,通过压控振荡器动态调整锁相环基准时钟,校准设备帧同步信号与输入同步信号之间的相位,实现输入信号与输出信号的同步。
2.根据权利要求1所述的3D显示方法,其特征在于,所述对所述虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源,包括:
根据所述虚拟信号源创建3D窗口;
根据3D窗口的模式将所述虚拟信号源分割为左眼部分信号源和右眼部分信号源;所述3D窗口的模式包括:左右模式和上下模式。
3.一种3D显示装置,其特征在于,该3D显示装置包括:
获取模块,用于获取多路4k信号并进行融合得到虚拟信号源;
分割模块,用于对所述虚拟信号源进行分割得到左眼部分信号源和右眼部分信号源;
预处理模块,用于根据预设方法对所述左眼部分信号源和所述右眼部分信号源进行预处理;
同步模块,用于配置锁相环实现输入信号与输出信号的同步;其中,输入信号包括预处理后的虚拟信号源;
显示模块,用于通过3D同步接口确定输出信号的第一帧序列的类型并在显示设备上实现点对点的3D显示;其中,第一帧序列的类型为左眼帧序列或右眼帧序列;
所述获取模块,还用于设置虚拟信号源布局;其中,虚拟信号源布局设置为m行×n列,m×n为4K信号路数;根据所述虚拟信号源布局融合多路4K信号得到所述虚拟信号源;
所述预处理模块,还用于将所述左眼部分信号源和所述右眼部分信号源按照信号源的数据通道数量进行水平分割,得到多个左眼部分信号源和右眼部分信号源对应的3D子窗口;根据每个3D子窗口的位置,将所述3D子窗口对应的信号源内容写入到对应的输出板卡上,并标记子窗口类型和显示位置;所述子窗口类型包括:左眼子窗口和右眼子窗口;
所述同步模块,还用于将同步通道切换到指定输入接口;读取输入信号的总宽度和总高度以及输入信号的参考时钟计数;根据所述总宽度、总高度和参考时钟计数确定目标时钟;读取输入时钟结合所述目标时钟确定锁相环对应的参数m、d和div;其中,m为乘法系数,d为分频系数,div为分频因子;以m、d和div为基准,确定等比例关系的锁相环参数集合;其中,所述等比例关系为:m/(d*div)=m'/(d'*div');遍历所述锁相环参数集合确定一个满足所有输出口带载范围的锁相环参数m'、d'和div';其中,m'为乘法系数,d'为分频系数,div'为分频因子;根据m'、d'和div'配置锁相环,并启动跟踪功能,通过压控振荡器动态调整锁相环基准时钟,校准设备帧同步信号与输入同步信号之间的相位,实现输入信号与输出信号的同步。
4.一种电子设备,其特征在于,包括存储器和处理器,所述存储器上存储有计算机程序,所述处理器执行所述计算机程序时实现如权利要求1或2所述的方法。
5.一种计算机可读存储介质,其特征在于,存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1或2所述的方法。
CN202311557768.4A 2023-11-21 2023-11-21 一种3d显示方法、装置、设备及存储介质 Active CN117499614B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311557768.4A CN117499614B (zh) 2023-11-21 2023-11-21 一种3d显示方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311557768.4A CN117499614B (zh) 2023-11-21 2023-11-21 一种3d显示方法、装置、设备及存储介质

Publications (2)

Publication Number Publication Date
CN117499614A CN117499614A (zh) 2024-02-02
CN117499614B true CN117499614B (zh) 2024-04-26

Family

ID=89678060

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311557768.4A Active CN117499614B (zh) 2023-11-21 2023-11-21 一种3d显示方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN117499614B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016181865A (ja) * 2015-03-25 2016-10-13 セイコーエプソン株式会社 映像処理装置、表示装置、及び、映像処理方法
WO2018107781A1 (zh) * 2016-12-16 2018-06-21 威创集团股份有限公司 虚拟现实实现方法及***

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10373582B2 (en) * 2014-10-24 2019-08-06 Nec Display Solutions, Ltd. Display control device and control method therewith
CN107516335A (zh) * 2017-08-14 2017-12-26 歌尔股份有限公司 虚拟现实的图形渲染方法和装置
WO2020060991A1 (en) * 2018-09-17 2020-03-26 Magi International, LLC Method and apparatus for projecting 2d and 3d motion pictures at high frame rates
CN110221432B (zh) * 2019-03-29 2021-07-16 华为技术有限公司 头戴式显示器的图像显示方法及设备
US20220043108A1 (en) * 2020-08-09 2022-02-10 Tal Lavian Systems methods and apparatus for deep-learning multidimensional detection segmentation and classification

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016181865A (ja) * 2015-03-25 2016-10-13 セイコーエプソン株式会社 映像処理装置、表示装置、及び、映像処理方法
WO2018107781A1 (zh) * 2016-12-16 2018-06-21 威创集团股份有限公司 虚拟现实实现方法及***

Also Published As

Publication number Publication date
CN117499614A (zh) 2024-02-02

Similar Documents

Publication Publication Date Title
US9036084B2 (en) Apparatus and method for synchronous display of video data
US7506240B2 (en) Method and apparatus for image processing
US8339895B2 (en) Signal calibration methods and apparatuses
KR20040048739A (ko) 전자파 장해를 저감하는 액정 표시 장치를 구동하는스케일링 장치
CN109561336A (zh) 分布式显示同步方法、装置及***
CN117499614B (zh) 一种3d显示方法、装置、设备及存储介质
CN111435979A (zh) 视频图像处理方法和装置
EP1383308A2 (en) Synchronizing video formats with dissimilar timing
JPH08307730A (ja) 同期信号発生回路
US5541646A (en) Display image stabilization apparatus and method of using same
CN106161987B (zh) 一种多图像同屏显示方法及多图像同屏显示***
US4623925A (en) Television receiver having character generator with non-line locked clock oscillator
CN110364127A (zh) 智能大屏幕***的自适应显示方法及装置
CN108769600A (zh) 一种基于视频流调帧率的桌面共享***及其桌面共享方法
CN110855851B (zh) 一种视频同步装置及方法
EP0316946B1 (en) Video signal hard copying apparatus
US20080278465A1 (en) Dot clock generating circuit, semiconductor device, and dot clock generating method
CN107317980B (zh) 半导体装置、影像显示***以及影像信号输出方法
US20220172315A1 (en) Image processing method and image processing method device
CN113037459B (zh) 时钟同步方法、装置和视频处理设备
JP7273460B2 (ja) 映像処理装置、映像処理方法、テレビジョン受像機、制御プログラム、及び記録媒体
JP3351759B2 (ja) 同期信号制御回路
CN116193044B (zh) 多路图像帧同步显示的方法、装置、设备及介质
US20240144428A1 (en) Image processing circuit with independent clock frequency and asynchronous design and associated image processing method
CN110519530A (zh) 基于硬件的画中画显示方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant