CN117480547A - 显示装置及其驱动方法 - Google Patents

显示装置及其驱动方法 Download PDF

Info

Publication number
CN117480547A
CN117480547A CN202280001496.7A CN202280001496A CN117480547A CN 117480547 A CN117480547 A CN 117480547A CN 202280001496 A CN202280001496 A CN 202280001496A CN 117480547 A CN117480547 A CN 117480547A
Authority
CN
China
Prior art keywords
sub
pixels
data signals
data
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202280001496.7A
Other languages
English (en)
Inventor
吴宝云
王开民
韩新斌
赵辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of CN117480547A publication Critical patent/CN117480547A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本公开提供一种显示装置及其驱动方法。所述显示装置包括:多个子像素和多条数据线,所述数据线连接对应的多个相同颜色的子像素;所述显示装置还包括:控制模块用于输出多组第一数据信号,每组第一数据信号对应相同颜色的子像素;驱动模块用于对所述多组第一数据信号进行重新排列,得到多组第二数据信号,每组第二数据信号对应至少一行子像素,该至少一行子像素中至少两个子像素颜色不同;所述驱动模块还用于将每组第二数据信号传输至所述多条数据线。

Description

显示装置及其驱动方法 技术领域
本公开涉及显示技术领域,尤其涉及一种显示装置及其驱动方法。
背景技术
随着显示技术的不断发展,高分辨率的显示面板越来越多的应用于各个领域。这种高分辨率的显示面板会将子像素重新排布,使得两行之间不同颜色的子像素处于隔行交错状态。这样对于同一条数据线来说,其如果在第n行输出第一种颜色子像素对应的第一数据电压,则需要在第(n+1)行输出第二种颜色子像素对应的第二数据电压,导致数据线上的电压一致处于摆动状态。
发明内容
本公开的目的在于提供一种显示装置及其驱动方法。
为了实现上述目的,本公开提供如下技术方案:
本公开的第一方面提供一种显示装置,包括:多个子像素和多条数据线;所述数据线连接对应的多个相同颜色的子像素;所述显示装置还包括:
控制模块,用于输出多组第一数据信号,每组第一数据信号对应相同颜色的子像素;
驱动模块,用于对所述多组第一数据信号进行重新排列,得到多组第二数据信号,每组第二数据信号对应至少一行子像素,该至少一行子像素中至少两个子像素颜色不同;所述驱动模块还用于将每组第二数据信号传输至所述多条数据线。
可选的,所述控制模块包括:
图形处理子模块,用于产生显示图片;
数据分离子模块,用于根据所述显示图片,分离出对应不同颜色子像素的多组第一数据信号;
数据压缩子模块,用于将所述多组第一数据信号压缩后输出。
可选的,所述驱动模块包括:
数据解压子模块,用于对压缩后的所述多组第一数据信号进行解压;
数据重排子模块,用于对所述多组第一数据信号进行重新排列,得到所述多组第二数据信号。
可选的,所述驱动模块还包括:
数据处理子模块,用于对所述多组第二数据信号进行子像素渲染算法处理,将经子像素渲染算法处理后的每组第二数据信号传输至所述多条数据线。
可选的,所述多个子像素划分为多列第一子像素列和多列第二子像素列,所述第一子像素列和所述第二子像素列沿第一方向交替排列,所述第一子像素列包括沿第二方向交替排列的第一子像素和第二子像素,所述第二子像素列包括沿第二方向排列的多个第三子像素,所述第一子像素,所述第二子像素和所述第三子像素的颜色不相同;
所述多列第一子像素列划分为多组子像素组,所述子像素组包括相邻的两列第一子像素列;所述多条数据线包括多条第一数据线,所述第一数据线与对应的子像素组中的第一子像素分别耦接。
可选的,所述多个子像素划分为多行子像素行,沿所述多行子像素行的排列方向,所述第一数据线与对应的子像素组中位于各行的第一子像素依次耦接。
可选的,所述第一数据线包括多个第一连接部和第二连接部,所述多个第一连接部沿所述多行子像素行的排列方向依次排列,所述第一连接部与对应的子像素组中位于相邻两行的第一子像素分别耦接,所述第二连接部与对应的子像素组中位于最后一行的第一子像素耦接。
可选的,所述多条数据线还包括多条第二数据线,所述第二数据线与对应的子像素组中的第二子像素分别耦接。
可选的,所述第二数据线与对应的子像素组中位于各行的第二子像素依次耦接。
可选的,所述第二数据线包括多个第三连接部和第四连接部,所述多个第三连接部沿所述多行子像素行的排列方向依次排列,所述第三连接部与对应的子像素组中位于相邻两行的第二子像素分别耦接,所述第四连接部与对应的子像素组中位于最后一行的第二子像素耦接。
可选的,所述多个子像素划分为多列第一子像素列和多列第二子像素列,所述第一子像素列和所述第二子像素列沿第一方向交替排列,所述第一子像素列包括沿第二方向交替排列的第一子像素和第二子像素,所述第二子像素列包括沿第二方向排列的多个第三子像素,所述第一子像素,所述第二子像素和所述第三子像素的颜色不相同;
所述多条数据线包括多条第四数据线和多条第五数据线;
所述第四数据线与对应的第一子像素列中的各第一子像素分别耦接,所述第五数据线与对应的第一子像素列中的各第二子像素分别耦接。
可选的,所述多条数据线还包括多条第三数据线,所述第三数据线与对应的第二子像素列中的各第三子像素分别耦接。
可选的,所述多个子像素划分为多列第三子像素列,所述第三子像素列包括交替设置的第一子像素,第二子像素和第三子像素,所述第一子像素,所述第二子像素和所述第三子像素的颜色不相同;
所述多列第三子像素列划分为多组子像素组,所述子像素组包括相邻的两列第三子像素列;所述多条数据线包括多条第六数据线,第七数据线和第八数据线,所述第六数据线与对应的子像素组中的第一子像素分别耦接,所述第七数据线与对应的子像素组中的第二子像素分别耦接,所述第八数据线与对应的子像素组中的第三子像素分别耦接。
可选的,所述多个子像素划分为多行子像素行,沿所述多行子像素行的排列方向,所述第六数据线与对应的子像素组中位于各行的第一子像素依次耦接,所述第七数据线与对应的子像素组中位于各行的第二子像素依次耦接,所述第八数据线与对应的子像素组中位于各行的第三子像素依次耦接。
基于上述显示装置的技术方案,本公开的第二方面还提供一种显示装置的驱动方法,用于驱动上述显示装置,所述驱动方法包括:
输出多组第一数据信号,每组第一数据信号对应相同颜色的子像素;
对所述多组第一数据信号进行重新排列,得到多组第二数据信号,每组第二数据信号对应一行子像素,该行子像素中至少两个子像素颜色不同;将每组第二数据信号传输至所述多条数据线。
可选的,所述输出多组第一数据信号的步骤具体包括:
产生显示图片;
根据所述显示图片,分离出对应不同颜色子像素的多组第一数据信号;
将所述多组第一数据信号压缩后输出。
可选的,所述对所述多组第一数据信号进行重新排列,得到多组第二数据信号的步骤具体包括:
对压缩后的所述多组第一数据信号进行解压;
对所述多组第一数据信号进行重新排列,得到所述多组第二数据信号。
可选的,所述驱动方法还包括:
对所述多组第二数据信号进行子像素渲染算法处理,将经子像素渲染算法处理后的每组第二数据信号传输至所述多条数据线。
基于上述显示装置的驱动方法的技术方案,本公开的第三方面还提供一种显示装置,包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序;所述处理器执行所述程序时实现上述显示装置的驱动方法。
基于上述显示装置的驱动方法的技术方案,本公开的第四方面还提供一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现上述显示装置的驱动方法中的步骤。
附图说明
此处所说明的附图用来提供对本公开的进一步理解,构成本公开的一部分,本公开的示意性实施例及其说明用于解释本公开,并不构成对本公开的不当限定。在附图中:
图1为本公开实施例提供的显示装置的模块示意图;
图2为本公开实施例提供的显示装置中控制模块和驱动模块包括的子模块示意图;
图3为本公开实施例提供的一帧图像对应的三组第一数据信号的示意图;
图4为本公开实施例提供的显示子电路中数据线布局方式第一示意图;
图5为本公开实施例提供的显示子电路中数据线布局方式第二示意图;
图6为本公开实施例提供的显示子电路中数据线布局方式第三示意图。
具体实施方式
为了进一步说明本公开实施例提供的显示装置及其驱动方法,下面结合说明书附图进行详细描述。
一些相关技术中,由于受到像素排布限制,对于同一条数据线来说,其如果在第n行输出第一种颜色子像素对应的第一数据电压,则需要在第(n+1)行输出第二种颜色子像素对应的第二数据电压,导致数据线上的电压一直处于摆动状态,增大显示产品的功耗。而且,显示产品中在将数据信号由CPU传输至驱动芯片的过程中,同样需要较大的功耗。
请参阅图1,本公开实施例提供了一种显示装置,包括:多个子像素和多条数据线;所述数据线连接对应的多个相同颜色的子像素;所述显示装置还包括:
控制模块10,用于输出多组第一数据信号,每组第一数据信号对应相同颜色的子像素;
驱动模块20,用于对所述多组第一数据信号进行重新排列,得到多组第二数据信号,每组第二数据信号对应至少一行子像素,该至少一行子像素中至少两个子像素颜色不同;所述驱动模块20还用于将每组第二数据信号传输至所述多条数据线。
示例性的,所述显示装置包括显示子电路30,显示子电路30包括显示区域和包围所述显示区域的边框区域,所述多个子像素位于所述显示区域,所述数据线包括位于所述显示区域的部分和位于所述边框区域的部分,所述数据线位于所述显示区域的部分连接对应的多个相同颜色的子像素,所述数据线位于所述边框区域的部分与所述驱动模块20耦接。
示例性的,所述控制模块10输出三组第一数据信号,第一组第一数据信号对应红色子像素,第二组第一数据信号对应绿色子像素,第三组第一数据信号对应蓝色子像素。示例性的,所述控制模块10将多组第一数据信号分开传输至所述驱动模块20。如图3所示,示例性的,一帧显示图像中,三组第一数据信号分别对应RGB。
示例性的,所述多个子像素呈阵列分布,能够划分为多行子像素,每行子像素中至少两个子像素颜色不同。
示例性的,驱动模块20对接收到的所述多组第一数据信号进行重新排列,得到多组第二数据信号,每组第二数据信号对应一行子像素,在扫描到各行子像素时,所述驱动模块20能够将各行子像素对应的各组第二数据信号通过多条数据线写入相应的子像素行中,从而实现显示装置的显示功能。
示例性的,所述控制模块10包括手机AP,即手机终端处理器,也常被成为手机CPU,但不仅限于此。
示例性的,所述驱动模块20包括驱动芯片,但不仅限于此。
根据上述显示装置的具体结构可知,本公开实施例提供的显示装置中,设置各所述数据线连接对应的多个相同颜色的子像素;控制模块10用于输出多组第一数据信号,每组第一数据信号对应相同颜色的子像素;驱动模块20用于对所述多组第一数据信号进行重新排列,得到多组第二数据信号,每组第二数据信号对应一行子像素。
由于每组第一数据信号对应相同颜色的子像素,因此各组第一数据信号内包括的数据信号的相似性变大,各组第一数据信号中包括的数据信号的摆动频率和幅度大幅度降低,这样控制模块10在将各组第一数据信号输出至驱动模块20时,能够大幅降低控制模块10的功耗,省电效果更佳。
驱动模块20对所述多组第一数据信号进行重新排列,得到与各行子像素对应的多组第二数据信号,显示装置在显示时,在扫描各行子像素的过程中,所述驱动模块20能够将各行子像素对应的各组第二数据信号通过多条数据线写入相应的子像素行中,保证显示装置的正常显示功能。
由于每条数据线连接相同颜色的子像素,因此每条数据线传输的第二数据信号的变化频率和幅值变化程度大幅度减少,从而有效降低了显示装置的功耗。
请参阅图2,在一些实施例中,所述控制模块10包括:
图形处理子模块101,用于产生显示图片;
数据分离子模块102,用于根据所述显示图片,分离出对应不同颜色子像素的多组第一数据信号;
数据压缩子模块103,用于将所述多组第一数据信号压缩后输出。
示例性的,所述图形处理子模块101包括图形处理器(英文:graphics processing unit,简称:GPU)。所述图形处理子模块101用于产生所述显示装置显示的显示图片。
示例性的,数据分离子模块102根据所述显示图片,分离出对应红色子像素的第一组第一数据信号,对应绿色子像素的第二组第一数据信号,对应蓝色子像素的第三组第一数据信号。
示例性的,数据压缩子模块103将所述多组第一数据信号压缩后,输出至所述驱动模块20。
上述实施例提供的显示装置中,数据分离子模块102根据所述显示图片,对显示图片对应的数据信号进行分类,分离出对应不同颜色子像素的多组第一数据信号,然后将多组第一数据信号进行分开传输。由于每组第一数据信号对应相同颜色的子像素,因此各组第一数据信号内包括的数据信号的相似性变大,各组第一数据信号中包括的数据信号的摆动频率和幅度大幅度降低,这样在将各组第一数据信号输出至驱动模块20时,能够大幅降低功耗,省电效果更佳。
而且,由于每组第一数据信号对应相同颜色的子像素,因此各组第一数据信号内包括的数据信号的相似性变大,更加有利于数据压缩子模块103对所述多组第一数据信号进行压缩。
请参阅图2,在一些实施例中,所述驱动模块20包括:
数据解压子模块201,用于对压缩后的所述多组第一数据信号进行解压;
数据重排子模块202,用于对所述多组第一数据信号进行重新排列,得到所述多组第二数据信号。
示例性的,所述数据解压子模块201对压缩后的所述多组第一数据信号进行解压,并将解压后的多组第一数据信号传输至所述数据重排子模块202,所述数据重排子模块202对所述多组第一数据信号进行重新排列,得到对应各行子像素的多组第二数据信号。
请参阅图2,在一些实施例中,所述驱动模块20还包括:
数据处理子模块203,用于对所述多组第二数据信号进行子像素渲染算 法处理,将经子像素渲染算法处理后的每组第二数据信号传输至所述多条数据线。
示例性的,所述控制模块10输出三组第一数据信号,分别包括红色子像素对应的一组第一数据信号,绿色子像素对应的一组第一数据信号,蓝色子像素对应的一组第一数据信号。所述驱动模块包括的数据重排子模块202对所述多组第一数据信号进行重新排列,得到所述多组第二数据信号。每组第二数据信号包括依次排列的RGBRGBRGB……,R代表红色子像素对应的第二数据信号,G代表绿色子像素对应的第二数据信号,B代表蓝色子像素对应的第二数据信号。数据处理子模块203,用于对所述多组第二数据信号进行子像素渲染算法处理,得到与图4对应的RGBG排列方式的各行子像素对应的多组第二数据信号。
上述实施例提供的显示装置中,通过设置所述驱动模块20包括所述数据解压子模块201,数据重排子模块202以及所述数据处理子模块203,能够将接收到的所述多组第一数据信号解压,重排,数据处理后,传输至所述多条数据线。上述进行子像素渲染算法的目的是,将得到的多组第二数据信号与显示装置中实际的子像素排列方式相对应,以便于更好的将数据信号写入每行子像素中。
如图4所示,在一些实施例中,所述多个子像素划分为多列第一子像素列和多列第二子像素列,所述第一子像素列和所述第二子像素列沿第一方向交替排列,所述第一子像素列包括沿第二方向交替排列的第一子像素和第二子像素,所述第二子像素列包括沿第二方向排列的多个第三子像素,所述第一子像素,所述第二子像素和所述第三子像素的颜色不相同;
所述多列第一子像素列划分为多组子像素组,所述子像素组包括相邻的两列第一子像素列;所述多条数据线包括多条第一数据线41,所述第一数据线41与对应的子像素组中的第一子像素分别耦接。
示例性的,所述第一方向包括横向,所述第二方向包括纵向。
示例性的,所述第一子像素包括红色子像素,所述第二子像素包括蓝色子像素,所述第三子像素包括绿色子像素。
示例性的,所述多列第一子像素列划分为多组子像素组,所述子像素组 包括相邻的两列第一子像素列,每列第一子像素列属于一组子像素组。
如图4所示,示例性的,在同一组子像素组A中,其中一列第一子像素列中的第一子像素位于奇数行,第二子像素位于偶数行,另一列第一子像素列中的第一子像素位于偶数行,第二子像素位于奇数行。
上述实施例提供的显示装置中,通过设置所述第一数据线41与对应的子像素组中的第一子像素分别耦接,使得所述第一数据线41耦接的子像素均为颜色相同的第一子像素,这样所述第一数据线41在向其耦接的子像素传输数据信号时,当显示装置显示的画面变动部分较少时,所述第一数据线41传输的数据信号有很长一段时间可以保持恒定电压,降低了第一数据线41传输的数据信号的变化频率,当显示装置显示的画面刷新时,由于第一子像素需要的数据信号的电压值相近,所述第一数据线41上传输的数据信号的摆动幅度较小,数据信号发生变化的频率较小,因此,上述实施例提供的显示装置在采用上述设置方式时,能够很好的降低功耗。而且,上述设置第一数据线41和第二数据线42的方式能够直接匹配目前的RGBG像素排列方式,在应用于RGBG像素排列方式时,不需要改变像素布局。
如图4所示,在一些实施例中,所述多个子像素划分为多行子像素行,沿所述多行子像素行的排列方向,所述第一数据线41与对应的子像素组中位于各行的第一子像素依次耦接。
示例性的,所述多个子像素划分为沿第二方向排列的多行子像素行,每行子像素行包括沿所述第一方向排列的子像素。示例性的,每行子像素行包括沿所述第一方向依次交替设置的第一子像素,第三子像素和第二子像素,但不仅限于此。
如图4所示,在一些实施例中,所述第一数据线41包括多个第一连接部411和第二连接部412,所述多个第一连接部411沿所述多行子像素行的排列方向依次排列,所述第一连接部411与对应的子像素组中位于相邻两行的第一子像素分别耦接,所述第二连接部412与对应的子像素组中最靠近下边框或上边框的第一子像素耦接。
示例性的,所述第一连接部411包括沿第三方向延伸的至少部分,所述第三方向与所述第一方向和所述第二方向均相交。
示例性的,所述多个第一连接部411依次耦接。所述第二连接部412与所述驱动模块20耦接。
如图4所示,在一些实施例中,所述多条数据线还包括多条第二数据线42,所述第二数据线42与对应的子像素组中的第二子像素分别耦接。
上述实施例提供的显示装置中,通过设置所述第二数据线42与对应的子像素组中的第二子像素分别耦接,使得所述第二数据线42耦接的子像素均为颜色相同的第二子像素,这样所述第二数据线42在向其耦接的子像素传输数据信号时,当显示装置显示的画面变动部分较少时,所述第二数据线42传输的数据信号有很长一段时间可以保持恒定电压,降低了第二数据线42传输的数据信号的变化频率,当显示装置显示的画面刷新时,由于第二子像素需要的数据信号的电压值相近,所述第二数据线42上传输的数据信号的摆动幅度较小,数据信号发生变化的频率较小,因此,上述实施例提供的显示装置在采用上述设置方式时,能够很好的降低功耗。
如图4所示,在一些实施例中,所述多个子像素划分为多行子像素行,沿所述多行子像素行的排列方向,所述第二数据线42与对应的子像素组中位于各行的第二子像素依次耦接。
如图4所示,在一些实施例中,所述第二数据线42包括多个第三连接部421和第四连接部422,所述多个第三连接部421沿所述多行子像素行的排列方向依次排列,所述第三连接部421与对应的子像素组中位于相邻两行的第二子像素分别耦接,所述第四连接部422与对应的子像素组中位于最靠近下边框或上边框的第一行的第二子像素耦接。
示例性的,所述第三连接部421包括沿所述第三方向延伸的至少部分。
示例性的,所述多个第三连接部421依次耦接。所述第四连接部422与所述驱动模块20耦接。
示例性的,所述第三连接部421在所述显示装置的衬底基板上的正投影,与所述第一连接部411在所述衬底基板上的正投影部分交叠。示例性的,所述第一连接部411和所述第三连接部421异层设置。
上述实施例提供的显示装置中,将所述第一数据线41和所述第二数据线42采用上述连接方式,不需要增加额外数量的数据线就能够有效降低所述显 示装置的功耗。
示例性的,所述第一数据线41和所述第二数据线42的长度相同,以减少到相应子像素的信号延迟。
如图5所示,在一些实施例中,所述多个子像素划分为多列第一子像素列和多列第二子像素列,所述第一子像素列和所述第二子像素列沿第一方向交替排列,所述第一子像素列包括沿第二方向交替排列的第一子像素和第二子像素,所述第二子像素列包括沿第二方向排列的多个第三子像素,所述第一子像素,所述第二子像素和所述第三子像素的颜色不相同;
所述多条数据线包括多条第四数据线44和多条第五数据线45;
所述第四数据线44与对应的第一子像素列中的各第一子像素分别耦接,所述第五数据线45与对应的第一子像素列中的各第二子像素分别耦接。
示例性的,所述第四数据线44包括沿所述第二方向延伸的至少部分,所述第五数据线45包括沿所述第二方向延伸的至少部分。
示例性的,所述第四数据线44与所述第五数据线45同层同材料设置。
上述实施例提供的显示装置中,通过设置所述第四数据线44与对应的第一子像素列中的各第一子像素分别耦接,所述第五数据线45与对应的第一子像素列中的各第二子像素分别耦接,使得所述第四数据线44耦接的子像素均为颜色相同的第一子像素,第五数据线45耦接的子像素均为颜色相同的第二子像素。
这样所述第四数据线44和所述第五数据线45在向其耦接的子像素传输数据信号时,当显示装置显示的画面变动部分较少时,所述第四数据线44和所述第五数据线45传输的数据信号有很长一段时间可以保持恒定电压,降低了第四数据线44和所述第五数据线45传输的数据信号的变化频率,当显示装置显示的画面刷新时,由于第一子像素需要的数据信号的电压值相近,第二子像素需要的数据信号的电压值相近,所述第四数据线44和所述第五数据线45上传输的数据信号的摆动幅度较小,数据信号发生变化的频率较小,因此,上述实施例提供的显示装置在采用上述设置方式时,能够很好的降低功耗。
上述设置方式虽然会增加数据线的数量,但由于每条数据线所连负载降 低,传输的数据信号的摆动幅度和频率降低的因素,其仍然可以达到降低功耗的效果。
如图4和图5所示,在一些实施例中,所述多条数据线还包括多条第三数据线43,所述第三数据线43与对应的第二子像素列中的各第三子像素分别耦接。
示例性的,所述第三数据线43包括沿所述第二方向延伸的至少部分。
如图4所示,示例性的,在所述显示装置包括第一数据线41,第二数据线42和第三数据线43时,所述第三数据线43在所述衬底基板上的正投影与所述第一数据线41在所述衬底基板上的正投影至少部分交叠,所述第三数据线43在所述衬底基板上的正投影与所述第二数据线42在所述衬底基板上的正投影至少部分交叠。示例性的,所述第三数据线43与所述第一连接部411异层设置,所述第三数据线43与所述第三连接部421异层设置。值得注意,上述异层设置可以通过设置所述第一连接部411,第三连接部421和第三数据线43位于不同的金属层,在于其他不同层的结构连接时,可以通过过孔方式实现。
示例性的,所述第一数据线41和所述第二数据线42的长度大于所述第三数据线43。
示例性的,所述第三数据线43与所述第一连接部411,所述第三连接部421均异层设置。例如:显示装置包括三层数据线层,第一连接部411位于第一数据线层,第三连接部421位于第二数据线层,第三数据线43位于第三数据线层。
可选的,第一连接部411和/或第三连接部421与其他子像素不在交叠。例如:第一连接部411和/或所述第三连接部421与绿色像素(G)的阳极不在交叠,以减小数据线产生的寄生电容。
如图5所示,示例性的,在所述显示装置包括第三数据线43,第四数据线44和第五数据线45时,所述第三数据线43,所述第四数据线44和所述第五数据线45可以同层同材料设置,但不仅限于此。
如图6所示,在一些实施例中,所述多个子像素划分为多列第三子像素列,所述第三子像素列包括交替设置的第一子像素,第二子像素和第三子像 素,所述第一子像素,所述第二子像素和所述第三子像素的颜色不相同;
所述多列第三子像素列划分为多组子像素组C,所述子像素组C包括相邻的两列第三子像素列;所述多条数据线包括多条第六数据线46,第七数据线47和第八数据线48,所述第六数据线46与对应的子像素组中的第一子像素分别耦接,所述第七数据线47与对应的子像素组中的第二子像素分别耦接,所述第八数据线48与对应的子像素组中的第三子像素分别耦接。
在一些实施例中,所述多个子像素划分为多行子像素行,沿所述多行子像素行的排列方向,所述第六数据线46与对应的子像素组中位于各行的第一子像素依次耦接,所述第七数据线47与对应的子像素组中位于各行的第二子像素依次耦接,所述第八数据线48与对应的子像素组中位于各行的第三子像素依次耦接。
上述实施例提供的显示装置中,通过设置所述第六数据线46与对应的子像素组中的第一子像素分别耦接,所述第七数据线47与对应的子像素组中的第二子像素分别耦接,所述第八数据线48与对应的子像素组中的第三子像素分别耦接;使得所述第六数据线46耦接的子像素均为颜色相同的第一子像素,第七数据线47耦接的子像素均为颜色相同的第二子像素,第八数据线48耦接的子像素均为颜色相同的第三子像素。
这样所述第六数据线46,所述第七数据线47和所述第八数据线48在向其耦接的子像素传输数据信号时,当显示装置显示的画面变动部分较少时,所述第六数据线46,所述第七数据线47和所述第八数据线48传输的数据信号有很长一段时间可以保持恒定电压,降低了第六数据线46,第七数据线47和所述第八数据线48传输的数据信号的变化频率,当显示装置显示的画面刷新时,由于第一子像素需要的数据信号的电压值相近,第二子像素需要的数据信号的电压值相近,第三子像素需要的数据信号的电压值相近,所述第六数据线46,所述第七数据线47和所述第八数据线48上传输的数据信号的摆动幅度较小,数据信号发生变化的频率较小,因此,上述实施例提供的显示装置在采用上述设置方式时,能够很好的降低功耗。
上述设置方式虽然会增加数据线的数量,但由于每条数据线所连负载降低,传输的数据信号的摆动幅度和频率降低的因素,其仍然可以达到降低功 耗的效果。
需要说明的是,所述显示装置可以为:电视、显示器、数码相框、手机、平板电脑等任何具有显示功能的产品或部件,其中,所述显示装置还包括柔性电路板、印刷电路板和背板等。
值得注意,上述实施例提供的显示装置中,可以采用的像素排列方式包括:RGBG像素排列方式,但不仅限于此。上述数据线的连接方式同样适用于常见的delta,GGRB等像素排列。
本公开实施例还提供了一种显示装置的驱动方法,用于驱动上述实施例提供的显示装置,所述驱动方法包括:
输出多组第一数据信号,每组第一数据信号对应相同颜色的子像素;
对所述多组第一数据信号进行重新排列,得到多组第二数据信号,每组第二数据信号对应一行子像素,该行子像素中至少两个子像素颜色不同;将每组第二数据信号传输至所述多条数据线。
如图1和图2所示,采用本公开实施例提供的驱动方法驱动上述实施例提供的显示装置,控制模块10输出多组第一数据信号,每组第一数据信号对应相同颜色的子像素;驱动模块20对所述多组第一数据信号进行重新排列,得到多组第二数据信号,每组第二数据信号对应一行子像素,该行子像素中至少两个子像素颜色不同;所述驱动模块20还用于将每组第二数据信号传输至所述多条数据线。
采用本公开实施例提供的驱动方法驱动上述实施例提供的显示装置,由于每组第一数据信号对应相同颜色的子像素,因此各组第一数据信号内包括的数据信号的相似性变大,各组第一数据信号中包括的数据信号的摆动频率和幅度大幅度降低,这样控制模块10在将各组第一数据信号输出至驱动模块20时,能够大幅降低控制模块10的功耗,省电效果更佳。
驱动模块20对所述多组第一数据信号进行重新排列,得到与各行子像素对应的多组第二数据信号,显示装置在显示时,在扫描各行子像素的过程中,所述驱动模块20能够将各行子像素对应的各组第二数据信号通过多条数据线写入相应的子像素行中,保证显示装置的正常显示功能。
由于每条数据线连接相同颜色的子像素,因此每条数据线传输的第二数 据信号的变化频率和幅值变化程度大幅度减少,从而有效降低了显示装置的功耗。
如图1和图2所示,在一些实施例中,所述输出多组第一数据信号的步骤具体包括:
产生显示图片;
根据所述显示图片,分离出对应不同颜色子像素的多组第一数据信号;
将所述多组第一数据信号压缩后输出。
示例性的,图形处理子模块101产生显示图片;数据分离子模块102根据所述显示图片,分离出对应不同颜色子像素的多组第一数据信号;数据压缩子模块103将所述多组第一数据信号压缩后输出。
采用上述实施例提供的驱动方法驱动所述显示装置,数据分离子模块102根据所述显示图片,对显示图片对应的数据信号进行分类,分离出对应不同颜色子像素的多组第一数据信号,然后将多组第一数据信号进行分开传输。由于每组第一数据信号对应相同颜色的子像素,因此各组第一数据信号内包括的数据信号的相似性变大,各组第一数据信号中包括的数据信号的摆动频率和幅度大幅度降低,这样在将各组第一数据信号输出至驱动模块20时,能够大幅降低功耗,省电效果更佳。而且,由于每组第一数据信号对应相同颜色的子像素,因此各组第一数据信号内包括的数据信号的相似性变大,更加有利于数据压缩子模块103对所述多组第一数据信号进行压缩。
如图1和图2所示,在一些实施例中,所述对所述多组第一数据信号进行重新排列,得到多组第二数据信号的步骤具体包括:
对压缩后的所述多组第一数据信号进行解压;
对所述多组第一数据信号进行重新排列,得到所述多组第二数据信号。
示例性的,所述数据解压子模块201对压缩后的所述多组第一数据信号进行解压,并将解压后的多组第一数据信号传输至所述数据重排子模块202,所述数据重排子模块202对所述多组第一数据信号进行重新排列,得到对应各行子像素的多组第二数据信号。
如图1和图2所示,在一些实施例中,所述驱动方法还包括:
对所述多组第二数据信号进行子像素渲染算法处理,将经子像素渲染算 法处理后的每组第二数据信号传输至所述多条数据线。
采用上述实施例提供的驱动方法驱动所述显示装置,通过设置所述驱动模块20包括所述数据解压子模块201,数据重排子模块202以及所述数据处理子模块203,能够将接收到的所述多组第一数据信号解压,重排,数据处理后,传输至所述多条数据线。
本公开实施例还提供了一种显示装置,包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序;所述处理器执行所述程序时实现上述实施例提供的显示装置的驱动方法。
所述处理器执行所述程序时实现如下步骤:
处理器输出多组第一数据信号,每组第一数据信号对应相同颜色的子像素;
处理器对所述多组第一数据信号进行重新排列,得到多组第二数据信号,每组第二数据信号对应一行子像素,该行子像素中至少两个子像素颜色不同;所述驱动模块还用于将每组第二数据信号传输至所述多条数据线。
可选的,输出多组第一数据信号的步骤具体包括:
处理器产生显示图片;
处理器根据所述显示图片,分离出对应不同颜色子像素的多组第一数据信号;
处理器将所述多组第一数据信号压缩后输出。
可选的,对所述多组第一数据信号进行重新排列,得到多组第二数据信号的步骤具体包括:
处理器对压缩后的所述多组第一数据信号进行解压;
处理器对所述多组第一数据信号进行重新排列,得到所述多组第二数据信号。
可选的,对所述多组第一数据信号进行重新排列,得到多组第二数据信号的步骤还具体包括:
处理器对所述多组第二数据信号进行子像素渲染算法处理,将经子像素渲染算法处理后的每组第二数据信号传输至所述多条数据线。
所述处理器执行所述程序时能达到相同的技术效果,为避免重复,这里 不再赘述。
本公开实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现上述实施例提供的显示装置的驱动方法中的步骤,且能达到相同的技术效果,为避免重复,这里不再赘述。其中,所述的计算机可读存储介质,如只读存储器(Read-Only Memory,简称ROM)、随机存取存储器(Random Access Memory,简称RAM)、磁碟或者光盘等。
需要说明,信号线沿X方向延伸是指:信号线包括主要部分和与所述主要部分连接的次要部分,所述主要部分是线、线段或条形状体,所述主要部分沿X方向延展,且所述主要部分沿X方向延展的长度大于次要部分沿其它方向伸展的长度。
需要说明的是,本公开实施例的“同层”可以指的是处于相同结构层上的膜层。或者例如,处于同层的膜层可以是采用同一成膜工艺形成用于形成特定图形的膜层,然后利用同一掩模板通过一次构图工艺对该膜层图案化所形成的层结构。根据特定图形的不同,一次构图工艺可能包括多次曝光、显影或刻蚀工艺,而形成的层结构中的特定图形可以是连续的也可以是不连续的。这些特定图形还可能处于不同的高度或者具有不同的厚度。
在本公开各方法实施例中,所述各步骤的序号并不能用于限定各步骤的先后顺序,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,对各步骤的先后变化也在本公开的保护范围之内。
需要说明,本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于方法实施例而言,由于其基本相似于产品实施例,所以描述得比较简单,相关之处参见产品实施例的部分说明即可。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”、“耦接”或者“相连”等类似的词语并非限定于物 理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”,或者可以存在中间元件。
在上述实施方式的描述中,具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。

Claims (20)

  1. 一种显示装置,包括:多个子像素和多条数据线;所述数据线连接对应的多个相同颜色的子像素;所述显示装置还包括:
    控制模块,用于输出多组第一数据信号,每组第一数据信号对应相同颜色的子像素;
    驱动模块,用于对所述多组第一数据信号进行重新排列,得到多组第二数据信号,每组第二数据信号对应至少一行子像素,该至少一行子像素中至少两个子像素颜色不同;所述驱动模块还用于将每组第二数据信号传输至所述多条数据线。
  2. 根据权利要求1所述的显示装置,其中,所述控制模块包括:
    图形处理子模块,用于产生显示图片;
    数据分离子模块,用于根据所述显示图片,分离出对应不同颜色子像素的多组第一数据信号;
    数据压缩子模块,用于将所述多组第一数据信号压缩后输出。
  3. 根据权利要求2所述的显示装置,其中,所述驱动模块包括:
    数据解压子模块,用于对压缩后的所述多组第一数据信号进行解压;
    数据重排子模块,用于对所述多组第一数据信号进行重新排列,得到所述多组第二数据信号。
  4. 根据权利要求3所述的显示装置,其中,所述驱动模块还包括:
    数据处理子模块,用于对所述多组第二数据信号进行子像素渲染算法处理,将经子像素渲染算法处理后的每组第二数据信号传输至所述多条数据线。
  5. 根据权利要求1所述的显示装置,其中,所述多个子像素划分为多列第一子像素列和多列第二子像素列,所述第一子像素列和所述第二子像素列沿第一方向交替排列,所述第一子像素列包括沿第二方向交替排列的第一子像素和第二子像素,所述第二子像素列包括沿第二方向排列的多个第三子像素,所述第一子像素,所述第二子像素和所述第三子像素的颜色不相同;
    所述多列第一子像素列划分为多组子像素组,所述子像素组包括相邻的两列第一子像素列;所述多条数据线包括多条第一数据线,所述第一数据线 与对应的子像素组中的第一子像素分别耦接。
  6. 根据权利要求5所述的显示装置,其中,所述多个子像素划分为多行子像素行,沿所述多行子像素行的排列方向,所述第一数据线与对应的子像素组中位于各行的第一子像素依次耦接。
  7. 根据权利要求6所述的显示装置,其中,所述第一数据线包括多个第一连接部和第二连接部,所述多个第一连接部沿所述多行子像素行的排列方向依次排列,所述第一连接部与对应的子像素组中位于相邻两行的第一子像素分别耦接,所述第二连接部与对应的子像素组中位于最后一行的第一子像素耦接。
  8. 根据权利要求7所述的显示装置,其中,所述多条数据线还包括多条第二数据线,所述第二数据线与对应的子像素组中的第二子像素分别耦接。
  9. 根据权利要求8所述的显示装置,其中,所述第二数据线与对应的子像素组中位于各行的第二子像素依次耦接。
  10. 根据权利要求9所述的显示装置,其中,所述第二数据线包括多个第三连接部和第四连接部,所述多个第三连接部沿所述多行子像素行的排列方向依次排列,所述第三连接部与对应的子像素组中位于相邻两行的第二子像素分别耦接,所述第四连接部与对应的子像素组中位于最后一行的第二子像素耦接。
  11. 根据权利要求1所述的显示装置,其中,所述多个子像素划分为多列第一子像素列和多列第二子像素列,所述第一子像素列和所述第二子像素列沿第一方向交替排列,所述第一子像素列包括沿第二方向交替排列的第一子像素和第二子像素,所述第二子像素列包括沿第二方向排列的多个第三子像素,所述第一子像素,所述第二子像素和所述第三子像素的颜色不相同;
    所述多条数据线包括多条第四数据线和多条第五数据线;
    所述第四数据线与对应的第一子像素列中的各第一子像素分别耦接,所述第五数据线与对应的第一子像素列中的各第二子像素分别耦接。
  12. 根据权利要求5或11所述的显示装置,其中,所述多条数据线还包括多条第三数据线,所述第三数据线与对应的第二子像素列中的各第三子像素分别耦接。
  13. 根据权利要求1所述的显示装置,其中,所述多个子像素划分为多列第三子像素列,所述第三子像素列包括交替设置的第一子像素,第二子像素和第三子像素,所述第一子像素,所述第二子像素和所述第三子像素的颜色不相同;
    所述多列第三子像素列划分为多组子像素组,所述子像素组包括相邻的两列第三子像素列;所述多条数据线包括多条第六数据线,第七数据线和第八数据线,所述第六数据线与对应的子像素组中的第一子像素分别耦接,所述第七数据线与对应的子像素组中的第二子像素分别耦接,所述第八数据线与对应的子像素组中的第三子像素分别耦接。
  14. 根据权利要求13所述的显示装置,其中,所述多个子像素划分为多行子像素行,沿所述多行子像素行的排列方向,所述第六数据线与对应的子像素组中位于各行的第一子像素依次耦接,所述第七数据线与对应的子像素组中位于各行的第二子像素依次耦接,所述第八数据线与对应的子像素组中位于各行的第三子像素依次耦接。
  15. 一种显示装置的驱动方法,用于驱动如权利要求1~14中任一项所述的显示装置,所述驱动方法包括:
    输出多组第一数据信号,每组第一数据信号对应相同颜色的子像素;
    对所述多组第一数据信号进行重新排列,得到多组第二数据信号,每组第二数据信号对应一行子像素,该行子像素中至少两个子像素颜色不同;将每组第二数据信号传输至所述多条数据线。
  16. 根据权利要求15所述的显示装置的驱动方法,其中,所述输出多组第一数据信号的步骤具体包括:
    产生显示图片;
    根据所述显示图片,分离出对应不同颜色子像素的多组第一数据信号;
    将所述多组第一数据信号压缩后输出。
  17. 根据权利要求15所述的显示装置的驱动方法,其中,所述对所述多组第一数据信号进行重新排列,得到多组第二数据信号的步骤具体包括:
    对压缩后的所述多组第一数据信号进行解压;
    对所述多组第一数据信号进行重新排列,得到所述多组第二数据信号。
  18. 根据权利要求17所述的显示装置的驱动方法,其中,所述驱动方法还包括:
    对所述多组第二数据信号进行子像素渲染算法处理,将经子像素渲染算法处理后的每组第二数据信号传输至所述多条数据线。
  19. 一种显示装置,包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序;所述处理器执行所述程序时实现如权利要求15-18中任一项所述的显示装置的驱动方法。
  20. 一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如权利要求15-18中任一项所述的显示装置的驱动方法中的步骤。
CN202280001496.7A 2022-05-27 2022-05-27 显示装置及其驱动方法 Pending CN117480547A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2022/095551 WO2023225992A1 (zh) 2022-05-27 2022-05-27 显示装置及其驱动方法

Publications (1)

Publication Number Publication Date
CN117480547A true CN117480547A (zh) 2024-01-30

Family

ID=88918172

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280001496.7A Pending CN117480547A (zh) 2022-05-27 2022-05-27 显示装置及其驱动方法

Country Status (2)

Country Link
CN (1) CN117480547A (zh)
WO (1) WO2023225992A1 (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100570774B1 (ko) * 2004-08-20 2006-04-12 삼성에스디아이 주식회사 발광표시 장치의 표시 데이터용 메모리 관리 방법
CN102903334B (zh) * 2012-11-13 2014-10-01 河南工业大学 一种led显示处理方法与显示驱动方法
WO2016084735A1 (ja) * 2014-11-28 2016-06-02 シャープ株式会社 データ信号線駆動回路、それを備えた表示装置、およびその駆動方法
US10803837B2 (en) * 2016-11-08 2020-10-13 Novatek Microelectronics Corp. Image processing apparatus, display panel and display apparatus
KR20180072303A (ko) * 2016-12-21 2018-06-29 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치
CN107656717B (zh) * 2017-09-25 2021-03-26 京东方科技集团股份有限公司 一种显示方法及图像处理模块、显示装置
US10984697B2 (en) * 2019-01-31 2021-04-20 Novatek Microelectronics Corp. Driving apparatus of display panel and operation method thereof

Also Published As

Publication number Publication date
WO2023225992A1 (zh) 2023-11-30

Similar Documents

Publication Publication Date Title
CN111180483B (zh) Oled阵列基板、显示面板及显示装置
US10553145B2 (en) Pixel structure, display panel and driving method thereof
US6590562B2 (en) Active matrix display and image forming system
US11017710B2 (en) Driving circuit, driving method and display apparatus
US6323871B1 (en) Display device and its driving method
KR100411320B1 (ko) 디지털 데이터에 기초하여 계조 표시가 가능한 액정 표시장치 및 그것을 구비하는 휴대 전화기
US8405593B2 (en) Liquid crystal device with multi-dot inversion
US11056057B2 (en) Array substrate, display apparatus, and method of driving array substrate
US20070024557A1 (en) Video signal processor, display device, and method of driving the same
CN110751926B (zh) 显示面板及显示装置
CN110070821B (zh) 一种显示面板及其驱动方法和显示装置
JP2009181097A (ja) マルチドメイン型表示装置
US20200258460A1 (en) Pixel arrangement structure, driving method thereof, display panel and display apparatus
CN210489212U (zh) 显示面板以及显示装置
CN110174804B (zh) 一种阵列基板、显示面板、其驱动方法及显示装置
CN111627367A (zh) 显示面板的检测电路、方法及显示面板
CN113129832B (zh) 一种伽马调节方法
KR100710416B1 (ko) 시프트 레지스터 블록 및 이를 구비한 데이터 신호선구동회로와 표시장치
JP2007324667A (ja) 映像表示装置、およびテレビジョン放送受信装置
CN109637380B (zh) 一种显示面板及显示装置
CN117480547A (zh) 显示装置及其驱动方法
US6836266B2 (en) Active matrix type display
CN114743493B (zh) 一种显示面板和显示装置
CN115762389A (zh) 显示面板和电子终端
KR101008003B1 (ko) 플랫 디스플레이장치 및 휴대단말장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination