CN117389083A - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN117389083A
CN117389083A CN202311353580.8A CN202311353580A CN117389083A CN 117389083 A CN117389083 A CN 117389083A CN 202311353580 A CN202311353580 A CN 202311353580A CN 117389083 A CN117389083 A CN 117389083A
Authority
CN
China
Prior art keywords
signal lines
layer
pixel electrodes
display panel
dummy signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311353580.8A
Other languages
English (en)
Inventor
王昌义
邓银
臧鹏程
冯远明
吴博
李挺
李宝曼
吴明佳
蒲水琴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202311353580.8A priority Critical patent/CN117389083A/zh
Publication of CN117389083A publication Critical patent/CN117389083A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本公开是关于一种显示面板,该显示面板包括像素电极层,像素电极层包括阻挡部,阻挡部覆盖数据走线远离衬底基板的一面,并包裹数据走线的侧面,阻挡部可以保护数据走线,在像素电极层刻蚀液腐蚀和第一绝缘层的干刻气体轰击时,对数据走线形成保护,避免数据走线的厚度降低,参考信号线通过过孔与阻挡部连接,将参考信号线与数据走线导通。可以理解的是,该显示面板在不影响连接性能的同时,可以有效避免数据走线的厚度降低。本公开还提供了一种包括该显示面板的显示装置。

Description

显示面板及显示装置
技术领域
本公开涉及显示技术领域,具体而言,涉及一种显示面板及显示装置。
背景技术
目前液晶面板的应用范围变得越来越广,广泛应用于汽车中控显示屏、电脑显示屏、液晶电视、医疗器械等。
对于先做源漏金属层再做像素电极层的显示面板,像素电极层刻蚀液的腐蚀和第一绝缘层的干刻气体轰击都会降低数据走线的厚度,从而影响显示效果。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于克服像素电极层刻蚀液的腐蚀和第一绝缘层的干刻气体轰击数据走线后,数据走线的厚度降低的问题,提供一种显示面板及显示装置。
根据本公开的一个方面,提供一种显示面板,具有显示区和位于显示区***的非显示区,显示面板还包括衬底基板、驱动电路层、像素电极层、第一绝缘层和公共电极层:驱动电路层设于衬底基板的一侧,驱动电路层包括源漏金属层,源漏金属层包括数据走线,数据走线位于非显示区;像素电极层设于驱动电路层远离衬底基板的一侧,像素电极层包括阻挡部,阻挡部覆盖数据走线远离衬底基板的一面,并包裹数据走线的侧面;第一绝缘层设于像素电极层远离衬底基板的一侧;公共电极层设于第一绝缘层远离衬底基板的一侧,公共电极层包括参考信号线,参考信号线位于非显示区,参考信号线通过过孔与阻挡部连接。
在本公开的一个实施例中,驱动电路层还包括第二绝缘层,第二绝缘层设于衬底基板与源漏金属层之间,阻挡部由数据走线的侧面延伸至搭接于第二绝缘层上。
在本公开的一个实施例中,像素电极层还包括阵列排布的多个像素电极,驱动电路层还包括多个驱动晶体管,多个像素电极和驱动晶体管位于显示区,像素电极层与源漏金属层之间设有第三绝缘层,像素电极通过过孔与驱动晶体管的漏极连接,驱动晶体管的漏极位于源漏金属层。
在本公开的一个实施例中,驱动电路层还包括栅极层,栅极层设于衬底基板与第二绝缘层之间,栅极层包括沿行方向延伸的扫描走线,扫描走线位于相邻两行像素电极之间,扫描走线与其中一行像素电极连接的驱动晶体管的栅极相连。
在本公开的一个实施例中,沿列方向多个像素电极边缘的至少一侧设有至少一组虚拟信号线,每组虚拟信号线包括两条虚拟信号线,扫描走线的数量与虚拟信号线的数量之和为8的整数倍,以使得沿列方向离多个像素电极的边缘最近的扫描走线输入第一时钟信号。
在本公开的一个实施例中,扫描走线的数量为偶数,当扫描走线的数量除以8的余数大于4时,沿列方向多个像素电极的外侧设有多组虚拟信号线,多组虚拟信号线沿列方向分布于多个像素电极的一侧或两侧。
在本公开的一个实施例中,当多组虚拟信号线沿列方向分布于多个像素电极的两侧时,一部分虚拟信号线位于多个像素电极第一边的外侧,另一部分位于多个像素电极第二边的外侧,第二边与第一边沿列方向上相对设置,多个像素电极的外侧的虚拟信号线的组数相等或不等。
在本公开的一个实施例中,扫描走线在列方向上沿第一边向第二边的顺序进行扫描,或扫描走线在列方向上沿第二边向第一边的顺序进行扫描。
在本公开的一个实施例中,每组虚拟信号线中的两条虚拟信号线沿行方向位于同一条直线上。
根据本公开的又一个方面,提供一种显示装置,包括根据本公开的另一个方面任一项所提供的显示面板。
本公开的显示面板包括像素电极层,像素电极层包括阻挡部,阻挡部覆盖数据走线远离衬底基板的一面,并包裹数据走线的侧面,阻挡部可以保护数据走线,在像素电极层刻蚀液腐蚀和第一绝缘层的干刻气体轰击时,对数据走线形成保护,避免数据走线的厚度降低,参考信号线通过过孔与阻挡部连接,将参考信号线与数据走线导通。可以理解的是,该显示面板在不影响连接性能的同时,可以有效避免数据走线的厚度降低。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本公开实施例涉及的显示面板的显示区的截面示意图。
图2为像素电极层不包括阻挡部时,本公开实施例涉及的显示面板的非显示区的截面示意图。
图3为像素电极层包括阻挡部时,本公开实施例涉及的显示面板的非显示区的截面示意图。
图4为多条扫描走线是8的整数倍,且多条扫描走线在列方向上沿第一边向第二边的顺序进行扫描时,本公开实施例涉及的显示面板的平面示意图。
图5为多条扫描走线非8的整数倍,且多条扫描走线在列方向上沿第一边向第二边的顺序进行扫描时,本公开实施例涉及的显示面板的平面示意图。
图6为多条扫描走线非8的整数倍,且多条扫描走线在列方向上沿第二边向第一边的顺序进行扫描时,本公开实施例涉及的显示面板的平面示意图。
图中:1-衬底基板,2-驱动电路层,21-栅极层,211-栅极,22-第二绝缘层,23-有源层,231-有源部,24-源漏金属层,241-数据走线,242-源极,243-漏极,201-驱动晶体管,25-第三绝缘层,3-像素层,31-像素电极层,311-像素电极,312-阻挡部,32-第一绝缘层,33-公共电极层,331-公共电极,332-参考信号线,34-液晶层,35-彩膜层,351-黑矩阵,352-第一色阻块,353-第二色阻块,354-第三色阻块,-子像素,4-封装层,100-显示区,200-非显示区。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的实施方式;相反,提供这些实施方式使得本公开将全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。此外,附图仅为本公开的示意性图解,并非一定是按比例绘制。
虽然本说明书中使用相对性的用语,例如“上”“下”来描述图标的一个组件对于另一组件的相对关系,但是这些术语用于本说明书中仅出于方便,例如根据附图中所述的示例的方向。能理解的是,如果将图标的装置翻转使其上下颠倒,则所叙述在“上”的组件将会成为在“下”的组件。当某结构在其它结构“上”时,有可能是指某结构一体形成于其它结构上,或指某结构“直接”设置在其它结构上,或指某结构通过另一结构“间接”设置在其它结构上。
用语“一个”、“一”、“该”、“所述”和“至少一个”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等;用语“第一”、“第二”和“第三”等仅作为标记使用,不是对其对象的数量限制。
目前液晶面板的应用范围变得越来越广,广泛应用于汽车中控显示屏、电脑显示屏、液晶电视、医疗器械等。如图1和2所示,一般情况下,在制作显示面板时,先形成源漏金属层24,再在远离衬底基板的一侧形成像素电极层31,在像素电极层31远离衬底基板1形成第一绝缘层32,像素电极层31刻蚀液的腐蚀和第一绝缘层32的干刻气体轰击都会降低源漏金属层24的厚度,从而影响显示效果。
基于此,本公开实施方式提供了一种显示面板。如图1以及图3至图6所示,该显示面板具有显示区100和位于显示区100***的非显示区200,显示面板还包括衬底基板1、驱动电路层2、像素电极层31、第一绝缘层32和公共电极层33:驱动电路层2设于衬底基板1的一侧,驱动电路层2源漏金属层24,源漏金属层24包括数据走线241,数据走线241位于非显示区200;像素电极层31设于驱动电路层2远离衬底基板1的一侧,像素电极层31包括阻挡部312,阻挡部312覆盖数据走线241远离衬底基板1的一面,并包裹数据走线241的侧面;第一绝缘层32设于像素电极层31远离衬底基板1的一侧;公共电极层33设于第一绝缘层32远离衬底基板1的一侧,公共电极层33包括参考信号线332,参考信号线332位于非显示区200,参考信号信号线通过过孔与阻挡部312连接。
像素电极层31包括阻挡部312,阻挡部312覆盖数据走线241远离衬底基板1的一面,并包裹数据走线241的侧面,阻挡部312可以保护数据走线241,在像素电极层31刻蚀液腐蚀和第一绝缘层32的干刻气体轰击时,对数据走线241形成保护,避免数据走线241的厚度降低,参考信号线332通过过孔与阻挡部312连接,将参考信号线332与数据走线241导通。可以理解的是,该显示面板在不影响连接性能的同时,可以有效避免数据走线241的厚度降低。
下面结合具体的实施例对本公开实施方式所涉及的显示面板进行详细说明。
如图1和图3所示,该显示面板可以包括依次层叠设置的衬底基板1、驱动电路层2和像素层3,驱动电路层2设于衬底基板1的一侧,像素层3设于驱动电路层2远离衬底基板1的一侧。
衬底基板1可以为无机材料的衬底基板1,也可以为有机材料的衬底基板1。举例而言,在本公开的一种实施方式中,衬底基板1的材料可以为钠钙玻璃(soda-lime glass)、石英玻璃、蓝宝石玻璃等玻璃材料,或者可以为不锈钢、铝、镍等金属材料。
在本公开的另一种实施方式中,衬底基板1的材料可以为聚甲基丙烯酸甲酯(Polymemmhyl memmhacrylamme,PMMA)、聚乙烯醇(Polyvinyl alcohol,PVA)、聚乙烯基苯酚(Polyvinyl phenol,PVP)、聚醚砜(Polyemmher sulfone,PES)、聚酰亚胺、聚酰胺、聚缩醛、聚碳酸酯(Poly carbonamme,PC)、聚对苯二甲酸乙二酯(Polyemmhylenemmerephmmhalamme,PEmm)、聚萘二甲酸乙二酯(Polyemmhylene naphmmhalamme,PEN)或其组合。
在本公开的另一种实施方式中,衬底基板1也可以为柔性衬底基板1,例如衬底基板1的材料可以为聚酰亚胺(polyimide,PI)。衬底基板1还可以为多层材料的复合,举例而言,在本公开的一种实施方式中,衬底基板1可以包括依次层叠设置的底膜层(BommmmomFilm)、压敏胶层、第一聚酰亚胺层和第二聚酰亚胺层。
驱动电路层2包括驱动晶体管,驱动晶体管可以选自顶栅型薄膜晶体管、底栅型薄膜晶体管或者双栅型薄膜晶体管。薄膜晶体管可以具有第一端、第二端和控制端,第一端和第二端中的一个可以为驱动晶体管的源极242,且另一个可以为驱动晶体管的漏极243,控制端可以为驱动晶体管的栅极211。可以理解的是,驱动晶体管的源极242和漏极243为两个相对且可以相互转换的概念;当驱动晶体管的工作状态改变时,例如电流方向改变时,驱动晶体管的源极242和漏极243可以互换。
在本公开中,驱动电路层2可以包括依次层叠于衬底基板1的栅极层21、有源层23、源漏金属层24、第二绝缘层22和第三绝缘层25。各个膜层的位置关系可以根据薄膜晶体管的膜层结构确定。在本公开中,驱动电路层2可以包括依次层叠于衬底基板1的栅极层21、第二绝缘层22、有源层23、源漏金属层24和第三绝缘层25,如此所形成的薄膜晶体管为顶栅型薄膜晶体管。
栅极层21可以用于形成扫描走线,也可以用于形成驱动晶体管的栅极211。源漏金属层24可以用于形成数据走线241,也可以用于形成驱动晶体管的源极242和漏极243。有源层23可以用于形成驱动晶体管的有源部231。
有源部231包括沟道区和位于沟道区两侧的源极区、漏极区;其中,沟道区可以保持半导体特性,源极区和漏极区的半导体材料被局部或者全部导体化。
驱动晶体管设于显示区100,栅极211在衬底基板1上的正投影覆盖有源部231的沟道区在衬底基板1上的正投影,第二绝缘层22覆盖栅极211,源极242搭接于有源部231的源极区,并沿着源极区延伸至第二绝缘层22的表面,漏极243搭接于有源部231的漏极区,并沿着漏极区延伸至第二绝缘层22的表面。第三绝缘层25覆盖源极242和漏极243。
在一些实施方式中,有源层23的材料可以为非晶硅半导体材料、低温多晶硅半导体材料、金属氧化物半导体材料、有机半导体材料或者其他类型的半导体材料;薄膜晶体管可以为N型薄膜晶体管或者P型薄膜晶体管。
显示面板还包括像素层3,像素层3包括像素电极层31、第一绝缘层32、公共电极层33和液晶层34,像素电极层31设于驱动电路层2远离衬底基板1的一侧,第一绝缘层32设于像素电极层31远离衬底基板1的一侧,公共电极层33设于第一绝缘层32远离衬底基板1的一侧,液晶层34设于公共电极层33远离衬底基板1的一侧。
像素电极层31包括阵列排布的多个像素电极311,像素电极311位于显示区100,像素电极311通过第三绝缘层25上的过孔与驱动晶体管的漏极243连接。公共电极层33包括公共电极331,公共电极331在衬底基板1上的正投影与像素电极311在衬底基板1上的正投影交叠。像素电极311和公共电极331都具有驱动面,所以可认为液晶层34位于像素电极311和公共电极331之间,每一个像素电极311、公共电极331以及位于该像素电极311与公共电极331之间的液晶层34形成一个子像素,多个像素电极311可以形成多个子像素。
液晶层34远离衬底基板1的一侧设有彩膜层35,彩膜层35包括黑矩阵351,黑矩阵351设有多个开口,开口内分别设有第一色阻块352、第二色阻块353和第三色阻块354,第一色阻块352为红色,第二色阻块353为绿色,第三色阻块354为蓝色。可以在彩膜层35远离衬底基板1的一侧设置封装层4。
源漏金属层24包括数据走线241,数据走线241位于非显示区200。像素电极层31包括阻挡部312,阻挡部312覆盖数据走线241远离衬底基板1的一面,阻挡部312包裹数据走线241的侧面阻挡部312,并由数据走线241的侧面延伸至搭接于第二绝缘层22上。阻挡部312的边缘与数据走线241的边缘之间的距离可以大于2.25um。公共电极层33还包括参考信号线332,参考信号线332位于非显示区200,参考信号线332通过过孔与阻挡部312连接,并通过过孔与扫描走线连接。
如图4至图6所示,扫描走线位于相邻两行像素电极311之间,扫描走线与其中一行像素电极311连接的驱动晶体管的栅极211相连。数据走线241位于相邻两列像素电极311之间,扫描走线与其中一列驱动晶体管的源极242相连,该驱动晶体管的漏极243与其相邻的一列像素电极311相连。
扫描走线的行数一般为8的整数倍,但是存在部分GOA电路的扫描走线的行数不为8的整数倍,因此,本实施例通过增加虚拟信号线来保证GOA电路的走线数量为8的整数倍,且沿列方向离多个像素电极311的边缘最近的扫描走线输入第一时钟信号。
多个像素电极311具有沿列方向上相对设置的第一边与第二边,沿列方向多个像素电极311边缘的第一边或第二边外侧设置一组虚拟信号线。当GOA电路包括多组虚拟信号线时,当多组虚拟信号线沿列方向分布于多个像素电极311的两侧时,一部分虚拟信号线位于多个像素电极311第一边的外侧,另一部分位于多个像素电极311第二边的外侧,多个像素电极311的外侧的虚拟信号线的组数相等或不等。每组虚拟信号线包括两条虚拟信号线,每组虚拟信号线中的两条虚拟信号线沿行方向位于同一条直线上。
如图4所示,在列方向上沿第一边向第二边依次设置扫描走线G1、G2、G3...G8n,扫描走线具有沿行方向上相对的第一端和第二端,可以由扫描走线G1的第一端输入第一时钟信号GLK1,由扫描走线G2的第二端输入第二时钟信号GLK2,G3的第一端输入第三时钟信号GLK3,G8n的第二端输入第八时钟信号GLK8,n为自然数0、1、2...n。多个像素电极311的第一边外侧设有第一组虚拟信号线Dummy3、Dummy4和第二组虚拟信号线Dummy1、Dummy2,显示区多个像素电极311的第二边外侧设有第三组虚拟信号线Dummy5、Dummy6和第四组虚拟信号线Dummy7、Dummy8。
在图4中,第一组虚拟信号线Dummy3、Dummy4和第二组虚拟信号线Dummy1、Dummy2沿远离显示区的方向依次设置。第一组虚拟信号线的两条虚拟信号线Dummy3、Dummy4分别输入第七时钟信号GLK7和第八时钟信号GLK8,第二组虚拟信号线的两条虚拟信号线Dummy1、Dummy2分别输入第五时钟信号GLK5和第六时钟信号GLK6。第三组虚拟信号线的两条虚拟信号线Dummy5、Dummy6分别输入第一时钟信号GLK1和第二时钟信号GLK2,第四组虚拟信号线的两条虚拟信号线Dummy7、Dummy8分别输入第三时钟信号GLK3和第四时钟信号GLK4。
由于每组虚拟信号线的两根虚拟信号线并不导通,因此实际并不会输入到GOA电路中,但改变了时钟信号的排序,使得沿列方向离多个像素电极311的第二边最近的扫描走线输入第一时钟信号,便于栅极驱动信号(GOA信号)的传输。因为图4中扫描走线的数量为8的整数倍,因此设置虚拟信号线或不设置虚拟信号线均可。
如图5所示,在列方向上沿第一边向第二边依次设置扫描走线G1、G2、G3...G8n-2,扫描走线具有沿行方向上相对的第一端和第二端,可以由扫描走线G1的第一端输入第一时钟信号GLK1,由扫描走线G2的第二端输入第二时钟信号GLK2,G3的第一端输入第三时钟信号GLK3,G8n-2的第二端输入第六时钟信号GLK6,n为自然数0、1、2...n。
扫描走线的数量除以8的余数为6,增加第五组信号线,使得扫描走线的数量与虚拟信号线的数量之和为8的整数倍,以使得沿列方向离多个像素电极311的边缘最近的扫描走线输入第一时钟信号,便于栅极驱动信号(GOA信号)的传输。显示区100多个像素电极311的第一边外侧沿远离显示区100的方向依次设置第一组虚拟信号线Dummy3、Dummy4和第二组虚拟信号线Dummy1、Dummy2,显示区100多个像素电极311的第二边外侧沿远离显示区100的方向依次设置第三组虚拟信号线Dummy5、Dummy6、第四组虚拟信号线Dummy7、Dummy8和第五组虚拟信号线Dummy9、Dummy10。
在图5中,第一组虚拟信号线的两条虚拟信号线Dummy3、Dummy4分别输入第七时钟信号GLK7和第八时钟信号GLK8,第二组虚拟信号线的两条虚拟信号线Dummy1、Dummy2分别输入第五时钟信号GLK5和第六时钟信号GLK6。第三组虚拟信号线的两条虚拟信号线Dummy5、Dummy6分别输入第七时钟信号GLK7和第八时钟信号GLK8,第四组虚拟信号线的两条虚拟信号线Dummy7、Dummy8分别输入第一时钟信号GLK1和第二时钟信号GLK2,第五组虚拟信号线的两条虚拟信号线Dummy9、Dummy10分别输入第三时钟信号GLK3和第四时钟信号GLK4。
如图6所示,在列方向上沿第二边向第一边依次设置扫描走线G1、G2、G3...G8n-2,在列方向上沿第二边向第一边的顺序进行扫描。显示区100多个像素电极311的第一边外侧沿远离显示区100的方向依次设置第一组虚拟信号线Dummy5、Dummy6、第二组虚拟信号线Dummy7、Dummy8和第三组虚拟信号线Dummy9、Dummy10,显示区100多个像素电极311的第二边外侧沿远离显示区100的方向依次设置第一组虚拟信号线Dummy3、Dummy4和第二组虚拟信号线Dummy1、Dummy2。
在图6中,第一组虚拟信号线的两条虚拟信号线Dummy5、Dummy6分别输入第七时钟信号GLK7和第八时钟信号GLK8,第二组虚拟信号线的两条虚拟信号线Dummy7、Dummy8分别输入第一时钟信号GLK1和第二时钟信号GLK2。第三组虚拟信号线的两条虚拟信号线Dummy9、Dummy10分别输入第三时钟信号GLK3和第四时钟信号GLK4,第四组虚拟信号线的两条虚拟信号线Dummy3、Dummy4分别输入第七时钟信号GLK7和第八时钟信号GLK8,第五组虚拟信号线的两条虚拟信号线Dummy1、Dummy2分别输入第五时钟信号GLK5和第六时钟信号GLK6。
可以理解的是,在图4和图5中,多条扫描走线在列方向上沿第一边向第二边的顺序进行扫描。在图6中,多条扫描走线在列方向上沿第二边向第一边的顺序进行扫描。
当扫描走线的数量除以8的余数大于4时,多组虚拟信号线沿列方向分布于多个像素电极311的两侧,也可以将多组虚拟信号线沿列方向分布于多个像素电极311的一侧。无论是将多组虚拟信号线沿列方向分布于多个像素电极311的一侧或两侧,均需保证沿列方向离多个像素电极311的第二边最近的扫描走线输入第一时钟信号。
本公开实施方式还提供了一种显示装置。该显示装置可以包括本公开实施方式上面任一项的显示面板。显示面板的具体结构和有益效果在上面已经进行了详细说明,因此,此处不再赘述。
需要说明的是,该显示装置除了显示面板以外,还包括其他必要的部件和组成,具体例如电路板、电源线,等等,本领域技术人员可根据该显示装置的具体使用要求进行相应地补充,在此不再赘述。
显示装置可以是传统电子设备,例如:手机、电脑、电视、投影仪和摄录放影机,也可以是新兴的穿戴设备,例如VR眼镜,在此不一一进行列举。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其它实施方案。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由所附的权利要求指出。

Claims (10)

1.一种显示面板,具有显示区和位于所述显示区***的非显示区,其特征在于,所述显示面板还包括:
衬底基板;
驱动电路层,设于所述衬底基板的一侧,所述驱动电路层包括源漏金属层,所述源漏金属层包括数据走线,所述数据走线位于所述非显示区;
像素电极层,设于所述驱动电路层远离所述衬底基板的一侧,所述像素电极层包括阻挡部,所述阻挡部覆盖所述数据走线远离所述衬底基板的一面,并包裹所述数据走线的侧面;
第一绝缘层,设于所述像素电极层远离所述衬底基板的一侧;
公共电极层,设于所述第一绝缘层远离所述衬底基板的一侧,所述公共电极层包括参考信号线,所述参考信号线位于所述非显示区,所述参考信号线通过过孔与所述阻挡部连接。
2.根据权利要求1所述的显示面板,其特征在于,所述驱动电路层还包括第二绝缘层,所述第二绝缘层设于所述衬底基板与所述源漏金属层之间,所述阻挡部由所述数据走线的侧面延伸至搭接于所述第二绝缘层上。
3.根据权利要求2所述的显示面板,其特征在于,所述像素电极层还包括阵列排布的多个像素电极,所述驱动电路层还包括多个驱动晶体管,所述多个像素电极和所述驱动晶体管位于所述显示区,所述像素电极层与所述源漏金属层之间设有第三绝缘层,所述像素电极通过过孔与所述驱动晶体管的漏极连接,所述驱动晶体管的漏极位于所述源漏金属层。
4.根据权利要求3所述的显示面板,其特征在于,所述驱动电路层还包括栅极层,所述栅极层设于所述衬底基板与所述第二绝缘层之间,所述栅极层包括沿行方向延伸的扫描走线,所述扫描走线位于相邻两行像素电极之间,所述扫描走线与其中一行像素电极连接的驱动晶体管的栅极相连。
5.根据权利要求4所述的显示面板,其特征在于,沿列方向所述多个像素电极边缘的至少一侧设有至少一组虚拟信号线,每组虚拟信号线包括两条虚拟信号线,所述扫描走线的数量与虚拟信号线的数量之和为8的整数倍,且沿列方向离所述多个像素电极的边缘最近的所述扫描走线输入第一时钟信号。
6.根据权利要求5所述的显示面板,其特征在于,所述扫描走线的数量为偶数,当所述扫描走线的数量除以8的余数大于4时,沿列方向所述多个像素电极的外侧设有多组虚拟信号线,多组虚拟信号线沿列方向分布于所述多个像素电极的一侧或两侧。
7.根据权利要求6所述的显示面板,其特征在于,当多组虚拟信号线沿列方向分布于所述多个像素电极的两侧时,一部分虚拟信号线位于所述多个像素电极第一边的外侧,另一部分位于多个像素电极第二边的外侧,所述第二边与所述第一边在列方向上相对设置,所述多个像素电极的外侧的虚拟信号线的组数相等或不等。
8.根据权利要求5所述的显示面板,其特征在于,多条所述扫描走线在所述列方向上沿所述第一边向所述第二边的顺序进行扫描,或多条所述扫描走线在所述列方向上沿所述第二边向所述第一边的顺序进行扫描。
9.根据权利要求5所述的显示面板,其特征在于,所述每组虚拟信号线中的两条所述虚拟信号线沿行方向位于同一条直线上。
10.一种显示装置,其特征在于,包括权利要求1至9任一项所述的显示面板。
CN202311353580.8A 2023-10-18 2023-10-18 显示面板及显示装置 Pending CN117389083A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311353580.8A CN117389083A (zh) 2023-10-18 2023-10-18 显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311353580.8A CN117389083A (zh) 2023-10-18 2023-10-18 显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN117389083A true CN117389083A (zh) 2024-01-12

Family

ID=89464390

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311353580.8A Pending CN117389083A (zh) 2023-10-18 2023-10-18 显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN117389083A (zh)

Similar Documents

Publication Publication Date Title
US10312263B2 (en) Display panel and manufacturing method thereof
US9798203B2 (en) Semiconductor device and display device
KR100848099B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판
US9229289B2 (en) Array substrate for narrow bezel type liquid crystal display device and method of manufacturing the same
US20170309644A1 (en) Display device
US9960194B1 (en) Display device
US9638963B2 (en) Display device
US9778526B2 (en) Display panel and pixel array thereof
KR102557445B1 (ko) 표시 장치
WO2022001435A1 (zh) 显示基板和显示装置
US9443885B2 (en) Semiconductor device and display device
JP2012103343A (ja) 液晶表示パネル、及び液晶表示装置
CN106898635B (zh) 显示面板、显示装置
US20220376003A1 (en) Display panel and display apparatus
KR100492713B1 (ko) 전기 광학 장치 및 전자 기기
US10884533B2 (en) Touch display device
CN114388558A (zh) 显示基板和显示装置
CN111413831A (zh) 显示面板及显示装置
US11387310B2 (en) Array substrate with connection portion connecting power bus and power line and display panel
US20220310744A1 (en) Display substrate and display device
KR20040085030A (ko) 반도체 장치, 전기 광학 장치 및 전자기기
US10718982B2 (en) Liquid crystal display devices
US20230043192A1 (en) Display backplane and manufacturing method thereof and display device
CN117389083A (zh) 显示面板及显示装置
CN114967249A (zh) 一种显示基板、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination