CN117356190A - 显示面板和显示装置 - Google Patents

显示面板和显示装置 Download PDF

Info

Publication number
CN117356190A
CN117356190A CN202280000133.1A CN202280000133A CN117356190A CN 117356190 A CN117356190 A CN 117356190A CN 202280000133 A CN202280000133 A CN 202280000133A CN 117356190 A CN117356190 A CN 117356190A
Authority
CN
China
Prior art keywords
display panel
signal bus
initialization signal
substrate
area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202280000133.1A
Other languages
English (en)
Inventor
周洋
白露
代俊秀
屈忆
尚庭华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of CN117356190A publication Critical patent/CN117356190A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

一种显示面板,包括显示区和位于显示区周边的边框区,显示面板包括:衬底基板;位于衬底基板上的多个边缘子像素(1),多个边缘子像素(1)位于显示区的边缘并靠近边框区,边缘子像素(1)包括阳极图形(10);位于衬底基板上的第一初始化信号总线(3),第一初始化信号总线(3)的至少部分位于显示区;其中,阳极图形(10)在衬底基板上的正投影与第一初始化信号总线(3)在衬底基板上的正投影具有第一交叠区域。

Description

显示面板和显示装置 技术领域
本公开涉及显示技术领域,特别是指一种显示面板和显示装置。
背景技术
随着AMOLED(Active-matrix Organic Light-emitting Diode,有源矩阵有机发光二极体)显示面板的超窄边框的发展,市场对于显示面板周边电路的设计需求日益增高。同时,对显示的多角度色偏的品质要求日益增长。
发明内容
为解决上述技术问题,本公开的实施例提供技术方案如下:
本公开的第一方面提供一种显示面板,包括显示区和位于所述显示区一侧的边框区,所述显示面板包括:衬底基板;位于所述衬底基板上的多个边缘子像素,所述多个边缘子像素位于所述显示区的边缘并靠近所述边框区,所述边缘子像素包括阳极图形;位于所述衬底基板上的第一初始化信号总线,所述第一初始化信号总线的至少部分位于所述显示区;其中,所述阳极图形在所述衬底基板上的正投影与所述第一初始化信号总线在所述衬底基板上的正投影具有第一交叠区域。
可选地,所述显示面板还包括:位于所述衬底基板与所述阳极图形之间的第一源漏金属层,所述第一初始化信号总线采用所述第一源漏金属层制作。
可选地,所述显示面板还包括:电源信号线,至少一个边缘子像素包括边缘子像素驱动电路,所述电源信号线用于为所述边缘子像素驱动电路提供电源电压,所述电源信号线采用所述第一源漏金属层制作,所述阳极图形在所述衬底基板上的正投影与所述电源信号线在所述衬底基板上的正投影具有第二交叠区域。
可选地,所述第一交叠区域和所述第二交叠区域位于所述阳极图形相对的两侧。
可选地,所述第一交叠区域的面积与所述第二交叠区域的面积比值为0.8-1.2。
可选地,所述显示面板还包括:位于所述衬底基板上的第二初始化信号总线,所述第二初始化信号总线位于所述边框区,且位于所述第一初始化信号总线远离所述边缘子像素的一侧。
可选地,所述边缘子像素驱动电路至少包括第一晶体管和第七晶体管,所述第一晶体管和第七晶体管中的一个与所述第一初始化信号总线耦接;所述第一晶体管和第七晶体管中的另一个与所述第二初始化信号总线耦接。
可选地,所述第二初始化信号总线与所述第一初始化信号总线同层同材料设置。
可选地,所述边缘子像素还包括:位于所述阳极图形远离所述衬底基板一侧的像素定义开口,所述像素定开口与所述阳极图形对应,所述像素定义开口的面积小于所述阳极图形的面积。
可选地,所述像素定义开口在所述衬底基板上的正投影与所述第一初始化信号总线在所述衬底基板上的正投影具有第三交叠区域,所述第三交叠区域的面积小于所述第一交叠区域的面积。
可选地,所述像素定义开口在所述衬底基板上的正投影与所述第一初始化信号总线在所述衬底基板上的正投影不重叠。
可选地,所述显示面板还包括:第一数据线,所述第一数据线用于为所述边缘子像素驱动电路提供数据电压,所述第一数据线采用所述第一源漏金属层制作,且位于所述电源信号线与所述第一初始化信号总线之间,所述第一数据线在所述衬底基板上的正投影与所述阳极图形在所述衬底基板上的正投影部分交叠。
可选地,所述显示面还包括:虚拟数据线,所述虚拟数据线位于所述第一数据线与所述第一初始化信号总线之间,所述虚拟数据线在所述衬底基板上的正投影与所述阳极图形在所述衬底基板上的正投影部分交叠。
可选地,所述虚拟数据线与所述第一初始化信号总线之间的间距为3μm-7μm,所述第一初始化信号总线和所述第二初始化信号总线之间的间距为 5μm-30μm。
可选地,所述第一初始化信号总线的线宽为30μm-40μm;所述第二初始化信号总线的线宽为30μm-40μm。
可选地,所述阳极图形包括相互耦接的主体部分和辅助部分所述像素定义开口的中心点和所述阳极图形的主体部分的中心点重合。
可选地,所述第一数据线和所述虚拟数据线位于所述阳极图形中心点相对的两侧。
可选地,所述显示面板还包括:位于所述阳极图形与所述第一源漏金属层之间的第二平坦层,所述平坦层用于在所述阳极图形和所述第一源漏金属层之间起到平坦化作用。
可选地,所述显示面板包括多个子像素,所述多个子像素按照RGBG方式排列,所述边缘子像素为位于所述显示区的边缘并靠近所述边框区的G像素。
可选地,所述多个子像素的排列方式还包括:GGRB、钻石、S-RGB或Delta。
可选地,所述显示面板还包括:位于所述衬底基板上的第二源漏金属层,所述第一初始化信号总线采用所述第二源漏金属层制作。
可选地,所述显示面板还包括:位于所述边框区的GOA电路,所述阳极图形在所述衬底基板上的正投影与所述GOA电路在所述衬底基板上的正投影部分具有第四交叠区域。
本公开的第二方面提供一种显示装置,包括上述的显示面板。
附图说明
图1为相关技术中利用冗余子像素对边缘子像素的阳极进行垫高的示意图;
图2为本公开实施例提供的利用第一初始化信号总线对阳极进行垫高的示意图;
图3为本公开实施例提供的第一源漏金属层的布局示意图;
图4为本公开实施例提供的阳极图形的布局示意图;
图5为本公开实施例提供的像素定义开口的布局示意图;
图6为本公开实施例提供的边缘子像素驱动电路的电路图;
图7为本公开实施例提供的有机发光功能层的蒸镀掩膜板的覆盖范围示意图。
附图标记
1 边缘子像素
2 冗余子像素
10 阳极图形
20 像素定义开口
3 第一初始化信号总线
4 第二初始化信号总线
5 电源信号线
6 第一数据线
7 虚拟数据线
1011 主体部分
1021 辅助部分
10-第一扫描线 12-第二扫描线 13-第二初始化信号线
14-第一复位信号线 15-第一初始化信号线 17-发光控制信号线 18-第二复位信号线
1031 导电连接部
S1-第一分界线
S2-第二分界线
S3-第三分界线
S4-第四分界线
101阳极方形孔。
具体实施方式
为使本公开的实施例要解决的技术问题、技术方案和优点更加清楚,下 面将结合附图及具体实施例进行详细描述。
随着对像素堆叠研究的深入,本领域技术人员发现色偏的规格与像素开口的平坦度有相关性,主要与阳极(Anode)平坦度相关。Anode位于像素堆叠较上的层,且形状与像素电路堆叠虽有周期性规律,但会随着像素电路的线路起伏不平,背板电路中较厚的层对该起伏的影响最大。例如,单源漏金属层(SD)产品中,背板电路SD膜层较厚,其走线位于Anode像素开口下方,对平坦度有一定的影响。双SD产品中,由于第一平坦层(PLN1)对第一源漏金属层(SD1)产生的起伏做了一定程度的平坦,其主要影响因素在第二源漏金属层(SD2)。
尤其,在相关技术中,通常在显示区边缘位置设置一列或多列冗余子像素,以确保边缘子像素阳极的平坦性,但设置冗余子像素占用了显示面板的空间,不利于窄边框设计。
本公开的实施例提供一种显示面板和显示装置,通过取消冗余子像素,能够避免冗余像素占据显示面板的空间。
本公开的实施例提供一种显示面板,包括显示区和位于所述显示区周边的边框区,所述显示面板包括:衬底基板;位于所述衬底基板上的多个边缘子像素,所述多个边缘子像素位于所述显示区的边缘并靠近所述边框区,所述边缘子像素包括阳极图形;位于所述衬底基板上的第一初始化信号总线,所述第一初始化信号总线的至少部分位于所述显示区;其中,所述阳极图形在所述衬底基板上的正投影与所述第一初始化信号总线在所述衬底基板上的正投影具有第一交叠区域。
本公开的实施例通过利用第一初始化信号总线代替冗余像素的电源信号线将显示区边缘的阳极图形进行垫高,能够改善发光区域的平坦度,在提高显示均一性的同时缩减边框尺寸。
图2为本公开实施例提供的利用第一初始化信号总线对阳极进行垫高的示意图,如图2所示,显示面板包括显示区和位于所述显示区一侧的边框区,所述显示面板包括:衬底基板;位于所述衬底基板上的多个边缘子像素1,所述多个边缘子像素1位于所述显示区的边缘并靠近所述边框区,所述边缘 子像素1包括阳极图形10;位于所述衬底基板上的第一初始化信号总线3,所述第一初始化信号总线3的至少部分位于所述显示区;其中,所述阳极图形10在所述衬底基板上的正投影与所述第一初始化信号总线3在所述衬底基板上的正投影具有第一交叠区域。
在一些实施例中,衬底基板可以是柔性基底,或者可以是刚性基底。刚性衬底可以为但不限于玻璃、石英中的一种或多种,柔性衬底可以为但不限于聚对苯二甲酸乙二醇酯、对苯二甲酸乙二醇酯、聚醚醚酮、聚苯乙烯、聚碳酸酯、聚芳基酸酯、聚芳酯、聚酰亚胺、聚氯乙烯、聚乙烯、纺织纤维中的一种或多种。
在一些实施例中,柔性基底可以包括叠设的第一柔性材料层、第一无机材料层、半导体层、第二柔性材料层和第二无机材料层,第一柔性材料层和第二柔性材料层的材料可以采用聚酰亚胺(PI)、聚对苯二甲酸乙二酯(PET)或经表面处理的聚合物软膜等材料,第一无机材料层和第二无机材料层的材料可以采用氮化硅(SiNx)或氧化硅(SiOx)等,用于提高基底的抗水氧能力,半导体层的材料可以采用非晶硅(a-si)。
在一些实施例中,所述显示面板包括矩形的显示区和围绕所述显示区的边框区,所述边框区包括上边框区、下边框区、左边框区、右边框区以及连接所述上边框区、所述下边框区、所述左边框区和所述右边框区的四个拐角区。其中,所述上边框区、所述下边框区、所述左边框区和所述右边框区的线路布局结构大致相同。所述四个拐角区的线路布局结构大致相同。
如图1、图2和图6中第一分界线S1所示,阳极图形的边界限定出显示区的边界。
在一些实施例中,显示面板包括多个子像素,多个子像素划分为多行子像素和多列子像素,其中多个边缘子像素为多列子像素中最靠近右边框或最靠近左边框的一列子像素所包括的子像素。
每个子像素包括一个对应的子像素驱动电路,所述多个子像素包括的多个子像素驱动电路呈阵列分布。所述多个子像素驱动电路划分为多行子像素驱动电路和多列子像素驱动电路。
作为示例,图2的边缘子像素靠近所述显示面板的右边框区。
其中,阳极图形位于阳极层,阳极层包括多个阳极图形,所述多个阳极图形间隔设置,每一所述阳极图形位于一子像素区域内。
在一些实施例中,所述阳极层在远离所述衬底基板的方向上包括依次层叠的第一透明导电层、金属层和第二透明导电层。透明导电层可以采用氧化铟锡ITO或氧化铟锌IZO。
在一些实施例中,第一初始化信号总线与子像素驱动电路的第一初始化信号线或第二初始化信号线耦接,用于为显示面板的每个子像素包括的子像素驱动电路提供第一初始化信号或第二初始化信号。
相关技术中,第一初始化信号总线位于边框区,并位于冗余子像素远离边缘子像素的一侧。
通过图1和图2可知,本公开的实施例取消了冗余子像素,并将第一初始化信号总线平移到冗余子像素的位置。
如图1和图2所示,阳极图形10在所述衬底基板上的正投影与所述第一初始化信号总线3在所述衬底基板上的正投影具有第一交叠区域,即利用第一初始化信号总线对阳极图形10进行了垫高,使阳极图形更加平坦,如果阳极图形不平坦,则阳极图形对应的发光区域就不会平坦,从而导致一定程度的色偏,即同一个发光区域的左右两侧色彩不同。
可选地,所述显示面板还包括:位于所述衬底基板与所述阳极图形之间的第一源漏金属层,所述第一初始化信号总线采用所述第一源漏金属层制作。
本公开实施例提供的第一初始化信号总线采用第一源漏金属层制作,能够减少显示面板的膜层数量,降低工艺复杂程度。
在一些实施例中,所述显示面板还包括:位于所述衬底基板与所述阳极图形10之间的第一源漏金属层,所述第一初始化信号总线3采用所述第一源漏金属层制作。
在一些实施例中,第一源漏金属层可以是Cu,Al,Ag,Mo,Cr,Nd,Ni,Mn,Ti,Ta,W等金属以及这些金属的合金。第一源漏金属层可以是单层结构或者多层结构,多层结构比如Cu\Mo,Ti\Cu\Ti,Mo\Al\Mo等。第一 源漏金属层的厚度约为
可选地,所述显示面板还包括:电源信号线,至少一个边缘子像素包括边缘子像素驱动电路,所述电源信号线用于为所述边缘子像素驱动电路提供电源电压,所述电源信号线采用所述第一源漏金属层制作,所述阳极图形在所述衬底基板上的正投影与所述电源信号线在所述衬底基板上的正投影具有第二交叠区域。
本公开实施例通过使阳极图形在所述衬底基板上的正投影与所述电源信号线在所述衬底基板上的正投影具有第二交叠区域,能够利用电源信号线对阳极图形进行垫高。
参考图2和图3,其中,电源信号线5采用第一源漏金属层制作。电源信号线5的至少部分沿第二方向延伸。
可选地,所述第一交叠区域和所述第二交叠区域位于所述阳极图形相对的两侧。
本公开的实施例通过使第一交叠区域和所述第二交叠区域位于所述阳极图形相对的两侧,能够使所述阳极图形的左右角均被垫起,防止阳极图形被垫起的位置不对称,左右倾斜角度不同,导致色偏。
可选地,所述第一交叠区域的面积与所述第二交叠区域的面积比值为0.8-1.2。
本公开的实施例通过使第一交叠区域的面积与所述第二交叠区域的面积比值为0.8-1.2,能够使所述阳极图形的左右角被垫起的面积大致相等,使阳极图形的左右侧色偏一致,显示色彩更加均一。
可选地,所述显示面板还包括:位于所述衬底基板上的第二初始化信号总线,所述第二初始化信号总线位于所述边框区,且位于所述第一初始化信号总线远离所述边缘子像素的一侧。
本公开的实施例通过设置第二初始化信号总线,与第一初始化信号总线共同为边缘子像素驱动电路提供初始化信号。
可选地,所述边缘子像素驱动电路至少包括第一晶体管和第七晶体管,所述第一晶体管和第七晶体管中的一个与所述第一初始化信号总线耦接;所述第一晶体管和第七晶体管中的另一个与所述第二初始化信号总线耦接。
本公开的实施例通过设置第一初始化信号总线和第二初始化信号总线,能够为第一晶体管和第七晶体管提供不同的初始化信号。
可选地,所述第二初始化信号总线与所述第一初始化信号总线同层同材料设置。
本公开实施例提供的第二初始化信号总线与所述第一初始化信号总线同层同材料设置,即第二初始化信号总线也采用第一源漏金属层制作,能够减少显示面板的膜层数量,降低工艺复杂程度。
需要说明,上述“同层”指的是采用同一成膜工艺制作用于形成特定图形的膜层,然后利用同一掩模板通过一次构图工艺形成的层结构。根据特定图形的不同,一次构图工艺可能包括多次曝光、显影或刻蚀工艺,而形成的层结构中的特定图形可以是连续的也可以是不连续的,这些特定图形还可能处于不同的高度或者具有不同的厚度。
可选地,所述边缘子像素还包括:位于所述阳极图形远离所述衬底基板一侧的像素定义开口,所述像素定义开口与所述阳极图形对应,所述像素定义开口的面积小于所述阳极图形的面积。
本公开的实施例的像素定义开口限定出像素的有效发光区域。
可选地,所述像素定义开口在所述衬底基板上的正投影与所述第一初始化信号总线在所述衬底基板上的正投影具有第三交叠区域,所述第三交叠区域的面积小于所述第一交叠区域的面积。
可选地,所述像素定义开口在所述衬底基板上的正投影与所述第一初始化信号总线在所述衬底基板上的正投影不重叠。
本公开的实施例的像素定义开口可以被第一初始化信号总线垫高也可以不被第一初始化信号总线垫高。
可选地,所述显示面板还包括:第一数据线,所述第一数据线用于为所述边缘子像素驱动电路提供数据电压,所述第一数据线采用所述第一源漏金属层制作,且位于所述电源信号线与所述第一初始化信号总线之间,所述第一数据线在所述衬底基板上的正投影与所述阳极图形在所述衬底基板上的正投影部分交叠。
本公开的实施例通过使所述第一数据线在所述衬底基板上的正投影与所 述阳极图形在所述衬底基板上的正投影部分交叠,能够使第一数据线对阳极图形的中央部分进行垫高。
可选地,所述显示面板还包括:虚拟数据线,所述虚拟数据线位于所述第一数据线与所述第一初始化信号总线之间,所述虚拟数据线在所述衬底基板上的正投影与所述阳极图形在所述衬底基板上的正投影部分交叠。
本公开的实施例通过使所述虚拟数据线在所述衬底基板上的正投影与所述阳极图形在所述衬底基板上的正投影部分交叠,能够使虚拟数据线对阳极图形的中央部分进行垫高。
需要说明的是虚拟数据线不提供数据电压信号,不与子像素驱动电路耦接。
本公开的实施例通过使所述第一数据线6和所述虚拟数据线7位于所述阳极图形中心点相对的两侧,能够使所述第一数据线和所述虚拟数据线在阳极图形中心部分垫起的高度左右对称。
第一数据线和虚拟数据线均采用第一源漏金属层制作,第一源漏金属层位于阳极图形靠近所示衬底基板的一侧。第一数据线和虚拟数据线均沿第二方向D2延伸。
可选地,所述虚拟数据线与所述第一初始化信号总线之间的间距为3μm-7μm,所述第一初始化信号总线和所述第二初始化信号总线之间的间距为5μm-30μm。
本公开的实施例通过设置虚拟数据线与所述第一初始化信号总线之间的间距为3μm-7μm,相比相关技术中所述虚拟数据线与所述第一初始化信号总线之间的间距有大幅度的缩减,即原本位于边框区的第一初始化信号总线向显示区所在的方向整体平移,并占据原来冗余子像素的位置,有利于窄边框的实现。
可选地,所述第一初始化信号总线的线宽为30μm-40μm;所述第二初始化信号总线的线宽为30μm-40μm。
本公开的实施例通过设定第一初始化信号总线的线宽和第二初始化信号总线的线宽,能够保证第一初始化信号总线和第二初始化信号总线上的布线。
可选地,所述阳极图形包括相互耦接的主体部分和辅助部分,所述像素 定义开口的中心点和所述阳极图形的主体部分的中心点重合。
本公开实施例提供的显示面板,阳极图形的辅助部分能够使阳极图形的主体部分与发光控制晶体管的漏极耦接。
本公开实施例提供的显示面板的像素定义开口的中心点和所述阳极图形的主体部分的中心点重合,使得阳极图形的平坦形与像素定义开口的平坦性保持一致,能够保证像素定义开口对应的发光区域的平坦性,避免色偏。
图4为本公开实施例提供的阳极图形的布局示意图;如图4所示,阳极图形包括主体部分1011和辅助部分1021,其中B像素的主体部分的面积大于R像素的主体部分的面积,R像素的主体部分的面积大于G像素的主体部分的面积。
图5为本公开实施例提供的像素定义开口的布局示意图;如图5所示,B像素的像素定义开口的面积大于R像素的像素定义开口的面积,R像素的主像素定义开口的面积大于G像素的像素定义开口的面积。
可选地,所述显示面板还包括:位于所述阳极图形与所述第一源漏金属层之间的平坦层,所述平坦层用于在所述阳极图形和所述第一源漏金属层之间起到平坦化作用。
在一些实施例中,平坦层可以采用有机材料。
本公开实施例提供的显示面板,通过平坦层对第一源漏金属层进行平坦化使得位于第一源漏金属层之上的阳极图形更加平整。
可选地,所述显示面板包括多个子像素,所述多个子像素按照RGBG方式排列,所述边缘子像素为位于所述显示区的边缘并靠近所述边框区的G像素。
本公开实施例提供的显示面板,多个子像素按照RGBG方式排列,能够提高显示对比度。其中,R像素和B像素的阳极图形通过大片的金属垫起,保证R像素和B像素的阳极图形的平坦度;G像素的阳极图形左角被电源信号线垫起,右角被第一初始化信号总线垫起,中央被第一数据线和虚拟数据线垫起,保证G像素的阳极图形的平坦度。
可选地,所述多个子像素的排列方式还包括:GGRB、钻石、S-RGB或Delta。
本公开实施例提供的显示面板,多个子像素还可按照GGRB、钻石、S-RGB或Delta的方式排列。
需要说明的是,边缘子像素并非只可以是G像素,如果按照其他的像素排列方式,边缘子像素还可以是R像素或B像素。
像素定义开口限定出R像素、B像素或G像素的有效发光区域,如图1,图2,图5和图6所示,B像素的有效发光区域大于R像素的有效发光区域,R像素的有效发光区域大于G像素的有效发光区域。
可选地,所述显示面板还包括:位于所述衬底基板上的第二源漏金属层,所述第一初始化信号总线采用所述第二源漏金属层制作。
可选地,所述显示面板还包括:位于所述衬底基板上的第二源漏金属层,所述第二初始化信号总线采用所述第二源漏金属层制作。
第一初始化信号总线3和第二初始化信号总线4可以位于第一源漏金属层和第二源漏金属层中的任一层。
另外,所述阳极图形在所述衬底基板上的正投影也可以与数据线总线在所述衬底基板上的正投影交叠区域,即阳极图形也可以利用数据线总线进行垫高。
进一步地,阳极图形也可以利用VSS线进行垫高。
同理,第一数据线6和虚拟数据线7可以位于第一源漏金属层和第二源漏金属层中的任一层。电源信号线5也可以位于第一源漏金属层和第二源漏金属层中的任一层。
在一些实施例中,第二源漏金属层可以是Cu,Al,Ag,Mo,Cr,Nd,Ni,Mn,Ti,Ta,W等金属以及这些金属的合金。第二源漏金属层可以是单层结构或者多层结构,多层结构比如Cu\Mo,Ti\Cu\Ti,Mo\Al\Mo等。第二源漏金属层的厚度约为
需要说明的是,第一源漏金属层和第二源漏金属层是相对的概念,根据显示面板为双SD产品还是单SD产品进行区分。双SD产品中,由于第一平坦层(PLN1)对第一源漏金属层(SD1)产生的起伏做了一定程度的平坦,其主要影响因素在第二源漏金属层(SD2)。单源漏金属层(SD)产品中,背板电路SD膜层较厚,其走线位于Anode像素开口下方,对平坦度有一定的 影响。
可选地,所述显示面板还包括:位于所述边框区的GOA电路,所述阳极图形在所述衬底基板上的正投影与所述GOA电路在所述衬底基板上的正投影部分具有第四交叠区域。
本公开实施例提供的显示面板,通过利用GOA电路对阳极图形进行垫高,由于GOA电路位于所述第二初始化信号总线远离所述第一初始化信号总线的位置,能够进一步缩窄边框。
图5为本公开实施例提供的边缘子像素驱动电路的电路图,
每个边缘子像素包括边缘子像素驱动电路,所述边缘子像素驱动电路至少包括第一晶体管T1和驱动晶体管T3。所述第一晶体管T1的第二极与所述驱动晶体管T3的栅极耦接。
所述显示基板还包括:多条第一复位信号线14,所述第一晶体管T1的栅极与所述第一复位信号线14耦接;
所述初始化信号线包括第一初始化信号线15和第二初始化信号线13;
所述第一晶体管T1的第一极与所述第一初始化信号线15耦接。
所述显示基板还包括:多条电源信号线5、多条发光控制信号线17、多条第一数据线6和多条第二复位信号线18;
所述扫描线包括第一扫描线10和第二扫描线12;
所述子像素驱动电路还包括补偿晶体管T2,数据写入晶体管T4、第一发光控制晶体管T5、第六晶体管T6、第七晶体管T7和存储电容Cst;
所述补偿晶体管T2的第一极与所述驱动晶体管T3的第二极耦接,所述补偿晶体管T2的第二极与所述驱动晶体管T3的栅极耦接,所述补偿晶体管T2的栅极与所述第一扫描线10耦接;
所述数据写入晶体管T4的第一极与对应的所述第一数据线6耦接,所述数据写入晶体管T4的第二极与所述驱动晶体管T3的第一极耦接,所述数据写入晶体管T4的栅极与所述第二扫描线12耦接;
所述第一发光控制晶体管T5的栅极与对应的发光控制信号线17耦接,所述第一发光控制晶体管T5的第一极与电源信号线5耦接,所述第一发光控制晶体管T5的第二极与所述驱动晶体管T3的第一极耦接;
所述第六晶体管T6的栅极与对应的发光控制信号线17耦接,所述第六晶体管T6的第一极与所述驱动晶体管T3的第二极耦接,所述第六晶体管T6的第二极与发光元件EL的阳极耦接,发光元件EL的阴极接收负电源信号VSS;
所述第七晶体管T7的栅极与所述第二复位信号线18耦接,所述第七晶体管T7的第二极与所述第六晶体管T6的第二极耦接,所述第七晶体管T7的第一极S7与第二初始化信号线13耦接;
示例性的,当前子像素驱动电路中的所述第七晶体管T7的栅极所耦接的所述第二复位信号线18,与沿所述第一方向相邻的子像素驱动电路中的所述数据写入晶体管T4的栅极所耦接的第一扫描线10为同一条线。
存储电容Cst的第一极板Cst1复用为驱动晶体管T3的栅极T3-g,存储电容Cst的第二极板Cst2与电源信号线5耦接。
需要说明的是,第二初始化信号线13可以与第一初始化信号总线3耦接,也可以与第二初始化信号总线4耦接。
第一初始化信号线15可以与第一初始化信号总线3耦接,也可以与第二初始化信号总线4耦接。
当显示面板为双SD产品时,在制作上述子像素时,子像素对应的各膜层的布局如下:
包括沿远离所述基底的方向依次层叠设置的遮光层、有源层,第一栅极绝缘层,第一栅金属层,第二栅极绝缘层,第二栅金属层,第一层间绝缘层,IGZO层、第三栅极绝缘层、第三栅金属层、第二层间绝缘层、第二源漏金属层,第一保护层,第一平坦层,第一源漏金属层,第二平坦层,阳极层,像素界定层,隔垫物层,有机发光功能层和阴极层。
如图3所示,所述第一数据线6和所述电源信号线5采用所述第二源漏金属层制作。除此之外,图3还示意了导电连接部1031,导电连接部1031通过过孔与发光元件的阳极耦接。
图7为本公开实施例提供的有机发光功能层的蒸镀掩膜板的覆盖范围示意图。在AMOLED显示面板中,若AMOLED器件结构含有蒸镀图形化的膜层,尤其时使用常规掩膜板的蒸镀膜层,一般会有一定宽度的非成膜保证区。为保证发光器件具有良好的均一性,该非成膜区通常涉及在显示区以外,即 非成膜保证区占用了一定的边框空间。
本公开采用蒸镀工艺形成有机发光功能层,如图7所示,有机发光功能层的蒸镀掩膜板的覆盖范围可延伸到第二分界线S2所示的位置,S2分界线位于第一初始化信号总线3和第二初始化信号总线4之间;进一步,有机发光功能层的蒸镀掩膜板的覆盖范围可延伸到第三分界线S3所示的位置,S3分界线位于第二初始化信号总线4远离所述第一初始化信号总线3的一侧;进一步,有机发光功能层的蒸镀掩膜板的覆盖范围可延伸到第四分界线S4所示的位置,避免覆盖如图7所示的阳极方形孔101。
该显示装置包括但不限于:射频单元、网络模块、音频输出单元、输入单元、传感器、显示单元、用户输入单元、接口单元、存储器、处理器、以及电源等部件。本领域技术人员可以理解,上述显示装置的结构并不构成对显示装置的限定,显示装置可以包括上述更多或更少的部件,或者组合某些部件,或者不同的部件布置。在本公开实施例中,显示装置包括但不限于显示器、手机、平板电脑、电视机、可穿戴电子设备、导航显示设备等。
所述显示装置可以为:液晶电视、液晶显示器、数码相框、手机、平板电脑等任何具有显示功能的产品或部件,其中,所述显示装置还包括柔性电路板、印刷电路板和背板。
在本公开各方法实施例中,所述各步骤的序号并不能用于限定各步骤的先后顺序,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,对各步骤的先后变化也在本公开的保护范围之内。
需要说明,本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于实施例而言,由于其基本相似于产品实施例,所以描述得比较简单,相关之处参见产品实施例的部分说明即可。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其 他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”,或者可以存在中间元件。
在上述实施方式的描述中,具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。

Claims (23)

  1. 一种显示面板,包括显示区和位于所述显示区一侧的边框区,所述显示面板包括:
    衬底基板;
    位于所述衬底基板上的多个边缘子像素,所述多个边缘子像素位于所述显示区的边缘并靠近所述边框区,所述边缘子像素包括阳极图形;
    位于所述衬底基板上的第一初始化信号总线,所述第一初始化信号总线的至少部分位于所述显示区;其中,
    所述阳极图形在所述衬底基板上的正投影与所述第一初始化信号总线在所述衬底基板上的正投影具有第一交叠区域。
  2. 根据权利要求1所述的显示面板,其中,所述显示面板还包括:
    位于所述衬底基板与所述阳极图形之间的第一源漏金属层,所述第一初始化信号总线采用所述第一源漏金属层制作。
  3. 根据权利要求2所述的显示面板,其中,所述显示面板还包括:
    电源信号线,至少一个所述边缘子像素包括边缘子像素驱动电路,所述电源信号线用于为所述边缘子像素驱动电路提供电源电压,所述电源信号线采用所述第一源漏金属层制作,所述阳极图形在所述衬底基板上的正投影与所述电源信号线在所述衬底基板上的正投影具有第二交叠区域。
  4. 根据权利要求3所述的显示面板,其中,所述第一交叠区域和所述第二交叠区域位于所述阳极图形相对的两侧。
  5. 根据权利要求3所述的显示面板,其中,所述第一交叠区域的面积与所述第二交叠区域的面积比值为0.8-1.2。
  6. 根据权利要求3所述的显示面板,其中,所述显示面板还包括:
    位于所述衬底基板上的第二初始化信号总线,所述第二初始化信号总线位于所述边框区,且位于所述第一初始化信号总线远离所述边缘子像素的一侧。
  7. 根据权利要求6所述的显示面板,其中,所述边缘子像素驱动电路至少包括第一晶体管和第七晶体管,所述第一晶体管和第七晶体管中的 一个与所述第一初始化信号总线耦接;所述第一晶体管和第七晶体管中的另一个与所述第二初始化信号总线耦接。
  8. 根据权利要求6所述的显示面板,其中,所述第二初始化信号总线与所述第一初始化信号总线同层同材料设置。
  9. 根据权利要求1所述的显示面板,其中,所述边缘子像素还包括:位于所述阳极图形远离所述衬底基板一侧的像素定义开口,所述像素定义开口与所述阳极图形对应,所述像素定义开口的面积小于所述阳极图形的面积。
  10. 根据权利要求9所述的显示面板,其中,所述像素定义开口在所述衬底基板上的正投影与所述第一初始化信号总线在所述衬底基板上的正投影具有第三交叠区域,所述第三交叠区域的面积小于所述第一交叠区域的面积。
  11. 根据权利要求9所述的显示面板,其中,所述像素定义开口在所述衬底基板上的正投影与所述第一初始化信号总线在所述衬底基板上的正投影不重叠。
  12. 根据权利要求3所述的显示面板,其中,所述显示面板还包括:第一数据线,所述第一数据线用于为所述边缘子像素驱动电路提供数据电压,所述第一数据线采用所述第一源漏金属层制作,且位于所述电源信号线与所述第一初始化信号总线之间,所述第一数据线在所述衬底基板上的正投影与所述阳极图形在所述衬底基板上的正投影部分交叠。
  13. 根据权利要求12所述的显示面板,其中,所述显示面板还包括:虚拟数据线,所述虚拟数据线位于所述第一数据线与所述第一初始化信号总线之间,所述虚拟数据线在所述衬底基板上的正投影与所述阳极图形在所述衬底基板上的正投影部分交叠。
  14. 根据权利要求13所述的显示面板,其中,所述虚拟数据线与所述第一初始化信号总线之间的间距为3μm-7μm,所述第一初始化信号总线和所述第二初始化信号总线之间的间距为5μm-30μm。
  15. 根据权利要求13所述的显示面板,其中,所述第一初始化信号总线的线宽为30μm-40μm;所述第二初始化信号总线的线宽为30μm-40μm。
  16. 根据权利要求9所述的显示面板,其中,所述阳极图形包括相互耦接的主体部分和辅助部分,所述像素定义开口的中心点和所述阳极图形的主体部分的中心点重合。
  17. 根据权利要求13所述的显示面板,其中,所述第一数据线和所述虚拟数据线位于所述阳极图形中心点相对的两侧。
  18. 根据权利要求2所述的显示面板,其中,所述显示面板还包括:
    位于所述阳极图形与所述第一源漏金属层之间的平坦层,所述平坦层用于在所述阳极图形和所述第一源漏金属层之间起到平坦化作用。
  19. 根据权利要求1所述的显示面板,其中,所述显示面板包括多个子像素,所述多个子像素按照RGBG方式排列,所述边缘子像素为位于所述显示区的边缘并靠近所述边框区的G像素。
  20. 根据权利要求19所述的显示面板,其中,所述多个子像素的排列方式还包括:GGRB、钻石、S-RGB或Delta。
  21. 根据权利要求1所述的显示面板,其中,所述显示面板还包括:
    位于所述衬底基板上的第二源漏金属层,所述第一初始化信号总线采用所述第二源漏金属层制作。
  22. 根据权利要求1所述的显示面板,其中,所述显示面板还包括:位于所述边框区的GOA电路,所述阳极图形在所述衬底基板上的正投影与所述GOA电路在所述衬底基板上的正投影部分具有第四交叠区域。
  23. 一种显示装置,包括如权利要求1-22任一项所述的显示面板。
CN202280000133.1A 2022-01-30 2022-01-30 显示面板和显示装置 Pending CN117356190A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2022/075223 WO2023142119A1 (zh) 2022-01-30 2022-01-30 显示面板和显示装置

Publications (1)

Publication Number Publication Date
CN117356190A true CN117356190A (zh) 2024-01-05

Family

ID=87470237

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280000133.1A Pending CN117356190A (zh) 2022-01-30 2022-01-30 显示面板和显示装置

Country Status (2)

Country Link
CN (1) CN117356190A (zh)
WO (1) WO2023142119A1 (zh)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150096022A (ko) * 2014-02-13 2015-08-24 삼성디스플레이 주식회사 유기 발광 표시 장치
CN104701352B (zh) * 2015-03-20 2017-06-30 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
US10217802B2 (en) * 2016-05-31 2019-02-26 Lg Display Co., Ltd. Organic light-emitting display device with high resolution and high definition
CN109786434B (zh) * 2019-03-28 2022-04-22 京东方科技集团股份有限公司 阵列基板、其制备方法、显示面板、装置和像素驱动电路
RU2727938C1 (ru) * 2019-07-31 2020-07-27 Боэ Текнолоджи Груп Ко., Лтд. Подложка отображения и устройство отображения
CN111769148B (zh) * 2020-06-30 2022-09-13 武汉天马微电子有限公司 显示面板和显示装置
WO2022011582A1 (zh) * 2020-07-15 2022-01-20 京东方科技集团股份有限公司 显示基板、显示面板和显示装置
CN113377229B (zh) * 2021-06-08 2023-11-28 武汉天马微电子有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
WO2023142119A1 (zh) 2023-08-03

Similar Documents

Publication Publication Date Title
US10580836B2 (en) OLED touch display panel with baffles on a TFT back plate, method for manufacturing the same and touch display device
CN106910765B (zh) 一种电致发光显示面板、其制作方法及显示装置
US11387261B2 (en) Array substrate and display device
US11460948B2 (en) Touch panel and preparation method thereof, and display apparatus
US10964772B2 (en) OLED plate, display panel and display device using the same
US11561660B2 (en) Display apparatuses and self-capacitance touch panels thereof
US12022697B2 (en) Display panel, display apparatus, and method of fabricating the display panel
CN109786434B (zh) 阵列基板、其制备方法、显示面板、装置和像素驱动电路
CN109494243B (zh) 显示面板及显示装置
US11985872B2 (en) Display panel and electronic device
CN112216721A (zh) 显示设备
US20220293692A1 (en) Array substrate, method for manufacturing the same, display panel and display device
WO2020244502A1 (zh) 一种触控显示基板及其制作方法、触控显示装置
US11387310B2 (en) Array substrate with connection portion connecting power bus and power line and display panel
EP4067988A1 (en) Display substrate, display panel and electronic device
US20180040278A1 (en) Display device
US20240065053A1 (en) Display Panel and Terminal Device
US20240188372A1 (en) Display panel, manufacturing method and display device
CN117356190A (zh) 显示面板和显示装置
CN114649349A (zh) 显示基板及其制作方法、显示面板
US20240260369A1 (en) Display panel and display device
KR20180059020A (ko) 액정 표시 장치
US11844255B2 (en) Display device having a second electrode layer connected to an auxiliary electrode layer, display panel and manufacturing method thereof
US20240206249A1 (en) Display panel and display device
US20230165079A1 (en) Display panel, method for manufacturing the same, and display apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination