CN116954919A - 一种内存分配方法、装置、计算机设备及存储介质 - Google Patents

一种内存分配方法、装置、计算机设备及存储介质 Download PDF

Info

Publication number
CN116954919A
CN116954919A CN202310961423.9A CN202310961423A CN116954919A CN 116954919 A CN116954919 A CN 116954919A CN 202310961423 A CN202310961423 A CN 202310961423A CN 116954919 A CN116954919 A CN 116954919A
Authority
CN
China
Prior art keywords
memory
storage space
hard disk
information
idle
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310961423.9A
Other languages
English (en)
Inventor
刘鹏
汤维
刘飞
李国君
许�鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Volcano Engine Technology Co Ltd
Original Assignee
Beijing Volcano Engine Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Volcano Engine Technology Co Ltd filed Critical Beijing Volcano Engine Technology Co Ltd
Priority to CN202310961423.9A priority Critical patent/CN116954919A/zh
Publication of CN116954919A publication Critical patent/CN116954919A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5011Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals
    • G06F9/5016Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals the resource being the memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • G06F3/0611Improving I/O performance in relation to response time
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Software Systems (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

本公开提供了一种内存分配方法、装置、计算机设备及存储介质,该方法应用于计算机领域,能够利用硬盘内存的空闲内存信息,以及写入第一存储空间的尺寸信息,实现将硬盘内存分配给目标应用;并且将硬盘内存的空闲内存信息存储在访问速度更快的***内存中,并在针对硬盘内存的分配时,直接从访问速度更快的***内存中读取硬盘内存的空闲内存信息,不需要从访问速度较慢的硬盘内存中获取,从而降低内存分配所需要的通信时间,实现内存分配效率的提高。

Description

一种内存分配方法、装置、计算机设备及存储介质
技术领域
本公开涉及计算机技术领域,具体而言,涉及一种内存分配方法、装置、计算机设备及存储介质。
背景技术
固态硬盘(Solid-State Drive,SSD)是一种使用闪存存储芯片来存储数据的非易失性存储设备,与传统的机械硬盘相比,固态硬盘没有移动部件,采用电子存储技术,使得读取和写入更快速和稳定。固态硬盘中通常设置有硬盘内存,通常仅作为硬盘内部的数据中转区。由于硬盘与中央处理器之间的通信速率不及***内存与硬盘之间的通信速率,通常不会使用硬盘的内存缓冲区为应用提供内存。
发明内容
本公开实施例至少提供一种内存分配方法、装置、计算机设备及存储介质。
第一方面,本公开实施例提供了一种内存分配方法,包括:
响应于目标应用发送的针对硬盘内存的分配请求,从***内存中读取所述硬盘内存的空闲内存信息;
基于所述硬盘内存的空闲内存信息,从所述硬盘内存中确定出待分配的第一存储空间;
基于所述第一存储空间的起始地址信息,在所述硬盘内存中确定出所述第一存储空间对应的第二存储空间,并在所述第二存储空间中写入所述第一存储空间的尺寸信息;
将所述第一存储空间对应的起始地址信息发送至所述目标应用,以使所述目标应用基于所述起始地址信息访问所述第二存储空间,并基于所述第二存储空间内写入的所述尺寸信息,以及所述起始地址信息,使用所述第一存储空间。
基于上述实施方式,能够利用硬盘内存的空闲内存信息,以及写入第一存储空间的尺寸信息,实现将硬盘内存分配给目标应用;并且将硬盘内存的空闲内存信息存储在访问速度更快的***内存中,并在针对硬盘内存的分配时,直接从访问速度更快的***内存中读取硬盘内存的空闲内存信息,不需要从访问速度较慢的硬盘内存中获取,从而降低内存分配所需要的通信时间,实现内存分配效率的提高。
一种可选的实施方式中,所述硬盘内存为硬盘中的读写存储缓冲区。
上述实施方式中,通过向目标应用分配硬盘中读写速度更快的读写存储缓冲区,使目标应用不需要访问读写速度较慢的其他存储介质,明显提高内存分配的效率,从而提高目标应用的加载速度和响应速度,改善用户体验。
一种可选的实施方式中,所述读写存储缓冲区包括控制器内存缓冲区CMB,和/或,持久内存区域PMR。
上述实施方式中,基于不同的请求下,可用向目标应用分配硬盘中控制器内存缓冲区CMB,和/或,持久内存区域PMR,掉电后无需保存的数据可以放在CMB中,掉电后仍需保存的数据可以放在PMR中,这样不同需求的数据都有对应的存储空间,提升了内存分配的效率。
一种可选的实施方式中,所述硬盘内存的空闲内存信息包括多个链表;所述链表指示有一段连续内存空间中,处于空闲状态的各个存储空间的内存信息。
基于上述实施方式,通过将硬盘内存的空闲内存信息存放在扩展性更好的链表结构中,比如,可以将CMB中空闲内存的首地址存入链表中,提高了在内存分配时修改硬盘内存的空闲内存信息的速度,提升了内存分配的效率,提高目标应用的响应速度。
一种可选的实施方式中,所述基于所述硬盘内存的空闲内存信息,从所述硬盘内存中确定出待分配的第一存储空间,包括:
对所述多个链表进行遍历,基于遍历到的各个处于空闲状态的存储空间的内存信息,以及所述分配请求指示的需求信息,从各个处于空闲状态的存储空间中筛选出所述第一存储空间。
基于上述实施方式,可以实现根据需求信息快速找到合适的存储空间,例如,可以基于最佳适配原则(Best fit),在得到全部处于空闲状态的存储空间的内存信息,从中找到和需求信息申请的内存大小最接近的存储空间。通过上述实施方式,对链表中硬盘内存的空闲内存信息的遍历筛选出存储空间,可以准确地找到符合需求信息的空闲内存,提升内存分配时的效率和准确性。
一种可选的实施方式中,在响应于目标应用发送的针对硬盘内存的分配请求之前,所述方法还包括:
对所述硬盘内存进行空闲检测,生成所述硬盘内存的空闲内存信息;
将所述空闲内存信息存储至所述***内存中。
基于上述实施方式,可以生成硬盘内存中各个存储空间的空闲内存信息,例如,通过对CMB中一大块内存进行空闲检测,得到各个部分的空闲信息,然后可以按照32,64,128等不同的字节大小进行分类,将大小相同或相近的空闲信息,以链表结构存储至***内存。基于上述方式可以生成遍历速度较快的空闲内存信息,还能够将硬盘内存的空闲内存信息存储在访问速度更快的***内存中,并在针对硬盘内存的分配时,直接从访问速度更快的***内存中读取硬盘内存的空闲内存信息,不需要从访问速度较慢的硬盘内存中获取,从而降低内存分配所需要的通信时间,实现内存分配效率的提高。
第二方面,本公开实施例还提供一种内存分配方法,包括:
向内存分配器发送针对硬盘内存的分配请求;
接收所述内存分配器返回的第一存储空间的起始地址信息;所述第一存储空间为所述内存分配器基于从***内存中读取所述硬盘内存的空闲内存信息确定的;
基于所述第一存储空间的起始地址信息,访问与所述第一存储空间对应的第二存储空间,并从所述第二存储空间中读取出所述第一存储空间的尺寸信息;所述第一存储空间的尺寸信息为所述内存分配器写入到所述第二存储空间中的;
基于所述起始地址信息以及所述尺寸信息,使用所述第一存储空间。
第三方面,本公开实施例还提供一种内存分配装置,包括:
读取模块,用于响应于目标应用发送的针对硬盘内存的分配请求,从***内存中读取所述硬盘内存的空闲内存信息;
第一确定模块,用于基于所述硬盘内存的空闲内存信息,从所述硬盘内存中确定出待分配的第一存储空间;
写入模块,用于基于所述第一存储空间的起始地址信息,在所述硬盘内存中确定出所述第一存储空间对应的第二存储空间,并在所述第二存储空间中写入所述第一存储空间的尺寸信息;
第一发送模块,用于将所述第一存储空间对应的起始地址信息发送至所述目标应用,以使所述目标应用基于所述起始地址信息访问所述第二存储空间,并基于所述第二存储空间内写入的所述尺寸信息,以及所述起始地址信息,使用所述第一存储空间。
一种可选的实施方式中,所述装置还包括:
空闲检测模块,用于在响应于目标应用发送的针对硬盘内存的分配请求之前,对所述硬盘内存进行空闲检测,生成所述硬盘内存的空闲内存信息;将所述空闲内存信息存储至所述***内存中。
第四方面,本公开实施例还提供另一种内存分配装置,包括:
第二发送模块,用于向内存分配器发送针对硬盘内存的分配请求;
接收模块,用于接收所述内存分配器返回的第一存储空间的起始地址信息;所述第一存储空间为所述内存分配器基于从***内存中读取所述硬盘内存的空闲内存信息确定的;
读取模块,用于基于所述第一存储空间的起始地址信息,访问与所述第一存储空间对应的第二存储空间,并从所述第二存储空间中读取出所述第一存储空间的尺寸信息;所述第一存储空间的尺寸信息为所述内存分配器写入到所述第二存储空间中的;
使用模块,用于基于所述起始地址信息以及所述尺寸信息,使用所述第一存储空间。
第五方面,本公开可选实现方式还提供一种电子设备,处理器、存储器,所述存储器存储有所述处理器可执行的机器可读指令,所述处理器用于执行所述存储器中存储的机器可读指令,所述机器可读指令被所述处理器执行时,所述机器可读指令被所述处理器执行时执行上述第一方面,或第一方面中任一种可能的实施方式中的步骤。
第六方面,本公开可选实现方式还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被运行时执行上述第一方面,或第一方面中任一种可能的实施方式中的步骤。
关于上述内存分配方法、装置、电子设备、及存储介质的效果描述参见上述内存分配方法的说明,这里不再赘述。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,而非限制本公开的技术方案。
为使本公开的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,此处的附图被并入说明书中并构成本说明书中的一部分,这些附图示出了符合本公开的实施例,并与说明书一起用于说明本公开的技术方案。应当理解,以下附图仅示出了本公开的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1示出了本公开实施例所提供的一种内存分配方法的流程图;
图2示出了本公开实施例所提供的通过Heap内存分配器确定存储空间的示意图;
图3示出了本公开实施例所提供的确定存储空间后,CMB/PMR设置header的示意图;
图4示出了本公开实施例所提供的SPDK内存分配器的示意图;
图5示出了本公开实施例所提供的Linux kernel下的buddy***的主要结构示意图;
图6示出了本公开实施例所提供的另一种内存分配方法的流程图;
图7示出了本公开实施例所提供的一种内存分配装置的示意图;
图8示出了本公开实施例所提供的另一种内存分配装置的示意图;
图9示出了本公开实施例所提供的一种计算机设备的示意图;
图10示出了本公开实施例所提供的另一种计算机设备的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。通常在此处描述和示出的本公开实施例的组件可以以各种不同的配置来布置和设计。因此,以下对本公开的实施例的详细描述并非旨在限制要求保护的本公开的范围,而是仅仅表示本公开的选定实施例。基于本公开的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
另外,本公开实施例中的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的内容以外的顺序实施。
在本文中提及的“多个或者若干个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。
经研究发现,若要利用硬盘内存为应用分配内存,中央处理器需要从硬盘内存中读取出硬盘内存的空闲内存信息,读取过程中,空闲内存信息需要经过PCIE总线传输到中央处理器中,而PCIE总线的传输速率较慢,导致硬盘内存分配效率低下。
基于上述研究,本公开实施例提供了一种内存分配方法,利用硬盘内存的空闲内存信息,以及写入第一存储空间的尺寸信息,实现将硬盘内存分配给目标应用;并且将硬盘内存的空闲内存信息存储在访问速度更快的***内存中,并在针对硬盘内存的分配时,直接从访问速度更快的***内存中读取硬盘内存的空闲内存信息,不需要从访问速度较慢的硬盘内存中获取,从而降低内存分配所需要的通信时间,实现内存分配效率的提高。并且,通过快速确定出硬盘内存中可用的存储空间,还能够提高目标应用的响应速度,改善用户体验。
针对以上方案所存在的缺陷,均是发明人在经过实践并仔细研究后得出的结果,因此,上述问题的发现过程以及下文中本公开针对上述问题所提出的解决方案,都应该是发明人在本公开过程中对本公开做出的贡献。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
需要说明的是,本公开实施例中所提到的特定名词包括:
1、SSD(Solid-State Drive)固态硬盘,是一种用固态电子存储芯片阵列制成的硬盘。
2、NVMe(Non-Volatile Memory Express)非易失性内存主机控制器接口规范,是一种高性能、非统一内存访问优化的、高度可扩展的存储协议。
3、CMB(Controller Memory Buffer)读写存储缓冲区,是指SSD控制器内部的一块读写存储缓冲区,可以用来存放将部分(或全部)NVMe队列,从而减少延迟,提高主机性能。
4、PMR(Persistent Memory Region)持久性内存区域,是指一块SSD控制器内部的读写存储区,特点是在电源断电,控制器复位以及PMR启用/禁用切换之后,写入PMR的数据也会保留,其由内部的电容保护。
5、PCIe(Peripheral Component Interconnect express)高速串行计算机扩展总线标准,是一种主要用于扩充计算机***总线数据吞吐量以及提高设备通信速度的总线标准。
6、DDR是DDR SDRAM(Double Data Rate Synchronous Dynamic Random AccessMemory)双倍速率同步动态随机存储器的简称,是指一种计算机内存,指本实施例中的***内存。
为便于对本实施例进行理解,首先对本公开实施例所公开的一种内存分配方法进行详细介绍,本公开实施例所提供的内存分配方法的执行主体一般为具有一定计算能力的计算机设备,该计算机设备例如包括:终端设备或服务器或其它处理设备。在一些可能的实现方式中,该内存分配方法可以通过处理器调用存储器中存储的计算机可读指令的方式来实现。
参见图1所示,为本公开实施例提供的内存分配方法的流程图,所述方法包括步骤S101~S104,该方法的执行主体可以为运行在中央处理上的内存分配器,其中:
S101:响应于目标应用发送的针对硬盘内存的分配请求,从***内存中读取硬盘内存的空闲内存信息。
其中,目标应用可以指需要分配内存的应用,目标应用可以调用分配函数。
上述分配请求可以由目标应用发送,用于向***申请内存。分配请求可以为上述分配函数,分配函数可以运行在CPU上。
上述***内存可以是动态随机存取存储器(Dynamic Random Access Memory,DRAM),也即直接与CPU能够通信的内存,空闲内存信息可以指示有硬盘内存中,处于空闲状态的内存空间,能够以空闲链表(free list)的形式存在放***内存中。
该步骤中,CPU收到目标应用发送的针对硬盘内存的分配请求后,可以触发中断,根据分配请求的指示从***内存中读取硬盘内存的空闲内存信息。
触发终端的时机可以是在接收到分配请求后立即中断,也可以根据当前的任务进度,先完成优先级更高的任务,再进行中断。
基于上述实施方式,通过从***内存中读取硬盘内存的空闲内存信息,可以降低内存分配所需要的通信时间,实现内存分配效率的提高。
在本公开实施例中,内存分配针对的是硬盘内存,也即硬盘中一块读写存储缓冲区,硬盘内存的大小可以根据实际情况(如待分配应用所需的内存空间大小)设置。示例性的,为了使更多应用能够使用上述硬盘内存,可以设置较大容量的硬盘内存,比如,存储容量为1TB的固态硬盘,配有1GB硬盘内存,该硬盘内存可以支持DDR4架构,通过访问***内存为目标应用分配硬盘中的读写存储缓冲区的空闲存储空间,可以实现提高目标应用的响应速度,减少内存分配的通信时间。
上述硬盘内存可以为硬盘中的读写存储缓冲区,读写存储缓冲区可以包括控制器内存缓冲区CMB,和/或,持久内存区域PMR。
上述CMB与SSD介质设置于硬盘的内部,二者之间的数据交换不需要CPU的参与,使用CMB作为NVMe的读写缓冲区,可以保证数据传输只在盘内部,可以提高主机性能。使用PMR作为NVMe的读写缓冲区,数据写入PMR后,就可以认为写入成功,然后异步的将PMR数据刷回NVMe磁盘,这样可以降低写入延迟。PMR用来存储高频访问的元数据,对于元数据的更新不需要随机写盘,提升***性能。利用上述CMB和/或PMR作为硬盘内存,可以为需要读写硬盘的应用提供较快的读写效率。
为了实现对硬盘内存的分配,需要使用硬盘内存的空闲内存信息,为此,在响应于目标应用发送的针对硬盘内存的分配请求之前,可先对所述硬盘内存进行空闲检测,并根据空闲检测的结果,生成所述硬盘内存的空闲内存信息,再将所述空闲内存信息存储至所述***内存中,以供分配硬盘内存时使用。
具体实施过程中,可以通过不同方式来生成硬盘内存的空闲内存信息,例如,硬盘内存的空闲内存信息可以是先对整块CMB内存按照分别按照32,64,128等不同大小字节分成多个小块内存,以链表的数据结构,在多个不同的链表中记录相同或相近大小的空闲内存信息。再例如,硬盘内存的空闲内存信息也可以是无需提前对硬盘内存进行分割,而是直接所有的空闲内存通过链表的形式组织起来。本公开实施例对此不做限制。
通过采用上述实施方式,可以生成遍历速度较快的空闲内存信息,还能够将硬盘内存的空闲内存信息存储在访问速度更快的***内存中,并在针对硬盘内存的分配时,直接从访问速度更快的***内存中读取硬盘内存的空闲内存信息,不需要从访问速度较慢的硬盘内存中获取,从而降低内存分配所需要的通信时间,实现内存分配效率的提高。
S102:基于硬盘内存的空闲内存信息,从硬盘内存中确定出待分配的第一存储空间。
该步骤中,可以根据内存空闲信息,筛选出多个符合需求信息的内存空间,再从符合需求信息的内存空间中,筛选出待分配的第一存储空间。
上述需求信息可以由分配请求携带,可以指示有需要的最低内存大小、需要的内存类型(如CMB、PMR)等。
通过采用上述实施方式,从硬盘内存的空闲内存信息筛选出存储空间,可以准确地找到符合需求信息的空闲内存,提升内存分配时的效率和准确性。
一种可能的实施方式中,所述硬盘内存的空闲内存信息包括多个链表;所述链表指示有一段连续内存空间中,处于空闲状态的各个存储空间的内存信息。
其中,链表是一种数据结构,链表中的数据呈线性排列。在链表中,数据的添加和删除都较为方便,通过将硬盘内存的空闲内存信息存放在动态性能更好的链表结构中,比如,可以将CMB中所有空闲内存的首地址以链表结构存入***内存中,可以提高在内存分配时修改硬盘内存的空闲内存信息的速度,提升了内存分配的效率,提高目标应用的响应速度。
为了进一步提高内存分配的效率和准确性,可以对所述多个链表进行遍历,基于遍历到的各个处于空闲状态的存储空间的内存信息,以及所述分配请求指示的需求信息,从各个处于空闲状态的存储空间中筛选出所述第一存储空间。
基于上述实施方式,可以实现根据需求信息快速找到合适的存储空间,例如,可以基于最佳适配原则(Best fit)确定合适的存储空间,设立一个指针变量指向链表的第一个节点,访问链表得到第一个处于空闲状态的存储空间的内存信息,然后使指针变量后移一个节点,得到第二个处于空闲状态的存储空间的内存信息,依此类推,直到链表的尾节,这样就得到了全部处于空闲状态的存储空间的内存信息,从中找到和需求信息申请的内存大小最接近的存储空间。例如,参见图2,通过对Heap内存分配器中多个链表进行遍历后,筛选出与需求信息申请的内存大小最接近的存储空间的首地址存放在***内存中Heap内存分配器下的freelist2里第一个free element中。
再例如,基于最差适配(Worst fit)原则,同样是设立一个指针变量指向链表的第一个节点,访问链表得到第一个处于空闲状态的存储空间的内存信息,然后使指针变量后移一个节点,得到第二个处于空闲状态的存储空间的内存信息,依此类推,直到链表的尾节,这样就得到了全部处于空闲状态的存储空间的内存信息,但是在找不到大小与分配需求刚好匹配的存储空间,那么就从最大的空闲内存中分配,基于这种最差适配原则,在内存分配操作之后剩下的空闲内存很可能仍然足够大,以满足未来的分配需求。
通过上述实施方式,对链表中硬盘内存的空闲内存信息的遍历筛选出存储空间,可以准确地找到符合需求信息的空闲内存,提升内存分配时的效率和准确性。
S103:基于第一存储空间的起始地址信息,在硬盘内存中确定出第一存储空间对应的第二存储空间,并在第二存储空间中写入第一存储空间的尺寸信息。
在该步骤中,起始地址信息可以是存储空间的绝对地址信息,也可以是基于某个存储空间的首地址做出一定偏移的相对地址信息,例如,硬盘内存PMR中的第一存储空间的起始地址信息可以为绝对地址0x0023。基于第一存储空间的起始地址信息,在硬盘内存中确定出第一存储空间对应的第二存储空间,例如,基于Heap内存分配器下的freelist2里第一个free element所对应的硬盘内存确定出CMB/PMR内存,在第二存储空间中写入第一存储空间的尺寸信息时,参见图3,可以在待分配的CMB/PMR内存的地址信息前面会设置一个header,该header用于表征第一存储空间的尺寸信息。
示例性的,上述第一内存空间与第二内存空间在物理内存上可以是连续的,第二内存空间可以在第一内存空间之前,这样,便于目标应用利用第一存储空间的起始地址信息推算第二存储空间的地址。
S104:将第一存储空间对应的起始地址信息发送至目标应用,以使目标应用基于起始地址信息访问第二存储空间,并基于第二存储空间内写入的尺寸信息,以及起始地址信息,使用第一存储空间。
在将尺寸信息写入至第二存储空间后,即可将第一存储空间对应的起始地址信息发送给目标应用,目标应用可以在得到第一存储空间的起始地址信息后,利用起始地址信息推算出第二存储空间的地址信息,并对第二存储空间进行访问,得到第一存储空间的存储信息,从而利用尺寸信息及起始地址信息,对第一存储空间进行使用。
这样,通过设置第二存储空间,并在第二存储空间中写入第一存储空间的尺寸信息,能够在回收硬盘内存时,直接读取第二存储空间,得知第一存储空间的尺寸,而不需要再进行分配日志的查询,效率更高;并且,在硬盘内存分配时,由于需要将内存对齐,实际分配给应用的内存空间通常要大于应用需要的内存空间,这样,能够对实际分配了多少硬盘内存进行记录,防止产生内存碎片。
本公开实施例提供的内存分配方法,既可以利用SPDK内存分配器实现,也可以采用Linux kernel下的buddy***实现。参见图4及图5所示,分别为本公开实施例所提供的SPDK内存分配器的示意图,以及本公开实施例所提供的Linux kernel下的buddy***的主要结构示意图。其中,SPDK内存分配器对应的空闲内存信息可以有多个链表(如freeList0、freeList1、freeList2),表示一大段空闲的内存空间,链表中可以包括多个free element元素,表示一大段内存空间中的一小段空闲的内存空间;buddy***对应的空闲内存信息可以有多个内存区域mem zone,内存区域可以对应多个空闲的页面组free_desc,页面组中包含多个空闲页面free_page。
通过采用本公开实施例提供的内存分配方法,能够将硬盘内存的空闲内存信息存储在访问速度更快的***内存中,并在针对硬盘内存的分配时,直接从访问速度更快的***内存中读取硬盘内存的空闲内存信息,不需要从访问速度较慢的硬盘内存中获取,从而降低内存分配所需要的通信时间,实现内存分配效率的提高。
参见图6所示,为本公开实施例提供的另一种内存分配方法的流程图,所述方法包括步骤S601~S604,该方法的执行主体可以为目标应用,其中:
S601:向内存分配器发送针对硬盘内存的分配请求。
该步骤中,目标应用可以调用C语言中如malloc/free等指令,向内存分配器发送针对硬盘内存的分配请求。本公开实施例对此并不做限制。
S602:接收所述内存分配器返回的第一存储空间的起始地址信息;所述第一存储空间为所述内存分配器基于从***内存中读取所述硬盘内存的空闲内存信息确定的。
目标应用可以接收内存分配器返回的第一存储空间的起始地址信息,该起始地址信息可以由内存分配器确定,内存分配器可以从***内存中读取出硬盘内存的空闲内存信息,并根据空闲内存信息为目标应用分配内存空间,分配的内存空间即为上述第一存储空间。
S603:基于所述第一存储空间的起始地址信息,访问与所述第一存储空间对应的第二存储空间,并从所述第二存储空间中读取出所述第一存储空间的尺寸信息;所述第一存储空间的尺寸信息为所述内存分配器写入到所述第二存储空间中的。
在该步骤中,目标应用可以基于所述第一存储空间的起始地址信息,推算出第二存储空间的地址信息,并利用第二存储空间的地址信息访问第二存储空间。在具体实施过程中,目标应用可以与内存分配器预先约定好确定第二存储空间的方式,如对第一存储空间的起始地址信息进行向前偏移,偏移量可以为预设的偏移量,这样,目标应用即可根据第一存储空间的起始地址信息直接访问第二存储空间。
S604:基于所述起始地址信息以及所述尺寸信息,使用所述第一存储空间。
在该步骤中,目标应用在得知被分配的内存的起始地址信息,以及被分配的内存的尺寸信息之后,即可正常使用被分配的内存,也即上述第一存储空间。
本领域技术人员可以理解,在具体实施方式的上述方法中,各步骤的撰写顺序并不意味着严格的执行顺序而对实施过程构成任何限定,各步骤的具体执行顺序应当以其功能和可能的内在逻辑确定。
基于同一发明构思,本公开实施例中还提供了与内存分配方法对应的内存分配装置,由于本公开实施例中的装置解决问题的原理与本公开实施例上述内存分配方法相似,因此装置的实施可以参见方法的实施,重复之处不再赘述。
参照图7所示,为本公开实施例提供的一种内存分配装置700的示意图,所述装置包括:读取模块701、第一确定模块702、写入模块703、第一发送模块704;其中,
读取模块701,用于响应于目标应用发送的针对硬盘内存的分配请求,从***内存中读取所述硬盘内存的空闲内存信息;
第一确定模块702,用于基于所述硬盘内存的空闲内存信息,从所述硬盘内存中确定出待分配的第一存储空间;
写入模块703,用于基于所述第一存储空间的起始地址信息,在所述硬盘内存中确定出所述第一存储空间对应的第二存储空间,并在所述第二存储空间中写入所述第一存储空间的尺寸信息;
第一发送模块704,用于将所述第一存储空间对应的起始地址信息发送至所述目标应用,以使所述目标应用基于所述起始地址信息访问所述第二存储空间,并基于所述第二存储空间内写入的所述尺寸信息,以及所述起始地址信息,使用所述第一存储空间。
一种可能的实施方式中,读取模块701,用于所述硬盘内存为硬盘中的读写存储缓冲区。
一种可能的实施方式中,读取模块701,用于所述读写存储缓冲区包括控制器内存缓冲区CMB,和/或,持久内存区域PMR。
一种可能的实施方式中,第一确定模块702,用于所述硬盘内存的空闲内存信息包括多个链表;所述链表指示有一段连续内存空间中,处于空闲状态的各个存储空间的内存信息。
一种可能的实施方式中,第一确定模块702,用于所述基于所述硬盘内存的空闲内存信息,从所述硬盘内存中确定出待分配的第一存储空间,包括:
对所述多个链表进行遍历,基于遍历到的各个处于空闲状态的存储空间的内存信息,以及所述分配请求指示的需求信息,从各个处于空闲状态的存储空间中筛选出所述第一存储空间。
一种可选的实施方式中,所述内存分配装置700还包括:
空闲检测模块705,用于在响应于目标应用发送的针对硬盘内存的分配请求之前,对所述硬盘内存进行空闲检测,生成所述硬盘内存的空闲内存信息;将所述空闲内存信息存储至所述***内存中.
参照图8所示,为本公开实施例提供的另一种内存分配装置的示意图,所述装置包括:第二发送模块801、接收模块802、读取模块803、使用模块804;其中,
第二发送模块801,用于向内存分配器发送针对硬盘内存的分配请求;
接收模块802,用于接收所述内存分配器返回的第一存储空间的起始地址信息;所述第一存储空间为所述内存分配器基于从***内存中读取所述硬盘内存的空闲内存信息确定的;
读取模块803,用于基于所述第一存储空间的起始地址信息,访问与所述第一存储空间对应的第二存储空间,并从所述第二存储空间中读取出所述第一存储空间的尺寸信息;所述第一存储空间的尺寸信息为所述内存分配器写入到所述第二存储空间中的;
使用模块804,用于基于所述起始地址信息以及所述尺寸信息,使用所述第一存储空间。
关于装置中的各模块的处理流程、以及各模块之间的交互流程的描述可以参照上述方法实施例中的相关说明,这里不再详述。
本公开实施例还提供了一种计算机设备,如图9所示,为本公开实施例提供的计算机设备的结构示意图,包括:
处理器91和存储器92;所述存储器92存储有处理器91可执行的机器可读指令,处理器91用于执行存储器92中存储的机器可读指令,所述机器可读指令被处理器91执行时,处理器91执行下述步骤:
响应于目标应用发送的针对硬盘内存的分配请求,从***内存中读取所述硬盘内存的空闲内存信息;
基于所述硬盘内存的空闲内存信息,从所述硬盘内存中确定出待分配的第一存储空间;
基于所述第一存储空间的起始地址信息,在所述硬盘内存中确定出所述第一存储空间对应的第二存储空间,并在所述第二存储空间中写入所述第一存储空间的尺寸信息;
将所述第一存储空间对应的起始地址信息发送至所述目标应用,以使所述目标应用基于所述起始地址信息访问所述第二存储空间,并基于所述第二存储空间内写入的所述尺寸信息,以及所述起始地址信息,使用所述第一存储空间。
一种可能的实施方式中,处理器91执行的指令中,所述硬盘内存为硬盘中的读写存储缓冲区。
一种可能的实施方式中,处理器91执行的指令中,所述读写存储缓冲区包括控制器内存缓冲区CMB,和/或,持久内存区域PMR。
一种可能的实施方式中,处理器91执行的指令中,所述硬盘内存的空闲内存信息包括多个链表;所述链表指示有一段连续内存空间中,处于空闲状态的各个存储空间的内存信息。
一种可能的实施方式中,处理器91执行的指令中,所述基于所述硬盘内存的空闲内存信息,从所述硬盘内存中确定出待分配的第一存储空间,包括:
对所述多个链表进行遍历,基于遍历到的各个处于空闲状态的存储空间的内存信息,以及所述分配请求指示的需求信息,从各个处于空闲状态的存储空间中筛选出所述第一存储空间。
一种可能的实施方式中,处理器91还用于执行:
在响应于目标应用发送的针对硬盘内存的分配请求之前,对所述硬盘内存进行空闲检测,生成所述硬盘内存的空闲内存信息;
将所述空闲内存信息存储至所述***内存中。
上述存储器92包括内存921和外部存储器922;这里的内存921也称内存储器,用于暂时存放处理器91中的运算数据,以及与硬盘等外部存储器922交换的数据,处理器91通过内存921与外部存储器922进行数据交换。
本公开实施例还提供了另一种计算机设备,如图10所示,为本公开实施例提供的计算机设备的结构示意图,包括:
处理器101和存储器102;所述存储器102存储有处理器101可执行的机器可读指令,处理器101用于执行存储器102中存储的机器可读指令,所述机器可读指令被处理器101执行时,处理器101执行下述步骤:
向内存分配器发送针对硬盘内存的分配请求;
接收所述内存分配器返回的第一存储空间的起始地址信息;所述第一存储空间为所述内存分配器基于从***内存中读取所述硬盘内存的空闲内存信息确定的;
基于所述第一存储空间的起始地址信息,访问与所述第一存储空间对应的第二存储空间,并从所述第二存储空间中读取出所述第一存储空间的尺寸信息;所述第一存储空间的尺寸信息为所述内存分配器写入到所述第二存储空间中的;
基于所述起始地址信息以及所述尺寸信息,使用所述第一存储空间。
上述存储器102包括内存1021和外部存储器1022;这里的内存1021也称内存储器,用于暂时存放处理器101中的运算数据,以及与硬盘等外部存储器1022交换的数据,处理器101通过内存1021与外部存储器1022进行数据交换。
上述指令的具体执行过程可以参考本公开实施例中所述的内存分配方法的步骤,此处不再赘述。
本公开实施例还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器运行时执行上述方法实施例中所述的内存分配方法的步骤。其中,该存储介质可以是易失性或非易失的计算机可读取存储介质。
本公开实施例还提供一种计算机程序产品,该计算机程序产品承载有程序代码,所述程序代码包括的指令可用于执行上述方法实施例中所述的内存分配方法的步骤,具体可参见上述方法实施例,在此不再赘述。
其中,上述计算机程序产品可以具体通过硬件、软件或其结合的方式实现。在一个可选实施例中,所述计算机程序产品具体体现为计算机存储介质,在另一个可选实施例中,计算机程序产品具体体现为软件产品,例如软件开发包(Software Development Kit,SDK)等等。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的***和装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。在本公开所提供的几个实施例中,应该理解到,所揭露的***、装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,又例如,多个单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些通信接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本公开各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个处理器可执行的非易失的计算机可读取存储介质中。基于这样的理解,本公开的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本公开各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上所述实施例,仅为本公开的具体实施方式,用以说明本公开的技术方案,而非对其限制,本公开的保护范围并不局限于此,尽管参照前述实施例对本公开进行了详细的说明,本领域的普通技术人员应当理解:任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本公开实施例技术方案的精神和范围,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应所述以权利要求的保护范围为准。

Claims (11)

1.一种内存分配方法,其特征在于,包括:
响应于目标应用发送的针对硬盘内存的分配请求,从***内存中读取所述硬盘内存的空闲内存信息;
基于所述硬盘内存的空闲内存信息,从所述硬盘内存中确定出待分配的第一存储空间;
基于所述第一存储空间的起始地址信息,在所述硬盘内存中确定出所述第一存储空间对应的第二存储空间,并在所述第二存储空间中写入所述第一存储空间的尺寸信息;
将所述第一存储空间对应的起始地址信息发送至所述目标应用,以使所述目标应用基于所述起始地址信息访问所述第二存储空间,并基于所述第二存储空间内写入的所述尺寸信息,以及所述起始地址信息,使用所述第一存储空间。
2.根据权利要求1所述的方法,其特征在于,所述硬盘内存为硬盘中的读写存储缓冲区。
3.根据权利要求2所述的方法,其特征在于,其特征在于,所述读写存储缓冲区包括控制器内存缓冲区CMB,和/或,持久内存区域PMR。
4.根据权利要求1所述的方法,其特征在于,所述硬盘内存的空闲内存信息包括多个链表;所述链表指示有一段连续内存空间中,处于空闲状态的各个存储空间的内存信息。
5.根据权利要求4所述的方法,其特征在于,所述基于所述硬盘内存的空闲内存信息,从所述硬盘内存中确定出待分配的第一存储空间,包括:
对所述多个链表进行遍历,基于遍历到的各个处于空闲状态的存储空间的内存信息,以及所述分配请求指示的需求信息,从各个处于空闲状态的存储空间中筛选出所述第一存储空间。
6.根据权利要求1所述的方法,其特征在于,在响应于目标应用发送的针对硬盘内存的分配请求之前,所述方法还包括:
对所述硬盘内存进行空闲检测,生成所述硬盘内存的空闲内存信息;
将所述空闲内存信息存储至所述***内存中。
7.一种内存分配方法,其特征在于,包括:
向内存分配器发送针对硬盘内存的分配请求;
接收所述内存分配器返回的第一存储空间的起始地址信息;所述第一存储空间为所述内存分配器基于从***内存中读取所述硬盘内存的空闲内存信息确定的;
基于所述第一存储空间的起始地址信息,访问与所述第一存储空间对应的第二存储空间,并从所述第二存储空间中读取出所述第一存储空间的尺寸信息;所述第一存储空间的尺寸信息为所述内存分配器写入到所述第二存储空间中的;
基于所述起始地址信息以及所述尺寸信息,使用所述第一存储空间。
8.一种内存分配装置,其特征在于,包括:
读取模块,用于响应于目标应用发送的针对硬盘内存的分配请求,从***内存中读取所述硬盘内存的空闲内存信息;
第一确定模块,用于基于所述硬盘内存的空闲内存信息,从所述硬盘内存中确定出待分配的第一存储空间;
写入模块,用于基于所述第一存储空间的起始地址信息,在所述硬盘内存中确定出所述第一存储空间对应的第二存储空间,并在所述第二存储空间中写入所述第一存储空间的尺寸信息;
第一发送模块,用于将所述第一存储空间对应的起始地址信息发送至所述目标应用,以使所述目标应用基于所述起始地址信息访问所述第二存储空间,并基于所述第二存储空间内写入的所述尺寸信息,以及所述起始地址信息,使用所述第一存储空间。
9.一种内存分配装置,其特征在于,包括:
第二发送模块,用于向内存分配器发送针对硬盘内存的分配请求;
接收模块,用于接收所述内存分配器返回的第一存储空间的起始地址信息;所述第一存储空间为所述内存分配器基于从***内存中读取所述硬盘内存的空闲内存信息确定的;
读取模块,用于基于所述第一存储空间的起始地址信息,访问与所述第一存储空间对应的第二存储空间,并从所述第二存储空间中读取出所述第一存储空间的尺寸信息;所述第一存储空间的尺寸信息为所述内存分配器写入到所述第二存储空间中的;
使用模块,用于基于所述起始地址信息以及所述尺寸信息,使用所述第一存储空间。
10.一种计算机设备,其特征在于,包括:处理器、存储器,所述存储器存储有所述处理器可执行的机器可读指令,所述处理器用于执行所述存储器中存储的机器可读指令,所述机器可读指令被所述处理器执行时,所述处理器执行如权利要求1至6任一项所述的内存分配方法的步骤,或执行如权利要求7所述的内存分配方法的步骤。
11.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被计算机设备运行时,所述计算机设备执行如权利要求1至6任意一项所述的内存分配方法的步骤,或执行如权利要求7所述的内存分配方法的步骤。
CN202310961423.9A 2023-08-01 2023-08-01 一种内存分配方法、装置、计算机设备及存储介质 Pending CN116954919A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310961423.9A CN116954919A (zh) 2023-08-01 2023-08-01 一种内存分配方法、装置、计算机设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310961423.9A CN116954919A (zh) 2023-08-01 2023-08-01 一种内存分配方法、装置、计算机设备及存储介质

Publications (1)

Publication Number Publication Date
CN116954919A true CN116954919A (zh) 2023-10-27

Family

ID=88452797

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310961423.9A Pending CN116954919A (zh) 2023-08-01 2023-08-01 一种内存分配方法、装置、计算机设备及存储介质

Country Status (1)

Country Link
CN (1) CN116954919A (zh)

Similar Documents

Publication Publication Date Title
KR102569545B1 (ko) 키-밸류 스토리지 장치 및 상기 키-밸류 스토리지 장치의 동작 방법
TWI750176B (zh) 對記憶體通道執行軟體調訓的電子裝置、其記憶體通道調訓方法及其系統
CN106776358B (zh) Dimm ssd寻址性能技术
CN112262365B (zh) 存储器***或子***中的等待时间指示
US11620066B2 (en) Storage device with expandible logical address space and operating method thereof
US20170364280A1 (en) Object storage device and an operating method thereof
US8234459B2 (en) Switch module based non-volatile memory in a server
CN107329704B (zh) 一种缓存镜像方法及控制器
US20200218653A1 (en) Controller, data storage device, and operating method thereof
US10048899B2 (en) Storage device, computing system including the storage device, and method of operating the storage device
CN110908594A (zh) 存储器***的操作方法和存储器***
CN109086008B (zh) 固态硬盘的数据处理方法以及固态硬盘
CN116431530B (zh) 一种cxl内存模组、内存的处理方法及计算机***
JP2021504863A (ja) メモリアドレス指定方法と関連するコントローラ、メモリデバイス、及びホスト
CN112286838A (zh) 存储设备可配置的映射粒度***
CN108877862B (zh) 页条带的数据组织以及向页条带写入数据的方法与装置
CN110119245B (zh) 用于操作nand闪存物理空间以扩展存储器容量的方法和***
CN117215485A (zh) Zns ssd管理方法及数据写入方法、存储装置、控制器
CN112445422A (zh) 存储器控制器、存储装置以及存储器控制器的操作方法
JP2017097861A (ja) メモリデバイスおよび方法
CN108334457B (zh) 一种io处理方法及装置
CN116954919A (zh) 一种内存分配方法、装置、计算机设备及存储介质
KR20130089324A (ko) 데이터 입출력 컨트롤러 및 이를 포함하는 시스템
CN114528123A (zh) 数据访问方法、装置、设备及计算机可读存储介质
CN114860625A (zh) 数据访问方法、装置、设备及可读存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination