CN116775413A - 一种pcie拓扑扫描方法、装置、设备及可读存储介质 - Google Patents

一种pcie拓扑扫描方法、装置、设备及可读存储介质 Download PDF

Info

Publication number
CN116775413A
CN116775413A CN202310773862.7A CN202310773862A CN116775413A CN 116775413 A CN116775413 A CN 116775413A CN 202310773862 A CN202310773862 A CN 202310773862A CN 116775413 A CN116775413 A CN 116775413A
Authority
CN
China
Prior art keywords
simulator
pcie topology
ecpu
host
pcie
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310773862.7A
Other languages
English (en)
Inventor
胡培培
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuhai Xingyun Zhilian Technology Co Ltd
Original Assignee
Zhuhai Xingyun Zhilian Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuhai Xingyun Zhilian Technology Co Ltd filed Critical Zhuhai Xingyun Zhilian Technology Co Ltd
Priority to CN202310773862.7A priority Critical patent/CN116775413A/zh
Publication of CN116775413A publication Critical patent/CN116775413A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/301Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system is a virtual computing platform, e.g. logically partitioned systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3058Monitoring arrangements for monitoring environmental properties or parameters of the computing system or of the computing system component, e.g. monitoring of power, currents, temperature, humidity, position, vibrations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3089Monitoring arrangements determined by the means or processing involved in sensing the monitored data, e.g. interfaces, connectors, sensors, probes, agents
    • G06F11/3093Configuration details thereof, e.g. installation, enabling, spatial arrangement of the probes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明公开了一种PCIE拓扑扫描方法、装置、电子设备及计算机可读存储介质,应用于计算机技术领域。针对现有技术中对PCIE拓扑扫描效率低的问题,提出应用于主机的PCIE拓扑扫描方法,包括:对ECPU侧的模拟器的模拟进度进行监测;在监测到模拟器完成PCIE拓扑的模拟时,对主机进行重启;在主机重启完成后,对ECPU侧进行PCIE拓扑的扫描,从而可以扫描到完整的PCIE拓扑,提高PCIE拓扑的扫描效率。

Description

一种PCIE拓扑扫描方法、装置、设备及可读存储介质
技术领域
本发明涉及计算机技术领域,特别是涉及一种PCIE拓扑扫描方法、装置、电子设备及计算机可读存储介质。
背景技术
PCI(Peripheral Component Interconnect,***器件互联)是一种局部并行总线标准。PCI总线是一种树型结构,并且独立于CPU(Central Processing Unit/Processor,中央处理器)总线,可以和CPU总线并行操作。PCI总线上可以挂接PCI设备和PCI桥片,PCI总线上只允许有一个PCI主设备,其他的均为PCI从设备,而且读写操作只能在主从设备之间进行,从设备之间的数据交换需要通过主设备中转。
PCI Express简称PCIE,由早期得PCI扩展衍生而来并且兼容PCI,两者得主要区别在于并行到串行得切换,且速率更快。PCI Express是一种分层协议,由事务层,数据链路层和物理层组成。
PCIE设备和PCI设备通过一种称作无意外(no surprises)方式实现热插拔,用户不允许在未告知***软件的情况下***或者移除一个PCIE设备;用户告知软件将要***或者移除一个设备之后,软件将进行相关操作,之后告知用户是否可以进行安全的进行这个操作(通过相应的指示器);然后用户才可以进行接下来的操作。
PCI Option ROM又叫PCI Expansion ROM,它是用于设备初始化和***启动的代码。有的PCI Option ROM被存放在板卡上,而有的则保存在BIOS(Basic Input OutputSystem,基本输入输出***)中。
DPU(Data Processing Unit,数据处理单元)场景下,为了使DPU对主机模拟出多个不同类型的标准PCIE设备,ECPU(Embedded CPU,嵌入式CPU)侧软件需要模拟出整个PCIE拓扑结构和不同类型的PCIE设备;主机侧操作***则扫描PCIE拓扑和PCIE设备;最后主机侧不同类型驱动探测不同类型PCIE设备。
现有的PCIE拓扑扫描方案,需要在ECPU侧Emulator模拟出PCIE拓扑和PCIE设备之后,手动重启主机(HOST)才能得到完整的PCIE拓扑和设备,并且由于在服务器上电时,Host和DUP卡中的ECPU***同时启动,并且在Host启动后就会对DPU卡进行扫描,而此时DPU卡中的ECPU还未模拟出完整的PCIE拓扑,导致主机扫描到的PCIE拓扑不完整,为了扫描到完整的PCIE拓扑,需要手动对主机进行重启后再次进行PCIE拓扑的扫描,手动重启导致扫描效率低。
鉴于此,如何提供一种高效的PCIE拓扑扫描方法、装置、电子设备及计算机可读存储介质成为本领域技术人员需要解决的问题。
发明内容
本发明实施例的目的是提供一种PCIE拓扑扫描方法、装置、电子设备及计算机可读存储介质,在使用过程中提高PCIE拓扑的扫描效率。
为解决上述技术问题,本发明实施例提供了一种PCIE拓扑扫描方法,应用于主机,包括:
对ECPU侧的模拟器的模拟进度进行监测;
在监测到所述模拟器完成PCIE拓扑的模拟时,对所述主机进行重启;
在所述主机重启完成后,对所述ECPU侧进行PCIE拓扑的扫描。
可选的,所述对ECPU侧的模拟器的模拟进度进行监测,包括:
在扫描到UP口时,对ECPU侧的模拟器的模拟进度进行监测。
可选的,所述在扫描到UP口时,对ECPU侧的模拟器的模拟进度进行监测,包括:
在通过BIOS扫描到UP口时,对ECPU侧的模拟器的模拟进度进行监测。
可选的,所述在监测到所述模拟器完成PCIE拓扑的模拟时,对所述主机进行重启,包括:
在监测到所述模拟器所模拟的PCIE拓扑初始化完成时,对所述主机进行重启。
可选的,所述对ECPU侧的模拟器的模拟进度进行监测,包括:
对所述ECPU侧的模拟器的状态寄存器进行监测;
则,所述在监测到所述模拟器所模拟的PCIE拓扑初始化完成时,对所述主机进行重启,包括:
在监测到所述模拟器的状态寄存器的值为1时,确定所述模拟器所模拟的PCIE拓扑初始化完成。
可选的,还包括:
从开始对所述模拟器的模拟进度进行监测起开始计时;
在累积时长达到预设时间时,控制所述主机执行后续启动过程。
可选的,所述对ECPU侧的模拟器的模拟进度进行监测,包括:
通过调用预置程序对ECPU侧的模拟器的模拟进度进行监测。
本发明实施例还提供了一种PCIE拓扑扫描方法,应用于主机,包括:
监测模块,用于对ECPU侧的模拟器的模拟进度进行监测;
重启模块,用于在监测到所述模拟器完成PCIE拓扑的模拟时,对所述主机进行重启;
扫描模块,用于在所述主机重启完成后,对所述ECPU侧进行PCIE拓扑的扫描。
本发明实施例还提供了一种电子设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上述所述PCIE拓扑扫描方法的步骤。
本发明实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上述所述PCIE拓扑扫描方法的步骤。
本发明实例中提供了一种PCIE拓扑扫描方法、装置、电子设备及计算机可读存储介质,该方法应用于主机,包括:对ECPU侧的模拟器的模拟进度进行监测;在监测到模拟器完成PCIE拓扑的模拟时,对主机进行重启;在主机重启完成后,对ECPU侧进行PCIE拓扑的扫描。
可见,本发明实施例中主机侧通过对ECPU侧的模拟器的模拟进度进行监控,从而可以及时获知PICE拓扑的模拟进度,从而在监测到模拟器完成PCIE拓扑的模拟时,自动对主机进行重启,在主机重启完成后对ECPU侧进行PCIE拓扑的扫描从而可以扫描到完整的PCIE拓扑,提高PCIE拓扑的扫描效率。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种PCIE拓扑扫描方法的流程示意图;
图2为本发明实施例提供的一种主机前端与后端***的结构示意图;
图3为本发明实施例提供的一种PCIE拓扑扫描装置的结构示意图;
图4为本发明实施例提供的一种PCIE拓扑扫描***的结构示意图。
具体实施方式
本发明实施例提供了一种PCIE拓扑扫描方法、装置、电子设备及计算机可读存储介质,在使用过程中提高PCIE拓扑的扫描效率。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参照图1和图2,图1为本发明实施例提供的一种PCIE拓扑扫描方法的流程示意图,图2为主机前端与后端***的结构示意图,其中FPGA表示Field-Programmable GateArray-现场可编程门阵列,ASIC表示Application Specific Integrated Circuit-专用集成电路。该方法应用于主机,包括:
S110:对ECPU侧的模拟器的模拟进度进行监测;
需要说明的是,主机和DPU卡里面的ECPU是两个***,从服务器上电时刻开始,两个***同时进行启动,两个***启动过程中会存在时间差,并且由于ECPU侧PCIE拓扑是由ECPU侧里面的模拟器软件(Emulator)来模拟的,如果主机***启动非常快,那么当主机侧BIOS扫描到DPU卡时,可能会只看到一个UP口,而看不到UP口下面由ECPU侧软件模拟的整个PCIE拓扑(因为Emulator软件可能还没有启动),也就是说这个时候的PCIE拓扑是不完整的。因此需要对主机进行重启,以便主机能够扫描到完整的PCIE拓扑。
具体的,本发明实施例中在服务器上电后,主机和DPU卡里面的ECPU是两个***同时进行启动,并且ECPU启动后会通过模拟器模拟PCIE拓扑,本发明实施例中可以对ECPU侧的模拟器的模拟进度进行监测,具体的可以在扫描到UP口时,调用预置在DPU的闪存中的程序(例如Option Rom程序)对ECPU侧的模拟器的模拟进度进行监测。
其中,在实际应用中可以通过BIOS对DPU卡进行扫描,并且在扫描到UP口时,对ECPU侧的模拟器的模拟进度进行监测。
S120:在监测到模拟器完成PCIE拓扑的模拟时,对主机进行重启;
具体的,可以在监测到ECPU侧的模拟器完成PCIE拓扑的模拟时,控制主机进行重启,需要说明的是本次仅对主机进行重启,不需要对DPU卡进行重启,因此ECPU侧软件模拟的PCIE拓扑一直在。
S130:在主机重启完成后,对ECPU侧进行PCIE拓扑的扫描。
具体的,在主机重启完成后,由于ECPU侧软件模拟的PCIE拓扑一直在,因此主机再次对DPU卡进行扫描时,即可扫描到UP口下面的整个PCIE拓扑,进而主机侧的操作***也能够看到并使用UP口下面的PCIE拓扑。
进一步的,上述S120中在监测到模拟器完成PCIE拓扑的模拟时,对主机进行重启的过程,具体可以包括:
在监测到模拟器所模拟的PCIE拓扑初始化完成时,对主机进行重启。
需要说明的是,本发明实施例中在监测到模拟器所模拟的PCIE拓扑初始化完成时,说明PCIE拓扑已模拟完成,此时可以对主机进行重启。
进一步的,对ECPU侧的模拟器的模拟进度进行监测,包括:
对ECPU侧的模拟器的状态寄存器进行监测;
可以理解的是,具体可以在DPU卡侧设置于ECPU的模拟器对应的用于表示PCIE拓扑状态的状态寄存器,在对ECPU侧的模拟器的模拟进度进行监测时,具体可以通过对ECPU侧的模拟器的状态寄存器(也即PCIE拓扑状态寄存器)进行监测。
具体的,在服务器上电后,主机和DPU卡中的ECPU均开始上电,ECPU侧的模拟器在初始化完成PCIE拓扑后,将状态寄存器的值设为1,表示ECPU侧的PCIE拓扑初始化完成。其中,状态寄存器的值在默认状态下为0,
则,上述S120中在监测到模拟器所模拟的PCIE拓扑初始化完成时,对主机进行重启的过程,可以包括:
在监测到模拟器的状态寄存器的值为1时,确定模拟器所模拟的PCIE拓扑初始化完成。
可以理解的是,主机侧可以通过预置程序Option Rom对ECPU侧的模拟器的状态寄存器进行监测,在监测到状态寄存器的值为1的情况下,可以确定模拟器所模拟的PCIE拓扑初始化完成,此时可以对主机进行重启,触发主机侧BIOS扫描完整的PCIE拓扑,以便主机侧***能够正常使用PCIE设备。在实际应用中,可以借助Option Rom结合PCIE拓扑状态寄存器即可及时对主机进行重启,提高主机重启效率,进而提高PCIE拓扑的扫描效率。
更进一步的,该方法还可以包括:
从开始对模拟器的模拟进度进行监测起开始计时;
在累积时长达到预设时间时,控制主机执行后续启动过程。
需要说明的是,在实际应用中可能存在DPU侧的ECPU出现故障或模拟器出现故障导致无法完成PCIE拓扑的模拟,此时通过状态寄存器将无法检测到PCIE初始化完成的情况,因此,本发明实施例中可以从开始对模拟器的模拟进度进行监测时开始计时,具体可以在加载Option Rom程序开始对状态寄存器进行监测时开始计时,并且在累计时长达到预设时间时,控制主机执行后续启动过程。
可见,本发明实施例中主机侧通过对ECPU侧的模拟器的模拟进度进行监控,从而可以及时获知PICE拓扑的模拟进度,从而在监测到模拟器完成PCIE拓扑的模拟时,自动对主机进行重启,在主机重启完成后对ECPU侧进行PCIE拓扑的扫描从而可以扫描到完整的PCIE拓扑,提高PCIE拓扑的扫描效率。
在上述实施例的基础上,本发明实施例还提供了一种PCIE拓扑扫描方法,应用于主机,具体请参照图3。该装置包括:
监测模块11,用于对ECPU侧的模拟器的模拟进度进行监测;
重启模块12,用于在监测到模拟器完成PCIE拓扑的模拟时,对主机进行重启;
扫描模块13,用于在主机重启完成后,对ECPU侧进行PCIE拓扑的扫描。
需要说明的是,本发明实施例中提供的PCIE拓扑扫描方法具有与上述实施例中所提供的PCIE拓扑扫描装置相同的有益效果,并且对于本发明实施例中所涉及到的PCIE拓扑扫描方法的具体介绍请参照上述实施例,本申请在此不再赘述。
图4为本申请实施例提供的一种电子设备的结构图,如图4所示,电子设备包括:存储器20,用于存储计算机程序;
处理器21,用于执行计算机程序时实现如上述实施例PCIE拓扑扫描方法的步骤。
本实施例提供的电子设备可以包括但不限于智能手机、平板电脑、笔记本电脑或台式电脑等。
其中,处理器21可以包括一个或多个处理核心,比如4核心处理器、8核心处理器等。处理器21可以采用DSP(Digital Signal Processing,数字信号处理)、FPGA(Field-Programmable Gate Array,现场可编程门阵列)、PLA(Programmable Logic Array,可编程逻辑阵列)中的至少一种硬件形式来实现。处理器21也可以包括主处理器和协处理器,主处理器是用于对在唤醒状态下的数据进行处理的处理器,也称CPU(Central ProcessingUnit,中央处理器);协处理器是用于对在待机状态下的数据进行处理的低功耗处理器。在一些实施例中,处理器21可以在集成有GPU(Graphics Processing Unit,图像处理器),GPU用于负责显示屏所需要显示的内容的渲染和绘制。一些实施例中,处理器21还可以包括AI(Artificial Intelligence,人工智能)处理器,该AI处理器用于处理有关机器学习的计算操作。
存储器20可以包括一个或多个计算机可读存储介质,该计算机可读存储介质可以是非暂态的。存储器20还可包括高速随机存取存储器,以及非易失性存储器,比如一个或多个磁盘存储设备、闪存存储设备。本实施例中,存储器20至少用于存储以下计算机程序201,其中,该计算机程序被处理器21加载并执行之后,能够实现前述任一实施例公开的PCIE拓扑扫描方法的相关步骤。另外,存储器20所存储的资源还可以包括操作***202和数据203等,存储方式可以是短暂存储或者永久存储。其中,操作***202可以包括Windows、Unix、Linux等。数据203可以包括但不限于设定的偏移量等。
在一些实施例中,电子设备还可包括有显示屏22、输入输出接口23、通信接口24、电源25以及通信总线26。
本领域技术人员可以理解,图4中示出的结构并不构成对电子设备的限定,可以包括比图示更多或更少的组件。
可以理解的是,如果上述实施例中的PCIE拓扑扫描方法以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,执行本申请各个实施例方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、磁碟或者光盘等各种可以存储程序代码的介质。
基于此,本发明实施例还提供了一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如上述PCIE拓扑扫描方法的步骤。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其他形式的存储介质中。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其他实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种PCIE拓扑扫描方法,其特征在于,应用于主机,包括:
对ECPU侧的模拟器的模拟进度进行监测;
在监测到所述模拟器完成PCIE拓扑的模拟时,对所述主机进行重启;
在所述主机重启完成后,对所述ECPU侧进行PCIE拓扑的扫描。
2.根据权利要求1所述的PCIE拓扑扫描方法,其特征在于,所述对ECPU侧的模拟器的模拟进度进行监测,包括:
在扫描到UP口时,对ECPU侧的模拟器的模拟进度进行监测。
3.根据权利要求2所述的PCIE拓扑扫描方法,其特征在于,所述在扫描到UP口时,对ECPU侧的模拟器的模拟进度进行监测,包括:
在通过BIOS扫描到UP口时,对ECPU侧的模拟器的模拟进度进行监测。
4.根据权利要求1至3任意一项所述的PCIE拓扑扫描方法,其特征在于,所述在监测到所述模拟器完成PCIE拓扑的模拟时,对所述主机进行重启,包括:
在监测到所述模拟器所模拟的PCIE拓扑初始化完成时,对所述主机进行重启。
5.根据权利要求4所述的PCIE拓扑扫描方法,其特征在于,所述对ECPU侧的模拟器的模拟进度进行监测,包括:
对所述ECPU侧的模拟器的状态寄存器进行监测;
则,所述在监测到所述模拟器所模拟的PCIE拓扑初始化完成时,对所述主机进行重启,包括:
在监测到所述模拟器的状态寄存器的值为1时,确定所述模拟器所模拟的PCIE拓扑初始化完成。
6.根据权利要求5所述的PCIE拓扑扫描方法,其特征在于,还包括:
从开始对所述模拟器的模拟进度进行监测起开始计时;
在累积时长达到预设时间时,控制所述主机执行后续启动过程。
7.根据权利要求1所述的PCIE拓扑扫描方法,其特征在于,所述对ECPU侧的模拟器的模拟进度进行监测,包括:
通过调用预置程序对ECPU侧的模拟器的模拟进度进行监测。
8.一种PCIE拓扑扫描方法,其特征在于,应用于主机,包括:
监测模块,用于对ECPU侧的模拟器的模拟进度进行监测;
重启模块,用于在监测到所述模拟器完成PCIE拓扑的模拟时,对所述主机进行重启;
扫描模块,用于在所述主机重启完成后,对所述ECPU侧进行PCIE拓扑的扫描。
9.一种电子设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至7任一项所述PCIE拓扑扫描方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述PCIE拓扑扫描方法的步骤。
CN202310773862.7A 2023-06-27 2023-06-27 一种pcie拓扑扫描方法、装置、设备及可读存储介质 Pending CN116775413A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310773862.7A CN116775413A (zh) 2023-06-27 2023-06-27 一种pcie拓扑扫描方法、装置、设备及可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310773862.7A CN116775413A (zh) 2023-06-27 2023-06-27 一种pcie拓扑扫描方法、装置、设备及可读存储介质

Publications (1)

Publication Number Publication Date
CN116775413A true CN116775413A (zh) 2023-09-19

Family

ID=88009674

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310773862.7A Pending CN116775413A (zh) 2023-06-27 2023-06-27 一种pcie拓扑扫描方法、装置、设备及可读存储介质

Country Status (1)

Country Link
CN (1) CN116775413A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117170744A (zh) * 2023-11-03 2023-12-05 珠海星云智联科技有限公司 DPU的OptionRom功能实现方法及相关装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117170744A (zh) * 2023-11-03 2023-12-05 珠海星云智联科技有限公司 DPU的OptionRom功能实现方法及相关装置
CN117170744B (zh) * 2023-11-03 2024-01-23 珠海星云智联科技有限公司 DPU的OptionRom功能实现方法及相关装置

Similar Documents

Publication Publication Date Title
CN106990958B (zh) 一种扩展组件、电子设备及启动方法
CN103412769B (zh) 外接卡参数配置方法、设备以及***
CN112199162B (zh) 基于虚拟化磁盘双活容灾的磁盘快照方法、装置及介质
US9223596B1 (en) Virtual machine fast provisioning based on dynamic criterion
CN111813713B (zh) 数据加速运算处理方法、装置及计算机可读存储介质
EP2189906A1 (en) Method and apparatus for abnormality recovering of data card, and data card
US20160366239A1 (en) Systems and methods for enabling virtual keyboard-video-mouse for external graphics controllers
CN112506745B (zh) 内存温度读取方法、装置及计算机可读存储介质
CN116775413A (zh) 一种pcie拓扑扫描方法、装置、设备及可读存储介质
CN116737636A (zh) Pcie设备热拔插控制方法及相关装置
CN113672340A (zh) 一种虚拟机的增量备份方法、***、装置及可读存储介质
CN115357310A (zh) ***启动方法、装置、电子设备和存储介质
CN115904520A (zh) 基于pcie拓扑状态变更的配置保存方法及相关设备
CN112667442B (zh) 基于非易失内存器件启动***的控制方法、装置及设备
CN104866397A (zh) 计算机***与控制方法
CN116627472A (zh) 高速***组件设备的固件程序升级方法及服务器
CN116483382A (zh) 一种裸金属部署方法、装置及其介质
CN114461286B (zh) 一种服务器启动方法、装置、电子设备及可读存储介质
CN114185720B (zh) 服务器动态热备份的方法、装置、设备及存储介质
WO2017113330A1 (zh) 一种基于多核嵌入式处理器的显示方法、装置和嵌入式设备
CN113849229A (zh) 服务器开机方法、装置、电子设备及可读存储介质
CN113391864A (zh) 云桌面切换方法及***
CN110968393B (zh) 虚拟机的迁移处理方法、存储介质、计算设备
CN114153388B (zh) 一种硬盘***和硬盘配置信息刷新方法、装置及介质
CN116485628B (zh) 图像显示方法、装置及***

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination