CN116417025A - 一种掉电处理方法、固态硬盘及计算设备 - Google Patents

一种掉电处理方法、固态硬盘及计算设备 Download PDF

Info

Publication number
CN116417025A
CN116417025A CN202310188105.3A CN202310188105A CN116417025A CN 116417025 A CN116417025 A CN 116417025A CN 202310188105 A CN202310188105 A CN 202310188105A CN 116417025 A CN116417025 A CN 116417025A
Authority
CN
China
Prior art keywords
power
data
stored
storage space
down storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310188105.3A
Other languages
English (en)
Inventor
梁永贵
姚益民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
XFusion Digital Technologies Co Ltd
Original Assignee
XFusion Digital Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by XFusion Digital Technologies Co Ltd filed Critical XFusion Digital Technologies Co Ltd
Priority to CN202310188105.3A priority Critical patent/CN116417025A/zh
Publication of CN116417025A publication Critical patent/CN116417025A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本申请提供一种掉电处理方法、固态硬盘及计算设备。固态硬盘包括主控芯片及与主控芯片电连接的备电电容、易失性存储器芯片和至少一个非易失性存储器芯片,主控芯片在检测到固态硬盘处于掉电状态时,控制备电电容对固态硬盘供电,获取易失性存储器芯片中的待存储数据,针对每种数据类型的待存储数据,根据待存储数据的数据类型确定对应的掉电存储空间,并将待存储数据存储至对应的掉电存储空间;掉电存储空间包括至少一个非易失性存储器芯片中的部分存储空间,掉电存储空间为单层单元类型的存储空间。解决了相关技术中备电电容供电时间短,导致固态硬盘在掉电时无法将易失性存储器芯片中的待存储数据全部写入非易失性存储器芯片,丢失数据的问题。

Description

一种掉电处理方法、固态硬盘及计算设备
技术领域
本申请涉及固态硬盘技术领域,尤其涉及一种掉电处理方法、固态硬盘及计算设备。
背景技术
固态硬盘(Solid State Disk或Solid State Drive,简称SSD),又称固态驱动器,是用固态电子存储器芯片阵列制成的硬盘。为了提高固态硬盘的读写性能,固态硬盘多是先将数据写到易失性存储器芯片中,再将易失性存储器芯片中的数据写入到非易失性存储器芯片中进行永久保存。
在固态硬盘掉电时,易失性存储器芯片的数据会完全丢失,从而影响数据的存储效果。相关技术中,可以通过固态硬盘内置的备电电容对固态硬盘进行短暂供电,从而使得固态硬盘在掉电时,仍可以将易失性存储器芯片中的数据写入到非易失性存储器芯片中。
但是,相关技术中备电电容的供电时间较短,导致固态硬盘在掉电时无法将易失性存储器芯片中的待存储数据全部写入到非易失性存储器芯片,进而导致出现数据丢失的问题。
发明内容
本申请实施例提供一种掉电处理方法、固态硬盘及计算设备,用于解决相关技术中备电电容的供电时间较短,导致固态硬盘在掉电时无法将易失性存储器芯片中的待存储数据全部写入到非易失性存储器芯片,进而导致出现数据丢失的问题。
第一方面,本申请实施例提供一种掉电处理方法,应用于固态硬盘,所述固态硬盘包括主控芯片及与所述主控芯片电连接的备电电容、易失性存储器芯片和至少一个非易失性存储器芯片,所述方法包括:
所述主控芯片在检测到所述固态硬盘处于掉电状态时,控制所述备电电容对所述固态硬盘进行供电,并获取所述易失性存储器芯片中存储的待存储数据;其中,所述待存储数据包括多种数据类型的待存储数据;
所述主控芯片针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并将所述待存储数据存储至对应的掉电存储空间中;
其中,所述掉电存储空间包括至少一个所述非易失性存储器芯片中的部分存储空间,且所述掉电存储空间为单层单元类型的存储空间。
本实施例的有益效果:一方面,本实施例利用单层单元类型的存储空间的数据存储速度快的特点,在固态硬盘处于掉电状态时,将易失性存储器芯片中存储的待存储数据,存储至非易失性存储器芯片中的单层单元类型的掉电存储空间中,以提高待存储数据的存储速度,保证固态硬盘在有限的存储时间内,可以将大量的数据存储至非易失性存储器芯片中,降低了固态硬盘在掉电时,出现无法将易失性存储器芯片中的待存储数据全部写入到非易失性存储器芯片中的情况,进而导致出现待存储数据丢失的可能性。另一方面,本实施例可以直接根据待存储数据的数据类型,确定对应的掉电存储空间,并将待存储数据存储至对应的掉电存储空间,避免了耗费时间查找可利用的掉电存储空间,提高了待存储数据的存储速度。
在上述的掉电处理方法的优选技术方案中,所述主控芯片针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并将所述待存储数据存储至所述对应的掉电存储空间中,包括:
所述主控芯片针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并确定所述对应的掉电存储空间对应的存储通道,并将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中。
本实施例的有益效果:主控芯片可以直接根据待存储数据的数据类型,确定待存储数据对应的掉电存储空间,并确定该对应的掉电存储空间对应的存储通道,并将待存储数据通过对应的存储通道,直接存储至对应的掉电存储空间,避免了耗费时间查找可利用的掉电存储空间以及对应的存储通道,提高了待存储数据的存储速度。
在上述的掉电处理方法的优选技术方案中,所述主控芯片针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并确定所述对应的掉电存储空间对应的存储通道,并将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中,包括:
所述主控芯片读取所述易失性存储器芯片中存储的第一对应关系表和第二对应关系表,或者,读取所述非易失性存储器芯片中存储的所述第一对应关系表和所述第二对应关系表;其中,所述第一对应关系表为数据类型与掉电存储空间的对应关系表,所述第二对应关系表为掉电存储空间与存储通道的对应关系表;
所述主控芯片针对每种数据类型的待存储数据,根据所述待存储数据的数据类型和所述第一对应关系表,确定所述待存储数据对应的掉电存储空间,并根据所述对应的掉电存储空间和所述第二对应关系表,确定所述对应的掉电存储空间对应的存储通道,并将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中。
本实施例的有益效果:数据类型与掉电存储空间的第一对应关系表,以及掉电存储空间与存储通道的第二对应关系表,可以存储在易失性存储器芯片或者非易失性存储器芯片中,主控芯片可以在固态硬盘掉电时,直接读取上述第一对应关系表和第二对应关系表,确定出适宜存储每种数据类型的待存储数据的掉电存储空间,以及通向该掉电存储空间的存储通道,从而使得主控芯片可以快速将待存储数据存储至掉电存储空间中,提高了待存储数据的存储速度。
在上述的掉电处理的优选技术方案中,还包括:
所述主控芯片针对每种数据类型的待存储数据,在将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间后,生成与所述待存储数据的数据类型对应的掉电数据完成标识,并将所述掉电数据完成标识存储至所述掉电存储空间;
所述主控芯片在检测到所述固态硬盘处于上电状态,且所述掉电存储空间中存储掉电数据完成标识时,将所述掉电存储空间中存储的待存储数据,存储至所述非易失性存储器芯片的非掉电存储空间中。
本实施例的有益效果:主控芯片在将待存储数据通过对应的存储通道,存储至对应的掉电存储空间后,生成与待存储数据的数据类型对应的掉电数据完成标识,以表示需要存储至该掉电存储空间的待存储数据已经存储完毕。主控芯片将掉电数据完成标识存储至掉电存储空间中,以便于后续可以直接根据该掉电存储空间中是否存储掉电数据完成标识,确定待存储数据是否完整地存储至掉电存储空间,实现了主控芯片对待存储数据的完整性校验。另外,主控芯片在对掉电存储空间中的待存储数据进行完整性校验后,将校验成功的待存储数据存储至非易失性存储器芯片的非掉电存储空间中,一方面,相较于其他非单层单元类型的存储空间,掉电存储空间为单层单元类型的存储空间的可用容量小,将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中,可以减少待存储数据占用单元(Cell)的个数;另一方面,将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中,后续可以对掉电存储空间进行数据清除处理,从而可以为固态硬盘的二次掉电提供可用的掉电存储空间,防止二次掉电时出现掉电存储空间不足的情况。
在上述的掉电处理方法的优选技术方案中,所述主控芯片在检测到所述固态硬盘处于上电状态,且所述掉电存储空间中存储掉电数据完成标识时,将所述掉电存储空间中存储的待存储数据,存储至所述非易失性存储器芯片的非掉电存储空间中,包括:
所述主控芯片在检测到所述固态硬盘处于上电状态,且所述掉电存储空间中存储掉电数据完成标识时,将所述掉电存储空间中存储的待存储数据,存储至所述易失性存储器芯片中;
所述主控芯片将所述易失性存储器芯片中存储的待存储数据,存储至所述非易失性存储器芯片的非掉电存储空间中。
本实施例的有益效果:主控芯片在将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间时,可以先将待存储数据存储至易失性存储器芯片中进行管理,再将易失性存储器芯片中的待存储数据存储至非易失性存储器芯片的非掉电存储空间中,可以使得主控芯片在易失性存储器芯片中存储的待存储数据达到一定数据量时,再将易失性存储器芯片中存储的待存储数据存储至非易失性存储器芯片的非掉电存储空间中,减少了非易失性存储器芯片的访问次数,延长了固态硬盘的使用寿命。
在上述的掉电处理方法的优选技术方案中,所述主控芯片在检测到所述固态硬盘处于上电状态,且所述掉电存储空间中存储掉电数据完成标识时,将所述掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中,包括:
所述主控芯片在检测到所述固态硬盘处于上电状态,且所述掉电存储空间中存储掉电数据完成标识时,直接将所述掉电存储空间中存储的待存储数据,存储至所述非易失性存储器芯片的非掉电存储空间中。
本实施例的有益效果:主控芯片可以直接将获取的掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中,提高了数据存储速度。
在上述的掉电处理方法的优选技术方案中,还包括:
所述主控芯片将所述掉电存储空间格式化为所述单层单元类型的存储空间,以对所述掉电存储空间进行数据清除处理。
本实施例的有益效果:主控芯片在将掉电存储空间中的待存储数据存储至非掉电存储空间中后,可以将掉电存储空间格式化为单层单元类型的存储空间,以对掉电存储空间进行数据清除处理,保证固态硬盘二次掉电时,主控芯片无需耗费时间查找可用的掉电存储空间,可以直接将待存储数据存储至对应的掉电存储空间,提高了数据存储速度。
在上述的掉电处理方法的优选技术方案中,还包括:
所述主控芯片确定每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量;
所述主控芯片根据所述每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量,对所述待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定所述调整后的掉电存储空间对应的调整后的存储通道;
则所述将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中,包括:
所述主控芯片将所述待存储数据通过所述调整后的存储通道,存储至所述调整后的掉电存储空间中。
本实施例的有益效果:主控芯片可以根据每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量,对待存储数据对应的掉电存储空间进行调整,并获取调整后的掉电存储空间对应的调整后的存储通道,以保证数据量大的待存储数据可以分段式并行通过多个存储通道存储至对应的掉电存储空间中,缩短了全部的待存储数据的存储时间。
在上述的掉电处理方法的优选技术方案中,还包括:
所述主控芯片确定掉电存储空间的总个数和每种数据类型的待存储数据对应的优先级;
所述主控芯片根据所述掉电存储空间的总个数和每种数据类型的待存储数据对应的优先级,确定所述待存储数据对应的掉电存储空间的个数;
所述主控芯片根据所述掉电存储空间的个数,对所述待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定所述调整后的掉电存储空间对应的调整后的存储通道;
则所述将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中,包括:
所述主控芯片将所述待存储数据通过所述调整后的存储通道,存储至所述调整后的掉电存储空间中。
本实施例的有益效果:主控芯片可以根据掉电存储空间的总个数和每种数据类型的待存储数据对应的优先级,确定待存储数据对应的掉电存储空间的个数,并根据掉电存储空间的个数,对待存储数据对应的掉电存储空间进行调整,并获取调整后的掉电存储空间对应的调整后的存储通道,以保证优先级较高的待存储数据可以分段式并行通过多个存储通道,快速存储至掉电存储空间中,从而避免了优先级较高的待存储数据的出现掉电丢失的问题。
在上述的掉电处理方法的优选技术方案中,还包括:
所述主控芯片确定每个掉电存储空间的磨损度;
所述主控芯片根据所述每个掉电存储空间的磨损度,对所述待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定所述调整后的掉电存储空间对应的调整后的存储通道;
则所述将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中,包括:
所述主控芯片将所述待存储数据通过所述调整后的存储通道,存储至所述调整后的掉电存储空间中。
本实施例的有益效果:主控芯片根据掉电存储空间的磨损度,对存储通道和掉电存储空间进行调整,以保证主控芯片优先使用磨损度低的掉电存储空间存储待存储数据,提高了待存储数据存储安全性。
第二方面,本申请实施例提供一种掉电处理装置,包括:
控制模块,用于在检测到固态硬盘处于掉电状态时,控制备电电容对所述固态硬盘进行供电,并获取易失性存储器芯片中存储的待存储数据;其中,所述待存储数据包括多种数据类型的待存储数据;
处理模块,用于针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并将所述待存储数据存储至对应的掉电存储空间中;
其中,所述掉电存储空间包括至少一个非易失性存储器芯片中的部分存储空间,且所述掉电存储空间为单层单元类型的存储空间。
本实施例的有益效果:一方面,本实施例利用单层单元类型的存储空间的数据存储速度快的特点,在固态硬盘处于掉电状态时,将易失性存储器芯片中存储的待存储数据,存储至非易失性存储器芯片中的单层单元类型的掉电存储空间中,以提高待存储数据的存储速度,保证固态硬盘在有限的存储时间内,可以将大量的数据存储至非易失性存储器芯片中,降低了固态硬盘在掉电时,出现无法将易失性存储器芯片中的待存储数据全部写入到非易失性存储器芯片中的情况,进而导致出现待存储数据丢失的可能性。另一方面,本实施例可以直接根据待存储数据的数据类型,确定对应的掉电存储空间,并将待存储数据存储至对应的掉电存储空间,避免了耗费时间查找可利用的掉电存储空间,提高了待存储数据的存储速度。
在上述的掉电处理装置的优选技术方案中,所述处理模块,具体用于:
针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并确定所述对应的掉电存储空间对应的存储通道,并将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中。
本实施例的有益效果:处理模块可以直接根据待存储数据的数据类型,确定对应的掉电存储空间,并确定该对应的掉电存储空间对应的存储通道,并将待存储数据通过对应的存储通道,直接存储至对应的掉电存储空间,避免了耗费时间查找可利用的掉电存储空间,提高了待存储数据的存储速度。
在上述的掉电处理装置的优选技术方案中,所述处理模块,具体用于:
读取所述易失性存储器芯片中存储的第一对应关系表和第二对应关系表,或者,读取所述非易失性存储器芯片中存储的所述第一对应关系表和所述第二对应关系表;其中,所述第一对应关系表为数据类型与掉电存储空间的对应关系表,所述第二对应关系表为掉电存储空间与存储通道的对应关系表;
针对每种数据类型的待存储数据,根据所述待存储数据的数据类型和所述第一对应关系表,确定所述待存储数据对应的掉电存储空间,并根据所述对应的掉电存储空间和所述第二对应关系表,确定所述对应的掉电存储空间对应的存储通道,并将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中。
本实施例的有益效果:数据类型与掉电存储空间的第一对应关系表和掉电存储空间与存储通道的第二对应关系表可以存储在易失性存储器芯片或者非易失性存储器芯片中,处理模块可以在固态硬盘掉电时,直接读取上述第一对应关系表和第二对应关系表,确定出适宜存储每种数据类型的待存储数据的掉电存储空间,以及通向该掉电存储空间的存储通道,从而使得主控芯片可以快速将待存储数据存储至掉电存储空间中,提高了待存储数据的存储速度。
在上述的掉电处理装置的优选技术方案中,所述处理模块,还用于:
针对每种数据类型的待存储数据,在将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间后,生成与所述待存储数据的数据类型对应的掉电数据完成标识,并将所述掉电数据完成标识存储至所述掉电存储空间;
在检测到所述固态硬盘处于上电状态,且所述掉电存储空间中存储掉电数据完成标识时,将所述掉电存储空间中存储的待存储数据,存储至所述非易失性存储器芯片的非掉电存储空间中。
本实施例的有益效果:处理模块在将待存储数据通过对应的存储通道,存储至对应的掉电存储空间后,生成与待存储数据的数据类型对应的掉电数据完成标识,以表示需要存储至该掉电存储空间的待存储数据已经存储完毕。处理模块将掉电数据完成标识存储至掉电存储空间中,以便于后续可以直接根据该掉电存储空间中是否存储掉电数据完成标识,确定待存储数据是否完整地存储至掉电存储空间,实现了处理模块对待存储数据的完整性校验。另外,处理模块在对掉电存储空间中的待存储数据进行完整性校验后,将校验成功的待存储数据存储至非易失性存储器芯片的非掉电存储空间中,一方面,相较于其他非单层单元类型的存储空间,掉电存储空间为单层单元类型的存储空间的可用容量小,将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中,可以减少待存储数据占用单元(Cell)的个数;另一方面,将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中,后续可以对掉电存储空间进行数据清除处理,从而可以为固态硬盘的二次掉电提供可用的掉电存储空间,防止二次掉电时出现掉电存储空间不足的情况。
在上述的掉电处理装置的优选技术方案中,所述处理模块,具体用于:
在检测到所述固态硬盘处于上电状态,且所述掉电存储空间中存储掉电数据完成标识时,将所述掉电存储空间中存储的待存储数据,存储至所述易失性存储器芯片中;
将所述易失性存储器芯片中存储的待存储数据,存储至所述非易失性存储器芯片的非掉电存储空间中。
本实施例的有益效果:处理模块在将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间时,可以先将待存储数据存储至易失性存储器芯片中进行管理,再将易失性存储器芯片中的待存储数据存储至非易失性存储器芯片的非掉电存储空间中,可以使得处理模块在易失性存储器芯片中存储的待存储数据达到一定数据量时,再将易失性存储器芯片中存储的待存储数据存储至非易失性存储器芯片的非掉电存储空间中,减少了非易失性存储器芯片的访问次数,延长了固态硬盘的使用寿命。
在上述掉电处理装置的优选技术方案中,所述处理模块,具体用于:
在检测到所述固态硬盘处于上电状态,且所述掉电存储空间中存储掉电数据完成标识时,直接将所述掉电存储空间中存储的待存储数据,存储至所述非易失性存储器芯片的非掉电存储空间中。
本实施例的有益效果:处理模块可以直接将获取的掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中,提高了数据存储速度。
在上述的掉电处理装置的优选技术方案中,所述处理模块,还用于:
将所述掉电存储空间格式化为所述单层单元类型的存储空间,以对所述掉电存储空间进行数据清除处理。
本实施例的有益效果:处理模块在将掉电存储空间中的待存储数据存储至非掉电存储空间中后,可以将掉电存储空间格式化为单层单元类型的存储空间,以对掉电存储空间进行数据清除处理,保证固态硬盘二次掉电时,处理模块无需耗费时间查找可用的掉电存储空间,可以直接将待存储数据存储至对应的掉电存储空间,提高了数据存储速度。
在上述的掉电处理装置的优选技术方案中,所述处理模块,还用于:
确定每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量;
根据所述每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量,对所述待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定所述调整后的掉电存储空间对应的调整后的存储通道;
所述主控芯片将所述待存储数据通过所述调整后的存储通道,存储至所述调整后的掉电存储空间中。
本实施例的有益效果:处理模块可以根据每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量,对待存储数据对应的掉电存储空间进行调整,并获取调整后的掉电存储空间对应的调整后的存储通道,以保证数据量大的待存储数据可以分段式并行通过多个存储通道存储至对应的掉电存储空间中,缩短了全部的待存储数据的存储时间。
在上述的掉电处理装置的优选技术方案中,所述处理模块,还用于:
确定掉电存储空间的总个数和每种数据类型的待存储数据对应的优先级;
根据所述掉电存储空间的总个数和每种数据类型的待存储数据对应的优先级,确定所述待存储数据对应的掉电存储空间的个数;
根据所述掉电存储空间的个数,对所述待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定所述调整后的掉电存储空间对应的调整后的存储通道;
将所述待存储数据通过所述调整后的存储通道,存储至所述调整后的掉电存储空间中。
本实施例的有益效果:处理模块可以根据掉电存储空间的总个数和每种数据类型的待存储数据对应的优先级,确定待存储数据对应的掉电存储空间的个数,并根据掉电存储空间的个数,对待存储数据对应的掉电存储空间进行调整,并获取调整后的掉电存储空间对应的调整后的存储通道,以保证优先级较高的待存储数据可以分段式并行通过多个存储通道,快速存储至掉电存储空间中,从而避免了优先级较高的待存储数据的出现掉电丢失的问题。
在上述的掉电处理装置的优选技术方案中,所述处理模块,还用于:
确定每个掉电存储空间的磨损度;
根据所述每个掉电存储空间的磨损度,对所述待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定所述调整后的掉电存储空间对应的调整后的存储通道;
将所述待存储数据通过所述调整后的存储通道,存储至所述调整后的掉电存储空间中。
本实施例的有益效果:处理模块根据掉电存储空间的磨损度,对存储通道和掉电存储空间进行调整,以保证主控芯片优先使用磨损度低的掉电存储空间存储待存储数据,提高了待存储数据存储安全性。
第三方面,本申请实施例提供一种固态硬盘,包括:
主控芯片,以及与所述主控芯片电连接的备电电容、易失性存储器芯片和至少一个非易失性存储器芯片;其中,
所述主控芯片,用于在检测到所述固态硬盘处于掉电状态时,控制所述备电电容对所述固态硬盘进行供电,并获取所述易失性存储器芯片中存储的待存储数据;其中,所述待存储数据包括多种数据类型的待存储数据;
所述主控芯片,还用于针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并将所述待存储数据通过对应的存储通道,存储至对应的掉电存储空间中;
其中,所述掉电存储空间包括至少一个所述非易失性存储器芯片中的部分存储空间,且所述掉电存储空间为单层单元类型的存储空间。
本实施例的有益效果:一方面,本实施例利用单层单元类型的存储空间的数据存储速度快的特点,在固态硬盘处于掉电状态时,将易失性存储器芯片中存储的待存储数据,存储至非易失性存储器芯片中的单层单元类型的掉电存储空间中,以提高待存储数据的存储速度,保证固态硬盘在有限的存储时间内,可以将大量的数据存储至非易失性存储器芯片中,降低了固态硬盘在掉电时,出现无法将易失性存储器芯片中的待存储数据全部写入到非易失性存储器芯片中的情况,进而导致出现待存储数据丢失的可能性。另一方面,本实施例可以直接根据待存储数据的数据类型,确定对应的掉电存储空间,并将待存储数据存储至对应的掉电存储空间,避免了耗费时间查找可利用的掉电存储空间,提高了待存储数据的存储速度。
第四方面,本申请实施例提供一种计算设备,包括主板和第三方面所述的固态硬盘;
其中,所述主板包括主板接口,所述固态硬盘包括硬盘连接器;
所述主板通过所述主板接口和所述硬盘连接器,与所述固态硬盘连接。
本实施例的有益效果:一方面,本实施例利用单层单元类型的存储空间的数据存储速度快的特点,在固态硬盘处于掉电状态时,将易失性存储器芯片中存储的待存储数据,存储至非易失性存储器芯片中的单层单元类型的掉电存储空间中,以提高待存储数据的存储速度,保证固态硬盘在有限的存储时间内,可以将大量的数据存储至非易失性存储器芯片中,降低了固态硬盘在掉电时,出现无法将易失性存储器芯片中的待存储数据全部写入到非易失性存储器芯片中的情况,进而导致出现待存储数据丢失的可能性。另一方面,本实施例可以直接根据待存储数据的数据类型,确定对应的掉电存储空间,并将待存储数据存储至对应的掉电存储空间,避免了耗费时间查找可利用的掉电存储空间,提高了待存储数据的存储速度。
第五方面,本申请实施例提供一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机执行指令,所述计算机执行指令被处理器执行时用于实现第一方面所述的固态硬盘的掉电处理方法。
本实施例的有益效果:一方面,本实施例利用单层单元类型的存储空间的数据存储速度快的特点,在固态硬盘处于掉电状态时,将易失性存储器芯片中存储的待存储数据,存储至非易失性存储器芯片中的单层单元类型的掉电存储空间中,以提高待存储数据的存储速度,保证固态硬盘在有限的存储时间内,可以将大量的数据存储至非易失性存储器芯片中,降低了固态硬盘在掉电时,出现无法将易失性存储器芯片中的待存储数据全部写入到非易失性存储器芯片中的情况,进而导致出现待存储数据丢失的可能性。另一方面,本实施例可以直接根据待存储数据的数据类型,确定对应的掉电存储空间,并将待存储数据存储至对应的掉电存储空间,避免了耗费时间查找可利用的掉电存储空间,提高了待存储数据的存储速度。
附图说明
为了更清楚地说明本申请实施例或相关技术中的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种固态硬盘的结构图;
图2为本申请实施例提供的一种掉电处理方法实施例一的流程示意图;
图3为本申请实施例提供的一种掉电处理方法实施例二的流程示意图;
图4为本申请实施例提供的一种掉电处理方法实施例三的流程示意图;
图5为本申请实施例提供的一种掉电处理方法实施例四的流程示意图;
图6为本申请实施例提供的一种掉电处理方法实施例五的流程示意图;
图7为本申请实施例提供的一种掉电处理装置实施例的结构示意图;
图8为本申请实施例提供的一种计算设备的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在根据本实施例的启示下作出的所有其他实施例,都属于本申请保护的范围。
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、***、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
名词解释:
固态硬盘(Solid State Disk或Solid State Drive,简称SSD):又称固态驱动器,是用固态电子存储器芯片阵列制成的硬盘。
存储器芯片:属于通用集成电路,是嵌入式***芯片的概念在存储行业的具体应用。通过在单一芯片中嵌入软件,实现多功能和高性能,以及对多种协议、多种硬件和不同应用的支持。市场最常用的存储器芯片包括易失性存储器芯片(如动态随机访问存储器(Dynamic Random Access Memory,简称DRAM))和非易失性存储器芯片(如闪存芯片NANDFlash)。
存储通道:主控芯片与非易失性存储器芯片之间的链接路径,用于向非易失性存储器芯片下发IO读写操作和控制命令,每个存储通道之下可以连接至少一个非易失性存储器芯片。
闪存转换层(Flash Translation Layer,简称FTL)映射表:固态硬盘内部维护的逻辑块地址(Logical Block Address,简称LBA)(对使用者可见的空间地址)与实际固态硬盘内部的闪存空间分配范围——物理块地址(Physical Block Address,简称PBA)的对应关系转换表。通过该表可以控制待存储数据的实际存放物理位置。
相关技术中,固态硬盘内置的备电电容可以在固态硬盘处于掉电状态时,对固态硬盘进行短暂供电,以使主控芯片可以将易失性存储器芯片中的数据写入到非易失性存储器芯片中。但是,固态硬盘的备电电容的供电时间较短,导致固态硬盘在掉电时,无法将易失性存储器芯片中的待存储数据全部写入到非易失性存储器芯片中,进而导致出现数据丢失的问题。
基于上述技术问题,本申请实施例提出了一种在固态硬盘掉电时,提高主控芯片将待存储数据存储至非易失性存储器芯片的速度的方法。
下面对本申请实施例的固态硬盘的掉电处理方案进行详细的说明。
示例性地,图1为本申请实施例提供的一种固态硬盘的结构图,如图1所示,该固态硬盘10可以包括:主控芯片101、易失性存储器芯片102、至少一个非易失性存储器芯片以及备电电容103。示例性地,图1示出了四个非易失性存储器芯片,分别为非易失性存储器芯片104、非易失性存储器芯片105、非易失性存储器芯片106以及非易失性存储器芯片107。其中,主控芯片101通过第一存储通道与非易失性存储器芯片104连接,通过第二存储通道与非易失性存储器芯片105连接,通过第三存储通道与非易失性存储器芯片106连接,通过第三存储通道与非易失性存储器芯片107连接。需要说明的是,一个存储通道可以对应至少一个非易失性存储器芯片。还需要说明的是,主控芯片101可以通过易失性存储通道与易失性存储器芯片102连接,主控芯片101还可以与备电电容103电连接。
另外,固态硬盘10还可以包括硬盘连接器(图1未示出),以便固态硬盘10可以通过硬盘连接器与计算设备连接。其中,计算设备可以是终端设备(如手机、电脑)、服务器等设备。
需要说明的是,主控芯片101作为固态硬盘10的控制单元,协调整个固态硬盘10的运作和数据存储。例如,存储至易失性存储器芯片102中的待存储数据,需要经主控芯片101存储至非易失性存储器芯片中,也就是说,主控芯片101可以获取存储在易失性存储器芯片102中的待存储数据,并将该待存储数据存储至非易失性存储器芯片中。还需要说明的是,主控芯片101可以为***级芯片——片上***(System on Chip,简称SoC),主控芯片101也可以为芯片级芯片——微控制单元(Micro Control Unit,简称MCU),主控芯片101还可以是其他具有控制处理能力的芯片。
还需要说明的是,备电电容103为设置在固态硬盘10上的备用供电设备,举例来说,备电电容103可以为电池备用单元(Backup Battery Unit,简称BBU),也可以为不间断电源(Uninterruptible Power Supply,简称UPS)。
易失性存储器芯片102作为固态硬盘10临时保存数据的存储单元,具备掉电即丢失数据的特点。易失性存储器芯片102可以为动态随机存储器(Dynamic Random AccessMemory,简称DRAM),也可以为静态随机存储器(Static Random Access Memory,简称SRAM),还可以是其他需要供电才能存储数据的芯片。
非易失性存储器芯片作为固态硬盘10永久保存数据的存储单元,具备掉电仍可保存数据的特点。非易失性存储器芯片可以为只读内存(Read Only Memory,简称ROM),可以为可编程只读内存(Programmable Read Only Memory,简称PROM),可以为电可改写只读内存(Electrically Alterable Read Only Memory,简称EAROM),可以为闪存(FlashMemory),还可以是其他不需要供电也可以存储数据的芯片。
需要说明的是,图1仅是本申请实施例提供的一种固态硬盘的结构图,本申请实施例不对图1中包括的各种设备的实际形态进行限定,也不对图1中设备之间的交互方式进行限定,在方案的应用中,可以根据实际需求设定。
下面,通过具体实施例对本申请实施例的技术方案进行详细说明。需要说明的是,下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例中不再赘述。
图2为本申请实施例提供的一种掉电处理方法实施例一的流程示意图。参见图2,该方法具体包括以下步骤:
S201:主控芯片在检测到固态硬盘处于掉电状态时,控制备电电容对固态硬盘进行供电,并获取易失性存储器芯片中存储的待存储数据。
在本实施例中,当固态硬盘通过硬盘连接器与计算设备的主板插接时,计算设备可以对固态硬盘进行供电。主控芯片可以控制计算设备充当主供电装置,以使计算设备对固态硬盘进行整盘供电,也就是说,控制计算设备对主控芯片、易失性存储器芯片以及非易失性存储器芯片进行供电。
主控芯片可以检测固态硬盘是否处于掉电状态,也就是说,检测计算设备当前是否充当主供电装置,通过硬盘连接器对固态硬盘进行整盘供电。在一种实现方式中,主控芯片可以根据计算设备对固态硬盘进行供电的供电电流值是否低于预设电流值,确定固态硬盘是否处于掉电状态。在一种实现方式中,主控芯片可以根据计算设备对固态硬盘进行供电的供电电压值是否低于预设电压值,确定固态硬盘是否处于掉电状态。在一种实现方式中,主控芯片可以根据计算设备对固态硬盘进行供电的供电频率是否小于预设供电频率,确定固态硬盘是否处于掉电状态。
主控芯片在检测到固态硬盘处于掉电状态时,也就是说,确定计算设备当前未充当主供电装置对固态硬盘进行整盘供电时,控制备电电容对固态硬盘进行整盘供电。一方面,主控芯片控制备电电容对固态硬盘进行供电,可以使得主控芯片可以执行固态硬盘的掉电处理方法。另一方面,由于易失性存储器芯片为易失性介质,存在掉电即丢失数据的特性,因此,主控芯片控制备电电容对固态硬盘进行供电,可以避免易失性存储器芯片因掉电而丢失存储在易失性存储器芯片中的待存储数据。
另外,主控芯片在检测到固态硬盘处于掉电状态时,还可以获取易失性存储器芯片中存储的待存储数据,其中,待存储数据包括多种数据类型的待存储数据。举例来说,待存储数据包括用户数据类型的待存储数据、元数据类型的待存储数据、待刷的FTL数据类型的待存储数据。
S202:主控芯片针对每种数据类型的待存储数据,根据待存储数据的数据类型,确定待存储数据对应的掉电存储空间,并将待存储数据存储至对应的掉电存储空间中。
在本实施例中,固态硬盘内部包括多个存储通道(Channel,简称CH),每个CH对应至少一个芯片使能(Chip Enable,简称CE),也就是说,每个存储通道对应至少一个非易失性存储器芯片。每个CE包括多个核心(DIE),每个DIE包括多个平面(Plane),每个Plane包括多个块(Block),其中,Block为最小擦除单元。每个Block包括多个页(Page),其中,Page为最小读写单元。每个Page包括多个单元(Cell),其中,Cell为最小数据存储单元。
非易失性存储器芯片中的单元可以以存储的位数不同划分类型,分别为单层单元(Single-Level Cell,简称SLC)类型、双层单元(Multi-Level Cell,简称MLC)类型及三层单元(Trinary-Level Cell,简称TLC)类型等等。SLC类型的存储空间中,每个单元储存1比特的数据;MLC类型的存储空间中,每个单元储存2比特的数据;TLC类型的存储空间中,每个单元储存3比特的数据。一个单元上,一次存储的位数越多,该单元拥有的容量就越大。另外,需要说明的是,SLC类型的存储空间的写时延为200-300微秒,MLC类型的存储空间的写时延为600-900微秒,TLC类型的存储空间的写时延为900-1350微秒,也就是说,SLC类型的存储空间存储速度最快。
主控芯片可以将固态硬盘中的至少一个非易失性存储器芯片中的部分存储空间格式化为单层单元类型的存储空间,并将该存储空间确定为掉电存储空间。其中,掉电存储空间包括多种数据类型的待存储数据对应的掉电存储空间。
在一种实现方式中,主控芯片可以在固态硬盘初始化时,基于计算设备发送的初始化指令,将固态硬盘中的至少一个非易失性存储器芯片中的部分存储空间格式化为单层单元类型的存储空间,并将该存储空间确定为掉电存储空间。需要说明的是,掉电存储空间可以为一个存储通道下的一个非易失性存储器芯片中的部分存储空间,可以为一个存储通道下的一个非易失性存储器芯片中的全部存储空间;可以为一个存储通道下的多个非易失性存储器芯片中的部分存储空间;可以为一个存储通道下的多个非易失性存储器芯片中的全部存储空间;还可以为多个存储通道分别对应的一个或多个非易失性存储器芯片中的部分或全部存储空间。本实施例对此不进行限制。还需要说明的是,在一种实现方式中,掉电存储空间还可以为固态硬盘外接的至少一个性能更高的单存储颗粒(非易失性存储器芯片(如傲腾芯片))中的部分或者全部的存储空间。
在另一种实现方式中,主控芯片可以在固态硬盘不处于掉电状态的任一时刻,基于计算设备发送的初始化指令,将固态硬盘中的至少一个非易失性存储器芯片中的部分存储空间格式化为单层单元类型的存储空间,并将该存储空间确定为掉电存储空间。
在又一种实现方式中,主控芯片可以在固态硬盘处于掉电状态时,基于掉电存储空间容量无法满足当前的存储需求的信息,将固态硬盘中的至少一个非易失性存储器芯片中的部分存储空间格式化为单层单元类型的存储空间,并将该存储空间确定为掉电存储空间。
具体地,非易失性存储器芯片中存储的待存储数据是以电荷的方式存储在每个非易失性存储器芯片的每个单元中的。主控芯片在将非易失性存储器芯片中的部分存储空间格式化为单层单元类型的存储空间时,是通过修改至少一个非易失性存储器芯片中的部分存储空间对应的Cell存储数据的阈值电压的个数,将固态硬盘中的至少一个非易失性存储器芯片中的部分存储空间格式化为单层单元类型的。示例性地,当阈值电压的个数为1时,存储空间为单层单元类型,当阈值电压的个数为3时,存储空间为双层单元类型,当阈值电压的个数为7时,存储空间为三层单元类型。
在本实施例中,主控芯片针对每种数据类型的待存储数据,可以根据待存储数据的数据类型,确定出对应的掉电存储空间,并直接将待存储数据,存储至对应的掉电存储空间中。具体地,基于主控芯片是通过存储通道与非易失性存储器芯片连接,也就是说,主控芯片是通过存储通道,将待存储数据存储至掉电存储空间,因此,主控芯片可以在确定待存储数据对应的掉电存储空间时,确定出掉电存储空间对应的存储通道,并将待存储数据通过对应的存储通道,存储至对应的掉电存储空间中。
需要说明的是,易失性存储器芯片中可以存储待存储数据的数据类型与掉电存储空间的第一对应关系表,并存储掉电存储空间与存储通道的第二对应关系表;非易失性存储器芯片中也可以存储待存储数据的数据类型与掉电存储空间的第一对应关系表,并存储掉电存储空间与存储通道的第二对应关系表。主控芯片在控制备电电容对固态硬盘进行供电后,可以读取存储在易失性存储器芯片中的上述两个对应关系表,或者,读取存储在非易失性存储器芯片中的上述两个对应关系表,从而根据上述第一对应关系表和待存储数据的数据类型,确定待存储数据对应的掉电存储空间,并根据该对应的掉电存储空间和第二对应关系表,确定出掉电存储空间对应的存储通道,以将待存储数据通过对应的存储通道,存储至对应的掉电存储空间中。
还需要说明的是,主控芯片在将每种数据类型的待存储数据分别通过对应的存储通道存储至对应的掉电存储空间时,是并行存储的,也就是说,主控芯片是同时将多种数据类型的待存储数据通过对应的存储通道,存储至对应的掉电存储空间的。举例来说,主控芯片在确定待存储数据包括用户数据类型的待存储数据和元数据类型的待存储数据后,可以根据上述第一对应关系表和第二对应关系表,确定出用户数据类型的待存储数据,对应的掉电存储空间为第一掉电存储空间,并确定出第一掉电存储空间对应的存储通道为第一存储通道;主控芯片可以根据上述第一对应关系表和第二对应关系表,确定出元数据类型的待存储数据,对应的掉电存储空间为第二掉电存储空间和第三掉电存储空间,并确定出第二掉电存储空间和第三掉电存储空间对应的存储通道为第二存储通道和第三存储通道,其中,第二掉电存储空间与第二存储通道对应,第三掉电存储空间与第三存储通道对应。主控芯片可以对元数据类型的待存储数据进行分割,获取元数据类型的第一待存储数据和元数据类型的第二待存储数据。主控芯片可以通过第一存储通道将用户数据类型的待存储数据存储至第一掉电存储空间,同时通过第二存储通道,将元数据类型的第一待存储数据存储至第二掉电存储空间,并同时通过第三存储通道,将元数据类型的第二待存储数据存储至第三掉电存储空间。
还需要说明的是,主控芯片在将固态硬盘中的至少一个非易失性存储器芯片中的部分存储空间格式化为单层单元类型的存储空间,并将该存储空间确定为掉电存储空间时,也就是说,主控芯片在确定掉电存储空间时,可以根据该掉电存储空间的物理位置,修改闪存转换层映射表中的闪存空间分配范围,主控芯片可以根据修改后的闪存转换层映射表中的闪存空间分配范围,将从易失性存储器芯片处获取的待存储数据,通过对应的存储通道,存储至掉电存储空间对应的物理位置处。
本实施例中,主控芯片在检测到固态硬盘处于掉电状态时,控制备电电容对固态硬盘进行供电,并利用单层单元类型的存储空间存储数据的速度快的特点,将易失性存储器芯片中存储的待存储数据,存储至非易失性存储器芯片中的单层单元类型的掉电存储空间中,以提高待存储数据的存储速度,保证固态硬盘在有限的存储时间内,可以将大量的数据存储至非易失性存储器芯片中,降低了固态硬盘在掉电时,无法将易失性存储器芯片中的待存储数据全部写入到非易失性存储器芯片中,进而出现数据丢失的可能性。此外,本实施例可以直接根据待存储数据的数据类型,确定待存储数据对应的掉电存储空间,并确定出掉电存储空间对应的存储通道,并将待存储数据通过对应的存储通道,存储至对应的掉电存储空间,避免了可利用的掉电存储空间的查找,提高了待存储数据的存储速度。
在前述方法实施例一的基础上,下面通过方法实施例二,对主控芯片在将待存储数据存储至掉电存储空间后,将掉电存储空间中存储的待存储数据存储至非易失性存储器芯片的非掉电存储空间的过程进行详细说明。
图3为本申请实施例提供的一种掉电保护方法实施例二的流程示意图,该方法具体包括以下步骤:
S301:主控芯片针对每种数据类型的待存储数据,在将待存储数据通过对应的存储通道,存储至对应的掉电存储空间后,生成与待存储数据的数据类型对应的掉电数据完成标识,并将掉电数据完成标识存储至掉电存储空间。
在本实施例中,主控芯片针对每种数据类型的待存储数据,在将待存储数据通过对应的存储通道,存储至对应的掉电存储空间后,可以生成与待存储数据的数据类型的对应的掉电数据完成标识,并将该掉电数据完成标识存储至掉电存储空间中。
举例来说,主控芯片针对用户数据类型的待存储数据,可以确定出该种类型的待存储数据对应的掉电存储空间为第一掉电存储空间,第一掉电存储空间对应的存储通道为第一存储通道。主控芯片可以在将用户数据类型的待存储数据,通过第一存储通道,存储至第一掉电存储空间后,生成与用户数据类型对应的第一掉电数据完成标识,并将第一掉电数据完成标识存储至第一掉电存储空间中。
又例如,主控芯片针对元数据类型的待存储数据,可以确定该种类型的待存储数据对应的掉电存储空间为第二掉电存储空间和第三掉电存储空间,并确定第二掉电存储空间和第三掉电存储空间对应的存储通道为第二存储通道和第三存储通道。其中,第二存储通道为主控芯片通向第二掉电存储空间的存储通道,第三存储通道为主控芯片通向第三掉电存储空间的存储通道。主控芯片可以对元数据类型的待存储数据进行分割,获取元数据类型的第一待存储数据和元数据类型的第二待存储数据,主控芯片在将元数据类型的第一待存储数据通过第二通道,存储至第二掉电存储空间后,可以生成与元数据类型对应的第二掉电数据完成标识,并将第二掉电数据完成标识存储至第二掉电存储空间中。主控芯片在将元数据类型的第二待存储数据通过第三通道,存储至第三掉电存储空间后,可以生成与元数据类型对应的第三掉电数据完成标识,并将第三掉电数据完成标识存储至第三掉电存储空间中。
S302:主控芯片在检测到固态硬盘处于上电状态,且掉电存储空间中存储掉电数据完成标识时,将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中。
在本实施例中,主控芯片在检测到固态硬盘处于上电状态时,即在检测到固态硬盘不处于掉电状态时,可以检测掉电存储空间中是否存储掉电数据完成标识。主控芯片在检测到掉电存储空间中存储掉电数据完成标识时,确定需要存储至该掉电存储空间中的待存储数据存储完毕,主控芯片可以将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中。另外,主控芯片在检测到掉电存储空间中未存储掉电数据完成标识时,确定需要存储至该掉电存储空间中的待存储数据未存储完毕,此时主控芯片可以对需要存储至该掉电存储空间中的待存储数据进行修复处理。
具体地,主控芯片在将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间的过程中,一种实现方式是主控芯片将掉电存储空间中存储的待存储数据,存储至易失性存储器芯片中,以使易失性存储器芯片对该待存储数据进行数据整理,主控芯片将易失性存储器芯片中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中。另一种实现方式是主控芯片直接将掉电存储空间中的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中。需要说明的是,非易失性存储器芯片的非掉电存储空间可以为单层单元类型的存储空间,也可以为双层单元类型的存储空间,还可以为三层单元类型的存储空间,本实施例对此不进行限制。
还需要说明的是,主控芯片在将全部的掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间后,可以采用整块(Block)擦除的方式,将掉电存储空间格式化为单层单元类型的存储空间(空闲可用的掉电存储空间),以对掉电存储空间进行数据清除处理,以保证在固态硬盘二次掉电时,主控芯片无需耗费时间查找可用的掉电存储空间,直接将待存储数据存储至对应的掉电存储空间中。
本实施例中,主控芯片在将待存储数据通过对应的存储通道,存储至对应的掉电存储空间后,生成与待存储数据的类型对应的掉电数据完成标识,以表示需要存储至该掉电存储空间的待存储数据已经存储完毕。主控芯片将掉电数据完成标识存储至掉电存储空间中,以便于后续可以直接根据该掉电存储空间中是否存储掉电数据完成标识,确定待存储数据是否完整地存储至掉电存储空间,实现了主控芯片对待存储数据的完整性校验。另外,主控芯片在对掉电存储空间中的待存储数据进行完整性校验后,将校验成功的待存储数据存储至非易失性存储器芯片的非掉电存储空间中,一方面,相较于其他非单层单元类型的存储空间,掉电存储空间为单层单元类型的存储空间的可用容量小,将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中,可以减少待存储数据占用的单元(Cell)的个数;另一方面,将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中,后续可以采用整块擦除的方式,对掉电存储空间进行数据清除处理,以获取空闲可用的掉电存储空间,从而可以为固态硬盘的二次掉电提供可用的掉电存储空间,防止二次掉电时出现掉电存储空间不足的情况。
在前述方法实施例一的基础上,下面通过方法实施例三,对主控芯片确定存储通道和掉电存储空间,并将待存储数据通过对应的存储通道,存储至对应的掉电存储空间的一种具体实现过程进行详细说明。
图4为本申请实施例提供的一种掉电保护方法实施例三的流程示意图,该方法具体包括以下步骤:
S401:主控芯片针对每种数据类型的待存储数据,根据待存储数据的数据类型,确定待存储数据对应的掉电存储空间,并确定对应的掉电存储空间对应的存储通道。
在本实施例中,主控芯片针对每种数据类型的待存储数据,可以根据待存储数据的数据类型,确定待存储数据对应的掉电存储空间,并确定通向该掉电存储空间的存储通道。
举例来说,主控芯片可以确定与用户数据类型对应的掉电存储空间为第一掉电存储空间,与第一掉电存储空间对应的存储通道为第一存储通道,其中,第一存储通道为主控芯片通向第一掉电存储空间的存储通道。主控芯片可以确定与元数据类型对应的掉电存储空间为第二掉电存储空间和第三掉电存储空间,与第二掉电存储空间和第三掉电存储空间对应的存储通道为第二存储通道和第三存储通道,其中,第二存储通道为主控芯片通向第二掉电存储空间的存储通道,第三存储通道为主控芯片通向第三掉电存储空间的存储通道。
S402:主控芯片确定每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量。
在本实施例中,主控芯片可以获取每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量。
举例来说,主控芯片在确定易失性存储器芯片中存储的待存储数据包括用户数据类型的待存储数据和元数据类型的待存储数据时,可以确定用户数据类型的待存储数据的数据量为3MB,元数据类型的待存储数据的数据量为1MB。主控芯片还可以确定与用户数据类型对应的掉电存储空间为第一掉电存储空间,第一掉电存储空间对应的容量皆为2MB。主控芯片还可以确定与元数据类型对应的掉电存储空间为第二掉电存储空间和第三掉电存储空间,并确定第二掉电存储空间和第三掉电存储空间对应的容量为2MB。
S403:主控芯片根据每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量,对待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定调整后的掉电存储空间对应的调整后的存储通道。
在本实施例中,主控芯片可以根据每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量,对待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定调整后的掉电存储空间对应的调整后的存储通道。
举例来说,主控芯片在确定第一掉电存储空间(容量为2MB)无法存储用户数据类型的待存储数据(数据量为3MB)时,可以对待存储数据对应的掉电存储空间进行调整,确定与用户数据类型的待存储数据对应的掉电存储空间为第一掉电存储空间(容量为2MB)和第二掉电存储空间(容量为2MB),确定与元数据类型的待存储数据对应的掉电存储空间为第三掉电存储空间(容量为2MB)。由于第一存储通道为主控芯片通向第一掉电存储空间的存储通道,第二存储通道为主控芯片通向第二掉电存储空间的存储通道,第三存储通道为主控芯片通向第三掉电存储空间的存储通道,因此,主控芯片确定用于传输用户数据类型的待存储数据的存储通道为第一存储通道(与第一掉电存储空间对应)和第二存储通道(与第二掉电存储空间对应),用于传输元数据类型的待存储数据的存储通道为第三存储通道(与第三掉电存储空间对应)。
S404:主控芯片将待存储数据通过调整后的存储通道,存储至调整后的掉电存储空间中。
在本实施例中,主控芯片在确定调整后的存储通道和调整后的掉电存储空间后,可以将待存储数据通过调整后的存储通道,存储至调整后的掉电存储空间中。
需要说明的是,主控芯片在确定调整后的掉电存储空间后,可以根据该调整后的掉电存储空间,更新存储在易失性存储器芯片和至少一个非易失性存储器芯片中存储的第一对应关系表(待存储数据的类型与掉电存储空间的对应关系表),以使得主控芯片在固态硬盘发生二次掉电时,可以根据更新后的对应关系表,确定待存储数据的类型对应的掉电存储空间。
本实施例中,主控芯片可以根据每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量,对待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定调整后的掉电存储空间对应的调整后的存储通道,以保证数据量大的待存储数据可以通过多个存储通道,并行存储至多个对应的掉电存储空间中,缩短了数据量大的待存储数据存储至非易失性存储器芯片的时间,进而可以保证全部的待存储数据可以在有限的时间内,完全存储至非易失性存储器芯片中。
在前述方法实施例一的基础上,下面通过方法实施例四,对主控芯片确定存储通道和掉电存储空间,并将待存储数据通过对应的存储通道,存储至对应的掉电存储空间的另一种具体实现过程进行详细说明。
图5为本申请实施例提供的一种掉电保护方法实施例四的流程示意图,该方法具体包括以下步骤:
S501:主控芯片针对每种数据类型的待存储数据,根据待存储数据的数据类型,确定待存储数据对应的掉电存储空间,并确定对应的掉电存储空间对应的存储通道。
在本实施例中,主控芯片针对每种数据类型的待存储数据,根据待存储数据的数据类型,确定待存储数据对应的掉电存储空间,并确定该对应的掉电存储空间对应的存储通道。
举例来说,主控芯片根据待存储数据的数据类型与掉电存储空间的第一对应关系表,确定用户数据类型的待存储数据对应的掉电存储空间为第一掉电存储空间和第二掉电存储空间,并根据掉电存储空间与存储通道的第二对应关系表,确定第一掉电存储空间对应的存储通道为第一存储通道,确定第二掉电存储空间对应的存储通道为第二存储通道,也就是说,主控芯片可以确定用户数据类型的待存储数据对应的存储通道为第一存储通道和第二存储通道。主控芯片确定元数据类型的待存储数据对应的掉电存储空间为第三掉电存储空间,确定第三掉电存储空间对应的存储通道为第三存储通道,也就是说,主控芯片可以确定元数据类型的待存储数据对应的存储通道为第三存储通道。
S502:主控芯片确定掉电存储空间的总个数和每种数据类型的待存储数据对应的优先级。
在本实施例中,主控芯片可以获取掉电存储空间的总个数和每种数据类型的待存储数据的优先级。
举例来说,主控芯片可以获取掉电存储空间的总个数为3,用户数据类型的待存储数据的优先级为低等级,元数据类型的待存储数据的优先级为高等级。
S503:主控芯片根据掉电存储空间的总个数和每种数据类型的待存储数据对应的优先级,确定待存储数据对应的掉电存储空间的个数。
在本实施例中,易失性存储器芯片和至少一个非易失性存储器芯片中可以存储优先级、掉电存储空间的总个数与掉电存储空间个数的对应关系表。主控芯片可以根据每种数据类型的待存储数据对应的优先级、掉电存储空间的总个数与掉电存储空间的个数的对应关系表,确定每种数据类型的待存储数据对应的掉电存储空间的个数。
举例来说,主控芯片可以在确定用户数据类型的待存储数据的优先级为低等级,掉电存储空间的总个数为3的情况下,基于上述对应关系表,确定用户数据类型的待存储数据对应的掉电存储空间的个数为1。主控芯片可以在确定元数据类型的待存储数据的优先级为高等级,掉电存储空间的总个数为3的情况下,基于上述对应关系表,确定元数据类型的待存储数据对应的掉电存储空间的个数为2。
S504:主控芯片根据掉电存储空间的个数,对待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定调整后的掉电存储空间对应的调整后的存储通道。
在本实施例中,主控芯片可以根据掉电存储空间的个数,对待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定调整后的掉电存储空间对应的调整后的存储通道。
举例来说,主控芯片可以确定用户数据类型的待存储数据对应的掉电存储空间的个数为1,并确定元数据类型的待存储数据对应的掉电存储空间为2。主控芯片可以根据掉电存储空间的个数,将用户数据类型的待存储数据对应的掉电存储空间由第一掉电存储空间和第二掉电存储空间调整为第一掉电存储空间。主控芯片可以在对掉电存储空间进行调整后,将传输用户数据类型的待存储数据的存储通道由第一存储通道和第二存储通道调整为第一存储通道。主控芯片将元数据类型的待存储数据对应的掉电存储空间由第三掉电存储空间调整为第二掉电存储空间和第三掉电存储空间,进一步地,将传输元数据类型的待存储数据的存储通道由第三存储通道调整为第二存储通道和第三存储通道。
S505:主控芯片将待存储数据通过调整后的存储通道,存储至调整后的掉电存储空间中。
在本实施例中,主控芯片在确定调整后的存储通道和调整后的掉电存储空间后,可以将待存储数据通过调整后的存储通道,存储至调整后的掉电存储空间中。
需要说明的是,主控芯片在确定调整后的掉电存储空间后,可以根据该信息更新存储在易失性存储器芯片和至少一个非易失性存储器芯片中存储的第一对应关系表,以使得主控芯片在固态硬盘发生二次掉电时,可以根据更新后的第一对应关系表,确定待存储数据的数据类型对应的掉电存储空间。
本实施例中,主控芯片可以根据掉电存储空间的总个数和每种数据类型的待存储数据对应的优先级,确定待存储数据对应的掉电存储空间的个数,并根据掉电存储空间的个数,对待存储数据对应的掉电存储空间进行调整,进而对存储通道进行调整,以保证优先级较高的待存储数据可以并行通过多个存储通道,快速存储至掉电存储空间中,从而避免了优先级较高的待存储数据的出现掉电丢失的问题。
在前述方法实施例一的基础上,下面通过方法实施例五,对主控芯片确定存储通道和掉电存储空间,并将待存储数据通过对应的存储通道,存储至对应的掉电存储空间的又一种具体实现过程进行详细说明。
图6为本申请实施例提供的一种掉电保护方法实施例五的流程示意图,该方法具体包括以下步骤:
S601:主控芯片针对每种数据类型的待存储数据,根据待存储数据的数据类型,确定待存储数据对应的掉电存储空间,并确定对应的掉电存储空间对应的存储通道。
S602:主控芯片确定每个掉电存储空间的磨损度。
在本实施例中,主控芯片可以确定每个掉电存储空间的磨损度。
举例来说,主控芯片可以确定第一掉电存储空间的磨损度为23,第二掉电存储空间的磨损度为56,第三掉电存储空间的磨损度为76,第四掉电存储空间的磨损度为12。
S603:主控芯片根据每个掉电存储空间的磨损度,对待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定调整后的掉电存储空间对应的调整后的存储通道。
在本实施例中,主控芯片可以比较每个掉电存储空间的磨损度,并将磨损度最小的掉电存储空间确定为待存储数据对应的掉电存储空间,以获取调整后的掉电存储空间。主控芯片将调整后的掉电存储空间对应的存储通道确定为调整后的存储通道。
举例来说,由于第四掉电存储空间的磨损度(12)小于第三掉电存储空间的磨损度(76),主控芯片可以将元数据类型的待存储数据对应的掉电存储空间由第三掉电存储空间调整为第四掉电存储空间,由于第三掉电存储空间与第三存储通道对应,第四掉电存储空间与第四存储通道对应,因此,主控芯片将传输元数据类型的待存储数据的存储通道由第三存储通道调整为第四存储通道。
S604:主控芯片将待存储数据通过调整后的存储通道,存储至调整后的掉电存储空间中。
在本实施例中,主控芯片在确定调整后的存储通道和调整后的掉电存储空间后,可以将待存储数据通过调整后的存储通道,存储至调整后的掉电存储空间中。
需要说明的是,主控芯片在确定调整后的掉电存储空间后,可以根据该信息更新存储在易失性存储器芯片和至少一个非易失性存储器芯片中存储的数据类型与掉电存储空间的第一对应关系表,以使得主控芯片在固态硬盘发生二次掉电时,可以根据更新后的第一对应关系表,确定待存储数据的类型对应的掉电存储空间。
本实施例中,主控芯片可以根据掉电存储空间的磨损度,对用于存储待存储数据的掉电存储空间进行调整,进而对用于传输待存储数据的存储通道进行调整,以保证磨损度低的掉电存储空间优先被用来存储待存储数据,从而避免了待存储数据存储至磨损度高的掉电存储空间,容易出现数据丢失的问题。
下述为本申请装置实施例,可以用于执行本申请方法实施例。对于本申请装置实施例中未披露的细节,请参照本申请方法实施例。
图7为本申请实施例提供的一种掉电处理装置实施例的结构示意图;如图7所示,该掉电处理装置70包括:控制模块71和处理模块72。其中,控制模块71,用于在检测到固态硬盘处于掉电状态时,控制备电电容对固态硬盘进行供电,并获取易失性存储器芯片中存储的待存储数据;其中,待存储数据包括多种数据类型的待存储数据;处理模块72,用于针对每种数据类型的待存储数据,根据待存储数据的数据类型,确定待存储数据对应的掉电存储空间,并将待存储数据存储至对应的掉电存储空间中;其中,掉电存储空间包括至少一个非易失性存储器芯片中的部分存储空间,且掉电存储空间为单层单元类型的存储空间。
本申请实施例提供的掉电处理装置可以执行上述方法实施例所示的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
在上述的掉电处理装置的优选技术方案中,处理模块72,具体用于:针对每种数据类型的待存储数据,根据待存储数据的数据类型,确定待存储数据对应的掉电存储空间,并确定对应的掉电存储空间对应的存储通道,并将待存储数据通过对应的存储通道,存储至对应的掉电存储空间中。
本申请实施例提供的掉电处理装置可以执行上述方法实施例所示的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
在上述的掉电处理装置的优选技术方案中,处理模块72,具体用于:读取易失性存储器芯片中存储的第一对应关系表和第二对应关系表,或者,读取非易失性存储器芯片中存储的第一对应关系表和第二对应关系表;其中,第一对应关系表为数据类型与掉电存储空间的对应关系表,第二对应关系表为掉电存储空间与存储通道的对应关系表;针对每种数据类型的待存储数据,根据待存储数据的数据类型和对应关系表,确定待存储数据对应的掉电存储空间,并确定对应的掉电存储空间对应的存储通道,并将待存储数据通过对应的存储通道,存储至对应的掉电存储空间中。
本申请实施例提供的掉电处理装置可以执行上述方法实施例所示的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
在上述的掉电处理装置的优选技术方案中,处理模块72,还用于:针对每种数据类型的待存储数据,在将待存储数据通过对应的存储通道,存储至对应的掉电存储空间后,生成与待存储数据的数据类型对应的掉电数据完成标识,并将掉电数据完成标识存储至掉电存储空间;在检测到固态硬盘处于上电状态,且掉电存储空间中存储掉电数据完成标识时,将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中。
本申请实施例提供的掉电处理装置可以执行上述方法实施例所示的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
在上述的掉电处理装置的优选技术方案中,处理模块72,具体用于:在检测到固态硬盘处于上电状态,且掉电存储空间中存储掉电数据完成标识时,将掉电存储空间中存储的待存储数据,存储至易失性存储器芯片中;将易失性存储器芯片中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中。
本申请实施例提供的掉电处理装置可以执行上述方法实施例所示的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
在上述的掉电处理装置的优选技术方案中,处理模块72,具体用于:在检测到固态硬盘处于上电状态,且掉电存储空间中存储掉电数据完成标识时,直接将掉电存储空间中存储的待存储数据,存储至非易失性存储器芯片的非掉电存储空间中。
本申请实施例提供的掉电处理装置可以执行上述方法实施例所示的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
在上述的掉电处理装置的优选技术方案中,处理模块72,还用于:将掉电存储空间格式化为单层单元类型的存储空间,以对掉电存储空间进行数据清除处理。
本申请实施例提供的掉电处理装置可以执行上述方法实施例所示的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
在上述的固态硬盘的掉电处理装置的优选技术方案中,处理模块72,还用于:确定每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量;根据每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量,对待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定调整后的掉电存储空间对应的调整后的存储通道;主控芯片将待存储数据通过调整后的存储通道,存储至调整后的掉电存储空间中。
本申请实施例提供的掉电处理装置可以执行上述方法实施例所示的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
在上述的掉电处理装置的优选技术方案中,处理模块72,还用于:确定掉电存储空间的总个数和每种数据类型的待存储数据对应的优先级;根据掉电存储空间的总个数和每种数据类型的待存储数据对应的优先级,确定待存储数据对应的掉电存储空间的个数;根据掉电存储空间的个数,对待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定调整后的掉电存储空间对应的调整后的存储通道;将待存储数据通过调整后的存储通道,存储至调整后的掉电存储空间中。
本申请实施例提供的掉电处理装置可以执行上述方法实施例所示的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
在上述的掉电处理装置的优选技术方案中,处理模块72,还用于:确定每个掉电存储空间的磨损度;根据每个掉电存储空间的磨损度,对待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定调整后的掉电存储空间对应的调整后的存储通道;将待存储数据通过调整后的存储通道,存储至调整后的掉电存储空间中。
本申请实施例提供的掉电处理装置可以执行上述方法实施例所示的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
图8为本申请实施例提供的一种计算设备的结构示意图。如图8所示,计算设备80包括主板81和固态硬盘82。其中,主板81包括主板接口811,固态硬盘82包括硬盘连接器822。主板81通过主板接口811、硬盘连接器822与固态硬盘82连接。
在一种可能的实现方式中,计算设备80还可以包括转接线,主板81可以通过主板接口811、转接线以及硬盘连接器822与固态硬盘82连接。
其中,计算设备可以为终端设备(手机、电脑)以及服务器等设备。
需要说明的是,本申请实施例中的固态硬盘82为上述图1提供的固态硬盘,可以执行上述方法实施例所示的技术方案,其实现原理以及有益效果类似,此处不再赘述。
本申请实施例还提供一种计算机可读存储介质,计算机可读存储介质中存储有计算机执行指令,计算机执行指令被处理器执行时用于实现前述任一方法实施例提供的技术方案。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成。前述的程序可以存储于一计算机可读取存储介质中。该程序在执行时,执行包括上述各方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或对其中部分或全部技术特征进行等同替换;而这些修改或替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。

Claims (10)

1.一种掉电处理方法,其特征在于,应用于固态硬盘,所述固态硬盘包括主控芯片及与所述主控芯片电连接的备电电容、易失性存储器芯片和至少一个非易失性存储器芯片,所述方法包括:
所述主控芯片在检测到所述固态硬盘处于掉电状态时,控制所述备电电容对所述固态硬盘进行供电,并获取所述易失性存储器芯片中存储的待存储数据;其中,所述待存储数据包括多种数据类型的待存储数据;
所述主控芯片针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并将所述待存储数据存储至所述对应的掉电存储空间中;
其中,所述掉电存储空间包括至少一个所述非易失性存储器芯片中的部分存储空间,且所述掉电存储空间为单层单元类型的存储空间。
2.根据权利要求1所述的掉电处理方法,其特征在于,所述主控芯片针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并将所述待存储数据存储至所述对应的掉电存储空间中,包括:
所述主控芯片针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并确定所述对应的掉电存储空间对应的存储通道,并将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中。
3.根据权利要求2所述的掉电处理方法,其特征在于,所述主控芯片针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并确定所述对应的掉电存储空间对应的存储通道,并将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中,包括:
所述主控芯片读取所述易失性存储器芯片中存储的第一对应关系表和第二对应关系表,或者,读取所述非易失性存储器芯片中存储的所述第一对应关系表和所述第二对应关系表;其中,所述第一对应关系表为数据类型与掉电存储空间的对应关系表,所述第二对应关系表为掉电存储空间与存储通道的对应关系表;
所述主控芯片针对每种数据类型的待存储数据,根据所述待存储数据的数据类型和所述第一对应关系表,确定所述待存储数据对应的掉电存储空间,并根据所述对应的掉电存储空间和所述第二对应关系表,确定所述对应的掉电存储空间对应的存储通道,并将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中。
4.根据权利要求2所述的掉电处理方法,其特征在于,还包括:
所述主控芯片针对每种数据类型的待存储数据,在将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间后,生成与所述待存储数据的数据类型对应的掉电数据完成标识,并将所述掉电数据完成标识存储至所述掉电存储空间;
所述主控芯片在检测到所述固态硬盘处于上电状态,且所述掉电存储空间中存储掉电数据完成标识时,将所述掉电存储空间中存储的待存储数据,存储至所述非易失性存储器芯片的非掉电存储空间中。
5.根据权利要求4所述的掉电处理方法,其特征在于,所述主控芯片在检测到所述固态硬盘处于上电状态,且所述掉电存储空间中存储掉电数据完成标识时,将所述掉电存储空间中存储的待存储数据,存储至所述非易失性存储器芯片的非掉电存储空间中,包括:
所述主控芯片在检测到所述固态硬盘处于上电状态,且所述掉电存储空间中存储掉电数据完成标识时,将所述掉电存储空间中存储的待存储数据,存储至所述易失性存储器芯片中;
所述主控芯片将所述易失性存储器芯片中存储的待存储数据,存储至所述非易失性存储器芯片的非掉电存储空间中。
6.根据权利要求5所述的掉电处理方法,其特征在于,还包括:
所述主控芯片将所述掉电存储空间格式化为所述单层单元类型的存储空间,以对所述掉电存储空间进行数据清除处理。
7.根据权利要求2所述的掉电处理方法,其特征在于,还包括:
所述主控芯片确定每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量;
所述主控芯片根据所述每种数据类型的待存储数据的数据量和每个掉电存储空间对应的容量,对所述待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定所述调整后的掉电存储空间对应的调整后的存储通道;
则所述将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中,包括:
所述主控芯片将所述待存储数据通过所述调整后的存储通道,存储至所述调整后的掉电存储空间中。
8.根据权利要求2所述的掉电处理方法,其特征在于,还包括:
所述主控芯片确定每个掉电存储空间的磨损度;
所述主控芯片根据所述每个掉电存储空间的磨损度,对所述待存储数据对应的掉电存储空间进行调整,以获取调整后的掉电存储空间,并确定所述调整后的掉电存储空间对应的调整后的存储通道;
则所述将所述待存储数据通过所述对应的存储通道,存储至所述对应的掉电存储空间中,包括:
所述主控芯片将所述待存储数据通过所述调整后的存储通道,存储至所述调整后的掉电存储空间中。
9.一种固态硬盘,其特征在于,包括:
主控芯片,以及与所述主控芯片电连接的备电电容、易失性存储器芯片和至少一个非易失性存储器芯片;其中,
所述主控芯片,用于在检测到所述固态硬盘处于掉电状态时,控制所述备电电容对所述固态硬盘进行供电,并获取所述易失性存储器芯片中存储的待存储数据;其中,所述待存储数据包括多种数据类型的待存储数据;
所述主控芯片,还用于针对每种数据类型的待存储数据,根据所述待存储数据的数据类型,确定所述待存储数据对应的掉电存储空间,并将所述待存储数据存储至对应的掉电存储空间中;
其中,所述掉电存储空间包括至少一个所述非易失性存储器芯片中的部分存储空间,且所述掉电存储空间为单层单元类型的存储空间。
10.一种计算设备,其特征在于,包括主板和权利要求9所述的固态硬盘;
其中,所述主板包括主板接口,所述固态硬盘包括硬盘连接器;
所述主板通过所述主板接口和所述硬盘连接器,与所述固态硬盘连接。
CN202310188105.3A 2023-03-01 2023-03-01 一种掉电处理方法、固态硬盘及计算设备 Pending CN116417025A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310188105.3A CN116417025A (zh) 2023-03-01 2023-03-01 一种掉电处理方法、固态硬盘及计算设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310188105.3A CN116417025A (zh) 2023-03-01 2023-03-01 一种掉电处理方法、固态硬盘及计算设备

Publications (1)

Publication Number Publication Date
CN116417025A true CN116417025A (zh) 2023-07-11

Family

ID=87050595

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310188105.3A Pending CN116417025A (zh) 2023-03-01 2023-03-01 一种掉电处理方法、固态硬盘及计算设备

Country Status (1)

Country Link
CN (1) CN116417025A (zh)

Similar Documents

Publication Publication Date Title
CN107844431B (zh) 映射表更新方法、存储器控制电路单元与存储器存储装置
CN112416242B (zh) 数据存储设备及其操作方法
US8001356B2 (en) Methods and apparatus for reallocating addressable spaces within memory devices
KR101699104B1 (ko) 비-휘발성 메모리를 구비한 시스템에 대한 전력 예산의 동적 할당
KR101447786B1 (ko) 파워 인터럽트 관리
US20100042773A1 (en) Flash memory storage system and data writing method thereof
CN107402716B (zh) 数据写入方法、存储器控制电路单元与存储器储存装置
CN109992202B (zh) 数据存储设备、其操作方法以及包括其的数据处理***
US10283196B2 (en) Data writing method, memory control circuit unit and memory storage apparatus
CN107544922B (zh) 数据写入方法、存储器控制电路单元及存储器存储装置
US11681462B2 (en) Memory system, operating method thereof and computing system
US20170269873A1 (en) Memory management method, memory control circuit unit and memory storage device
US10001928B2 (en) Memory management method, memory control circuit unit and memory storage device
CN110568918A (zh) 停电时减少功耗的数据存储方法及数据存储设备
KR20190095825A (ko) 데이터 저장 장치 및 그것의 동작 방법
CN110442299B (zh) 数据写入方法、存储器控制电路单元以及存储器储存装置
US11941269B2 (en) Data storage device with enhanced power mode management
US11609822B2 (en) Data storing method, memory control circuit unit and memory storage device
CN113138720B (zh) 数据存储方法、存储器控制电路单元以及存储器存储装置
CN116417025A (zh) 一种掉电处理方法、固态硬盘及计算设备
CN111583976B (zh) 数据写入方法、存储器控制电路单元以及存储器存储装置
CN110442300B (zh) 整理指令记录方法、存储器控制电路单元与存储装置
CN107229413B (zh) 存储器管理方法、存储器控制电路单元与存储器储存装置
KR20210048349A (ko) 메모리 시스템
US20240176519A1 (en) Operating methods, memory controllers, and memory systems

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination