CN116054850A - 三阶互调失真信号的抑制方法、装置、计算机设备及介质 - Google Patents

三阶互调失真信号的抑制方法、装置、计算机设备及介质 Download PDF

Info

Publication number
CN116054850A
CN116054850A CN202310097600.3A CN202310097600A CN116054850A CN 116054850 A CN116054850 A CN 116054850A CN 202310097600 A CN202310097600 A CN 202310097600A CN 116054850 A CN116054850 A CN 116054850A
Authority
CN
China
Prior art keywords
signal
order intermodulation
suppression
input signal
original input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310097600.3A
Other languages
English (en)
Inventor
曹帅
卢恒
魏华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu University of Information Technology
Original Assignee
Chengdu University of Information Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu University of Information Technology filed Critical Chengdu University of Information Technology
Priority to CN202310097600.3A priority Critical patent/CN116054850A/zh
Publication of CN116054850A publication Critical patent/CN116054850A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B1/0475Circuits with means for limiting noise, interference or distortion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B2001/0408Circuits with power amplifiers
    • H04B2001/0425Circuits with power amplifiers with linearisation using predistortion
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Amplifiers (AREA)

Abstract

本发明公开了一种三阶互调失真信号的抑制方法、装置、计算机设备及介质,涉及信号处理领域,所述方法包括:在预设的失真抑制条件满足时,获取射频功放电路的预设带宽的原始输入信号,并基于反馈电路获取原始输入信号对应的三阶互调信号;基于原始输入信号和三阶互调信号构建三阶互调抑制模型;求解模型中的模型系数;在下一次满足失真抑制条件前,将目标系数和最新的原始输入信号代入模型以得到输出结果,并将输出结果的反相以得到抑制信号,再将抑制信号与最新的原始输入信号合成,得到射频功放电路的输入信号。基于此,本发明使得失真抑制无需以较高的信号反馈带宽来完成,降低了反馈电路的采样要求,降低了失真抑制成本,及提高了抑制效率。

Description

三阶互调失真信号的抑制方法、装置、计算机设备及介质
技术领域
本发明涉及信号处理领域,尤其涉及一种三阶互调失真信号的抑制方法、装置、计算机设备及介质。
背景技术
在无线通信***发射机中,常采用双频功放的设置方式来节省硬件资源,也即,在射频功放电路上同时传输两个不同频段的信号。而因射频功放电路为一种非线性***,使得在同时传输两个不同频段的信号时,将导致功放三阶互调现象出现,即导致三阶互调失真信号产生。
现阶段三阶互调失真信号的抑制常通过宽带数字预失真模型或数字后补偿实现,其中,宽带数字预失真模型需较高的输入信号带宽和信号反馈带宽,处理效率较低,而数字后补偿需要将输入信号转到数字域进行处理,需较高的硬件成本。因此,如何高效简洁地实现三阶互调失真信号的抑制成为了现阶段迫切需解决的问题之一。
发明内容
有鉴于此,本发明提供一种三阶互调失真信号的抑制方法、装置、计算机设备及介质,用于解决如何高效简洁地实现三阶互调失真信号的抑制的问题。
第一方面,本发明实施例提供一种三阶互调失真信号的抑制方法,包括:
在预设的失真抑制条件满足时,获取射频功放电路的预设带宽的原始输入信号,并基于反馈电路获取所述原始输入信号对应的三阶互调信号,其中,所述射频功放电路和所述反馈电路电连接;
基于所述原始输入信号和所述三阶互调信号构建三阶互调抑制模型,其中,所述三阶互调抑制模型用于描述射频功放电路的三阶互调失真特性,所述三阶互调抑制模型的输出参数为所述三阶互调信号,输入参数包括基函数和模型系数,所述基函数由所述原始输入信号构成;
求解所述三阶互调抑制模型中的模型系数,得到目标系数;
在下一次满足失真抑制条件前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
可选的,在本发明实施例提供的一种可行方式中,还包括:
基于所述反馈电路,获取每个所述原始输入信号对应的三阶互调信号的信号功率;
所述在预设的失真抑制条件满足时,获取预设带宽的原始输入信号,并基于所述反馈电路获取所述原始输入信号对应的三阶互调信号,包括:
若所述信号功率达到预设功率,则获取预设带宽的原始输入信号,并基于所述反馈电路获取所述原始输入信号对应的三阶互调信号;
所述在下一次满足失真抑制条件前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号,包括:
在所述信号功率下一次达到预设功率前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
可选的,在本发明实施例提供的一种可行方式中,所述求解所述三阶互调抑制模型中的模型系数,得到目标系数,包括:
基于最小二乘法求解所述三阶互调抑制模型中的模型系数,得到目标系数。
可选的,在本发明实施例提供的一种可行方式中,所述原始输入信号包括信号中心频率不同的高频信号和低频信号,所述三阶互调信号包括下频带三阶互调信号和上频带三阶互调信号,所述三阶互调抑制模型包括:
Figure BDA0004072281920000031
Figure BDA0004072281920000032
式中,yIMD3_L(n)表示第n个下频带三阶互调信号,yIMD3_U(n)表示第n个上频带三阶互调信号,n的取值区间为[1,2,…,L]T,L表示所述预设带宽的原始输入信号的信号数量,blk,q和buk,q均表示模型系数,
Figure BDA0004072281920000033
Figure BDA0004072281920000034
Figure BDA0004072281920000035
Figure BDA0004072281920000036
均表示基函数,xU和xL分别表示高频信号和低频信号,xL *和xU *分别表示所述高频信号的共轭信号和所述低频信号的共轭信号,K为记忆深度,Q为非线性阶数。
第二方面,本发明实施例提供一种三阶互调失真信号的抑制装置,包括:
获取模块,用于在预设的失真抑制条件满足时,获取射频功放电路的预设带宽的原始输入信号,并基于反馈电路获取所述原始输入信号对应的三阶互调信号,其中,所述射频功放电路和所述反馈电路电连接;
构建模块,用于基于所述原始输入信号和所述三阶互调信号构建三阶互调抑制模型,其中,所述三阶互调抑制模型用于描述射频功放电路的三阶互调失真特性,所述三阶互调抑制模型的输出参数为所述三阶互调信号,输入参数包括基函数和模型系数,所述基函数由所述原始输入信号构成;
求解模块,用于求解所述三阶互调抑制模型中的模型系数,得到目标系数;
输入模块,用于在下一次满足失真抑制条件前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
可选的,在本发明实施例提供的一种可行方式中,还包括:
功率获取模块,用于基于所述反馈电路,获取每个所述原始输入信号对应的三阶互调信号的信号功率;
所述获取模块还用于若所述信号功率达到预设功率,则获取预设带宽的原始输入信号,并基于所述反馈电路获取所述原始输入信号对应的三阶互调信号;
所述输入模块还用于在所述信号功率下一次达到预设功率前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
可选的,在本发明实施例提供的一种可行方式中,所述求解模块还用于基于最小二乘法求解所述三阶互调抑制模型中的模型系数,得到目标系数。
可选的,在本发明实施例提供的一种可行方式中,所述原始输入信号包括信号中心频率不同的高频信号和低频信号,所述三阶互调信号包括下频带三阶互调信号和上频带三阶互调信号,所述三阶互调抑制模型包括:
Figure BDA0004072281920000041
Figure BDA0004072281920000051
式中,yIMD3_L(n)表示第n个下频带三阶互调信号,yIMD3_U(n)表示第n个上频带三阶互调信号,n的取值区间为[1,2,…,L]T,L表示所述预设带宽的原始输入信号的信号数量,blk,q和buk,q均表示模型系数,
Figure BDA0004072281920000052
Figure BDA0004072281920000053
Figure BDA0004072281920000054
Figure BDA0004072281920000055
均表示基函数,xU和xL分别表示高频信号和低频信号,xL *和xU *分别表示所述高频信号的共轭信号和所述低频信号的共轭信号,K为记忆深度,Q为非线性阶数。
第三方面,本发明实施例提供一种计算机设备,包括存储器以及处理器,存储器存储有计算机程序,计算机程序在处理器上运行时执行如第一方面中任一种公开的三阶互调失真信号的抑制方法。
第四方面,本发明实施例提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序在处理器上运行时执行如第一方面中任一种公开的三阶互调失真信号的抑制方法。
本发明实施例提供的三阶互调失真信号的抑制方法中,首先,在预设的失真抑制条件满足时,获取射频功放电路的预设带宽的原始输入信号,并基于反馈电路获取原始输入信号对应的三阶互调信号;然后,基于原始输入信号和三阶互调信号构建三阶互调抑制模型;求解三阶互调抑制模型中的模型系数,得到能表征射频功放电路的功放特性的目标系数;最后,在下一次满足失真抑制条件前,将目标系数和最新的原始输入信号代入三阶互调抑制模型以得到输出结果,并将输出结果的反相以得到三阶互调抑制信号,及将三阶互调抑制信号与最新的原始输入信号合成,得到射频功放电路的输入信号。基于此,本发明使得三阶互调失真信号的抑制过程无需以较高的信号反馈带宽来完成,降低了反馈电路的采样要求;并且,因本发明实施例仅在硬件上引入反馈电路即可实现三阶互调抑制,且三阶互调失真信号的抑制只需基于原始输入信号和模型系数的计算结果即可实现,降低了失真抑制成本,并能高效地完成三阶互调失真信号的抑制。
附图说明
为了更清楚地说明本发明的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对本发明保护范围的限定。在各个附图中,类似的构成部分采用类似的编号。
图1示出了本发明实施例提供的第一种三阶互调失真信号的抑制方法的流程示意图;
图2示出了本发明实施例提供的第二种三阶互调失真信号的抑制方法的流程示意图;
图3示出了本发明实施例提供的第三种三阶互调失真信号的抑制方法的流程示意图;
图4示出了本发明实施例提供的信号仿真结果示意图;
图5示出了本发明实施例提供的三阶互调失真信号的抑制装置的结构示意图。
具体实施方式
下面将结合本发明实施例中附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。
通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
在下文中,可在本发明的各种实施例中使用的术语“包括”、“具有”及其同源词仅意在表示特定特征、数字、步骤、操作、元件、组件或前述项的组合,并且不应被理解为首先排除一个或更多个其它特征、数字、步骤、操作、元件、组件或前述项的组合的存在或增加一个或更多个特征、数字、步骤、操作、元件、组件或前述项的组合的可能性。
此外,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
除非另有限定,否则在这里使用的所有术语(包括技术术语和科学术语)具有与本发明的各种实施例所属领域普通技术人员通常理解的含义相同的含义。所述术语(诸如在一般使用的词典中限定的术语)将被解释为具有与在相关技术领域中的语境含义相同的含义并且将不被解释为具有理想化的含义或过于正式的含义,除非在本发明的各种实施例中被清楚地限定。
实施例1
参照图1,示出了本发明实施例提供的第一种三阶互调失真信号的抑制方法的流程示意图,本发明实施例提供的三阶互调失真信号的抑制方法包括:
步骤S110,在预设的失真抑制条件满足时,获取射频功放电路的预设带宽的原始输入信号,并基于反馈电路获取所述原始输入信号对应的三阶互调信号,其中,所述射频功放电路和所述反馈电路电连接。
需说明的是,在本发明实施例中,当失真抑制条件满足时,则表明射频功放电路存在较严重的信号失真现象,进而需进行失真抑制。可以理解的是,失真抑制条件的设置为可根据实际情况设置的内容。
还需说明的是,本发明实施例中的射频功放电路和反馈电路电连接,射频功放电路接收到输入信号后将产生输出信号,反馈电路用于检测射频功放电路产生的输出信号,换言之,输出信号/反馈信号指代原始信号经过非线性***(也即射频功放电路)后转变成的信号。
另外,不难理解的是,因本发明实施例是针对三阶互调失真信号的抑制,故本发明实施例中的原始输入信号为双频信号,其包括信号中心频率不同的高频信号和低频信号。
可选的,在本发明实施例提供的一种可行方式中,将基于反馈电路得到上述高频信号对应的输出信号、低频信号对应的低频信号及三阶互调信号,三阶互调信号包括下频带三阶互调信号和下频带三阶互调信号。其中,设原始输入信号中的低频信号和高频信号的信号中心频率分别为ω1和ω2,则反馈信号中的下频带三阶互调信号的信号中心频率为2ω12,下频带三阶互调信号的信号中心频率为2ω21
步骤S120,基于所述原始输入信号和所述三阶互调信号构建三阶互调抑制模型,其中,所述三阶互调抑制模型用于描述射频功放电路的三阶互调失真特性,所述三阶互调抑制模型的输出参数为所述三阶互调信号,输入参数包括基函数和模型系数,所述基函数由所述原始输入信号构成。
也即,本发明实施例将利用三阶互调抑制模型模拟射频功放电路的三阶互调失真特性,并反映三阶互调信号与原始输入信号的联系。
进一步的,本发明实施例中的三阶互调抑制模型中包括基函数、模型系数以及输出参数,基函数与模型系数的乘积计算结果即为输出参数(也即三阶互调信号)。
可以理解的是,本发明实施例中的三阶互调抑制模型的具体形式为可根据实际情况设置的内容,如在本发明实施例提供的一种可行方式中,因记忆多项式能以很好地表现射频功放电路的记忆效应和非线性特性,故采用记忆多项式来构建三阶互调抑制模型。
在另一种可行方式中,因在三阶互调中贡献最大的两个项分别是原始输入信号中高频信号与其共轭信号的乘积,以及原始输入信号中低频信号与其共轭信号的乘积,故在前述基于记忆多项式构建三阶互调抑制模型的基础上,还利用高频信号与其共轭信号的乘积和低频信号与其共轭信号的乘积来构建三阶互调抑制模型。
可选的,在本发明实施例提供的一种可行方式中,所述原始输入信号包括信号中心频率不同的高频信号和低频信号,所述三阶互调信号包括下频带三阶互调信号和上频带三阶互调信号,所述三阶互调抑制模型包括:
Figure BDA0004072281920000091
Figure BDA0004072281920000092
式中,yIMD3_L(n)表示第n个下频带三阶互调信号,yIMD3_U(n)表示第n个上频带三阶互调信号,n的取值区间为[1,2,…,L]T,L表示所述预设带宽的原始输入信号的信号数量,blk,q和buk,q均表示模型系数,
Figure BDA0004072281920000093
Figure BDA0004072281920000094
Figure BDA0004072281920000095
Figure BDA0004072281920000096
均表示基函数,xU和xL分别表示高频信号和低频信号,xL *和xU *分别表示所述高频信号的共轭信号和所述低频信号的共轭信号,K为记忆深度,Q为非线性阶数。
不难发现的是,本发明实施例提出的上述三阶互调抑制模型为在三阶互调失真处的频段进行建模而得到的结果,故求解上述模型时仅需较少的反馈带宽。不难想到的是,还可以理解针对其他频段进行建模以得到对应的三阶互调抑制模型,具体可根据实际情况选择。
步骤S130,求解所述三阶互调抑制模型中的模型系数,得到目标系数。
也即,本发明实施例将对三阶互调抑制模型中的模型系数进行求解,以确定三阶互调抑制模型中唯一的未知量。
可以理解的是,求解三阶互调抑制模型的方式存在多种,求解方式为可根据实际情况选择的内容。如在本发明实施例提供的一种可行方式中,具体可参考图2,示出了本发明实施例提供的第二种三阶互调失真信号的抑制方法的流程示意图,上述步骤S130在此种可行方式中具体包括:
S131,基于最小二乘法求解所述三阶互调抑制模型中的模型系数,得到目标系数。
也即,本发明实施例将基于最小二乘法来完成模型系数的求解,以确保模型系数的有效性。
步骤S140,在下一次满足失真抑制条件前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
也即,本发明实施例将目标系数和最新的原始输入信号代入前述三阶互调抑制模型后,从而得到三阶互调信号的预测值(即输出结果);然后将三阶互调信号的预测值反相,从而得到三阶互调抑制信号后;随后,使三阶互调抑制信号与最新的原始输入信号进行同频合成以得到合成信号;最后将合成信号作为射频功放电路的输入,进而完成射频功放电路的三阶互调失真信号的抑制。为更好地说明本发明实施例的有益性,请参考图4,示出了本发明实施例提供的信号仿真结果示意图。其中,“原信号”对应的线段表示射频功放电路的原始输入信号,图中的“PA直接输出”对应的线段表示射频功放电路在未采用本发明实施例提供的三阶互调抑制方法的情形,“本仿真结果”对应的线段表示射频功放电路在采用本发明实施例提供的三阶互调抑制方法的情形。不难发现,在图4中,相比于“PA直接输出”对应的线段,“本仿真结果”对应的线段在三阶互调频率处的功率存在明显的抑制。
不难想到的是,本发明实施例中的基函数表示原始信号参数,而模型系数能用于表征射频功放电路的增益特性和相移特性,而增益特性和相移特性随时间改变的幅度较小,故前后两次失真抑制条件的满足间隔较长,使得步骤S110的下一次执行将在较长时间间隔后,也因此,本发明实施例无需频繁地提取反馈信号,即信号反馈带宽较小。
基于此,本发明实施例使得三阶互调失真信号的抑制过程无需以较高的信号反馈带宽来完成,降低了反馈电路的采样要求;并且,因本发明实施例仅在硬件上引入反馈电路即可实现三阶互调抑制,且三阶互调失真信号的抑制只需基于原始输入信号和模型系数的计算结果即可实现,降低了失真抑制成本,并能高效地完成三阶互调失真信号的抑制。
可选的,在本发明实施例提供的一种可行方式中,具体可参考图3,示出了本发明实施例提供的第三种三阶互调失真信号的抑制方法的流程示意图,此种可行方式下本发明实施例提供的三阶互调失真信号的抑制方法还包括:
步骤S150,基于所述反馈电路,获取每个所述原始输入信号对应的三阶互调信号的信号功率。
进而,上述步骤S110在此种可行方式中具体包括:
S111,若所述信号功率达到预设功率,则获取预设带宽的原始输入信号,并基于所述反馈电路获取所述原始输入信号对应的三阶互调信号。
进而,上述步骤S140在此种可行方式中具体包括:
S141,在所述信号功率下一次达到预设功率前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
也即,本发明实施例将以反馈信号(也即三阶互调信号)的信号功率来确定射频功放电路中的功放特性(也即增益特性和相移特性)是否发生较大的变化。具体的,若在当前时刻求解得到模型系数并利用模型系数完成三阶互调失真信号的抑制,则当前时刻下反馈电路采集到的三阶互调信号的信号功率应较低且低于预设功率。而在一段时间后,随着射频功放电路的运行,其功放特性随之改变,进而先前求解得到的模型系数无法正确表征当前时刻下的功放特性,导致当前时刻下的三阶互调失真信号的抑制效果随时间降低,并使得三阶互调信号的信号功率已随时间升高至预设功率。
正因此,本发明实施例使模型系数将在功放特性发生较大变化时自适应地更新,从而实现了三阶互调失真信号的持久化抑制。
为更好地说明本发明实施例提供的前述三阶互调抑制模型的求解过程,故于此进行简要说明,具体如下。
Figure BDA0004072281920000121
Figure BDA0004072281920000122
在采集到L个原始输入信号对应的L个三阶互调信号并构建上述两个模型后,将上述两个模型转变为矩阵形式,得到下式:
YIDM3_L=VXLBL
YIDM3_U=VXUBU
其中:
YIDM3_L=[yIDM3_L(1),yIDM3_L(2),…yIDM3_L(L)]T
BL=[blk,q,blk,q,…blk,q]T
Figure BDA0004072281920000123
Figure BDA0004072281920000124
不难理解的是,上述uXL(n)k,q是由低频信号xL和高频信号xU构成的下边带基函数序列。可以理解的是,因上边带基函数序列与下边带基函数序列较为类似,且构建方式相同,故此处省去说明。
基于已确定的L个原始输入信号对应的L个三阶互调信号,对上述两个矩阵形式的三阶互调抑制模型进行求解,得到目标系数
Figure BDA0004072281920000131
Figure BDA0004072281920000132
也即:
Figure BDA0004072281920000133
Figure BDA0004072281920000134
由此,在获取到最新的原始输入信号x’L和x’U后,利用x’L和x’U构建新的基函数VX′L和基函数VX′U
然后,将基函数VX′L和基函数VX′U以及目标系数
Figure BDA0004072281920000135
Figure BDA0004072281920000136
代入前述三阶互调抑制模型的矩阵形式,进而得到对应的模型输出结果ZIDM3_L和ZIDM3_U,也即:
Figure BDA0004072281920000137
Figure BDA0004072281920000138
随后,将ZIDM3_L反相以得到对应的三阶互调抑制信号
Figure BDA0004072281920000139
将ZIDM3_U反相以得到对应的三阶互调抑制信号
Figure BDA00040722819200001310
最后,将x’L、x’U
Figure BDA00040722819200001311
Figure BDA00040722819200001312
进行同频合成,即得到射频功放电路的最新输入信号
Figure BDA00040722819200001313
实施例2
与本发明实施例1提供的三阶互调失真信号的抑制方法相对应的,本发明实施例2还提供一种三阶互调失真信号的抑制装置,参照图5,示出了本发明实施例提供的三阶互调失真信号的抑制装置的结构示意图,本发明实施例提供的三阶互调失真信号的抑制装置200,包括:
获取模块210,用于在预设的失真抑制条件满足时,获取射频功放电路的预设带宽的原始输入信号,并基于反馈电路获取所述原始输入信号对应的三阶互调信号,其中,所述射频功放电路和所述反馈电路电连接;
构建模块220,用于基于所述原始输入信号和所述三阶互调信号构建三阶互调抑制模型,其中,所述三阶互调抑制模型用于描述射频功放电路的三阶互调失真特性,所述三阶互调抑制模型的输出参数为所述三阶互调信号,输入参数包括基函数和模型系数,所述基函数由所述原始输入信号构成;
求解模块230,用于求解所述三阶互调抑制模型中的模型系数,得到目标系数;
输入模块240,用于在下一次满足失真抑制条件前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
可选的,在本发明实施例提供的一种可行方式中,还包括:
功率获取模块,用于基于所述反馈电路,获取每个所述原始输入信号对应的三阶互调信号的信号功率;
所述获取模块还用于若所述信号功率达到预设功率,则获取预设带宽的原始输入信号,并基于所述反馈电路获取所述原始输入信号对应的三阶互调信号;
所述输入模块还用于将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
可选的,在本发明实施例提供的一种可行方式中,所述求解模块还用于基于最小二乘法求解所述三阶互调抑制模型中的模型系数,得到目标系数。
可选的,在本发明实施例提供的一种可行方式中,所述原始输入信号包括信号中心频率不同的高频信号和低频信号,所述三阶互调信号包括下频带三阶互调信号和上频带三阶互调信号,所述三阶互调抑制模型包括:
Figure BDA0004072281920000151
Figure BDA0004072281920000152
式中,yIMD3_L(n)表示第n个下频带三阶互调信号,yIMD3_U(n)表示第n个上频带三阶互调信号,n的取值区间为[1,2,…,L]T,L表示所述预设带宽的原始输入信号的信号数量,blk,q和buk,q均表示模型系数,
Figure BDA0004072281920000153
Figure BDA0004072281920000154
Figure BDA0004072281920000155
Figure BDA0004072281920000156
均表示基函数,xU和xL分别表示高频信号和低频信号,xL *和xU *分别表示所述高频信号的共轭信号和所述低频信号的共轭信号,K为记忆深度,Q为非线性阶数。
本申请实施例提供的三阶互调失真信号的抑制装置200能够实现实施例1对应的三阶互调失真信号的抑制方法的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
本发明实施例还提供一种计算机设备,包括存储器以及处理器,存储器存储有计算机程序,计算机程序在处理器上运行时执行如实施例1中所述的三阶互调失真信号的抑制方法。
本发明实施例还提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序在处理器上运行时执行如实施例1中所述的三阶互调失真信号的抑制方法。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,也可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,附图中的流程图和结构图显示了根据本发明的多个实施例的装置、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,结构图和/或流程图中的每个方框、以及结构图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的***来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本发明各个实施例中的各功能模块或单元可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或更多个模块集成形成一个独立的部分。
所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是智能手机、个人计算机、服务器、或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。

Claims (10)

1.一种三阶互调失真信号的抑制方法,其特征在于,包括:
在预设的失真抑制条件满足时,获取射频功放电路的预设带宽的原始输入信号,并基于反馈电路获取所述原始输入信号对应的三阶互调信号,其中,所述射频功放电路和所述反馈电路电连接;
基于所述原始输入信号和所述三阶互调信号构建三阶互调抑制模型,其中,所述三阶互调抑制模型用于描述射频功放电路的三阶互调失真特性,所述三阶互调抑制模型的输出参数为所述三阶互调信号,输入参数包括基函数和模型系数,所述基函数由所述原始输入信号构成;
求解所述三阶互调抑制模型中的模型系数,得到目标系数;
在下一次满足失真抑制条件前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
2.根据权利要求1所述的三阶互调失真信号的抑制方法,其特征在于,还包括:
基于所述反馈电路,获取每个所述原始输入信号对应的三阶互调信号的信号功率;
所述在预设的失真抑制条件满足时,获取预设带宽的原始输入信号,并基于所述反馈电路获取所述原始输入信号对应的三阶互调信号,包括:
若所述信号功率达到预设功率,则获取预设带宽的原始输入信号,并基于所述反馈电路获取所述原始输入信号对应的三阶互调信号;
所述在下一次满足失真抑制条件前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号,包括:
在所述信号功率下一次达到预设功率前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
3.根据权利要求1所述的三阶互调失真信号的抑制方法,其特征在于,所述求解所述三阶互调抑制模型中的模型系数,得到目标系数,包括:
基于最小二乘法求解所述三阶互调抑制模型中的模型系数,得到目标系数。
4.根据权利要求1所述的三阶互调失真信号的抑制方法,其特征在于,所述原始输入信号包括信号中心频率不同的高频信号和低频信号,所述三阶互调信号包括下频带三阶互调信号和上频带三阶互调信号,所述三阶互调抑制模型包括:
Figure FDA0004072281910000021
Figure FDA0004072281910000022
式中,yIMD3_L(n)表示第n个下频带三阶互调信号,yIMD3_U(n)表示第n个上频带三阶互调信号,n的取值区间为[1,2,…,L]T,L表示所述预设带宽的原始输入信号的信号数量,blk,q和buk,q均表示模型系数,
Figure FDA0004072281910000023
Figure FDA0004072281910000024
Figure FDA0004072281910000025
Figure FDA0004072281910000026
均表示基函数,xU和xL分别表示高频信号和低频信号,xL *和xU *分别表示所述高频信号的共轭信号和所述低频信号的共轭信号,K为记忆深度,Q为非线性阶数。
5.一种三阶互调失真信号的抑制装置,其特征在于,包括:
获取模块,用于在预设的失真抑制条件满足时,获取射频功放电路的预设带宽的原始输入信号,并基于反馈电路获取所述原始输入信号对应的三阶互调信号,其中,所述射频功放电路和所述反馈电路电连接;
构建模块,用于基于所述原始输入信号和所述三阶互调信号构建三阶互调抑制模型,其中,所述三阶互调抑制模型用于描述射频功放电路的三阶互调失真特性,所述三阶互调抑制模型的输出参数为所述三阶互调信号,输入参数包括基函数和模型系数,所述基函数由所述原始输入信号构成;
求解模块,用于求解所述三阶互调抑制模型中的模型系数,得到目标系数;
输入模块,用于在下一次满足失真抑制条件前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
6.根据权利要求5所述的三阶互调失真信号的抑制装置,其特征在于,还包括:
功率获取模块,用于基于所述反馈电路,获取每个所述原始输入信号对应的三阶互调信号的信号功率;
所述获取模块还用于若所述信号功率达到预设功率,则获取预设带宽的原始输入信号,并基于所述反馈电路获取所述原始输入信号对应的三阶互调信号;
所述输入模块还用于在所述信号功率下一次达到预设功率前,将目标系数和最新的原始输入信号代入所述三阶互调抑制模型以得到输出结果,并将所述输出结果反相以得到三阶互调抑制信号,及将三阶互调抑制信号与所述最新的原始输入信号合成,得到所述射频功放电路的输入信号。
7.根据权利要求5所述的三阶互调失真信号的抑制装置,其特征在于,所述求解模块还用于基于最小二乘法求解所述三阶互调抑制模型中的模型系数,得到目标系数。
8.根据权利要求5所述的三阶互调失真信号的抑制装置,其特征在于,所述原始输入信号包括信号中心频率不同的高频信号和低频信号,所述三阶互调信号包括下频带三阶互调信号和上频带三阶互调信号,所述三阶互调抑制模型包括:
Figure FDA0004072281910000041
Figure FDA0004072281910000042
式中,yIMD3_L(n)表示第n个下频带三阶互调信号,yIMD3_U(n)表示第n个上频带三阶互调信号,n的取值区间为[1,2,…,L]T,L表示所述预设带宽的原始输入信号的信号数量,blk,q和buk,q均表示模型系数,
Figure FDA0004072281910000046
Figure FDA0004072281910000043
Figure FDA0004072281910000044
Figure FDA0004072281910000045
均表示基函数,xU和xL分别表示高频信号和低频信号,xL *和xU *分别表示所述高频信号的共轭信号和所述低频信号的共轭信号,K为记忆深度,Q为非线性阶数。
9.一种计算机设备,其特征在于,包括存储器以及处理器,所述存储器存储有计算机程序,所述计算机程序在所述处理器上运行时执行如权利要求1-4任一项所述的三阶互调失真信号的抑制方法。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序在处理器上运行时执行如权利要求1-4任一项所述的三阶互调失真信号的抑制方法。
CN202310097600.3A 2023-02-03 2023-02-03 三阶互调失真信号的抑制方法、装置、计算机设备及介质 Pending CN116054850A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310097600.3A CN116054850A (zh) 2023-02-03 2023-02-03 三阶互调失真信号的抑制方法、装置、计算机设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310097600.3A CN116054850A (zh) 2023-02-03 2023-02-03 三阶互调失真信号的抑制方法、装置、计算机设备及介质

Publications (1)

Publication Number Publication Date
CN116054850A true CN116054850A (zh) 2023-05-02

Family

ID=86122067

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310097600.3A Pending CN116054850A (zh) 2023-02-03 2023-02-03 三阶互调失真信号的抑制方法、装置、计算机设备及介质

Country Status (1)

Country Link
CN (1) CN116054850A (zh)

Similar Documents

Publication Publication Date Title
US10523159B2 (en) Digital compensator for a non-linear system
JP4206090B2 (ja) 送信機および送信方法
US9209753B2 (en) Predistortion correction method, predistortion correction apparatus, transmitter, and base station
US20190007075A1 (en) Digital compensator
US10644657B1 (en) Multi-band digital compensator for a non-linear system
CN101771383B (zh) 一种实现信号预失真处理的方法和装置
JP6159890B2 (ja) デジタルプリディストーションパラメーターを求める方法及びプリディストーションシステム
JP4801079B2 (ja) 任意波形のプリディストーション・テーブルの生成
EP3054590A1 (en) System linearization
WO2016007056A1 (en) Cancelling intermodulation interference
CN108268705B (zh) 微波电路非线性模型建立方法、测量***及终端设备
US9143091B2 (en) Distortion compensating apparatus, transmitter, distortion compensating method, and transfer function calculating method
CN115865594A (zh) 一种基于fdd***的无源交调校正方法及***
US10097141B1 (en) Digital predistortion tailored to specified frequencies in the power amplifier (PA) output spectrum
CN116054850A (zh) 三阶互调失真信号的抑制方法、装置、计算机设备及介质
CN108111448B (zh) 预失真查找表的生成方法、装置与预失真校准设备
Landin et al. RF PA modeling considering odd-even and odd order polynomials
CN101682367B (zh) 线缆网络中的信号质量确定
CN108449294B (zh) 预失真处理方法、装置及预失真处理***
CN107431495B (zh) 数字预失真校正方法及装置
Bolstad Identification of generalized memory polynomials using two-tone signals
US10715191B2 (en) Method for characterizing nonlinear distortion of transmitter, associated transmitter and characterization circuit thereof
TW200406982A (en) Blind linearization using corss-modulation
Li et al. A new sparse design framework for broadband power amplifier behavioral modeling and digital predistortion
Zhang et al. A complexity-reduced band-limited memory polynomial behavioral model for wideband power amplifier

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination