CN116013202A - 像素驱动电路、显示面板及电子设备 - Google Patents

像素驱动电路、显示面板及电子设备 Download PDF

Info

Publication number
CN116013202A
CN116013202A CN202310092593.8A CN202310092593A CN116013202A CN 116013202 A CN116013202 A CN 116013202A CN 202310092593 A CN202310092593 A CN 202310092593A CN 116013202 A CN116013202 A CN 116013202A
Authority
CN
China
Prior art keywords
transistor
pixel
sub
signal
driving circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310092593.8A
Other languages
English (en)
Inventor
周满城
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202310092593.8A priority Critical patent/CN116013202A/zh
Publication of CN116013202A publication Critical patent/CN116013202A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供了一种像素驱动电路、显示面板及电子设备,像素驱动电路包括多个使能晶体管及多个驱动子电路,每个使能晶体管接收第一电压信号,并分别电连接多个驱动子电路,使能晶体管用于在使能信号的控制下导通,以将第一电压信号通过驱动子电路传输至对应的像素单元,像素单元的另一端用于接收第二电压信号,像素单元用于在第一电压信号和第二电压信号的加载下工作;驱动子电路和像素单元呈阵列形式排布,每个使能晶体管分别电连接的驱动子电路位于同一行。通过每个使能晶体管同时控制多个驱动子电路,能够实现减少像素驱动电路中的晶体管数量的目的,从而能够为设置更多的像素单元节省设计空间。

Description

像素驱动电路、显示面板及电子设备
技术领域
本申请涉及显示技术领域,尤其是涉及一种像素驱动电路、显示面板及电子设备。
背景技术
显示技术一直以来是电子设备中重要的研究方向之一。对于显示面板来说,由于驱动像素单元工作的电路通常也设置于显示面板的显示区域,在显示区域尺寸固定的情况下,驱动电路越复杂,显示区域中能够增加的像素单元则相应的越少。
目前,驱动电路中的晶体管数量较多,导致在显示区域尺寸固定的情况下,难以增加像素单元的数量,不利于分辨率的提升。
发明内容
本申请公开了一种像素驱动电路,能够解决驱动电路中的晶体管数量较多,导致在显示区域尺寸固定的情况下,难以增加像素单元的数量的技术问题。
第一方面,本申请提供了一种像素驱动电路,所述像素驱动电路包括多个使能晶体管及多个驱动子电路,每个所述使能晶体管接收第一电压信号,并分别电连接多个所述驱动子电路,所述使能晶体管用于在使能信号的控制下导通,以将第一电压信号通过所述驱动子电路传输至对应的像素单元,所述像素单元的另一端用于接收第二电压信号,所述像素单元用于在所述第一电压信号和所述第二电压信号的加载下工作;所述驱动子电路和所述像素单元呈阵列形式排布,每个所述使能晶体管分别电连接的所述驱动子电路位于同一行。
通过每个所述使能晶体管同时控制多个所述驱动子电路,能够实现减少所述像素驱动电路中的晶体管数量的目的,从而能够为设置更多的像素单元节省设计空间。
可选的,所述驱动子电路包括存储电容、第一晶体管及第二晶体管,所述存储电容的一端用于接收所述第一电压信号,所述存储电容的另一端电连接所述第一晶体管的栅极;所述第一晶体管的源极电连接所述第二晶体管的漏极和所述像素单元的一端,所述第一晶体管的漏极电连接所述使能晶体管的源极;所述第二晶体管的栅极用于接收第一扫描信号,所述第二晶体管的源极用于接收数据信号。
可选的,所述驱动子电路还包括第三晶体管、第四晶体管、第五晶体管及第六晶体管,所述第三晶体管的栅极用于接收所述第一扫描信号,所述第三晶体管的源极电连接所述第四晶体管的漏极和所述第一晶体管的源极,所述第三晶体管的漏极电连接所述第五晶体管的漏极;所述第四晶体管的栅极用于接收所述使能信号,所述第四晶体管的源极电连接所述像素单元的一端和所述第六晶体管的漏极;所述第五晶体管的栅极用于接收第二扫描信号,所述第五晶体管的源极用于接收第一初始化信号;所述第六晶体管的栅极用于接收所述第一扫描信号,所述第六晶体管的源极用于接收第二初始化信号。
可选的,所述像素驱动电路具有复位阶段,当所述像素驱动电路处于所述复位阶段时,所述第五晶体管在所述第二扫描信号的控制下导通,以将所述第一初始化信号传输至所述存储电容的一端。
可选的,所述像素驱动电路具有充电阶段,当所述像素驱动电路处于所述充电阶段时,所述第二晶体管和所述第三晶体管在所述第一扫描信号的控制下导通,以使得所述数据信号传输至所述存储电容的一端;所述第六晶体管在所述第一扫描信号的控制下导通,以将所述第二初始化信号传输至所述像素单元的一端。
可选的,所述像素驱动电路具有发光阶段,当所述像素驱动电路处于所述发光阶段时,所述使能晶体管和所述第四晶体管在所述使能信号的控制下导通,所述第一晶体管根据与其栅极电连接的所述存储电容的一端的电压值,控制流经所述像素单元的电流值。
可选的,所述像素单元包括第一子像素、第二子像素及第三子像素,每个所述使能晶体管分别与所述第一子像素、所述第二子像素和所述第三子像素对应电连接的所述驱动子电路电连接。
可选的,所述第一子像素、所述第二子像素和所述第三子像素分别为红色颜色像素、绿色颜色像素和蓝色颜色像素。
第二方面,本申请还提供了一种显示面板,所述显示面板具有显示区及围设于显示区的非显示区,所述显示区内设置有像素单元及如第一方面所述的像素驱动电路。
第三方面,本申请还提供了一种电子设备,所述电子设备包括壳体及如第二方面所述的显示面板,所述壳体用于承载所述显示面板。
附图说明
为了更清楚的说明本申请实施方式中的技术方案,下面将对实施方式中所需要使用的附图作简单的介绍,显而易见的,下面描述中的附图仅仅是本申请的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请一实施方式提供的像素驱动电路示意图。
图2为本申请一实施方式提供的信号波形示意图。
图3为本申请一实施方式提供的像素驱动电路电流流向示意图。
图4为本申请另一实施方式提供的像素驱动电路电流流向示意图。
图5为本申请另一实施方式提供的像素驱动电路电流流向示意图。
图6为本申请一实施方式提供的显示面板俯视示意图。
图7为本申请一实施方式提供的电子设备俯视示意图。
附图标号说明:使能信号-Em、第一电压信号-ELVDD、第二电压信号-ELVSS、第一扫描信号-Scan1、第二扫描信号-Scan2、第一初始化信号-Vint1、第二初始化信号-Vint2、数据信号-Data、像素驱动电路-1、使能晶体管-T1、驱动子电路-11、存储电容-C、第一晶体管-T2、第二晶体管-T3、第三晶体管-T4、第四晶体管-T5、第五晶体管-T6、第六晶体管-T7、栅极-g、源极-s、漏极-d、复位阶段-M1、充电阶段-M2、发光阶段-M3、显示面板-2、像素单元-21、第一子像素-211、第二子像素-212、第三子像素-213、显示区-22、非显示区-23、电子设备-3、壳体-31。
具体实施方式
下面将结合本申请实施方式中的附图,对本申请实施方式中的技术方案进行清楚、完整的描述,显然,所描述的实施方式仅是本申请一部分实施方式,而不是全部的实施方式。基于本申请中的实施方式,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施方式,都属于本申请保护的范围。
本申请提供了一种像素驱动电路1,请一并参阅图1,图1为本申请一实施方式提供的像素驱动电路示意图。所述像素驱动电路1包括多个使能晶体管T1及多个驱动子电路11,每个所述使能晶体管T1接收第一电压信号ELVDD,并分别电连接多个所述驱动子电路11,所述使能晶体管T1用于在使能信号Em的控制下导通,以将第一电压信号ELVDD通过所述驱动子电路11传输至对应的像素单元21,所述像素单元21的另一端用于接收第二电压信号ELVSS,所述像素单元21用于在所述第一电压信号ELVDD和所述第二电压信号ELVSS的加载下工作;所述驱动子电路11和所述像素单元21呈阵列形式排布,每个所述使能晶体管T1分别电连接的所述驱动子电路11位于同一行。
需要说明的是,所述像素单元21可以是有机发光半导体(Organic Light-Emitting Diode,OLED),所述像素单元21通常包括红色颜色像素、绿色颜色像素和蓝色颜色像素,所述驱动子电路11还用于接收数据信号Data,并根据接收的所述数据信号Data,控制流经各个所述像素单元21的电流大小,从而实现画面的显示。
在本实施方式中,对于所述像素单元21何时开始发光,何时结束发光,则由所述使能信号Em控制所述使能晶体管T1的导通决定。举例而言,所述使能信号Em控制所述使能晶体管T1导通时,在所述第一电压信号ELVDD和所述第二电压信号ELVSS的加载下,有电流流过所述像素单元21,则所述像素单元21发光;反之,所述使能信号Em控制所述使能晶体管T1关断时,没有电流流过所述像素单元21,则所述像素单元21不发光。对于不同的所述驱动子电路11来说,所述使能晶体管T1均在所述使能信号Em的控制下将所述第一电压信号ELVDD通过所述驱动子电路11传输至所述像素单元21的一端,因此,不同的所述驱动子电路11可以共用一个所述使能晶体管T1控制,从而减少所述像素驱动电路1使用的晶体管的数量,在显示区域的尺寸固定的情况下,能够释放更多的空间,用以增加所述像素单元21的数量,从而提高显示分辨率。
可以理解的,对于一行内的所有所述使能晶体管T1来说,所述使能晶体管T1的栅极g控制信号为所述使能信号Em,所述使能晶体管T1的漏极d电压为所述第一电压信号ELVDD,鉴于此,位于同一行的所述驱动子电路11能够兼容一个所述使能晶体管T1。
具体的,对于一行内的所述驱动子电路11来说,最大可以同时电连接于一个所述使能晶体管T1,若一行内的所述像素单元21和所述驱动子电路11的数量为x个,可以理解的,所述使能晶体管T1的使用数量相对于每个所述使能晶体管T1电连接1个所述驱动子电路11,能够减少3x-1个所述使能晶体管T1。
可以理解的,在本实施方式中,通过每个所述使能晶体管T1同时控制多个所述驱动子电路11,能够实现减少所述像素驱动电路1中的晶体管数量的目的,从而能够为设置更多的像素单元21节省设计空间。
在一种可能的实施方式中,请再次参阅图1,所述驱动子电路11包括存储电容C、第一晶体管T2及第二晶体管T3,所述存储电容C的一端用于接收所述第一电压信号ELVDD,所述存储电容C的另一端电连接所述第一晶体管T2的栅极g;所述第一晶体管T2的源极s电连接所述第二晶体管T3的漏极d和所述像素单元21的一端,所述第一晶体管T2的漏极d电连接所述使能晶体管T1的源极s;所述第二晶体管T3的栅极g用于接收第一扫描信号Scan1,所述第二晶体管T3的源极s用于接收数据信号Data。
具体的,所述第二晶体管T3在所述第一扫描信号Scan1的控制下导通,从而将所述数据信号Data通过所述第二晶体管T3传输至所述存储电容C的一端,为所述存储电容C充电。所述存储电容C的一端用于接收所述数据信号Data,由于所述第一晶体管T2的栅极g电连接所述存储电容C的一端,在所述存储电容C的一端的电压值的加载下,能够控制所述第一晶体管T2的源极s和漏极d之间的沟道的开启程度,从而控制流过所述第一晶体管T2的电流大小,以实现控制所述像素单元21的发光亮度。
可以理解的,只要所述驱动子电路11中包括用于控制流经所述像素单元21电流大小的所述第一晶体管T2,和用于控制所述数据信号Data为所述存储电容C的一端充电的所述第二晶体管T3,所述使能晶体管T1能够根据所述使能信号Em控制所述驱动子电路11,则所述像素驱动电路1就可以通过所述使能晶体管T1分别电连接多个所述驱动子电路11,实现减少晶体管数量的目的,换句话说,所述像素驱动电路1可以是nTmC电路,其中,n代表所述像素驱动电路1中的薄膜晶体管的数量,m代表所述像素驱动电路1中的电容的数量,根据上述内容可知,n大于或等于3,即包括所述使能晶体管T1、所述第一晶体管T2和所述第二晶体管T3。
举例而言,在一种可能的实施方式中,请再次参阅图1,所述驱动子电路11还包括第三晶体管T4、第四晶体管T5、第五晶体管T6及第六晶体管T7,所述第三晶体管T4的栅极g用于接收所述第一扫描信号Scan1,所述第三晶体管T4的源极s电连接所述第四晶体管T5的漏极d和所述第一晶体管T2的源极s,所述第三晶体管T4的漏极d电连接所述第五晶体管T6的漏极d;所述第四晶体管T5的栅极g用于接收所述使能信号Em,所述第四晶体管T5的源极s电连接所述像素单元21的一端和所述第六晶体管T7的漏极d;所述第五晶体管T6的栅极g用于接收第二扫描信号Scan2,所述第五晶体管T6的源极s用于接收第一初始化信号Vint1;所述第六晶体管T7的栅极g用于接收所述第一扫描信号Scan1,所述第六晶体管T7的源极s用于接收第二初始化信号Vint2。
具体的,如图1所示,所述第三晶体管T4在所述第一扫描信号Scan1的控制下导通,用于补偿所述第一晶体管T2的阈值电压;所述第四晶体管T5在所述使能信号Em的控制下导通,从而将流经所述第一晶体管T2的电流通过所述第四晶体管T5传输至所述像素单元21,使电流流过所述像素单元21,使其工作;所述第五晶体管T6在所述第二扫描信号Scan2的控制下导通,从而将所述第一初始化信号Vint1传输至所述存储电容C的一端,以初始化所述存储电容C的一端的电压值;所述第六晶体管T7在所述第二扫描信号Scan2的控制下导通,从而将所述第二初始化信号Vint2传输至所述像素单元21的一端,用于初始化所述像素单元21的一端的电压值。
在本实施方式中,所述第二晶体管T3的漏极d通过所述第三晶体管T4电连接所述像素单元21的一侧,从而可以避免所述使能晶体管T1导通时,所述数据信号Data通过所述使能晶体管T1影响到所述存储电容C另一端的电压值。可以理解的,所述使能信号Em控制所述使能晶体管T1和所述第四晶体管T5导通,从而使得所述像素单元21在所述第一电压信号ELVDD和所述第二电压信号ELVSS的加载下工作,因此,可以通过所述使能晶体管T1分别电连接多个所述驱动子电路11,实现减少晶体管数量的目的。而所述第四晶体管T5处于电流流经所述像素单元21的线路上,由于流经每个所述像素单元21的电流值可能不同,因此,所述第四晶体管T5不能够兼容多个不同的所述像素单元21。
可以理解的,在其他可能的实施方式中,只要满足所述像素驱动电路1中至少包括所述使能晶体管T1、所述第一晶体管T2和所述第二晶体管T3,本申请对所述驱动子电路11中的电路设计不加以限制。
在一种可能的实施方式中,请一并参阅图2及图3,图2为本申请一实施方式提供的信号波形示意图;图3为本申请一实施方式提供的像素驱动电路电流流向示意图。所述像素驱动电路1具有复位阶段M1,当所述像素驱动电路1处于所述复位阶段M1时,所述第五晶体管T6在所述第二扫描信号Scan2的控制下导通,以将所述第一初始化信号Vint1传输至所述存储电容C的一端。
具体的,如图3所示,“X”符号代表该晶体管关断,虚线箭头用于指示电流的流动方向。所述第五晶体管T6在所述第二扫描信号Scan2的控制下导通,将所述第一初始化信号Vint1传输至所述存储电容C的一端,所述存储电容C的另一端接收所述第一电压信号ELVDD,因此所述存储电容C的另一端电压值不变,从而实现对所述存储电容C进行初始化。
可以理解的,由于所述第一晶体管T2根据所述存储电容C一端的电压值控制其源极s和漏极d之间的开启程度,从而控制流经所述第一晶体管T2的电流大小,因此,在所述数据信号Data为所述存储电容C的一端进行充电之前,还需要对其初始化,避免所述存储电容C一端本身存在的电压影响了所述存储电容C的一端的电压值,从而影响流经所述像素单元21的电流大小。
在本实施方式中,所述使能晶体管T1、所述第二晶体管T3、所述第三晶体管T4、所述第四晶体管T5、所述第五晶体管T6和所述第六晶体管T7在对应的控制信号的控制下关断,所述第一晶体管T2的开启或关断对于所述复位阶段M1来说没有影响。
在一种可能的实施方式中,请一并参阅图2及图4,图4为本申请另一实施方式提供的像素驱动电路电流流向示意图。所述像素驱动电路1具有充电阶段M2,当所述像素驱动电路1处于所述充电阶段M2时,所述第二晶体管T3和所述第三晶体管T4在所述第一扫描信号Scan1的控制下导通,以使得所述数据信号Data传输至所述存储电容C的一端;所述第六晶体管T7在所述第一扫描信号Scan1的控制下导通,以将所述第二初始化信号Vint2传输至所述像素单元21的一端。
具体的,如图4所示,“X”符号代表该晶体管关断,虚线箭头用于指示电流的流动方向。所述第二晶体管T3和所述第三晶体管T4在所述第一扫描信号Scan1的控制下导通,使得所述数据信号Data传输至所述存储电容C的一端,所述存储电容C的另一端接收所述第一电压信号ELVDD,因此所述存储电容C的另一端电压值不变,从而实现对所述存储电容C进行充电。为了避免所述像素单元21一端的电压值影响流经所述像素单元21的电流大小,在所述使能晶体管T1通过所述驱动子电路11控制所述像素单元21发光之前,所述第六晶体管T7在所述第一扫描信号Scan1的控制下导通,将所述第二初始化信号Vint2传输至所述像素单元21的一端,所述像素单元21的另一端接收所述第二电压信号ELVSS,因此所述像素单元21的另一端电压值不变,从而实现对所述像素单元21的另一端进行初始化,以保证所述像素单元21在正确的电流驱动下工作。
在本实施方式中,所述使能晶体管T1、所述第四晶体管T5和所述第五晶体管T6在对应的控制信号的控制下关断,同样的,所述第一晶体管T2的开启或关断对于所述充电阶段M2来说没有影响。
在一种可能的实施方式中,请一并参阅图2及图5,图5为本申请另一实施方式提供的像素驱动电路电流流向示意图。所述像素驱动电路1具有发光阶段M3,当所述像素驱动电路1处于所述发光阶段M3时,所述使能晶体管T1和所述第四晶体管T5在所述使能信号Em的控制下导通,所述第一晶体管T2根据与其栅极g电连接的所述存储电容C的一端的电压值,控制流经所述像素单元21的电流值。
具体的,如图5所示,“X”符号代表该晶体管关断,虚线箭头用于指示电流的流动方向。所述数据信号Data为所述存储电容C的一端充电完成之后,所述使能晶体管T1和所述第四晶体管T5在所述使能信号Em的控制下导通,从而将所述第一电压信号ELVDD传输至所述像素单元21的一侧,并根据所述第一晶体管T2的开启程度,决定流经所述第一晶体管T2的电流大小,最终决定流经所述像素单元21的电流大小,以控制所述像素单元21是否发光及发光亮度,从而实现画面的显示。
在本实施方式中,所述第二晶体管T3、所述第三晶体管T4、所述第五晶体管T6和所述第六晶体管T7在对应的控制信号的控制下关断。
在一种可能的实施方式中,请再次参阅图1,所述像素单元21包括第一子像素211、第二子像素212及第三子像素213,每个所述使能晶体管T1分别与所述第一子像素211、所述第二子像素212和所述第三子像素213对应电连接的所述驱动子电路11电连接。
需要说明的是,由于所述使能晶体管T1同时电连接多个所述驱动子电路11,所述第一电压信号ELVDD通过所述使能晶体管T1同时加载至与多个所述驱动子电路11电连接的所述像素单元21上,同样的,所述使能晶体管T1也需要承受较大的电流。
具体的,每个所述使能晶体管T1分别与所述第一子像素211、所述第二子像素212和所述第三子像素213对应电连接的所述驱动子电路11电连接,换句话说,每个所述使能晶体管T1分别电连接三个所述驱动子电路11。若一行内的所述像素单元21和所述驱动子电路11的数量为x个,可以理解的,所述使能晶体管T1的使用数量相对于每个所述使能晶体管T1电连接1个所述驱动子电路11,能够减少x-1个所述使能晶体管T1。
在本实施方式中,所述第一子像素211、所述第二子像素212和所述第三子像素213分别为红色颜色像素、绿色颜色像素和蓝色颜色像素,每个所述使能晶体管T1分别控制所述像素单元21中的所述第一子像素211、所述第二子像素212和所述第三子像素213,由于单个所述使能晶体管T1能够单独控制单个所述像素单元21中的红色颜色像素、绿色颜色像素和蓝色颜色像素,即用于显示画面的三原色像素,从而能够简化实现画面显示的时序控制。
本申请还提供了一种显示面板2,请一并参阅图6,图6为本申请一实施方式提供的显示面板俯视示意图。所述显示面板2具有显示区22及围设于显示区22的非显示区23,所述显示区22内设置有像素单元21及如上文所述的像素驱动电路1。具体的,所述像素驱动电路1请参阅上文描述,本申请在此不再赘述。
需要说明的是,所述显示区22用于显示画面,所述像素驱动电路1和所述像素单元21通常设置于所述显示区22,以实现所述显示面板2的画面显示功能。所述显示面板2通常还包括设置于所述非显示区23的扫描驱动模块、数据驱动模块等,分别用于生成所述第一扫描信号Scan1、所述第二扫描信号Scan2、所述数据信号Data等。
可以理解的,在本实施方式中,通过每个所述使能晶体管T1同时控制多个所述驱动子电路11,能够实现减少所述像素驱动电路1中的晶体管数量的目的,从而能够为设置更多的像素单元21节省设计空间,提高所述显示面板2的分辨率。
本申请还提供了一种电子设备3,请一并参阅图7,图7为本申请一实施方式提供的电子设备俯视示意图。所述电子设备3包括壳体31及如上文所述的显示面板2,所述壳体31用于承载所述显示面板2。具体的,所述显示面板2请参阅上文描述,本申请在此不再赘述。
需要说明的是,本申请实施方式中的所述电子设备3可以为电视、手机、智能手机、平板电脑、电子阅读器、佩戴时便携设备、笔记本电脑等电子设备3,其可以通过互联网与数据转移服务器进行通信,所述数据转移服务器可以为即时通讯服务器、SNS(SocialNetworking Services,社会性网络服务)服务器等,本申请实施方式对此不加以限制。
可以理解的,在本实施方式中,通过每个所述使能晶体管T1同时控制多个所述驱动子电路11,能够实现减少所述像素驱动电路1中的晶体管数量的目的,从而能够为设置更多的像素单元21节省设计空间,提高所述电子设备3的分辨率。
本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施方式的说明只是用于帮助理解本申请的核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种像素驱动电路,其特征在于,所述像素驱动电路包括多个使能晶体管及多个驱动子电路,每个所述使能晶体管接收第一电压信号,并分别电连接多个所述驱动子电路,所述使能晶体管用于在使能信号的控制下导通,以将第一电压信号通过所述驱动子电路传输至对应的像素单元,所述像素单元的另一端用于接收第二电压信号,所述像素单元用于在所述第一电压信号和所述第二电压信号的加载下工作;所述驱动子电路和所述像素单元呈阵列形式排布,每个所述使能晶体管分别电连接的所述驱动子电路位于同一行。
2.如权利要求1所述的像素驱动电路,其特征在于,所述驱动子电路包括存储电容、第一晶体管及第二晶体管,所述存储电容的一端用于接收所述第一电压信号,所述存储电容的另一端电连接所述第一晶体管的栅极;所述第一晶体管的源极电连接所述第二晶体管的漏极和所述像素单元的一端,所述第一晶体管的漏极电连接所述使能晶体管的源极;所述第二晶体管的栅极用于接收第一扫描信号,所述第二晶体管的源极用于接收数据信号。
3.如权利要求2所述的像素驱动电路,其特征在于,所述驱动子电路还包括第三晶体管、第四晶体管、第五晶体管及第六晶体管,所述第三晶体管的栅极用于接收所述第一扫描信号,所述第三晶体管的源极电连接所述第四晶体管的漏极和所述第一晶体管的源极,所述第三晶体管的漏极电连接所述第五晶体管的漏极;所述第四晶体管的栅极用于接收所述使能信号,所述第四晶体管的源极电连接所述像素单元的一端和所述第六晶体管的漏极;所述第五晶体管的栅极用于接收第二扫描信号,所述第五晶体管的源极用于接收第一初始化信号;所述第六晶体管的栅极用于接收所述第一扫描信号,所述第六晶体管的源极用于接收第二初始化信号。
4.如权利要求3所述的像素驱动电路,其特征在于,所述像素驱动电路具有复位阶段,当所述像素驱动电路处于所述复位阶段时,所述第五晶体管在所述第二扫描信号的控制下导通,以将所述第一初始化信号传输至所述存储电容的一端。
5.如权利要求3所述的像素驱动电路,其特征在于,所述像素驱动电路具有充电阶段,当所述像素驱动电路处于所述充电阶段时,所述第二晶体管和所述第三晶体管在所述第一扫描信号的控制下导通,以使得所述数据信号传输至所述存储电容的一端;所述第六晶体管在所述第一扫描信号的控制下导通,以将所述第二初始化信号传输至所述像素单元的一端。
6.如权利要求3所述的像素驱动电路,其特征在于,所述像素驱动电路具有发光阶段,当所述像素驱动电路处于所述发光阶段时,所述使能晶体管和所述第四晶体管在所述使能信号的控制下导通,所述第一晶体管根据与其栅极电连接的所述存储电容的一端的电压值,控制流经所述像素单元的电流值。
7.如权利要求1所述的像素驱动电路,其特征在于,所述像素单元包括第一子像素、第二子像素及第三子像素,每个所述使能晶体管分别与所述第一子像素、所述第二子像素和所述第三子像素对应电连接的所述驱动子电路电连接。
8.如权利要求7所述的像素驱动电路,其特征在于,所述第一子像素、所述第二子像素和所述第三子像素分别为红色颜色像素、绿色颜色像素和蓝色颜色像素。
9.一种显示面板,其特征在于,所述显示面板具有显示区及围设于显示区的非显示区,所述显示区内设置有像素单元及如权利要求1-8任意一项所述的像素驱动电路。
10.一种电子设备,其特征在于,所述电子设备包括壳体及如权利要求9所述的显示面板,所述壳体用于承载所述显示面板。
CN202310092593.8A 2023-01-30 2023-01-30 像素驱动电路、显示面板及电子设备 Pending CN116013202A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310092593.8A CN116013202A (zh) 2023-01-30 2023-01-30 像素驱动电路、显示面板及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310092593.8A CN116013202A (zh) 2023-01-30 2023-01-30 像素驱动电路、显示面板及电子设备

Publications (1)

Publication Number Publication Date
CN116013202A true CN116013202A (zh) 2023-04-25

Family

ID=86029966

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310092593.8A Pending CN116013202A (zh) 2023-01-30 2023-01-30 像素驱动电路、显示面板及电子设备

Country Status (1)

Country Link
CN (1) CN116013202A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116434703A (zh) * 2023-04-27 2023-07-14 惠科股份有限公司 像素驱动电路及其补偿方法、显示面板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070126671A1 (en) * 2005-12-02 2007-06-07 Komiya Naoaki Organic light emitting display device and driving method thereof
CN106531084A (zh) * 2017-01-05 2017-03-22 上海天马有机发光显示技术有限公司 有机发光显示面板及其驱动方法、有机发光显示装置
CN107103878A (zh) * 2017-05-26 2017-08-29 上海天马有机发光显示技术有限公司 阵列基板、其驱动方法、有机发光显示面板及显示装置
CN108417178A (zh) * 2018-03-13 2018-08-17 京东方科技集团股份有限公司 阵列基板、其驱动方法、电致发光显示面板及显示装置
CN108596083A (zh) * 2018-04-23 2018-09-28 上海天马有机发光显示技术有限公司 一种显示面板和显示装置
CN115050323A (zh) * 2022-06-29 2022-09-13 惠科股份有限公司 像素阵列、显示面板和显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070126671A1 (en) * 2005-12-02 2007-06-07 Komiya Naoaki Organic light emitting display device and driving method thereof
CN106531084A (zh) * 2017-01-05 2017-03-22 上海天马有机发光显示技术有限公司 有机发光显示面板及其驱动方法、有机发光显示装置
CN107103878A (zh) * 2017-05-26 2017-08-29 上海天马有机发光显示技术有限公司 阵列基板、其驱动方法、有机发光显示面板及显示装置
CN108417178A (zh) * 2018-03-13 2018-08-17 京东方科技集团股份有限公司 阵列基板、其驱动方法、电致发光显示面板及显示装置
CN108596083A (zh) * 2018-04-23 2018-09-28 上海天马有机发光显示技术有限公司 一种显示面板和显示装置
CN115050323A (zh) * 2022-06-29 2022-09-13 惠科股份有限公司 像素阵列、显示面板和显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116434703A (zh) * 2023-04-27 2023-07-14 惠科股份有限公司 像素驱动电路及其补偿方法、显示面板
CN116434703B (zh) * 2023-04-27 2024-06-11 惠科股份有限公司 像素驱动电路及其补偿方法、显示面板

Similar Documents

Publication Publication Date Title
US11837162B2 (en) Pixel circuit and driving method thereof, display panel
US11049458B1 (en) Pixel driving circuit, driving method and organic light emitting display panel
US10565918B2 (en) OLED pixel arrangement structure having pixel unit of four sub-pixels configured for improving display resolution
US10290260B2 (en) Pixel circuit having third drive circuit connected to first drive circuit and second drive circuit respectively, display panel and driving method
EP3690871A1 (en) Pixel circuit and driving method thereof, and display device
US11315475B2 (en) Pixel driving circuit, driving method thereof, and display device
US11238803B2 (en) Pixel circuit and method for driving the same, and display panel
CN112233621B (zh) 一种像素驱动电路、显示面板及电子设备
US20190051246A1 (en) Display device, electronic device, and toggling circuit
US8922472B2 (en) Level shifter circuit, scanning circuit, display device and electronic equipment
CN110288950B (zh) 像素阵列、阵列基板及显示装置
US11170701B2 (en) Driving circuit, driving method thereof, display panel and display device
CN111312162B (zh) 一种像素电路、显示装置和像素电路的驱动方法
US20240212604A1 (en) Pixel circuit, pixel driving method and display apparatus
CN106847190B (zh) 像素充电电路及其驱动方法、有机发光显示装置
WO2021057653A1 (zh) 像素驱动电路及其驱动方法、显示面板和显示装置
CN116013202A (zh) 像素驱动电路、显示面板及电子设备
US20220139337A1 (en) Pixel circuit and display panel
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置
US20240005872A1 (en) Pixel array and display panel
US11798477B1 (en) Pixel circuit, display panel, and display apparatus
EP3244389A1 (en) Power circuit, array substrate and display device
WO2023151014A1 (zh) 显示面板、其驱动方法及显示装置
CN114783372A (zh) 像素驱动电路、显示面板及显示装置
CN111883060B (zh) 一种显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination