CN115802799A - 一种显示基板、显示装置 - Google Patents

一种显示基板、显示装置 Download PDF

Info

Publication number
CN115802799A
CN115802799A CN202211460729.8A CN202211460729A CN115802799A CN 115802799 A CN115802799 A CN 115802799A CN 202211460729 A CN202211460729 A CN 202211460729A CN 115802799 A CN115802799 A CN 115802799A
Authority
CN
China
Prior art keywords
layer
blocking
display substrate
conductive layer
barrier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211460729.8A
Other languages
English (en)
Inventor
陈鸿
王格
王苗
蒋志亮
李晨曦
牛戈
罗翔
王登宇
李春延
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202211460729.8A priority Critical patent/CN115802799A/zh
Publication of CN115802799A publication Critical patent/CN115802799A/zh
Priority to PCT/CN2023/123339 priority patent/WO2024103995A1/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本公开实施例提供了一种显示基板、显示装置,显示基板包括显示区和边框区,边框区位于显示区周边,边框区设有第一阻挡结构和第二阻挡结构;在垂直于显示基板所在平面的方向上,显示基板包括基底以及依次叠设在基底上的驱动结构层、发光结构层、封装结构层,第一阻挡结构设置于驱动结构层与封装结构层之间,第二阻挡结构设置于驱动结构层。本公开实施例提供的方案可以提升窄边框显示基板的封装效果。

Description

一种显示基板、显示装置
技术领域
本公开实施例涉及但不限于显示技术领域,具体涉及一种显示基板、显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,简称OLED)和量子点发光二极管(Quantum-dot Light Emitting Diodes,简称QLED)为主动发光显示器件,具有自发光、广视角、高对比度、低耗电、极高反应速度、轻薄、可弯曲和成本低等优点。随着显示技术的不断发展,以OLED或QLED为发光器件、由薄膜晶体管(Thin Film Transistor,简称TFT)进行信号控制的柔性显示装置(Flexible Display)已成为目前显示领域的主流产品。
发明内容
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
第一方面,本公开实施例提供了一种显示基板,包括显示区和边框区,所述边框区位于所述显示区周边,所述边框区设有第一阻挡结构和第二阻挡结构;在垂直于所述显示基板所在平面的方向上,所述显示基板包括基底以及依次叠设在所述基底上的驱动结构、发光结构层、封装结构层,所述第一阻挡结构设置于所述驱动结构层与所述封装结构层之间,所述第二阻挡结构设置于所述驱动结构层。
在示例性实施方式中,所述第一阻挡结构和所述第二阻挡结构均为条形状,并且所述第一阻挡结构、所述第二阻挡结构的延伸方向与所述显示区边缘的延伸方向一致。
在示例性实施方式中,所述第一阻挡结构包括第一阻挡坝和第二阻挡坝,在平行于所述显示基板所在平面的方向上,所述边框区包括第一阻挡区和第二阻挡区,所述第一阻挡区位于所述显示区与所述第一阻挡坝之间,所述第二阻挡区位于所述第一阻挡坝与所述第二阻挡坝之间;所述第二阻挡结构设置于所述第一阻挡区和所述第二阻挡区中的至少一个位置。
在示例性实施方式中,在垂直于所述显示基板所在平面的方向上,所述第一阻挡结构的尺寸大于或者等于所述第二阻挡结构的尺寸,所述第二阻挡坝的尺寸大于或者等于所述第一阻挡坝的尺寸;在垂直于所述显示区边缘的延伸方向上,所述第二阻挡坝的尺寸大于或者等于所述第一阻挡坝的尺寸。
在示例性实施方式中,所述驱动结构层包括依次叠设在所述基底上的第一半导体层、第一栅绝缘层、第一导电层、第二栅绝缘层、第二导电层、层间绝缘层、第三导电层、平坦化层和第四导电层,所述第二阻挡结构设置于所述第一半导体层、所述第一导电层、所述第二导电层中的其中一层或多层。
在示例性实施方式中,所述第二阻挡结构为单层结构,所述第二阻挡结构包括多个条状的凸起结构,所述多个条状的凸起结构设置于所述第一半导体层、所述第一导电层、所述第二导电层中的其中一层或多层;在垂直于所述显示基板所在平面的方向上,任意一个凸起结构的尺寸与其所在膜层的厚度一致。
在示例性实施方式中,所述第二阻挡结构为多层结构,所述第二阻挡结构包括多个条状的凸起结构,所述多个条状的凸起结构设置于所述第一半导体层、所述第一导电层、所述第二导电层中的多个膜层中。
在示例性实施方式中,在垂直于所述显示基板所在平面的方向上,所述多个条状的凸起结构的尺寸一致,任意一个凸起结构包括位于多个膜层中的子凸起结构,同一个凸起结构中的多个子凸起结构在所述基底上的正投影至少部分重叠。
在示例性实施方式中,沿远离所述显示区的方向,在所述第一阻挡区和所述第二阻挡区中的任意一个区间中,所述多个条状的凸起结构在垂直于所述显示基板所在平面的方向上的尺寸依次增大。
在示例性实施方式中,所述第二阻挡结构包括第一凸起结构、第二凸起结构和第三凸起结构,所述第一凸起结构设置于所述第一半导体层,所述第二凸起结构设置于所述第一半导体层和所述第一导电层,所述第三凸起结构设置于所述第一半导体层、所述第一导电层和所述第二导电层。
在示例性实施方式中,所述第二凸起结构包括分别位于所述第一半导体层和所述第一导电层的两个第二子凸起结构,并且两个所述第二子凸起结构在所述基底上的正投影至少部分重叠;所述第三凸起结构包括分别位于所述第一半导体层、所述第一导电层、所述第二导电层的三个第三子凸起结构,并且三个所述第三子凸起结构在所述基底上的正投影至少部分重叠。
在示例性实施方式中,所述第二阻挡结构还包括至少一个条状的凹槽结构,所述条状的凹槽结构设置于所述第一栅绝缘层、所述第二栅绝缘层、所述层间绝缘层中的其中一层或多层。
在示例性实施方式中,在平行于所述显示基板所在平面的方向上,在所述第一阻挡区,所述凹槽结构位于所述显示区与所述凸起结构之间;在所述第二阻挡区,所述凹槽结构位于所述第一阻挡坝与所述凸起结构之间。
在示例性实施方式中,在所述第一阻挡区和所述第二阻挡区中的任意一个区间中,在垂直于所述显示基板所在平面的方向上,所述第二阻挡结构中的凹槽结构和凸起结构远离所述基底一侧的表面相对于所述基底的高度依次增大。
在示例性实施方式中,所述第三导电层、所述第四导电层至少一个在平行于所述显示基板所在平面的方向上延伸至所述边框区,所述第三导电层和所述第四导电层的至少一个膜层设有第二电源线,所述第二阻挡结构在所述基底上的正投影与所述第二电源线在所述基底上的正投影存在重叠区域。
在示例性实施方式中,在所述边框区域,所述第三导电层、所述第四导电层与所述第二阻挡结构在所述基底上正投影重叠区域的剖面形状与所述第二阻挡结构的剖面形状一致。
在示例性实施方式中,所述边框区设有GOA电路,所述GOA电路在所述基底上的正投影与所述第二阻挡结构在所述基底上的正投影不重叠。
在示例性实施方式中,所述驱动结构层包括依次叠设在所述基底上的第一半导体层、第一栅绝缘层、第一导电层、第二栅绝缘层、第二导电层、层间绝缘层、第三导电层、平坦化层和第四导电层,所述第二阻挡结构设置于所述第一半导体层、所述第一栅绝缘层、所述第一导电层、所述第二栅绝缘层、所述第二导电层、所述层间绝缘层中的其中一层或多层。
在示例性实施方式中,所述凹槽结构与所述第一栅绝缘层、所述第二栅绝缘层、所述层间绝缘层上的图案通过一次构图工艺制成。
在示例性实施方式中,所述条状的凸起结构与其所在膜层通过一次构图工艺制成。
在示例性实施方式中,所述第二阻挡结构包括至少一个条状的凸起结构,或者,所述第二阻挡结构包括至少一个条状的凹槽结构,或者,所述第二阻挡结构包括至少一个条状的凸起结构和至少一个条状的凹槽结构。
在示例性实施方式中,在所述第二阻挡结构的延伸方向上,同一个条状的凸起结构中包括多个凸起结构段,相邻两个凸起结构段之间设有凸起间隔结构;同一个条状的凹槽结构中包括多个凹槽结构段,相邻两个凹槽结构段之间设有凹槽间隔结构。
在示例性实施方式中,所述第二阻挡结构包括多个凸起结构,多个凸起结构沿垂直于所述显示区边缘的方向排布,其中,多个凸起结构中的多个凸起结构段呈阵列排布,或者多个凸起结构中的多个凸起结构段呈错位排布。
在示例性实施方式中,在同一个凸起结构中,相邻两个凸起结构段的延伸方向与所述凸起结构的延伸方向之间分别呈第一夹角和第二夹角,所述第一夹角与所述第二夹角位于所述凸起结构的延伸方向的两侧。
在示例性实施方式中,所述第一夹角和所述第二夹角均小于或者等于15度。
在示例性实施方式中,在同一个凸起结构中,多个凸起结构段包括多个凸起结构组合,在同一个凸起结构组合中包括至少两个相互连接的凸起结构段,并且相邻两个凸起结构段形成朝向所述显示区或朝向所述第一阻挡结构的第三夹角。
在示例性实施方式中,相邻两个凸起结构之间的间距为0.4微米至5.5微米;所述凸起结构的宽度为0.8微米至5.6微米。
在示例性实施方式中,所述封装结构层包括第一封装层、第二封装层和第三封装层,所述第一阻挡结构设置为阻止所述第二封装层流动,所述第二阻挡结构设置为减缓所述第二封装层的流速。
第二方面,本公开实施例还提供一种显示装置,包括上述任一实施例所述的显示基板。
第三方面,本公开实施例还提供一种显示基板的制备方法,所述显示基板包括显示区和边框区,所述边框区位于所述显示区周边;在垂直于所述显示基板所在平面的方向上,所述显示基板包括基底以及依次叠设在所述基底上的发光器件层、封装结构层;所述制备方法包括:
在所述边框区形成第一阻挡结构和第二阻挡结构,所述第一阻挡结构位于所述发光器件层与所述封装结构层之间,所述第二阻挡结构位于所述发光器件层。
本公开实施例提供的显示基板、显示装置,显示基板包括显示区和边框区,边框区设有第一阻挡结构和第二阻挡结构,在垂直于显示基板所在平面的方向上,显示基板包括基底以及依次叠设在基底上的驱动结构层、发光结构层、封装结构层,第一阻挡结构设置于驱动结构层与封装结构层之间,第二阻挡结构设置于驱动结构层,第二阻挡结构与第一阻挡结构相结合的设置方式,在很大程度上提升了窄边框显示基板的封装效果。
在阅读并理解了附图和详细描述后,可以明白其他方面。
附图说明
附图用来提供对本公开技术方案的进一步理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开技术方案的限制。附图中各部件的形状和大小不反映真实比例,目的只是示意说明本公开内容。
图1为一种显示装置的结构示意图;
图2为一种显示基板的结构示意图;
图3为一种显示基板中显示区域的平面结构示意图;
图4为一种显示基板中显示区域的剖面结构示意图;
图5为一种像素驱动电路的等效电路示意图;
图6为一种像素驱动电路的工作时序图;
图7所示为本公开实施例提供的一种显示基板的平面结构示意图;
图8a所示为图7中L1-L1位置的一种剖面结构示意图;
图8b所示为图7中a1位置的一种放大结构示意图;
图8c所示为图7中a1位置的一种放大结构示意图;
图8d所示为图7中a1位置的一种放大结构示意图;
图8e所示为图7中a1位置的一种放大结构示意图;
图8f所示为图7中a1位置的一种放大结构示意图;
图8g所示为图7中a1位置的一种放大结构示意图;
图8h所示为图7中a1位置的一种放大结构示意图;
图8i所示为图7中a1位置的一种放大结构示意图;
图8j所示为凸起结构之间毛细效应的示意图;
图9a所示为图7中L1-L1位置的一种剖面结构示意图;
图9b所示为图7中a1位置的一种放大结构示意图;
图10a所示为图7中L1-L1位置的一种剖面结构示意图;
图10b所示为图7中a1位置的一种放大结构示意图;
图11a所示为图7中L1-L1位置的一种剖面结构示意图;
图11b所示为图7中L1-L1位置的一种剖面结构示意图;
图11c所示为图7中L1-L1位置的一种剖面结构示意图;
图11d所示为图7中L1-L1位置的一种剖面结构示意图;
图11e所示为图7中L1-L1位置的一种剖面结构示意图;
图11f所示为图7中L1-L1位置的一种剖面结构示意图;
图11g所示为图7中L1-L1位置的一种剖面结构示意图;
图11h所示为图7中a1位置的一种放大结构示意图;
图11i所示为图7中L1-L1位置的一种剖面结构示意图;
图11j所示为图7中a1位置的一种放大结构示意图;
图12a所示为图7中L2-L2位置的一种剖面结构示意图;
图12b所示为图7中a1位置的一种放大结构示意图;
图12c所示为图7中a2位置的一种放大结构示意图;
图13a所示为图7中L2-L2位置的一种剖面结构示意图;
图13b所示为图7中L1-L1位置的一种剖面结构示意图。
具体实施方式
下文中将结合附图对本公开的实施例进行详细说明。实施方式可以以多个不同形式来实施。所属技术领域的普通技术人员可以很容易地理解一个事实,就是方式和内容可以在不脱离本公开的宗旨及其范围的条件下被变换为各种各样的形式。因此,本公开不应该被解释为仅限定在下面的实施方式所记载的内容中。在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互任意组合。为了保持本公开实施例的以下说明清楚且简明,本公开省略了部分已知功能和已知部件的详细说明。本公开实施例附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计
本公开中的附图比例可以作为实际工艺中的参考,但不限于此。例如:每个膜层的厚度和间距、每个信号线的宽度和间距,可以根据实际情况进行调整。本公开中所描述的附图仅是结构示意图,本公开的一个方式不局限于附图所示的形状或数值等。
本说明书中的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定的。
在本说明书中,为了方便起见,使用“中部”、“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示方位或位置关系的词句以参照附图说明构成要素的位置关系,仅是为了便于描述本说明书和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。构成要素的位置关系根据描述每个构成要素的方向适当地改变。因此,不局限于在说明书中说明的词句,根据情况可以适当地更换。
在本说明书中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解。例如,可以是固定连接,或可拆卸连接,或一体地连接;可以是机械连接,或电连接;可以是直接相连,或通过中间件间接相连,或两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本公开中的具体含义。
在本说明书中,晶体管是指至少包括栅电极、漏电极以及源电极这三个端子的元件。晶体管在漏电极(漏电极端子、漏区域或漏电极)与源电极(源电极端子、源区域或源电极)之间具有沟道区域,并且电流能够流过漏电极、沟道区域以及源电极。注意,在本说明书中,沟道区域是指电流主要流过的区域。
在本说明书中,第一极可以为漏电极、第二极可以为源电极,或者第一极可以为源电极、第二极可以为漏电极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源电极”及“漏电极”的功能有时互相调换。因此,在本说明书中,“源电极”和“漏电极”可以互相调换,“源端”和“漏端”可以互相调换。在本公开实施例中,栅电极可以称为控制极。
在本说明书中,“电连接”包括构成要素通过具有某种电作用的元件连接在一起的情况。“具有某种电作用的元件”只要可以进行连接的构成要素间的电信号的授受,就对其没有特别的限制。“具有某种电作用的元件”的例子不仅包括电极和布线,而且还包括晶体管等开关元件、电阻器、电感器、电容器、其它具有各种功能的元件等。
在本说明书中,“平行”是指两条直线形成的角度为-10°以上且10°以下的状态,因此,也包括该角度为-5°以上且5°以下的状态。另外,“垂直”是指两条直线形成的角度为80°以上且100°以下的状态,因此,也包括85°以上且95°以下的角度的状态。
在本说明书中,“膜”和“层”可以相互调换。例如,有时可以将“导电层”换成为“导电膜”。与此同样,有时可以将“绝缘膜”换成为“绝缘层”。
本说明书中三角形、矩形、梯形、五边形或六边形等并非严格意义上的,可以是近似三角形、矩形、梯形、五边形或六边形等,可以存在公差导致的一些小变形,可以存在导角、弧边以及变形等。
本公开实施例中的“约”,是指不严格限定界限,允许工艺和测量误差范围内的数值。
图1为一种显示装置的结构示意图。如图1所示,显示装置可以包括时序控制器、数据驱动器、扫描驱动器、发光驱动器和像素阵列,时序控制器分别与数据驱动器、扫描驱动器和发光驱动器连接,数据驱动器分别与多个数据信号线(D1到Dn)连接,扫描驱动器分别与多个扫描信号线(S1到Sm)连接,发光驱动器分别与多个发光信号线(E1到Eo)连接。像素阵列可以包括多个子像素Pxij,i和j可以是自然数,至少一个子像素Pxij可以包括电路单元和与电路单元连接的发光器件,电路单元可以包括至少一个扫描信号线、至少一个数据信号线、至少一个发光信号线和像素驱动电路。在示例性实施方式中,时序控制器可以将适合于数据驱动器的规格的灰度值和控制信号提供到数据驱动器,可以将适合于扫描驱动器的规格的时钟信号、扫描起始信号等提供到扫描驱动器,可以将适合于发光驱动器的规格的时钟信号、发射停止信号等提供到发光驱动器。数据驱动器可以利用从时序控制器接收的灰度值和控制信号来产生将提供到数据信号线D1、D2、D3、……和Dn的数据电压。例如,数据驱动器可以利用时钟信号对灰度值进行采样,并且以像素行为单位将与灰度值对应的数据电压施加到数据信号线D1至Dn,n可以是自然数。扫描驱动器可以通过从时序控制器接收时钟信号、扫描起始信号等来产生将提供到扫描信号线S1、S2、S3、……和Sm的扫描信号。例如,扫描驱动器可以将具有导通电平脉冲的扫描信号顺序地提供到扫描信号线S1至Sm。例如,扫描驱动器可以被构造为移位寄存器的形式,并且可以在时钟信号的控制下顺序地将以导通电平脉冲形式提供的扫描起始信号传输到下一级电路的方式产生扫描信号,m可以是自然数。发光驱动器可以通过从时序控制器接收时钟信号、发射停止信号等来产生将提供到发光信号线E1、E2、E3、……和Eo的发射信号。例如,发光驱动器可以将具有截止电平脉冲的发射信号顺序地提供到发光信号线E1至Eo。例如,发光驱动器可以被构造为移位寄存器的形式,并且可以以在时钟信号的控制下顺序地将以截止电平脉冲形式提供的发射停止信号传输到下一级电路的方式产生发射信号,o可以是自然数。
图2为一种显示基板的结构示意图。如图2所示,显示基板可以包括显示区域100、位于显示区域100一侧的绑定区域200以及位于显示区域100其它侧的边框区域300。在示例性实施方式中,显示区域100可以是平坦的区域,包括组成像素阵列的多个子像素Pxij,多个子像素Pxij配置为显示动态图片或静止图像,显示区域100可以称为有效区域(AA)。在示例性实施方式中,显示基板可以采用柔性基板,因而显示基板可以是可变形的,例如卷曲、弯曲、折叠或卷起。在示例性实施方式中,显示基板还可以包括显示区域边界BD,显示区域边界BD可以是显示区域100靠近绑定区域200一侧的边缘。
在示例性实施方式中,绑定区域200可以包括沿着远离显示区域方向依次设置的扇出区、弯折区、驱动芯片区和绑定引脚区,扇出区连接到显示区域,包括多条数据扇出线,数据扇出线被配置为以扇出(Fanout)走线方式连接显示区域的数据信号线(Data Line),扇出区占用空间较大,导致下边框的宽度较大。弯折区连接到扇出区,可以包括设置有凹槽的复合绝缘层,被配置为使绑定区域弯折到显示区域的背面。驱动芯片区可以包括集成电路(Integrated Circuit,简称IC),被配置为与多条数据扇出线连接。绑定引脚区可以包括绑定焊盘(Bonding Pad),被配置为与外部的柔性线路板(Flexible Printed Circuit,简称FPC)绑定连接。
在示例性实施方式中,边框区域300可以包括沿着远离显示区域的方向依次设置的电路区、电源线区、裂缝坝区和切割区。电路区连接到显示区域,可以至少包括栅极驱动电路,栅极驱动电路与显示区域中像素驱动电路的第一扫描信号线、第二扫描信号线、第三扫描信号线和发光控制线连接。电源线区连接到电路区,可以至少包括电源引线,电源引线沿着平行于显示区域边缘的方向延伸,与显示区域中的阴极连接。裂缝坝区连接到电源线区,可以至少包括在复合绝缘层上设置的多个裂缝。切割区连接到裂缝坝区,可以至少包括在复合绝缘层上设置的切割槽,切割槽配置为在显示基板的所有膜层制备完成后,切割设备分别沿着切割槽进行切割。
在示例性实施方式中,绑定区域200中的扇出区和边框区域300中的电源线区可以设置有第一隔离坝和第二隔离坝,第一隔离坝和第二隔离坝可以沿着平行于显示区域边缘的方向延伸,形成环绕显示区域的环形结构,显示区域边缘是显示区域绑定区域或者边框区域一侧的边缘。
图3为一种显示基板中显示区域的平面结构示意图。如图3所示,显示基板可以包括以矩阵方式排布的多个像素单元P,至少一个像素单元P可以包括出射第一颜色光线的第一子像素P1、出射第二颜色光线的第二子像素P2和出射第三颜色光线的第三子像素P3和第四子像素P4。每个子像素可以均包括电路单元和发光元件,电路单元可以至少包括像素驱动电路,像素驱动电路分别与扫描信号线、数据信号线和发光信号线连接,像素驱动电路被配置为在扫描信号线和发光信号线的控制下,接收数据信号线传输的数据电压,向发光元件输出相应的电流。每个子像素中的发光元件分别与所在子像素的像素驱动电路连接,发光元件被配置为响应所在子像素的像素驱动电路输出的电流发出相应亮度的光。
在示例性实施方式中,第一子像素P1可以是出射红色光线的红色子像素(R),第二子像素P2可以是出射蓝色光线的蓝色子像素(B),第三子像素P3和第四子像素P4可以是出射绿色光线的绿色子像素(G)。在示例性实施方式中,子像素的形状可以是矩形状、菱形、五边形或六边形,四个子像素可以采用钻石形(Diamond)方式排列,形成RGBG像素排布。在其它示例性实施方式中,四个子像素可以采用水平并列、竖直并列或正方形等方式排列,本公开在此不做限定。
在示例性实施方式中,像素单元可以包括三个子像素,三个子像素可以采用水平并列、竖直并列或品字等方式排列,本公开在此不做限定。
图4为一种显示基板中显示区域的剖面结构示意图,示意了显示区域中四个子像素的结构。如图4所示,在垂直于显示基板的平面上,显示基板可以包括设置在基底101上的驱动电路层102、设置在驱动电路层102远离基底101一侧的发光结构层103以及设置在发光结构层103远离基底101一侧的封装结构层104。在一些可能的实现方式中,显示基板可以包括其它膜层,如触控结构层等,本公开在此不做限定。
在示例性实施方式中,基底101可以是柔性基底,或者可以是刚性基底。每个子像素的驱动电路层102可以包括由多个晶体管和存储电容构成的像素驱动电路。每个子像素的发光结构层103可以包括由多个膜层构成的发光元件,多个膜层可以至少包括阳极、像素定义层、有机发光层和阴极,阳极与像素驱动电路连接,有机发光层与阳极连接,阴极与有机发光层连接,有机发光层在阳极和阴极驱动下出射相应颜色的光线。封装结构层104可以包括叠设的第一封装层、第二封装层和第三封装层,第一封装层和第三封装层可以采用无机材料,第二封装层可以采用有机材料,第二封装层设置在第一封装层和第三封装层之间,形成无机材料/有机材料/无机材料叠层结构,可以保证外界水汽无法进入发光结构层103。
在示例性实施方式中,有机发光层可以包括发光层(EML)以及如下任意一层或多层:空穴注入层(HIL)、空穴传输层(HTL)、电子阻挡层(EBL)、空穴阻挡层(HBL)、电子传输层(ETL)和电子注入层(EIL)。在示例性实施方式中,所有子像素的空穴注入层、空穴传输层、电子阻挡层、空穴阻挡层、电子传输层和电子注入层中的一层或多层可以是连接在一起的共通层,相邻子像素的发光层可以有少量的交叠,或者可以是相互隔离的。
图5为一种像素驱动电路的等效电路示意图。在示例性实施方式中,像素驱动电路可以是3T1C、4T1C、5T1C、5T2C、6T1C、7T1C或8T1C结构。如图5所示,像素驱动电路可以包括7个晶体管(第一晶体管T1至第七晶体管T7)和1个存储电容C,像素驱动电路分别与10条信号线(数据信号线D、第一扫描信号线S1、第二扫描信号线S2、第三扫描信号线S3、第四扫描信号线S4、发光信号线E、第一初始信号线INIT1、第二初始信号线INIT2、第一电源线VDD和第二电源线VSS)连接。
在示例性实施方式中,像素驱动电路可以包括第一节点N1、第二节点N2和第三节点N3。其中,第一节点N1分别与第三晶体管T3的第一极、第四晶体管T4的第二极和第五晶体管T5的第二极连接,第二节点N2分别与第一晶体管T1的第二极、第三晶体管T3的控制极和存储电容C的第二端连接,第三节点N3分别与第二晶体管T2的第二极、第三晶体管T3的第二极和第六晶体管T6的第一极连接。
在示例性实施方式中,存储电容C的第一端与第一电源线VDD连接,存储电容C的第二端与第二节点N2连接,即存储电容C的第二端与第三晶体管T3的控制极连接。
在示例性实施方式中,第一晶体管T1的控制极与第二扫描信号线S2连接,第一晶体管T1的第一极与第一初始信号线INIT1连接,第一晶体管T1的第二极与第二节点N2连接。当导通的扫描信号施加到第二扫描信号线S2时,第一晶体管T1将第一初始化电压传输到存储电容C的第二端,实现存储电容C的初始化。
在示例性实施方式中,第二晶体管T2的控制极与第四扫描信号线S4连接,第二晶体管T2的第一极与第一晶体管T1的第二极连接,第二晶体管T2的第二极与第三节点N3连接。当导通的扫描信号施加到第四扫描信号线S4时,第二晶体管T2使第三晶体管T3的控制极与第三晶体管T3的第二极连接。
在示例性实施方式中,第三晶体管T3的控制极与第二节点N2连接,即第三晶体管T3的控制极与存储电容C的第二端连接,第三晶体管T3的第一极与第一节点N1连接,第三晶体管T3的第二极与第三节点N3连接。第三晶体管T3可以称为驱动晶体管,第三晶体管T3根据其控制极与第一极之间的电位差来确定在第一电源线VDD与发光元件之间流动的驱动电流的大小。
在示例性实施方式中,第四晶体管T4的控制极与第三扫描信号线S3连接,第四晶体管T4的第一极与数据信号线D连接,第四晶体管T4的第二极与第一节点N1连接。当导通的扫描信号施加到第三扫描信号线S3时,第四晶体管T4使数据信号线D的数据电压输入到第一节点N1。
在示例性实施方式中,第五晶体管T5的控制极与发光信号线E连接,第五晶体管T5的第一极与第一电源线VDD连接,第五晶体管T5的第二极与第一节点N1连接。第六晶体管T6的控制极与发光信号线E连接,第六晶体管T6的第一极与第三节点N3连接,第六晶体管T6的第二极与发光元件的第一极连接。当导通的发光信号施加到发光信号线E时,第五晶体管T5和第六晶体管T6通过在第一电源线VDD与发光元件之间形成驱动电流路径而使发光元件发光。
在示例性实施方式中,第七晶体管T7的控制极与第一扫描信号线S1连接,第七晶体管T7的第一极与第二初始信号线INIT2连接,第七晶体管T7的第二极与发光元件的第一极连接。当导通的扫描信号施加到第一扫描信号线S1时,第七晶体管T7将第二初始电压传输到发光元件的第一极,以使发光元件的第一极中累积的电荷量初始化或释放发光元件的第一极中累积的电荷量。
在示例性实施方式中,发光元件可以是OLED,包括叠设的第一极(阳极)、有机发光层和第二极(阴极),或者可以是QLED,包括叠设的第一极(阳极)、量子点发光层和第二极(阴极)。
在示例性实施方式中,发光元件的第二极与第二电源线VSS连接,第二电源线VSS的信号为低电平信号,第一电源线VDD的信号为持续提供高电平信号。
在示例性实施方式中,第一晶体管T1至第七晶体管T7可以是P型晶体管,或者可以是N型晶体管。像素驱动电路中采用相同类型的晶体管可以简化工艺流程,减少显示面板的工艺难度,提高产品的良率。在一些可能的实现方式中,第一晶体管T1至第七晶体管T7可以包括P型晶体管和N型晶体管。
在示例性实施方式中,第一晶体管T1至第七晶体管T7可以采用低温多晶硅晶体管,或者可以采用氧化物晶体管,或者可以采用低温多晶硅晶体管和金属氧化物晶体管。低温多晶硅晶体管的有源层采用低温多晶硅(Low Temperature Poly-Silicon,简称LTPS),金属氧化物晶体管的有源层采用金属氧化物半导体(Oxide)。低温多晶硅晶体管具有迁移率高、充电快等优点,氧化物晶体管具有漏电流低等优点,将低温多晶硅晶体管和金属氧化物晶体管集成在一个显示基板上,形成低温多晶氧化物(Low TemperaturePolycrystalline Oxide,简称LTPO)显示基板,可以利用两者的优势,可以实现低频驱动,可以降低功耗,可以提高显示品质。
图6为一种像素驱动电路的工作时序图。下面通过图5示例的像素驱动电路的工作过程说明本公开示例性实施例,图5中的像素驱动电路包括7个晶体管(第一晶体管T1到第七晶体管T7)和1个存储电容C,第一晶体管T1和第二晶体管T2为N型的氧化物晶体管,第三晶体管T3至第七晶体管T7为P型的低温多晶硅晶体管。在示例性实施方式中,像素驱动电路的工作过程可以包括:
第一阶段A1,称为复位阶段,第二扫描信号线S2的信号为导通信号(高电平),第一扫描信号线S1、第三扫描信号线S3、第四扫描信号线S4和发光信号线E的信号为断开信号。第二扫描信号线S2的导通信号使第一晶体管T1导通,第一初始信号线INIT1的信号通过第一晶体管T1提供至第二节点N2,对存储电容C进行初始化(复位),清除存储电容中原有电荷。第一扫描信号线S1、第三扫描信号线S3、第四扫描信号线S4和发光信号线E的断开信号使第二晶体管T2、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7断开,此阶段OLED不发光。
第二阶段A2、称为数据写入阶段或者阈值补偿阶段,第一扫描信号线S1、第三扫描信号线S3和第四扫描信号线S4的信号为导通信号,第二扫描信号线S2和发光信号线E的信号为断开信号,数据信号线D输出数据电压。此阶段由于存储电容C的第二端为低电平,因此第三晶体管T3导通。第一扫描信号线S1、第三扫描信号线S3和第四扫描信号线S4的导通信号使第二晶体管T2、第四晶体管T4和第七晶体管T7导通。第二晶体管T2和第四晶体管T4导通使得数据信号线D输出的数据电压经过第一节点N1、导通的第三晶体管T3、第三节点N3、导通的第二晶体管T2提供至第二节点N2,并将数据信号线D输出的数据电压与第三晶体管T3的阈值电压之差充入存储电容C,存储电容C的第二端(第二节点N2)的电压为Vd-|Vth|,Vd为数据信号线D输出的数据电压,Vth为第三晶体管T3的阈值电压。第七晶体管T7导通使第二初始信号线INIT2的信号提供至OLED的第一极,对OLED的第一极进行初始化(复位),清空其内部的预存电压,完成初始化,确保OLED不发光。第二扫描信号线S2的断开信号使第一晶体管T1断开,发光信号线E的断开信号使第五晶体管T5和第六晶体管T6断开。
第三阶段A3、称为发光阶段,发光信号线E的信号为导通信号,第一扫描信号线S1、第二扫描信号线S2、第三扫描信号线S3和第四扫描信号线S4的信号为断开信号。发光信号线E的导通信号使第五晶体管T5和第六晶体管T6导通,第一电源线VDD输出的电源电压通过导通的第五晶体管T5、第三晶体管T3和第六晶体管T6向OLED的第一极提供驱动电压,驱动OLED发光。
在像素驱动电路驱动过程中,流过第三晶体管T3(驱动晶体管)的驱动电流由其栅电极和第一极之间的电压差决定。由于第二节点N2的电压为Vdata-|Vth|,因而第三晶体管T3的驱动电流为:
I=K*(Vgs-Vth)2=K*[(Vdd-Vd+|Vth|)-Vth]2=K*[(Vdd-Vd)]2
其中,I为流过第三晶体管T3的驱动电流,也就是驱动OLED的驱动电流,K为常数,Vgs为第三晶体管T3的栅电极和第一极之间的电压差,Vth为第三晶体管T3的阈值电压,Vd为数据信号线D输出的数据电压,Vdd为第一电源线VDD输出的电源电压。
柔性封装设计通常采用双阻挡坝(Dam,可以称为隔离坝)对喷墨打印层(Ink jetPrint,简写为IJP)进行阻挡,以防止IJP越过Dam导致水氧入侵,使得封装失效。
随着OLED显示技术的飞速发展,人们越来越追求极致窄边框。在窄化边框的过程中,边框的膜层结构不断向内收缩,这对柔性封装提出了更高的要求,相关技术中用于阻挡喷墨打印层(Ink jet Print,简写为IJP)的双阻挡坝(Dam)设计难以满足极致窄边框的要求,比如会出现封装漏气等不良问题,因此,提升窄边框下的封装效果迫在眉睫。
本公开实施例提供了一种显示基板,可以包括显示区和边框区,边框区位于显示区周边,边框区设有第一阻挡结构和第二阻挡结构;在垂直于显示基板所在平面的方向上,显示基板可以包括基底以及依次叠设在基底上的驱动结构层、发光结构层、封装结构层,第一阻挡结构可以设置于驱动结构层与封装结构层之间,第二阻挡结构可以设置于驱动结构层。
本公开实施例提供的显示基板,包括显示区和边框区,边框区设有第一阻挡结构和第二阻挡结构,在垂直于显示基板所在平面的方向上,显示基板包括基底以及依次叠设在基底上的驱动结构层、发光结构层、封装结构层,第一阻挡结构设置于驱动结构层与封装结构层之间,第二阻挡结构设置于驱动结构层,第二阻挡结构与第一阻挡结构相结合的设置方式,在很大程度上提升了窄边框显示基板的封装效果。
在本公开实施方式中,发光结构层未延伸至边框区,因此,第一阻挡结构可以设置于驱动结构层与封装结构层之间。在另一些实施方式中,发光结构层可以延伸至边框区,并可以延伸至第一阻挡结构所在区域,则第一阻挡结构可以设置于发光结构层与封装结构层之间。
如图7至图8i所示,图8a为图7中L1-L1位置的剖面结构示意图,图8b至图8i为图7中a1位置的几种放大结构示意图,在平行于显示基板所在平面的方向上,显示基板可以包括显示区10和边框区20,边框区20位于显示区10周边,边框区20设有第一阻挡结构11和第二阻挡结构12;在垂直于显示基板所在平面的方向Z上,显示基板可以包括基底101以及依次叠设在基底101上的发光器件层100、封装结构层104,第一阻挡结构11可以设置于发光器件层100与封装结构层104之间,第二阻挡结构12可以设置于发光器件层100。本公开实施例中,如图11a所示,发光器件层100可以包括依次叠设在基底101上的驱动结构层102和发光结构层103。第二阻挡结构12可以设置于发光器件层100中的驱动结构层102。在本公开实施方式中,发光结构层103可以包括像素定义层13,但不限于像素定义层13,例如,发光结构层103可以至少包括依次叠设在驱动结构层102上的阳极、像素定义层、有机发光层和阴极,阳极与像素驱动电路连接,有机发光层与阳极连接,阴极与有机发光层连接,有机发光层在阳极和阴极驱动下出射相应颜色的光线。在本公开实施方式中,阳极、有机发光层和阴极未延伸至边框区。
在示例性实施方式中,如图8b至图8i所示,第一阻挡结构11和第二阻挡结构12可以均为条形状,并且第一阻挡结构11、第二阻挡结构12的延伸方向可以与显示区10边缘的延伸方向一致。
在示例性实施方式中,第一阻挡结构11、第二阻挡结构12的延伸方向可以为第二方向Y。
在示例性实施方式中,如图8a、9a至所示10b所示,图8a、图9a和图10a为图7中国L1-L1位置的三种剖面结构示意图,图9b和图10b为图7中a1位置的两种放大结构示意图,第一阻挡结构11包括第一阻挡坝111和第二阻挡坝112,在平行于显示基板所在平面的方向上,边框区20可以包括第一阻挡区H1和第二阻挡区H2,第一阻挡区H1位于显示区10与第一阻挡坝111之间,第二阻挡区H2位于第一阻挡坝111与第二阻挡坝112之间;第二阻挡结构12设置于第一阻挡区H1和第二阻挡区H2中的至少一个位置。如图8a所示,第一阻挡区H1设有第二阻挡结构12,如图9a所示,第一阻挡区H1和第二阻挡区H2均设有第二阻挡结构12,如图10a所述,第二阻挡区H2设有第二阻挡结构12。
在示例性实施方式中,如图9a、图10a、图11a所示,在垂直于显示基板所在平面的方向Z上,第一阻挡结构11的尺寸大于或者等于第二阻挡结构12的尺寸,第二阻挡坝112的尺寸大于或者等于第一阻挡坝111的尺寸。在示例性实施方式中,在垂直于所述显示区边缘的延伸方向上,第二阻挡坝112的尺寸大于或者等于第一阻挡坝111的尺寸。
在示例性实施方式中,如图11a至图11f所示,封装结构层104可以包括第一封装层21、第二封装层22和第三封装层23,第一阻挡结构11可以设置为阻止第二封装层22流动,第二阻挡结构12可以设置为减缓第二封装层22的流速。
在示例性实施方式中,第一封装层21和第三封装层23可以通过化学气相沉积(Chemical Vapor Deposition,简写为CVD)形成,第二封装层22可以称为喷墨打印层(Inkjet Print,简写为IJP),第二封装层22具有一定的流程性,在边框区20设置第一阻挡结构11可以阻挡第二封装层22中的材料从边框区20流出,如图11a所示,通常情况下,第二封装层22不会超出第一阻挡坝111和第二阻挡坝112,第一阻挡结构11可以对外界的水汽起到阻挡作用,随着边框区的进一步窄化,即便设置了第一阻挡结构仍然存在封装漏气等缺陷,本公开实施例在边框区20的空白位置新增了第二阻挡结构12,可以实现在窄边框下提升封装效果,其中,条状的凸起结构121可以对喷墨打印层(即第二封装层22)起到阻挡作用,缓解第一阻挡坝111的阻挡压力。条状的凹槽结构120能够存储一部分喷墨打印层的液体,可以缓解第一阻挡坝111的阻挡压力。
在示例性实施方式中,如图11a所示,驱动结构层102可以包括依次叠设在基底101上的第一半导体层、第一栅绝缘层c1、第一导电层、第二栅绝缘层c2、第二导电层、层间绝缘层c3、第三导电层c4、平坦化层15和第四导电层c5,第二阻挡结构12设置于第一半导体层、第一导电层、第二导电层中的其中一层或多层。
在示例性实施方式中,如图11a至图11d所示,第二阻挡结构12为单层结构,第二阻挡结构12包括多个条状的凸起结构121,多个条状的凸起结构121设置于第一半导体层、第一导电层、第二导电层中的其中一层或多层;在垂直于显示基板所在平面的方向Z上,任意一个凸起结构121的尺寸与其所在膜层的厚度一致。如图11a至图11c所示,多个条状的凸起结构121设置于第一半导体层、第一导电层、第二导电层中的其中一层。如图11d所示,多个条状的凸起结构121设置于第一半导体层、第一导电层、第二导电层中的多层。
在示例性实施方式中,第二阻挡结构12可以为多层结构,第二阻挡结构12可以包括多个条状的凸起结构121,多个条状的凸起结构121可以设置于第一半导体层、第一导电层、第二导电层中的多个膜层中。如图11e和图11f所示。
在示例性实施方式中,在垂直于显示基板所在平面的方向Z上,多个条状的凸起结构121的尺寸一致,任意一个凸起结构121包括位于多个膜层中的子凸起结构121,同一个凸起结构121中的多个子凸起结构121在基底101上的正投影至少部分重叠。
在示例性实施方式中,如图11e所示,沿远离显示区10的方向,在第一阻挡区H1和第二阻挡区H2中的任意一个区间中,多个条状的凸起结构121在垂直于显示基板所在平面的方向Z上的尺寸依次增大,使得沿垂直于显示区10边缘方向排列的多个凸起结构121呈阶梯式排布,可以进一步提升封装效果,如图11e所示,多个凸起结构121呈阶梯式排布,与凹槽结构结合,加大了阶梯落差,可以进一步提升封装效果。
在示例性实施方式中,如图11e所示,第二阻挡结构12可以包括第一凸起结构1211、第二凸起结构1212和第三凸起结构12120,第一凸起结构1211设置于第一半导体层,第二凸起结构1212设置于第一半导体层和第一导电层,第三凸起结构12120设置于第一半导体层、第一导电层和第二导电层。
在示例性实施方式中,如图11e所示,第二凸起结构121可以包括分别位于第一半导体层和第一导电层的两个第二子凸起结构b11和b12,并且两个第二子凸起结构b11和b12在基底101上的正投影至少部分重叠;第三凸起结构121包括分别位于第一半导体层、第一导电层、第二导电层的三个第三子凸起结构c11、c12和c13,三个第三子凸起结构c11至c13在基底101上的正投影至少部分重叠。在本公开实施例中,第一凸起结构1211、第二凸起结构1212、第三凸起结构1213在垂直于显示基板所在平面的方向Z上的尺寸依次增大,有利于提升封装效果。
在示例性实施方式中,如图11a至图11f所示,第二阻挡结构12还可以包括至少一个条状的凹槽结构120,条状的凹槽结构120可以设置于第一栅绝缘层c1、第二栅绝缘层c2、层间绝缘层c3中的其中一层或多层。在本公开实施方式中,凹槽结构120与凸起结构121相互配合,形成阶梯式升高的排列方式,加大了凹槽结构120和凸起结构121的落差,能够对喷墨打印层(即第二封装层22)的阻挡效果,可以提升封装效果。
在示例性实施方式中,在平行于显示基板所在平面的方向Z上,在第一阻挡区H1,凹槽结构120可以位于显示区10与凸起结构121之间,如图11a至图11f所示;在第二阻挡区H2,凹槽结构120可以位于第一阻挡坝111与凸起结构121之间,如图11g和图11h所示。其中,图11a至图11g为图7中L1-L1位置的剖面结构示意图,图11h为图7中a1位置的一种放大结构示意图。
在示例性实施方式中,如图11e所示,在第一阻挡区H1和第二阻挡区H2中的任意一个区间中,在垂直于显示基板所在平面的方向Z上,第二阻挡结构12中的凹槽结构120和凸起结构121远离基底101一侧的表面相对于基底101的高度依次增大。如图11e所示,在第一阻挡区H1中,在垂直于显示基板所在平面的方向Z上,第二阻挡结构12中的凹槽结构120和凸起结构121远离基底101一侧的表面相对于基底101的高度依次增大。如图11g所示,在第二阻挡区H2中,在垂直于显示基板所在平面的方向Z上,第二阻挡结构12中的凹槽结构120和凸起结构121远离基底101一侧的表面相对于基底101的高度依次增大。
在示例性实施方式中,如图11a所示,第三导电层c4、第四导电层c5至少一个在平行于显示基板所在平面的方向Z上延伸至边框区20,第三导电层c4和第四导电层c5的至少一个膜层设有第二电源线,第二阻挡结构12在基底101上的正投影与第二电源线在基底101上的正投影存在重叠区域。
在示例性实施方式中,在边框区20,第三导电层c4、第四导电层c5与第二阻挡结构12在基底101上正投影重叠区域的剖面形状与第二阻挡结构12的剖面形状一致,第三导电层c4、第四导电层c5在形貌上继承第二阻挡结构12,可以使得在封装层104中的第二封装层22中形成对应的凸起或凹槽形貌,以实现对第二封装层22中的液体进行阻挡,降低第一阻挡结构11的阻挡压力,提升封装效果。如图11e所示,第三导电层c4、第四导电层c5在凹槽结构120位置呈现出凹槽形貌,在凸起结构1211、1212、1213位置呈现凸起形貌。
在示例性实施方式中,边框区20设有GOA电路14,GOA电路14在基底101上的正投影与第二阻挡结构12在基底101上的正投影不重叠。
在示例性实施方式中,驱动结构层102可以包括依次叠设在基底101上的第一半导体层、第一栅绝缘层c1、第一导电层、第二栅绝缘层c2、第二导电层、层间绝缘层c3、第三导电层c4、平坦化层15和第四导电层c5,第二阻挡结构12可以设置于第一半导体层、第一栅绝缘层c1、第一导电层、第二栅绝缘层c2、第二导电层、层间绝缘层15中的其中一层或多层。如图11e所示,在驱动结构层102的第一半导体层、第一导电层、第二导电层设置凸起结构121,在平坦化层15设置凹槽结构120。在本公开实施方式中,驱动结构层102中的第一半导体层、第一导电层、第二导电层未延伸至边框区20,位于边框区的凸起结构121可以与驱动结构层102中第一半导体层、第一导电层、第二导电层其中一层或多层通过一次构图工艺形成,减小制备图案的掩膜板的使用次数,从而不必为单独使用掩膜板单独制备第二阻挡结构12,在原有制备第一半导体层、第一导电层、第二导电层其中一层或多层的掩膜板上新增第二阻挡结构12的图案即可,在很大程度上降低显示基板制备的成本。
在示例性实施方式中,凹槽结构120可以与第一栅绝缘层c1、第二栅绝缘层c2、层间绝缘层c3上的图案通过一次构图工艺制成。例如,如图11a至图11f所示,凹槽结构120可以与层间绝缘层c3上的图案通过一次构图工艺制成。在本公开实施例中,凹槽结构120与显示基板中原有的膜层通过一次构图工艺制成,无需单独制备,可以节省制备显示基板的成本。
在示例性实施方式中,条状的凸起结构121可以与其所在膜层通过一次构图工艺制成。如图11a至图11f所示,条状的凸起结构121与显示基板中原有的膜层通过一次构图工艺制成,无需单独制备凸起结构121,可以节省制备显示基板的流程,降低制备显示基板的成本。如图11a所示,条状的凸起结构121为单层结构,并且与第一半导体层通过一次构图工艺形成;如图11b所示,条状的凸起结构121为单层结构,并且与第一导电层通过一次构图工艺形成;如图11c所示,条状的凸起结构121为单层结构,并且与第二导电层通过一次构图工艺形成;如图11d所示,条状的凸起结构121为单层结构,并且与第二导电层通过一次构图工艺形成;如图11e所示,条状的凸起结构121可以包括第一凸起结构1211、第二凸起结构1212和第三凸起结构1213,其中第一凸起结构1211为单层结构,并与第一半导体层通过一次构图工艺形成,第二凸起结构1212为包括两个第二子凸起结构b11和b12的多层结构,第二子凸起结构b11与第一半导体层通过一次构图工艺形成,第二子凸起结构b12与第一导电层通过一次构图工艺形层,第三凸起结构1213包括三个第三子凸起结构c11至c13,第三子凸起结构c11与第一半导体层通过一次构图工艺形成,第三子凸起结构c12与第一导电层通过一次构图工艺形成,第三子凸起结构c13与第二导电层通过一次构图工艺形成。
在示例性实施方式中,如图8a至图10b所示,第二阻挡结构12可以包括至少一个条状的凸起结构121,或者,如图11i至图11j所示,第二阻挡结构12包括至少一个条状的凹槽结构120,或者,如图11a至图11h所示,第二阻挡结构12包括至少一个条状的凸起结构121和至少一个条状的凹槽结构120。
在本公开实施例中,条状的凸起结构121能够对第二封装层22起到阻挡的作用,减小第一遮挡坝111的阻挡压力,凹槽结构120能够存储一部分第二封装层22中的液体,可以减小第二封装层22液体的流速,在一定程度上可以减小第一阻挡坝111的阻挡压力,即凸起结构121和凹槽结构120均能够减小第一阻挡坝111的阻挡压力,提升窄边框的封装效果,凹槽结构120与凸起结构121相配合的方式可以进一步提升封装效果。在第一阻挡区H1设置的凹槽结构120或者凸起结构121可以减小第一阻挡坝111的阻挡压力,在第二阻挡区H2设置的凹槽结构120或者凸起结构121可以减小第二阻挡坝112的阻挡压力,在第一阻挡区H1和第二阻挡区H2均设置凹槽结构120和凸起结构121可
在示例性实施方式中,如图8c、图11h所示,在第二阻挡结构12的延伸方向上,同一个条状的凸起结构121中可以包括多个凸起结构d1段,相邻两个凸起结构121段之间设有凸起间隔结构d2。
在示例性实施方式中,如图11h所示,同一个条状的凹槽结构120中可以包括多个凹槽结构段f1,相邻两个凹槽结构段f1之间设有凹槽间隔结构f2。
在示例性实施方式中,第二阻挡结构12包括多个凸起结构121,多个凸起结构121沿垂直于显示区10边缘的方向排布,其中,多个凸起结构121中的多个凸起结构段d1呈阵列排布,或者多个凸起结构121中的多个凸起结构段d1呈错位排布。
如图8d所示,多个凸起结构121中的多个凸起结构段d1呈错位排布,第二封装层22中的液体的流动路径如图8d中的箭头方向,相邻两个在同一个凸起结构121中,液体从任意相邻的两个凸起结构段d1之间的凸起间隔结构d2流进后会被会被下一个凸起结构121挡住,液体流动方向改变为沿平行于第一阻挡坝111的两个方向流动,因此液体会被不同的凸起结构121阻挡,增加了液体流动的路径,可以提升窄边框的封装效果。
在示例性实施方式中,如图8f所示,在同一个凸起结构121中,相邻两个凸起结构段d1的延伸方向与凸起结构121的延伸方向之间分别呈第一夹角k1和第二夹角k2,第一夹角k1与第二夹角k2位于凸起结构121的延伸方向的两侧。例如,图8f中,凸起结构121的延伸方向可以为Y。在示例性实施方式中,第一夹角k1与第二夹角k2可以相等。
在示例性实施方式中,第一夹角k1和第二夹角k2均小于或者等于15度。
在示例性实施方式中,如图8e至图8i所示,在同一个凸起结构121中,多个凸起结构121段包括多个凸起结构组合p0,在同一个凸起结构组合p0中包括至少两个相互连接的凸起结构段d1,并且相邻两个凸起结构段d1形成朝向显示区10或朝向第一阻挡结构11的第三夹角k3。在示例性实施方式中,第三夹角k3可以为钝角。在同一个组合p0中,在第二封装层22中的液体沿垂直于显示区10流动的方向上,一个组合p0作为整体可以对液体进行阻挡,减缓液体的流动速度,从而提升边框的封装效果。
在示例性实施方式中,如图8c所示,相邻两个凸起结构121之间的间距m1为0.4微米至5.5微米,例如,相邻两个凸起结构121之间的间距m1为0.4微米至4.8微米;凸起结构121的宽度m2为0.8微米至5.6微米,例如,凸起结构121的宽度m2为5微米。
在本公开实施例中,相邻两个凸起结构121之间的间距(即图8c中相邻两个凸起结构121沿第一方向X的距离)在保证工艺良率的情况下尽可能的小,如图8j所示,在第二封装层22中的液体流动到相邻两个凸起结构121之间的间隙的情况下,由于相邻两个凸起结构121之间的间距足够小而产生毛细现象(即毛细效应),使得液体被阻挡住,在一定程度上减小了第一阻挡结构11的阻挡压力。
在本公开实施例中,为了在显示区10与第一阻挡结构11之间设置更多的凸起结构121,凸起结构121的宽度m2在保证工艺良率的情况下尽可能小,以增加凸起结构121的数量,从而提升阻挡效果。在本公开实施例中,阻挡结构段d1沿显示区10延伸方向的尺寸尽可能大,以提升对第二封装层22中的液体的阻挡效果。
在示例性实施方式中,如图8d、图9b所示,毛细效应与凸起结构段d1之间的错位排布方式相结合,两种阻挡效果叠加可以进一步提升对第二封装层22中液体的阻挡,从而可以进一步提升窄边框的封装效果。
在示例性实施方式中,如图7所示,显示基板可以包括上边框、下边框、左边框和右边框,上边框和下边框的延伸方向一致(例如均沿第一方向X延伸),左边框和有边框的延伸方向一致(例如均沿第二方向Y延伸)。在示例性实施方式中,如图11a所示,为图7中L1-L1位置的剖面结构图,12a为图7中L2-L2位置的剖面结构图,如图11a所示,显示基板中左右边框设有阵列基板行驱动(Gate Driver on Array,简写为GOA)电路14,GOA电路14位于显示区10与第二阻挡结构12之间,显示区10设有第一栅绝缘层c1、第二栅绝缘层c2、平坦化层15、像素定义层13,第二阻挡结构12设置于GOA电路14与第一阻挡坝111之间;如图12a所示,显示基板中上下边框位置中,第二阻挡结构12设置于显示区与第二阻挡结构12之间。如图12b所示,为图7中右边框a1位置的放大结构示意图,图12c所示为图7中下边框a2位置的放大结构示意图。在示例性实施方式中,显示基板中的上边框的两端分别与左右边框的一端连接,下边框的两端分别与左右边框的另一端连接。
在示例性实施方式中,发光器件层100可以包括依次叠设在基底101上的驱动结构层和发光结构层,驱动结构层中的第一栅绝缘层c1、第一导电层、第二栅绝缘层c2设置于显示区10,未设置在边框区20,如图13a和图13b所示,图13a为图7中L2-L2位置的一种剖面结构示意图,图13b为图7中L1-L1位置的一种剖面结构示意图;在另一些示例性的实施方式中,驱动结构层中的第一栅绝缘层c1和第二栅绝缘层c2延伸至边框区20,如图11a至图11e所示。
本公开实施例还提供了一种显示装置,可以包括上述任一实施例的显示基板。在示例性实施方式中、显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框或导航仪等任何具有显示功能的产品或部件。
本公开实施例还提供了一种显示基板的制备方法,显示基板可以包括显示区和边框区,边框区位于显示区周边;在垂直于显示基板所在平面的方向上,显示基板可以包括基底以及依次叠设在基底上的发光器件层、封装结构层;所述制备方法可以包括:
在边框区形成第一阻挡结构和第二阻挡结构,第一阻挡结构位于发光器件层与封装结构层之间,第二阻挡结构位于发光器件层。
本公开实施例提供的显示基板、显示装置,显示基板包括显示区和边框区,边框区设有第一阻挡结构和第二阻挡结构,在垂直于显示基板所在平面的方向上,显示基板包括基底以及依次叠设在基底上的驱动结构层、发光结构层、封装结构层,第一阻挡结构设置于驱动结构层与封装结构层之间,第二阻挡结构设置于驱动结构层,第二阻挡结构与第一阻挡结构相结合的设置方式,在很大程度上提升了窄边框显示基板的封装效果。
本公开实施例附图只涉及本公开实施例涉及到的结构,其他结构可参考通常设计。
在不冲突的情况下,本公开实施例即实施例中的特征可以相互组合以得到新的实施例。
虽然本公开所揭露的实施方式如上,但所述的内容仅为便于理解本公开而采用的实施方式,并非用以限定本公开。任何本公开所属领域内的技术人员,在不脱离本公开所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本公开的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (25)

1.一种显示基板,其特征在于,包括显示区和边框区,所述边框区位于所述显示区周边,所述边框区设有第一阻挡结构和第二阻挡结构;在垂直于所述显示基板所在平面的方向上,所述显示基板包括基底以及依次叠设在所述基底上的驱动结构层、发光结构层、封装结构层,所述第一阻挡结构设置于所述驱动结构层与所述封装结构层之间,所述第二阻挡结构设置于所述驱动结构层。
2.根据权利要求1所述的显示基板,其特征在于,所述第一阻挡结构和所述第二阻挡结构均为条形状,并且所述第一阻挡结构、所述第二阻挡结构的延伸方向与所述显示区边缘的延伸方向一致。
3.根据权利要求2所述的显示基板,其特征在于,所述第一阻挡结构包括第一阻挡坝和第二阻挡坝,在平行于所述显示基板所在平面的方向上,所述边框区包括第一阻挡区和第二阻挡区,所述第一阻挡区位于所述显示区与所述第一阻挡坝之间,所述第二阻挡区位于所述第一阻挡坝与所述第二阻挡坝之间;所述第二阻挡结构设置于所述第一阻挡区和所述第二阻挡区中的至少一个位置。
4.根据权利要求3所述的显示基板,其特征在于,在垂直于所述显示基板所在平面的方向上,所述第一阻挡结构的尺寸大于或者等于所述第二阻挡结构的尺寸,所述第二阻挡坝的尺寸大于或者等于所述第一阻挡坝的尺寸;在垂直于所述显示区边缘的延伸方向上,所述第二阻挡坝的尺寸大于或者等于所述第一阻挡坝的尺寸。
5.根据权利要求3所述的显示基板,其特征在于,所述驱动结构层包括依次叠设在所述基底上的第一半导体层、第一栅绝缘层、第一导电层、第二栅绝缘层、第二导电层、层间绝缘层、第三导电层、平坦化层和第四导电层,所述第二阻挡结构设置于所述第一半导体层、所述第一导电层、所述第二导电层中的其中一层或多层。
6.根据权利要求5所述的显示基板,其特征在于,所述第二阻挡结构为单层结构,所述第二阻挡结构包括多个条状的凸起结构,所述多个条状的凸起结构设置于所述第一半导体层、所述第一导电层、所述第二导电层中的其中一层或多层;在垂直于所述显示基板所在平面的方向上,任意一个凸起结构的尺寸与其所在膜层的厚度一致。
7.根据权利要求5所述的显示基板,其特征在于,所述第二阻挡结构为多层结构,所述第二阻挡结构包括多个条状的凸起结构,所述多个条状的凸起结构设置于所述第一半导体层、所述第一导电层、所述第二导电层中的多个膜层中。
8.根据权利要求7所述的显示基板,其特征在于,在垂直于所述显示基板所在平面的方向上,所述多个条状的凸起结构的尺寸一致,任意一个凸起结构包括位于多个膜层中的子凸起结构,同一个凸起结构中的多个子凸起结构在所述基底上的正投影至少部分重叠。
9.根据权利要求7所述的显示基板,其特征在于,沿远离所述显示区的方向,在所述第一阻挡区和所述第二阻挡区中的任意一个区间中,所述多个条状的凸起结构在垂直于所述显示基板所在平面的方向上的尺寸依次增大。
10.根据权利要求9所述的显示基板,其特征在于,所述第二阻挡结构包括第一凸起结构、第二凸起结构和第三凸起结构,所述第一凸起结构设置于所述第一半导体层,所述第二凸起结构设置于所述第一半导体层和所述第一导电层,所述第三凸起结构设置于所述第一半导体层、所述第一导电层和所述第二导电层。
11.根据权利要求10所述的显示基板,其特征在于,所述第二凸起结构包括分别位于所述第一半导体层和所述第一导电层的两个第二子凸起结构,并且两个所述第二子凸起结构在所述基底上的正投影至少部分重叠;所述第三凸起结构包括分别位于所述第一半导体层、所述第一导电层、所述第二导电层的三个第三子凸起结构,并且三个所述第三子凸起结构在所述基底上的正投影至少部分重叠。
12.根据权利要求6至11任一项所述的显示基板,其特征在于,所述第二阻挡结构还包括至少一个条状的凹槽结构,所述条状的凹槽结构设置于所述第一栅绝缘层、所述第二栅绝缘层、所述层间绝缘层中的其中一层或多层。
13.根据权利要求12所述的显示基板,其特征在于,在平行于所述显示基板所在平面的方向上,在所述第一阻挡区,所述凹槽结构位于所述显示区与所述凸起结构之间;在所述第二阻挡区,所述凹槽结构位于所述第一阻挡坝与所述凸起结构之间。
14.根据权利要求13所述的显示基板,其特征在于,在所述第一阻挡区和所述第二阻挡区中的任意一个区间中,在垂直于所述显示基板所在平面的方向上,所述第二阻挡结构中的凹槽结构和凸起结构远离所述基底一侧的表面相对于所述基底的高度依次增大。
15.根据权利要求5所述的显示基板,其特征在于,所述第三导电层、所述第四导电层至少一个在平行于所述显示基板所在平面的方向上延伸至所述边框区,所述第三导电层和所述第四导电层的至少一个膜层设有第二电源线,所述第二阻挡结构在所述基底上的正投影与所述第二电源线在所述基底上的正投影存在重叠区域。
16.根据权利要求15所述的显示基板,其特征在于,在所述边框区域,所述第三导电层、所述第四导电层与所述第二阻挡结构在所述基底上正投影重叠区域的剖面形状与所述第二阻挡结构的剖面形状一致。
17.根据权利要求1至4任一项所述的显示基板,其特征在于,所述边框区设有GOA电路,所述GOA电路在所述基底上的正投影与所述第二阻挡结构在所述基底上的正投影不重叠。
18.根据权利要求1至4任一项所述的显示基板,其特征在于,所述驱动结构层包括依次叠设在所述基底上的第一半导体层、第一栅绝缘层、第一导电层、第二栅绝缘层、第二导电层、层间绝缘层、第三导电层、平坦化层和第四导电层,所述第二阻挡结构设置于所述第一半导体层、所述第一栅绝缘层、所述第一导电层、所述第二栅绝缘层、所述第二导电层、所述层间绝缘层中的其中一层或多层。
19.根据权利要求2所述的显示基板,其特征在于,所述第二阻挡结构包括至少一个条状的凸起结构,或者,所述第二阻挡结构包括至少一个条状的凹槽结构,或者,所述第二阻挡结构包括至少一个条状的凸起结构和至少一个条状的凹槽结构。
20.根据权利要求19所述的显示基板,其特征在于,在所述第二阻挡结构的延伸方向上,同一个条状的凸起结构中包括多个凸起结构段,相邻两个凸起结构段之间设有凸起间隔结构;同一个条状的凹槽结构中包括多个凹槽结构段,相邻两个凹槽结构段之间设有凹槽间隔结构。
21.根据权利要求20所述的显示基板,其特征在于,所述第二阻挡结构包括多个凸起结构,多个凸起结构沿垂直于所述显示区边缘的方向排布,其中,多个凸起结构中的多个凸起结构段呈阵列排布,或者多个凸起结构中的多个凸起结构段呈错位排布。
22.根据权利要求21所述的显示基板,其特征在于,在同一个凸起结构中,相邻两个凸起结构段的延伸方向与所述凸起结构的延伸方向之间分别呈第一夹角和第二夹角,所述第一夹角与所述第二夹角位于所述凸起结构的延伸方向的两侧。
23.根据权利要求22所述的显示基板,其特征在于,所述第一夹角和所述第二夹角均小于或者等于15度。
24.根据权利要求22所述的显示基板,其特征在于,在同一个凸起结构中,多个凸起结构段包括多个凸起结构组合,在同一个凸起结构组合中包括至少两个相互连接的凸起结构段,并且相邻两个凸起结构段形成朝向所述显示区或朝向所述第一阻挡结构的第三夹角。
25.一种显示装置,其特征在于,包括权利要求1至24任一项所述的显示基板。
CN202211460729.8A 2022-11-17 2022-11-17 一种显示基板、显示装置 Pending CN115802799A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211460729.8A CN115802799A (zh) 2022-11-17 2022-11-17 一种显示基板、显示装置
PCT/CN2023/123339 WO2024103995A1 (zh) 2022-11-17 2023-10-08 显示基板、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211460729.8A CN115802799A (zh) 2022-11-17 2022-11-17 一种显示基板、显示装置

Publications (1)

Publication Number Publication Date
CN115802799A true CN115802799A (zh) 2023-03-14

Family

ID=85439676

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211460729.8A Pending CN115802799A (zh) 2022-11-17 2022-11-17 一种显示基板、显示装置

Country Status (2)

Country Link
CN (1) CN115802799A (zh)
WO (1) WO2024103995A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024103995A1 (zh) * 2022-11-17 2024-05-23 京东方科技集团股份有限公司 显示基板、显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102082780B1 (ko) * 2013-01-10 2020-03-02 삼성디스플레이 주식회사 유기발광표시장치 및 그 제조방법
KR102615113B1 (ko) * 2016-05-10 2023-12-19 삼성디스플레이 주식회사 플렉서블 디스플레이 장치
WO2021017010A1 (zh) * 2019-08-01 2021-02-04 京东方科技集团股份有限公司 显示基板及显示装置
JP7515520B2 (ja) * 2020-03-23 2024-07-12 京東方科技集團股▲ふん▼有限公司 表示基板及びその製造方法、表示マザーボード並びに表示装置
US11864413B2 (en) * 2020-05-15 2024-01-02 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and method for manufacturing the same, display device
CN113937236B (zh) * 2020-06-29 2023-04-18 京东方科技集团股份有限公司 显示基板及其制备方法、显示装置
CN213042915U (zh) * 2020-09-10 2021-04-23 京东方科技集团股份有限公司 显示基板和显示装置
CN114430014B (zh) * 2022-01-28 2024-06-21 京东方科技集团股份有限公司 显示基板及其制备方法、显示装置
CN115802799A (zh) * 2022-11-17 2023-03-14 京东方科技集团股份有限公司 一种显示基板、显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024103995A1 (zh) * 2022-11-17 2024-05-23 京东方科技集团股份有限公司 显示基板、显示装置

Also Published As

Publication number Publication date
WO2024103995A1 (zh) 2024-05-23

Similar Documents

Publication Publication Date Title
US10217802B2 (en) Organic light-emitting display device with high resolution and high definition
US11107399B2 (en) Organic light-emitting diode display device with pixel array
US20220343862A1 (en) Display substrate and display device
US11092863B2 (en) Storage capacitor, display device using the same and method for manufacturing the same
US20220392993A1 (en) Display substrate and display device
WO2024103995A1 (zh) 显示基板、显示装置
JP7261071B2 (ja) 表示装置
US20230306904A1 (en) Display panel and display device
US20240194134A1 (en) Display Substrate and Preparation Method Thereof, Display Apparatus
KR20180062522A (ko) 플렉서블 표시장치
EP4319536A1 (en) Display device
CN115244706A (zh) 显示基板及其制备方法、显示装置
CN115394201B (zh) 显示面板和显示装置
CN116110909A (zh) 显示基板和显示装置
CN115835723A (zh) 显示基板、显示装置
US20220291779A1 (en) Display device
CN115424570A (zh) 像素电路及其驱动方法、显示基板和显示装置
US20230255067A1 (en) Display Substrate, Preparation Method Thereof, and Display Device
EP4336484A1 (en) Display substrate and display device
WO2023092607A1 (zh) 显示基板和显示装置
WO2023226050A1 (zh) 显示基板及其制备方法、显示装置
US20240251611A1 (en) Display Substrate, Preparing Method Therefor, and Display Apparatus
CN221151905U (zh) 显示装置
WO2023035178A1 (zh) 显示基板及显示装置
WO2023142044A1 (zh) 显示基板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination