CN115605769B - 用于测量氮化物基半导体器件的动态导通电阻的设备 - Google Patents

用于测量氮化物基半导体器件的动态导通电阻的设备 Download PDF

Info

Publication number
CN115605769B
CN115605769B CN202280003998.3A CN202280003998A CN115605769B CN 115605769 B CN115605769 B CN 115605769B CN 202280003998 A CN202280003998 A CN 202280003998A CN 115605769 B CN115605769 B CN 115605769B
Authority
CN
China
Prior art keywords
circuit
dut
measurement
time interval
terminal connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202280003998.3A
Other languages
English (en)
Other versions
CN115605769A (zh
Inventor
林逸铭
盛健健
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Innoscience Zhuhai Technology Co Ltd
Original Assignee
Innoscience Zhuhai Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innoscience Zhuhai Technology Co Ltd filed Critical Innoscience Zhuhai Technology Co Ltd
Publication of CN115605769A publication Critical patent/CN115605769A/zh
Application granted granted Critical
Publication of CN115605769B publication Critical patent/CN115605769B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2607Circuits therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R27/00Arrangements for measuring resistance, reactance, impedance, or electric characteristics derived therefrom
    • G01R27/02Measuring real or complex resistance, reactance, impedance, or other two-pole characteristics derived therefrom, e.g. time constant
    • G01R27/08Measuring resistance by measuring both voltage and current
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2601Apparatus or methods therefor

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)

Abstract

提供一种用于测量被测器件(DUT)的动态导通电阻的设备。所述设备包括:测试接口,其被配置成用于在所述DUT和测量设备之间联接;第一测量电路,其被配置成用于感测所述DUT的漏极‑源极电压且生成与所述漏极‑源极电压成比例的第一测量信号;电流感测电路,其被配置成用于感测从所述DUT的漏极流动到源极的漏极电流且生成电流感测信号;第二测量电路,其被配置成用于接收所述电流感测信号且生成与所述漏极电流成比例的第二测量信号;第一箝位电路,其被配置成用于消除所述第一测量信号中的过冲;第二箝位电路,其被配置成用于消除所述第二测量信号中的过冲。因为消除了所述测量电压信号中的所述过冲,所以缩短了所述测量信号稳定所需的时间。

Description

用于测量氮化物基半导体器件的动态导通电阻的设备
技术领域
本发明大体上涉及一种用于测量电子器件的动态导通电阻的设备。更确切地说,本发明涉及一种用于测量氮化物基半导体器件的动态导通电阻的设备。
背景技术
由于低功率损耗和快速切换转变,GaN基器件已广泛用于高频电能转换***。相比于硅金属氧化物半导体场效应晶体管(MOSFET),GaN高电子迁移率晶体管(HEMT)具有高击穿电压和低导通电阻,更适用于高功率和高频率应用。对于GaN HEMT,存在严重的可靠性问题:当器件在切换时,其导通电阻将随着工作时间增加而持续升高。此问题也被称为动态电阻问题。因此,动态导通电阻测量对于GaN功率器件的性能评估和电路诊断很重要。为了评估GaN HEMT的动态电阻特性,通常通过在器件的接通状态期间测量器件的漏极-源极电压和电流来获得动态导通电阻。因为GaN HEMT的漏极-源极电压在断开状态下为高但在接通状态下极小,所以GaN功率器件的全范围漏极到源极电压对于典型的测量设备而言会太大。测量GaN功率器件的全范围漏极到源极电压的一种方法是使用箝位电路来捕获被测器件的接通电压且隔离器件的断开电压。
然而,常规箝位电路可包含例如二极管和Si-MOS晶体管等具有结电容的箝位器件。此等结电容会引致当被测器件接通时的充电电流ic(如图1A所展示)以及当被测器件切断时的放电电流id(如图1B所示),从而使得如图2所示在箝位信号Vs1和Vs2的波形中发生的电压尖峰。当使用测量设备(例如,示波器)来监视箝位信号Vs1和Vs2时,为了避免超出范围的问题,有必要调整示波器的测量范围以适应电压尖峰,从而导致较差信号分辨率和在根据测量信号计算动态电阻值时出现较大误差。类似地,电流取样电路中电子组件的结电容所导致的充电/放电电流还将影响测得的电流取样信号的准确性。此外,电压和电流取样信号的峰值和谷值电压过冲可能导致信号振荡。在进行测量之前需要的稳定时间限制了操作频率,从而亦限制了测试电路的应用范围。
发明内容
本发明的一个目标是在评估GaN HEMT的动态电阻特性过程中解决上述问题,以便提供可用于极高频率老化测试的测试平台。
根据本公开的一个方面,提供一种用于测量被测器件(DUT)的动态导通电阻的设备。所述设备包括:测试接口,其被配置成用于在DUT和测量设备之间联接;第一测量电路,其被配置成用于感测DUT的漏极-源极电压且生成与漏极-源极电压成比例的第一测量信号;电流感测电路,其被配置成用于感测从DUT的漏极流动到源极的漏极电流且生成电流感测信号;第二测量电路,其被配置成用于接收电流感测信号且生成与漏极电流成比例的第二测量信号;第一箝位电路,其被配置成用于消除第一测量信号中的过冲;第二箝位电路,其被配置成用于消除第二测量信号中的过冲;多个驱动电路,其被配置成用于分别驱动DUT、第一测量电路、第二测量电路、第一箝位电路和第二箝位电路;以及控制器,其被配置成用于控制所述多个驱动电路。
通过使用控制逻辑操作由本发明提供的箝位电路,可消除器件的切换过程所导致的测量电压信号中的过冲,大大地缩短测量信号稳定所需的时间。因此可允许较大的测量范围,以及改进测量的效率和准确性。
附图说明
通过参考附图从以下详细描述可以容易地理解本公开的各方面。图示可能未必按比例绘制。也就是说,为了论述清楚起见,可以任意增大或缩小各种特征的尺寸。归因于制造工艺和容差,本公开中的艺术再现和实际设备之间可能存在区别。贯穿图式和具体实施方式可使用共同参考标号来指示相同或类似的组件。
图1A和1B是常规动态导通电阻测量电路分别在被测器件接通和切断时的电路图;
图2是图1的测量电路的电信号的波形图;
图3展示根据本发明的一些实施例用于测量被测器件(DUT)的动态导通电阻的设备的电路框图;
图4展示根据本发明的一些其它实施例用于测量DUT的动态导通电阻的设备的电路框图;
图5展示根据本发明的一些实施例的测量电路的示例性电路图;
图6展示根据本发明的一些实施例的箝位电路的另一示例性电路图;
图7展示根据本发明的一些实施例用于操作所述设备的驱动信号和相应获得的测量信号的波形图;以及
图8展示根据本发明的一些实施例用于操作所述设备的驱动信号和相应获得的测量信号的波形图。
具体实施方式
在以下描述中,将阐述本公开的优选实例作为应被视为说明性而非限制性的实施例。可省略特定细节以免使本公开模糊不清;然而,编写本公开是为了使所属领域的技术人员能够在不进行不当实验的情况下实践本文中的教示。
图3展示根据本发明的一些实施例用于测量被测器件(DUT)20的动态导通电阻的设备10A的电路框图。如所展示,设备10A可包括测试接口,其被配置成用于在DUT 20和测量设备30之间联接;测量电路102,其被配置成用于感测DUT 20的漏极-源极电压Vds且生成与漏极-源极电压Vds成比例的第一测量信号Vs1;电流感测电路110,其被配置成用于感测从DUT 20的漏极流动到源极的漏极电流Id且生成与漏极电流Id成比例的电流感测信号;测量电路104,其被配置成用于接收电流感测信号且生成与漏极电流Id成比例的第二测量信号Vs2;箝位电路106,其被配置成用于消除第一测量信号Vs1中的过冲;以及箝位电路108,其被配置成用于消除第二测量信号Vs2中的过冲。设备10A可进一步包括多个驱动电路101、103、105、107、109,其被配置成用于分别驱动DUT 20、测量电路102和104,以及箝位电路106和108。设备10A可进一步包括被配置成用于控制驱动电路101、103、105、107、109的控制器111。
测试接口可包含DUT控制节点Ctrl_DUT,其用于连接到DUT 20的控制端子;第一DUT导通节点Cdct1_DUT,其用于连接到DUT 20的第一导通端子;以及第二DUT导通节点Cdct2_DUT,其用于连接到DUT 20的第二导通端子。在一些实施例中,DUT 20可以是氮化镓(GaN)高电子迁移率晶体管(HEMT),其栅极为控制端子,漏极为第一导通端子,且源极为第二导通端子。
测试接口可进一步包含第一测量节点Mea1,其用于连接到测量设备30的第一输入端口;第二测量节点Mea2,其用于连接到测量设备30的第二输入端口;以及接地节点GND,其用于连接到接地。
驱动电路101可具有连接到DUT控制节点Ctrl_DUT的输出端子。驱动电路101可生成经由DUT控制节点Ctrl_DUT到DUT的驱动信号V1。
测量电路102可具有第一导通端子T021,其连接到第一DUT导通节点Cdct1_DUT;第二导通端子T022,其连接到第一测量节点Mea1;以及参考端子T023,其连接到第二DUT导通节点Cdct2_DUT。驱动电路103可具有第一输出端子,其连接到测量电路102的共同源极端子T024;以及第二输出端子,其连接到测量电路102的控制端子T025。驱动电路103可生成经由共同源极端子T024到测量电路102的共同源极信号Vcom。驱动电路103可生成经由控制端子T025到测量电路102的驱动信号V3。
电流感测电路110可具有连接到第二DUT导通节点Cdct2_DUT的第一端子T101,和连接到接地节点GND的第二端子T102。在一些实施例中,电流感测电路110可包含具有电连接到第一端子T101的第一端和电连接到第二端子T102的第二端的电阻器(未图示)。
测量电路104可具有连接到第二DUT导通节点Cdct2_DUT的第一导通端子T041、连接到第二测量节点Mea2的第二导通端子T042,和连接到接地节点GND的参考端子T043。驱动电路105可具有第一输出端子,其连接到测量电路104的共同源极端子T044;以及第二输出端子,其连接到测量电路104的控制端子T045。驱动电路105可生成经由共同源极端子T024到测量电路104的共同源极信号Vcom。驱动电路105可生成经由控制端子T045到测量电路104的驱动信号V5。
箝位电路106可具有连接到第一测量节点Mea1的第一导通端子T061。箝位电路106可具有连接到第二DUT导通节点Cdct2_DUT的第二导通端子T062。驱动电路107可具有连接到箝位电路106的控制端子T063的输出端子且生成到箝位电路106的驱动信号V7。
箝位电路108可具有连接到第二测量节点Mea2的第一导通端子T081。箝位电路108可具有连接到接地节点GND的第二导通端子T082。驱动电路109可具有连接到箝位电路110的控制端子T083的输出端子,且生成到箝位电路110的驱动信号V9。
控制器111可具有第一输出端子T111,其连接到驱动电路101的输入端子;第二输出端子T112,其连接到驱动电路103的输入端子;第三输出端子T113,其连接到驱动电路105的输入端子;第四输出端子T114,其连接到驱动电路107的输入端子;以及第五输出端子T115,其连接到驱动电路109的输入端子。
控制器111可被配置成生成到驱动电路101的第一控制信号、到驱动电路103的第二控制信号、到驱动电路105的第三控制信号、到驱动电路107的第四控制信号,和到驱动电路109的第五控制信号。
驱动电路101可被配置成从控制器111接收第一控制信号,且生成第一驱动信号V1来接通和切断DUT 20。
驱动电路103可被配置成从控制器111接收第二控制信号,且生成第二驱动信号V3来接通和切断测量电路102。
驱动电路105可被配置成从控制器111接收第三控制信号,且生成第三驱动信号V5来接通和切断箝位电路104。
驱动电路107可被配置成从控制器111接收第四控制信号,且生成到箝位电路106的第四驱动信号V7来接通和切断箝位电路106。
驱动电路109可被配置成从控制器111接收第五控制信号,且生成到箝位电路108的第五驱动信号V9来接通和切断箝位电路108。
图4展示根据本发明的其它实施例用于测量被测器件(DUT)20的动态导通电阻的设备10B的电路框图。设备10B类似于设备10A。为了简洁起见,图3和4中的相同或类似元件被给定相同参考标号且将不进一步详细描述。如图4中所展示,设备10B不同于设备10A之处在于,测量电路102的参考端子和箝位电路106的第二导通端子两者连接到接地节点GND,而非第二DUT导通节点Cdct2_DUT。
图5展示根据本发明的一些实施例的测量电路102/104的示例性电路图。如所展示,电路102/104可包含一对增强型(E型)N沟道晶体管Q1和Q2、电阻器R1和二极管D1。晶体管Q1可具有连接到电路102/104的第一端子T021/T041的漏极、连接到电路102/104的第四端子T024/T044的源极,以及连接到电路102/104的第五端子T025/T045的栅极。晶体管Q2可具有连接到电路102/104的第二端子T022/T042的漏极、连接到电路102/104的第四端子T024/T044的源极,以及连接到电路102/104的第五端子T025/T045的栅极。电阻器R1可具有连接到电路102/104的第二端子T022/T042的第一端,以及连接到电路102/104的第三端子T023/T043的第二端。二极管D1可具有连接到电路102/104的第三端子T023/T043的阳极,以及连接到电路102/104的第二端子T022/T042的阴极。
图6展示根据本发明的一些实施例的箝位电路106/108的示例性电路图。如所展示,电路106/108可包含E型P沟道晶体管Q1以及两个E型N沟道晶体管Q2和Q3。晶体管Q1可具有连接到DC电力供应器Vcc的源极、连接到晶体管Q3的栅极的漏极,以及连接到电路106/108的控制端子T063/T083的栅极。晶体管Q2可具有连接到电路106/108的第二端子T062/T082的源极、连接到晶体管Q3的栅极的漏极,以及连接到电路106/108的控制端子T063/T083的栅极。晶体管Q3可具有连接到电路106/108的第一导通端子T061/T081的漏极,以及连接到电路106/108的第二导通端子T062/T082的源极。
图7展示根据本发明的一些实施例用于操作设备10A或10B的驱动信号V1、V3、V5、V7和V9以及所获得的测量信号Vs1和Vs2的波形图。如所展示,第一驱动信号V1可具有某一波形,使得DUT 20以切换周期Tsw接通和切断。
第二驱动信号V3可具有某一波形,使得测量电路102迟于DUT 20接通而接通持续第一时间间隔t1,且测量电路102早于DUT 20断开而断开持续第二时间间隔t2。
第三驱动信号V5可具有与第二驱动信号V3的波形相同的波形。也就是说,第三驱动信号V5可具有某一波形,使得测量电路104迟于DUT 20接通而接通持续第一时间间隔t1,且测量电路104早于DUT 20断开而断开持续第二时间间隔t2。
第四驱动信号V7可具有某一波形,使得箝位电路106:在切换周期内的第一时间处早于DUT 20接通而接通持续第三时间间隔t3;在切换周期内的第一时间处早于测量电路102/104接通而断开持续第四时间间隔t4;在切换周期内的第二时间处迟于测量电路102/104断开而接通持续第五时间间隔t5;以及在切换周期内的第二时间处迟于DUT 20断开而断开持续第六时间间隔t6。在一些实施例中,第三时间间隔t3等于第六时间间隔t6。第四时间间隔t4等于第五时间间隔t5。
第五驱动信号V9可具有与第四驱动信号V7的波形相同的波形。也就是说,第四驱动信号V9可具有某一波形,使得箝位电路108:在切换周期内的第一时间处早于DUT 20接通而接通持续第三时间间隔t3;在切换周期内的第一时间处早于测量电路102/104接通而断开持续第四时间间隔t4;在切换周期内的第二时间处迟于测量电路102/104断开而接通持续第五时间间隔t5;以及在切换周期内的第二时间处迟于DUT 20断开而断开持续第六时间间隔t6。在一些实施例中,第三时间间隔t3等于第六时间间隔t6。第四时间间隔t4等于第五时间间隔t5。
如所展示,通过用驱动信号V1、V3、V5、V7和V9操作测试设备10A/10B,测量信号Vs1和Vs2的波形中不存在峰值和谷值过冲。因此,当使用测试设备10A时与Vs1/Vs2成比例或当使用测试设备10B时与(Vs1-Vs2)/Vs2成比例的DUT 20的动态导通电阻的准确性可极大地改进。
图8展示根据本发明的一些其它实施例用于操作设备10A或10B的驱动信号V1、V3、V5、V6和V9以及所获得的测量信号Vs1和Vs2的波形图。如所展示,第一驱动信号V1可具有某一波形,使得DUT 20以切换周期Tsw接通和切断。
类似于图7的实施例,第二驱动信号V3可具有某一波形,使得测量电路102迟于DUT20接通而接通持续第一时间间隔t1,且测量电路102早于DUT 20断开而断开持续第二时间间隔t2。
第三驱动信号V5可具有与第二驱动信号V3的波形相同的波形。也就是说,第三驱动信号V5可具有某一波形,使得测量电路104迟于DUT 20接通而接通持续第一时间间隔t1,且测量电路104早于DUT 20断开而断开持续第二时间间隔t2。
不同于图7的实施例,第四驱动信号V7可具有某一波形,使得箝位电路106:在测量电路102/104接通时断开;以及在测量电路102/104断开时接通。
第五驱动信号V9可具有与第四驱动信号V7的波形相同的波形。也就是说,第五驱动信号V9可具有某一波形,使得箝位电路108:在测量电路102/104接通时断开;以及在测量电路102/104断开时接通。
如所展示,通过用驱动信号V1、V3、V5、V6和V9操作测试设备10A/10B,测量信号Vs1和Vs2的波形中不存在峰值和谷值过冲。当使用测试设备10A时DUT 20的动态导通电阻与Vs1/Vs2成比例,或当使用测试设备10B时DUT 20的动态导通电阻与(Vs1-Vs2)/Vs2成比例,因此可极大地改进DUT 20的动态导通电阻的准确性。
选择和描述实施例是为了最佳地阐释本发明的原理和其实际应用,借此使所属领域的其他技术人员能够理解本发明的各种实施例和适合于所审慎考虑的特定用途的各种修改。虽然本文所公开的方法已参考按特定次序执行的特定操作描述,但应理解,可在不脱离本公开的教示的情况下组合、细分这些操作或对这些操作进行重新排序以形成等效方法。因此,除非在本文中具体指示,否则操作的次序及分组并非限制性的。虽然本文中公开的设备已参考特定结构、形状、材料、物质组成和关系等等加以描述,但这些描述和说明并非限制性的。可作出修改以使特定情形适于本公开的目标、精神和范围。所有此些修改既定落入所附权利要求书的范围内。

Claims (17)

1.一种用于测量被测器件(DUT)的动态导通电阻的设备,其特征在于,包括:
测试接口,其被配置成用于在所述DUT和测量设备之间联接;
第一测量电路,其被配置成用于感测所述DUT的漏极-源极电压且生成与所述漏极-源极电压成比例的第一测量信号;
电流感测电路,其被配置成用于感测从所述DUT的漏极流动到源极的漏极电流,且生成与所述漏极电流成比例的电流感测信号;
第二测量电路,其被配置成用于接收所述电流感测信号,且生成与所述漏极电流成比例的第二测量信号;
第一箝位电路,其被配置成用于消除所述第一测量信号中的过冲;
第二箝位电路,其被配置成用于消除所述第二测量信号中的过冲;
多个驱动电路,其被配置成用于分别驱动所述DUT、所述第一测量电路、所述第二测量电路、所述第一箝位电路和所述第二箝位电路;以及
控制器,其被配置成用于控制所述多个驱动电路;
其中,所述多个驱动电路包含第一驱动电路、第二驱动电路、第三驱动电路、第四驱动电路和第五驱动电路;
所述控制器被配置成:
生成到所述第一驱动电路的第一控制信号来以切换周期接通和切断所述DUT;且
生成到所述第二驱动电路的第二控制信号来接通和切断所述第一测量电路以及到所述第三驱动电路的第三控制信号来接通和切断所述第二测量电路,使得所述第一测量电路和所述第二测量电路迟于所述DUT接通,而所述第一测量电路和所述第二测量电路与所述DUT之间的接通时间间隔为第一时间间隔,且所述第一测量电路早于所述DUT断开,而所述第一测量电路与所述DUT之间的断开时间间隔为第二时间间隔;
所述控制器进一步被配置成生成到所述第四驱动电路的第四驱动信号来接通和切断所述第一箝位电路,使得所述第一箝位电路:
在所述第一测量电路接通时断开;且
在所述第一测量电路断开时接通。
2.根据权利要求1所述的设备,其特征在于,所述测试接口包含:
DUT控制节点,其用于连接到所述DUT的控制端子;
第一DUT导通节点,其用于连接到所述DUT的第一导通端子;
第二DUT导通节点,其用于连接到所述DUT的第二导通端子;
第一测量节点,其用于连接到所述测量设备的第一输入端口;
第二测量节点,其用于连接到所述测量设备的第二输入端口;以及
接地节点,其用于连接到接地。
3.根据权利要求2所述的设备,其特征在于:
所述第一测量电路具有连接到所述第一DUT导通节点的第一导通端子、连接到所述第一测量节点的第二导通端子,以及连接到所述第二DUT导通节点的参考端子;
所述电流感测电路具有连接到所述第二DUT导通节点的第一端子,和连接到所述接地节点的第二端子;
所述第二测量电路具有连接到所述第二DUT导通节点的第一导通端子、连接到所述第二测量节点的第二导通端子,以及连接到所述接地节点的参考端子;
所述第一箝位电路具有连接到所述第一测量节点的第一导通端子,和连接到所述第二DUT导通节点的第二导通端子;且
所述第二箝位电路具有连接到所述第二测量节点的第一导通端子,和连接到所述接地节点的第二导通端子。
4.根据权利要求3所述的设备,其特征在于,所述多个驱动电路包含:
第一驱动电路,其具有连接到所述DUT控制节点Ctrl_DUT的输出端子;
第二驱动电路,其具有连接到第一测量电路的控制端子的输出端子;
第三驱动电路,其具有连接到第二测量电路的控制端子的输出端子;
第四驱动电路,其具有连接到所述第一箝位电路的控制端子的输出端子;以及
第五驱动电路,其具有连接到所述第二箝位电路的控制端子的输出端子。
5.根据权利要求4所述的设备,其特征在于,所述控制器包括:
第一输出端子,其连接到所述第一驱动电路的输入端子;
第二输出端子,其连接到所述第二驱动电路的输入端子;
第三输出端子,其连接到所述第三驱动电路的输入端子;
第四输出端子,其连接到所述第四驱动电路的输入端子;以及
第五输出端子,其连接到所述第五驱动电路的输入端子。
6.根据权利要求1所述的设备,其特征在于,所述控制器进一步被配置成生成到所述第四驱动电路的第四控制信号来接通和切断所述第一箝位电路,使得所述第一箝位电路:
在切换周期内的第一时间处早于所述DUT接通,而所述第一箝位电路与所述DUT之间的接通时间间隔为第三时间间隔;
在所述切换周期内的所述第一时间处早于所述第一测量电路接通,而所述第一箝位电路与所述第一测量电路之间的接通时间间隔为第四时间间隔;
在所述切换周期内的第二时间处迟于所述第一测量电路断开,而所述第一箝位电路与所述第一测量电路之间的断开时间间隔为第五时间间隔;且
在所述切换周期内的所述第二时间处迟于所述DUT断开,而所述第一箝位电路与所述DUT之间的断开时间间隔为第六时间间隔。
7.根据权利要求6所述的设备,其特征在于,所述控制器进一步被配置成生成到所述第五驱动电路的第五控制信号来接通和切断所述第二箝位电路,使得所述第二箝位电路:
在切换周期内的第一时间处早于所述DUT接通,而所述第二箝位电路与所述DUT之间的接通时间间隔为第三时间间隔;
在所述切换周期内的所述第一时间处早于所述第二测量电路接通,而所述第二箝位电路与所述第二测量电路之间的接通时间间隔为第四时间间隔;
在所述切换周期内的第二时间处迟于所述第二测量电路断开,而所述第二箝位电路与所述第二测量电路之间的断开时间间隔为第五时间间隔;且
在所述切换周期内的所述第二时间处迟于所述DUT断开,而所述第二箝位电路与所述DUT之间的断开时间间隔为第六时间间隔。
8.根据权利要求6或7所述的设备,其特征在于,所述第三时间间隔等于所述第六时间间隔;且所述第四时间间隔等于所述第五时间间隔。
9.根据权利要求1所述的设备,其特征在于,所述控制器进一步被配置成生成到所述第五驱动电路的第五驱动信号来接通和切断所述第二箝位电路,使得所述第二箝位电路:
在所述第二测量电路接通时断开;且
在所述第二测量电路断开时接通。
10.根据权利要求2所述的设备,其特征在于:
所述第一测量电路具有连接到所述第一DUT导通节点的第一导通端子、连接到所述第一测量节点的第二导通端子,以及连接到所述接地节点的参考端子;
所述电流感测电路具有连接到所述第二DUT导通节点的第一端子,和连接到所述接地节点的第二端子;
所述第二测量电路具有连接到所述第二DUT导通节点的第一导通端子、连接到所述第二测量节点的第二导通端子,以及连接到所述接地节点的参考端子;
所述第一箝位电路具有连接到所述第一测量节点的第一导通端子,和连接到所述接地节点的第二导通端子;且
所述第二箝位电路具有连接到所述第二测量节点的第一导通端子,和连接到所述接地节点的第二导通端子。
11.根据权利要求10所述的设备,其特征在于,所述多个驱动电路包含:
第一驱动电路,其具有连接到所述DUT控制节点Ctrl_DUT的输出端子;
第二驱动电路,其具有连接到第一测量电路的控制端子的输出端子;
第三驱动电路,其具有连接到第二测量电路的控制端子的输出端子;
第四驱动电路,其具有连接到所述第一箝位电路的控制端子的输出端子;以及
第五驱动电路,其具有连接到所述第二箝位电路的控制端子的输出端子。
12.根据权利要求11所述的设备,其特征在于,所述控制器包括:
第一输出端子,其连接到所述第一驱动电路的输入端子;
第二输出端子,其连接到所述第二驱动电路的输入端子;
第三输出端子,其连接到所述第三驱动电路的输入端子;
第四输出端子,其连接到所述第四驱动电路的输入端子;以及
第五输出端子,其连接到所述第五驱动电路的输入端子。
13.根据权利要求12所述的设备,其特征在于,所述控制器被配置成:
生成到所述第一驱动电路的第一驱动信号来以切换周期接通和切断所述DUT;且
生成到所述第二驱动电路的第二驱动信号来接通和切断所述第一测量电路,以及到所述第三驱动电路的第三控制信号来接通和切断所述第二测量电路,使得所述第一测量电路和所述第二测量电路迟于所述DUT接通,而所述第一测量电路和所述第二测量电路与所述DUT之间的接通时间间隔为第一时间间隔,且所述第一测量电路早于所述DUT断开,而所述第一测量电路与所述DUT之间的断开时间间隔为第二时间间隔。
14.根据权利要求13所述的设备,其特征在于,所述控制器进一步被配置成生成到所述第四驱动电路的第四驱动信号来接通和切断所述第一箝位电路,使得所述第一箝位电路:
在切换周期内的第一时间处早于所述DUT接通,而所述第一箝位电路与所述DUT之间的接通时间间隔为第三时间间隔;
在所述切换周期内的所述第一时间处早于所述第一测量电路接通,而所述第一箝位电路与所述第一测量电路之间的接通时间间隔为第四时间间隔;
在所述切换周期内的第二时间处迟于所述第一测量电路断开,而所述第一箝位电路与所述第一测量电路之间的断开时间间隔为第五时间间隔;且
在所述切换周期内的所述第二时间处迟于所述DUT断开,而所述第一箝位电路与所述DUT之间的断开时间间隔为第六时间间隔。
15.根据权利要求14所述的设备,其特征在于,所述控制器进一步被配置成生成到所述第五驱动电路的第五控制信号来接通和切断所述第二箝位电路,使得所述第二箝位电路:
在切换周期内的第一时间处早于所述DUT接通,而所述第二箝位电路与所述DUT之间的接通时间间隔为第三时间间隔;
在所述切换周期内的所述第一时间处早于所述第二测量电路接通,而所述第二箝位电路与所述第二测量电路之间的接通时间间隔为第四时间间隔;
在所述切换周期内的第二时间处迟于所述第二测量电路断开,而所述第二箝位电路与所述第二测量电路之间的断开时间间隔为第五时间间隔;且
在所述切换周期内的所述第二时间处迟于所述DUT断开,而所述第二箝位电路与所述DUT之间的断开时间间隔为第六时间间隔。
16.根据权利要求14或15所述的设备,其特征在于,所述第三时间间隔等于所述第六时间间隔;且所述第四时间间隔等于所述第五时间间隔。
17.根据权利要求13所述的设备,其特征在于,所述控制器进一步被配置成生成到所述第五驱动电路的第五驱动信号来接通和切断所述第二箝位电路,使得所述第二箝位电路:
在所述第二测量电路接通时断开;且
在所述第二测量电路断开时接通。
CN202280003998.3A 2022-07-13 2022-07-13 用于测量氮化物基半导体器件的动态导通电阻的设备 Active CN115605769B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2022/105334 WO2024011436A1 (en) 2022-07-13 2022-07-13 Apparatus for measuring dynamic on-resistance of nitride-based semiconductor device

Publications (2)

Publication Number Publication Date
CN115605769A CN115605769A (zh) 2023-01-13
CN115605769B true CN115605769B (zh) 2024-03-15

Family

ID=84854248

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280003998.3A Active CN115605769B (zh) 2022-07-13 2022-07-13 用于测量氮化物基半导体器件的动态导通电阻的设备

Country Status (2)

Country Link
CN (1) CN115605769B (zh)
WO (1) WO2024011436A1 (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101324639A (zh) * 2007-06-15 2008-12-17 夏普株式会社 电压箝位电路、过流保护电路、电压测量探头和设备
CN110174603A (zh) * 2019-05-13 2019-08-27 上海交通大学 功率半导体器件导通压降的在线测量电路
CN110850174A (zh) * 2019-11-08 2020-02-28 中山大学 用于测试宽禁带半导体开关器件动态电阻的电压钳位电路、装置及***

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10094863B2 (en) * 2016-03-02 2018-10-09 Texas Instruments Incorporated High-resolution power electronics measurements
US11716081B2 (en) * 2021-04-16 2023-08-01 Innoscience (Suzhou) Technology Co., Ltd. Controller for controlling a GaN-based device and method for implementing the same
US20240168079A1 (en) * 2022-03-03 2024-05-23 Innoscience (suzhou) Semiconductor Co., Ltd. Apparatus and method for measuring dynamic on-resistance of nitride-based switching device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101324639A (zh) * 2007-06-15 2008-12-17 夏普株式会社 电压箝位电路、过流保护电路、电压测量探头和设备
CN110174603A (zh) * 2019-05-13 2019-08-27 上海交通大学 功率半导体器件导通压降的在线测量电路
CN110850174A (zh) * 2019-11-08 2020-02-28 中山大学 用于测试宽禁带半导体开关器件动态电阻的电压钳位电路、装置及***

Also Published As

Publication number Publication date
WO2024011436A1 (en) 2024-01-18
CN115605769A (zh) 2023-01-13

Similar Documents

Publication Publication Date Title
CN111337808B (zh) 功率半导体器件导通压降的在线测量电路及***
CN108738350B (zh) 高分辨率功率电子器件测量
Gelagaev et al. A fast voltage clamp circuit for the accurate measurement of the dynamic on-resistance of power transistors
CN101324639B (zh) 电压箝位电路、过流保护电路、电压测量探头和设备
TWI509263B (zh) 電壓檢測電路及用於測量電晶體特性之方法
US10901024B2 (en) Method for measuring current-voltage characteristic
CN111337807B (zh) 开关器件的高频高压动态导通电阻测试电路及测量方法
US11448686B2 (en) RDSON/dRON measurement method and circuit for high voltage HEMTs
TWI484755B (zh) 切換裝置以及測試裝置
Lei et al. Precise extraction of dynamic R dson under high frequency and high voltage by a double-diode-isolation method
CN115605769B (zh) 用于测量氮化物基半导体器件的动态导通电阻的设备
Everts et al. A hard switching VIENNA boost converter for characterization of AlGaN/GaN/AlGaN power DHFETs
CN110824322B (zh) 量测高电子移动率晶体管之装置及方法
US11175332B2 (en) Method for measurement of current-voltage characteristics
Kohlhepp et al. Measuring of dynamic on-state resistance of GaN-HEMTs in half-bridge application under hard and soft switching operation
de Oliveira et al. Impact of dynamic on-resistance of high voltage GaN switches on the overall conduction losses
Barón et al. Analysis of a transistor-based on-state voltage measurement circuit for condition monitoring of power transistors
Cao et al. A new measurement circuit to evaluate current collapse effect of GaN HEMTs under practical conditions
Gelagaev et al. A novel voltage clamp circuit for the measurement of transistor dynamic on-resistance
Kozarik et al. Development of a device for on-die double-pulse testing and measurement of dynamic on-resistance of GaN HEMTs
Rahman et al. High Resolution Dynamic R DS (on) Measurement of GaNFET using Active V DS (on) Measurement Clamp Circuit
Šír et al. Measurement method for the dynamic on-state resistance of GaN semiconductors
CN219957769U (zh) 一种功率半导体导通电阻测试装置
CN116203373B (zh) 一种多功能半导体场效应晶体管测试电路与方法
WO2024055141A1 (en) Semiconductor testing device and method of operating semiconductor testing device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant