CN115480884A - 芯片、芯片的测试监控方法及计算机可读存储介质 - Google Patents

芯片、芯片的测试监控方法及计算机可读存储介质 Download PDF

Info

Publication number
CN115480884A
CN115480884A CN202110602781.1A CN202110602781A CN115480884A CN 115480884 A CN115480884 A CN 115480884A CN 202110602781 A CN202110602781 A CN 202110602781A CN 115480884 A CN115480884 A CN 115480884A
Authority
CN
China
Prior art keywords
interrupt service
interrupt
target
indication signal
error indication
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110602781.1A
Other languages
English (en)
Inventor
周博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BYD Semiconductor Co Ltd
Original Assignee
BYD Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BYD Semiconductor Co Ltd filed Critical BYD Semiconductor Co Ltd
Priority to CN202110602781.1A priority Critical patent/CN115480884A/zh
Publication of CN115480884A publication Critical patent/CN115480884A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4812Task transfer initiation or dispatching by interrupt, e.g. masked
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1441Resetting or repowering

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Software Systems (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本公开涉及一种芯片、芯片的测试监控方法及计算机可读存储介质。该芯片包括存储器、内部总线以及中断处理监控装置,存储器通过内部总线与中断处理监控装置耦合,存储器中存储有与多个中断服务程序一一对应的多个中断入口地址,中断处理监控装置包括:监控处理模块,用于响应目标中断服务程序的中断入口地址被调用的第一事件,开始计时;其中,目标中断服务程序为多个中断服务程序中任一中断服务程序;信号输出模块,用于在计时的计时结果大于目标中断服务程序的预设执行时长阈值的情况下,输出目标中断服务程序对应的错误指示信号;结果处理模块,用于对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行。

Description

芯片、芯片的测试监控方法及计算机可读存储介质
技术领域
本公开实施例涉及芯片设计技术领域,更具体地,涉及一种芯片、芯片的测试监控方法及计算机可读存储介质。
背景技术
微控制单元(Micro Control Unit,MCU)运行主程序过程中,在接收到中断信号的情况下,会响应中断信号,跳转至对应的中断服务程序并运行该中断服务程序。在此过程中,若中断服务程序的运行过程出现异常,例如运行故障或者不满足MCU中断处理时限,会导致MCU对应功能错误。为了恢复MCU的对应功能,目前都是通过设置看门狗和对主程序进行喂狗操作来对MCU进行复位。
实际情况中,看门狗的喂狗周期较长,无法及时响应中断服务程序的运行过程中出现的异常,导致针对该异常情况的处理时间较长。
发明内容
本公开实施例的一个目的是提供一种芯片的新的技术方案。
根据本公开的第一方面,提供了一种芯片,该芯片包括存储器、内部总线以及中断处理监控装置,存储器通过内部总线与中断处理监控装置耦合,存储器中存储有与多个中断服务程序一一对应的多个中断入口地址,中断处理监控装置包括:监控处理模块,用于响应目标中断服务程序的中断入口地址被调用的第一事件,开始计时;其中,目标中断服务程序为多个中断服务程序中任一中断服务程序;信号输出模块,用于在计时的计时结果大于目标中断服务程序的预设执行时长阈值的情况下,输出目标中断服务程序对应的错误指示信号;结果处理模块,用于对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行。
可选地,错误指示信号包括第一错误指示信号,结果处理模块具体用于:根据第一错误指示信号停止目标中断服务程序,并返回中断点继续执行主程序。
可选地,芯片还包括看门狗定时器、以及与看门狗定时器耦合的复位端,中断处理监控装置通过内部总线与看门狗定时器耦合;错误指示信号包括第二错误指示信号,结果处理模块具体用于:根据第二错误指示信号将看门狗定时器置于溢出状态,使看门狗定时器向复位端发送复位信号。
可选地,中断处理监控装置还包括:数据记录模块,用于在开始计时之后,记录目标中断服务程序的运行数据;以及,响应计时结果大于目标中断服务程序的预设执行时长阈值的第二事件,记录计时结果。
可选地,运行数据包括:目标中断服务程序的中断入口地址、中断出口地址、以及中断执行指令的数量。
可选地,中断处理监控装置还包括:发送模块,用于在结果处理模块对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行之后,将错误指示信号发送给跳转至目标中断服务程序前的主程序,以供主程序根据错误指示信号获取数据记录模块的记录结果、以及根据记录结果输出对目标中断服务程序的运行过程进行错误分析后的错误分析结果。
根据本公开的第二方面,还提供了一种芯片的测试监控方法,该芯片包括存储器、内部总线以及中断处理监控装置,该存储器通过内部总线与中断处理监控装置耦合,存储器中存储有与多个中断服务程序一一对应的多个中断入口地址,该方法应用于中断处理监控装置,该方法包括:响应目标中断服务程序的中断入口地址被调用的第一事件,开始计时;其中,目标中断服务程序为多个中断服务程序中任一中断服务程序;在计时的计时结果大于目标中断服务程序的预设执行时长阈值的情况下,输出目标中断服务程序对应的错误指示信号;对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行。
可选地,错误指示信号包括第一错误指示信号,对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行,包括:根据第一错误指示信号停止目标中断服务程序,并返回中断点继续执行主程序。
可选地,芯片还包括看门狗定时器、以及与看门狗定时器耦合的复位端,中断处理监控装置通过内部总线与看门狗定时器耦合;错误指示信号包括第二错误指示信号,对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行,包括:根据第二错误指示信号将看门狗定时器置于溢出状态,使看门狗定时器向复位端发送复位信号。
可选地,该方法还包括:在开始计时之后,记录目标中断服务程序的运行数据;以及,响应计时结果大于目标中断服务程序的预设执行时长阈值的第二事件,记录计时结果。
可选地,上述运行数据包括:目标中断服务程序的中断入口地址、中断出口地址、以及中断执行指令的数量。
可选地,在对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行之后,该方法还包括:将错误指示信号发送给跳转至目标中断服务程序前的主程序,以供主程序根据错误指示信号获取数据记录模块的记录结果、以及根据记录结果输出对目标中断服务程序的运行过程进行错误分析后的错误分析结果。
根据本公开的第三方面,还提供了一种计算机可读存储介质,该计算机可读存储介质上存储计算机程序,该计算机程序在被处理器执行时实现根据本公开的第二方面的方法。
本公开实施例的一个有益效果在于,能够响应目标中断服务程序的中断入口地址被调用的第一事件,开始计时;并且在计时的计时结果大于目标中断服务程序的预设执行时长阈值的情况下,输出目标中断服务程序对应的错误指示信号,然后对目标中断服务程序执行该错误指示信号对应的停止操作,以便停止目标中断服务程序的执行。本公开实施例能够针对不同中断服务程序设置不同错误指示信号,使得针对中断服务程序的运行过程出现异常的处理方式不再是单一的通过设置看门狗和对主程序进行喂狗操作来对MCU进行复位的方式,有效避免在一些情况下由于看门狗的喂狗周期较长,无法及时响应中断服务程序的运行过程中出现的异常,进而导致针对该异常情况的处理时间较长的问题,实现对中断服务程序的运行过程中的异常进行及时响应的目的。
通过以下参照附图对本公开的示例性实施例的详细描述,本公开实施例的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本公开的实施例,并且连同其说明一起用于解释本公开实施例的原理。
图1为本公开实施例提供的一种芯片的结构示意图;
图2为本公开实施例提供的另一种芯片的结构示意图;
图3为本公开实施例提供的再一种芯片的结构示意图;
图4为本公开实施例提供的又一种芯片的结构示意图;
图5为本公开实施例提供的一种芯片的测试监测方法的方法流程图;
图6为公开实施例提供的一种芯片的硬件结构示意图。
具体实施方式
现在将参照附图来详细描述本公开的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本公开的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本公开及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
下面,参照附图描述根据本公开的各个实施例和例子。
<设备实施例>
图1为本公开实施例提供的一种芯片的结构示意图。芯片10可以包括:存储器12、内部总线14和中断处理监控装置15,中断处理监控装置15通过内部总线14与存储器12耦合。
图2为本公开实施例提供的一种芯片的结构示意图。如图2所示,芯片10还可以包括:看门狗定时器11和与看门狗定时器11耦合的复位端13。中断处理监控装置15可以通过内部总线14与看门狗定时器11耦合。
芯片10可以具有多个中断接口(图1中未示出)。存储器12中存储有与多个中断服务程序一一对应的多个中断入口地址,且多个中断入口地址与多个中断接口也一一对应。
示例地,如图2所示,芯片10具有多个中断接口16,如图2中的中断接口I1~In。多个中断接口16例如可以为硬件接口,例设置芯片10上的引脚。
多个中断接口16可以包括至少一个内部中断接口和至少一个外部中断接口。至少一个内部中断接口例如图2中的中断接口I1~Im,至少一个外部中断接口例如图2中的中断接口I(m+1)~In;其中,n>m>0,n和m为自然数。
在多个中断接口中的一个中断接口接收到中断信号的情况下,对于该中断接口对应的目标中断服务程序,该目标中断服务程序的中断入口地址被调用,开始运行该目标中断服务程序。在此情况下,中断处理监控装置15开始工作。
如图1所示,中断处理监控装置15包括:监控处理模块151、信号输出模块152和结果处理模块153。
监控处理模块151,用于响应目标中断服务程序的中断入口地址被调用的第一事件,开始计时;其中,目标中断服务程序为多个中断服务程序中任一中断服务程序。
信号输出模块152,用于在计时的计时结果大于目标中断服务程序的预设执行时长阈值的情况下,输出目标中断服务程序对应的错误指示信号。
结果处理模块153,用于对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行。
在本公开实施例中,可以预先针对每个中断服务程序,设置该中断服务程序对应的预设执行时长阈值。该中断服务程序对应的预设执行时长阈值为该中断服务程序正常运行情况下的所需耗费的最大时长。
在一些实施例中,中断服务程序对应的预设执行时长阈值小于或等于1ms。
在一些实施例中,预先针对每个中断服务程序,设置该中断服务程序对应的错误指示信号。例如,根据中断服务程序出现异常情况时是否需要对芯片10进行初始化,将多个中断服务程序分为至少一个第一目标中断服务程序和至少一个第二目标中断服务程序,第一目标中断服务程序出现异常情况时不需要对芯片10进行初始化,第二目标中断服务程序出现异常情况时需要对芯片10进行初始化。在此情况下,设置第一目标中断服务程序的错误指示信号为第一错误指示信号,第二目标中断服务程序的错误指示信号为第二错误指示信号。
在目标中断服务程序为第一目标中断服务程序的情况下,信号输出模块152输出的错误指示信号为第一错误指示信号,结果处理模块153根据第一错误指示信号停止目标中断服务程序的执行,并返回中断点继续执行主程序,实现对目标中断服务程序的运行过程中的异常进行及时响应的目的。
在目标中断服务程序为第二目标中断服务程序的情况下,信号输出模块152输出的错误指示信号为第二错误指示信号,在此情况下,结果处理模块153根据第二错误指示信号将看门狗定时器置于溢出状态,使看门狗定时器向复位端发送复位信号,使芯片10恢复初始化,以停止目标中断服务程序的执行,实现对目标中断服务程序的运行过程中的异常进行及时响应的目的。
可以理解的是,上述所列举的实施例仅是根据中断服务程序出现异常情况时是否需要对芯片10进行初始化,对中断服务程序的运行过程出现异常采取不同的处理方式。实际情况中,也可以从其他维度对中断服务程序进行划分,并根据划分结果设置不同中断服务程序运行过程出现异常后所要采取的处理方式,实现对中断服务程序的运行过程中的异常进行及时响应的目的。
由此可见,本公开实施例能够针对不同中断服务程序设置不同错误指示信号,使得针对中断服务程序的运行过程出现异常的处理方式不再是单一的通过设置看门狗和对主程序进行喂狗操作来对MCU进行复位的方式,有效避免在一些情况下由于看门狗的喂狗周期较长,无法及时响应中断服务程序的运行过程中出现的异常,进而导致针对该异常情况的处理时间较长的问题,实现对中断服务程序的运行过程中的异常进行及时响应的目的。
在计时结果小于或等于目标中断入口地址对应的目标计时阈值的情况下,说明目标中断服务程序运行正常,在此情况下,结果处理模块152不输出错误指示信号。
在一些实施例中,目标中断服务程序的数量可以为多个,在此情况下,中断处理监控装置15可以包括多个线程,每个线程对应一个目标中断服务程序,由此可以同时对多个目标中断服务程序的运行过程进行监控。并且,多个目标中断服务程序的监控过程相互独立,对于多个目标中断服务程序中的任一目标中断服务程序而言,针对该目标中断服务程序的监控过程不会受到其他目标中断服务程序的监控过程影响。
为了实现对中断服务程序的运行过程中的相关数据和状态进行记录,在一些实施例中,如图2所示,中断处理监控装置15还可以包括:数据记录模块154。
数据记录模块154,用于在监控处理模块151开始计时之后,记录目标中断服务程序的运行数据;以及,响应计时结果大于目标中断服务程序的预设执行时长阈值的第二事件,记录计时结果。
在一些实施例中,上述运行数据包括:目标中断服务程序的中断入口地址、中断出口地址、以及中断执行指令的数量。
中断出口地址例如结束目标中断服务程序运行时所要调用的地址。
中断执行指令为用于指定跳转至目标中断服务程序的指令。在一些情况下,目标中断服务程序循环执行,因此需要多次发出中断执行指令以指定跳转至目标中断服务程序来执行该目标中断服务程序。在此情况下,中断执行指令的数量可以表示循环执行目标中断服务程序的次数。
在一些实施例中,如图3所示,中断处理监控装置15还包括:发送模块155,用于在结果处理模块对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行之后,将错误指示信号发送给跳转至目标中断服务程序前的主程序,以供主程序根据错误指示信号获取数据记录模块的记录结果、以及根据记录结果输出对目标中断服务程序的运行过程进行错误分析后的错误分析结果。
为了对中断处理监控装置15的功能进行开启或关闭,在一些实施例中,如图4所示,中断处理监控装置15还包括:功能配置模块156。
具体地,功能配置模块156,用于在监测到预设的使能事件发生的情况下,控制中断处理监控装置的状态为使能状态。以及,在监测到预设的非使能事件发生的情况下,控制中断处理监控装置的状态为非使能状态。例如,在监测到预设的使能事件发生的情况下,控制中断处理监控装置15与内部总线14解耦;例如,在监测到预设的非使能事件发生的情况下,控制中断处理监控装置15与内部总线14耦合。
预设的使能事件、预设的非使能事件可以由本领域技术人员根据实际情况进行设置,本公开实施里对此不作限定。
下面通过一些示例对本公开实施例进行详细说明。
如图2所示,中断接口I1对应第一计数器(图2中未示出)的中断功能,中断接口I2对应第二计数器(图2中未示出)的中断功能,中断接口I3对应串口通信模块(图2中未示出)的中断功能。
中断接口I1对应的中断入口地址为第一中断入口地址,第一中断入口地址对应第一中断服务程序。中断接口I2对应的中断入口地址为第二中断入口地址,第二中断入口地址对应第二中断服务程序。中断接口I3对应的中断入口地址为第三中断入口地址,第三中断入口地址对应第三中断服务程序。第一中断服务程序和第三中断服务程序例如为第一目标中断服务程序,二者的预设执行时长阈值均为1ms。第二中断服务程序例如为第一目标中断服务程序,预设执行时长阈值均0.5ms。
以中断接口I1为例,在第一中断入口地址被调用的情况下,监控处理模块151开始计时,信号输出模块152实时监测计时结果,在计时的计时结果大于第一中断服务程序的预设执行时长阈值的情况下,信号输出模块152实时获取监控处理模块151中的计时结果,在该计时结果小于或等于1ms的情况下,不输出错误指示信号;在该计时结果大于1ms的情况下,输出第一错误指示信号。结果处理模块153根据第一错误指示信号强制停止第一中断服务程序的执行,并返回中断点继续执行主程序。
以中断接口I3为例,在第二中断入口地址被调用的情况下,监控处理模块151开始计时,信号输出模块152实时监测计时结果,在计时的计时结果大于第二中断服务程序的预设执行时长阈值的情况下,信号输出模块152实时获取监控处理模块151中的计时结果,在该计时结果小于或等于0.5ms的情况下,不输出错误指示信号;在该计时结果大于0.5ms的情况下,输出第二错误指示信号。结果处理模块153根据第二错误指示信号向看门狗定时器11输出溢出信号,以便看门狗定时器11根据溢出信号将其当前的状态转换为溢出状态,使看门狗定时器11向复位端13发送复位信号。
由此可见,本公开实施例中,可以根据中断接口的不同,对中断接口对应的中断服务程序的异常运行设置不同的处理方式,实现对中断服务程序的运行过程中的异常进行及时响应的目的。
本公开实施例中的芯片10例如可以是MCU、中央处理器(central processingunit,简称CPU)等。
<方法实施例>
图5为本公开实施例提供的一种芯片的测试监控方法的方法流程图。该芯片包括存储器、内部总线以及中断处理监控装置,存储器通过内部总线与中断处理监控装置耦合,存储器中存储有与多个中断服务程序一一对应的多个中断入口地址,该方法应用于中断处理监控装置,如图5所示,该方法包括如下步骤S510~S530:
步骤S510:响应目标中断服务程序的中断入口地址被调用的第一事件,开始计时;其中,目标中断服务程序为多个中断服务程序中任一中断服务程序。
步骤S520:在计时的计时结果大于目标中断服务程序的预设执行时长阈值的情况下,输出目标中断服务程序对应的错误指示信号。
步骤S530:对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行。
可选地,错误指示信号包括第一错误指示信号,对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行,包括:根据第一错误指示信号停止目标中断服务程序,并返回中断点继续执行主程序。
可选地,芯片还包括看门狗定时器、以及与看门狗定时器耦合的复位端,中断处理监控装置通过内部总线与看门狗定时器耦合;错误指示信号包括第二错误指示信号,对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行,包括:根据第二错误指示信号将看门狗定时器置于溢出状态,使看门狗定时器向复位端发送复位信号。
可选地,该方法还包括:在开始计时之后,记录目标中断服务程序的运行数据;以及,响应计时结果大于目标中断服务程序的预设执行时长阈值的第二事件,记录计时结果。
可选地,上述运行数据包括:目标中断服务程序的中断入口地址、中断出口地址、以及中断执行指令的数量。
可选地,在对目标中断服务程序执行错误指示信号对应的停止操作,以便停止目标中断服务程序的执行之后,该方法还包括:将错误指示信号发送给跳转至目标中断服务程序前的主程序,以供主程序根据错误指示信号获取数据记录模块的记录结果、以及根据记录结果输出对目标中断服务程序的运行过程进行错误分析后的错误分析结果。
上述方法步骤的具体实现方式可以参见上述介绍芯片10的实施例中的对应描述,此处不再赘述。
本公开实施例的一个有益效果在于,能够响应在多个中断入口地址中的目标中断入口地址被调用的第一事件,开始计时,并从预设配置的多个中断接口地址对应的计时阈值中获取目标中断入口地址对应的目标计时阈值;结果处理模块,用于在计时结果大于目标中断入口地址对应的目标计时阈值的情况下,向看门狗定时器输出错误指示信号,以便将看门狗定时器置于溢出状态,使看门狗定时器向复位端发送复位信号。解决了由于看门狗的喂狗周期和主程序的执行周期较长,无法及时响应中断服务程序的运行过程中出现的异常,导致针对该异常情况的处理时间较长的问题,实现对中断服务程序的运行过程中出现的异常进行及时响应的目的。
图6是根据本公开实施例的一种芯片的硬件结构示意图。
如图6所示,该中断处理监控装置600包括处理器610和存储器620,该存储器620用于存储可执行的计算机程序,该处理器610用于根据该计算机程序的控制,执行如以上任意方法实施例的方法。
以上中断处理监控装置15的各模块可以由本实施例中的处理器610执行存储器620存储的计算机程序实现,也可以通过其他电路结构实现,在此不做限定。
本公开实施例的一个有益效果在于,能够响应在多个中断入口地址中的目标中断入口地址被调用的第一事件,开始计时,并从预设配置的多个中断接口地址对应的计时阈值中获取目标中断入口地址对应的目标计时阈值;结果处理模块,用于在计时结果大于目标中断入口地址对应的目标计时阈值的情况下,向看门狗定时器输出错误指示信号,以便将看门狗定时器置于溢出状态,使看门狗定时器向复位端发送复位信号。解决了由于看门狗的喂狗周期和主程序的执行周期较长,无法及时响应中断服务程序的运行过程中出现的异常,导致针对该异常情况的处理时间较长的问题,实现对中断服务程序的运行过程中出现的异常进行及时响应的目的。
本公开可以是***、方法和/或计算机程序产品。计算机程序产品可以包括计算机可读存储介质,其上载有用于使处理器实现本公开的各个方面的计算机可读程序指令。
计算机可读存储介质可以是可以保持和存储由指令执行设备使用的指令的有形设备。计算机可读存储介质例如可以是――但不限于――电存储设备、磁存储设备、光存储设备、电磁存储设备、半导体存储设备或者上述的任意合适的组合。计算机可读存储介质的更具体的例子(非穷举的列表)包括:便携式计算机盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、静态随机存取存储器(SRAM)、便携式压缩盘只读存储器(CD-ROM)、数字多功能盘(DVD)、记忆棒、软盘、机械编码设备、例如其上存储有指令的打孔卡或凹槽内凸起结构、以及上述的任意合适的组合。这里所使用的计算机可读存储介质不被解释为瞬时信号本身,诸如无线电波或者其他自由传播的电磁波、通过波导或其他传输媒介传播的电磁波(例如,通过光纤电缆的光脉冲)、或者通过电线传输的电信号。
这里所描述的计算机可读程序指令可以从计算机可读存储介质下载到各个计算/处理设备,或者通过网络、例如因特网、局域网、广域网和/或无线网下载到外部计算机或外部存储设备。网络可以包括铜传输电缆、光纤传输、无线传输、路由器、防火墙、交换机、网关计算机和/或边缘服务器。每个计算/处理设备中的网络适配卡或者网络接口从网络接收计算机可读程序指令,并转发该计算机可读程序指令,以供存储在各个计算/处理设备中的计算机可读存储介质中。
用于执行本公开操作的计算机程序指令可以是汇编指令、指令集架构(ISA)指令、机器指令、机器相关指令、微代码、固件指令、状态设置数据、或者以一种或多种编程语言的任意组合编写的源代码或目标代码,所述编程语言包括面向对象的编程语言—诸如Smalltalk、C++等,以及常规的过程式编程语言—诸如“C”语言或类似的编程语言。计算机可读程序指令可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络—包括局域网(LAN)或广域网(WAN)—连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。在一些实施例中,通过利用计算机可读程序指令的状态信息来个性化定制电子电路,例如可编程逻辑电路、现场可编程门阵列(FPGA)或可编程逻辑阵列(PLA),该电子电路可以执行计算机可读程序指令,从而实现本公开的各个方面。
这里参照根据本公开实施例的方法、装置(***)和计算机程序产品的流程图和/或框图描述了本公开的各个方面。应当理解,流程图和/或框图的每个方框以及流程图和/或框图中各方框的组合,都可以由计算机可读程序指令实现。
这些计算机可读程序指令可以提供给通用计算机、专用计算机或其它可编程数据处理装置的处理器,从而生产出一种机器,使得这些指令在通过计算机或其它可编程数据处理装置的处理器执行时,产生了实现流程图和/或框图中的一个或多个方框中规定的功能/动作的装置。也可以把这些计算机可读程序指令存储在计算机可读存储介质中,这些指令使得计算机、可编程数据处理装置和/或其他设备以特定方式工作,从而,存储有指令的计算机可读介质则包括一个制造品,其包括实现流程图和/或框图中的一个或多个方框中规定的功能/动作的各个方面的指令。
也可以把计算机可读程序指令加载到计算机、其它可编程数据处理装置、或其它设备上,使得在计算机、其它可编程数据处理装置或其它设备上执行一系列操作步骤,以产生计算机实现的过程,从而使得在计算机、其它可编程数据处理装置、或其它设备上执行的指令实现流程图和/或框图中的一个或多个方框中规定的功能/动作。
附图中的流程图和框图显示了根据本公开的多个实施例的***、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或指令的一部分,所述模块、程序段或指令的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。在有些作为替换的实现中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的***来实现,或者可以用专用硬件与计算机指令的组合来实现。对于本领域技术人员来说公知的是,通过硬件方式实现、通过软件方式实现以及通过软件和硬件结合的方式实现都是等价的。
以上已经描述了本公开的各实施例,上述说明是示例性的,并非穷尽性的,并且也不限于所披露的各实施例。在不偏离所说明的各实施例的范围和精神的情况下,对于本技术领域的普通技术人员来说许多修改和变更都是显而易见的。本文中所用术语的选择,旨在最好地解释各实施例的原理、实际应用或对市场中的技术改进,或者使本技术领域的其它普通技术人员能理解本文披露的各实施例。本公开的范围由所附权利要求来限定。

Claims (10)

1.一种芯片,其特征在于,所述芯片包括存储器、内部总线以及中断处理监控装置,所述存储器通过所述内部总线与所述中断处理监控装置耦合,所述存储器中存储有与多个中断服务程序一一对应的多个中断入口地址,所述中断处理监控装置包括:
监控处理模块,用于响应目标中断服务程序的中断入口地址被调用的第一事件,开始计时;其中,所述目标中断服务程序为所述多个中断服务程序中任一中断服务程序;
信号输出模块,用于在所述计时的计时结果大于所述目标中断服务程序的预设执行时长阈值的情况下,输出所述目标中断服务程序对应的错误指示信号;
结果处理模块,用于对所述目标中断服务程序执行所述错误指示信号对应的停止操作,以便停止所述目标中断服务程序的执行。
2.根据权利要求1所述的芯片,其特征在于,所述错误指示信号包括第一错误指示信号,所述结果处理模块具体用于:
根据所述第一错误指示信号停止所述目标中断服务程序,并返回中断点继续执行主程序。
3.根据权利要求1所述的芯片,其特征在于,所述芯片还包括看门狗定时器、以及与所述看门狗定时器耦合的复位端,所述中断处理监控装置通过所述内部总线与所述看门狗定时器耦合;
所述错误指示信号包括第二错误指示信号,所述结果处理模块具体用于:
根据所述第二错误指示信号将所述看门狗定时器置于溢出状态,使所述看门狗定时器向复位端发送复位信号。
4.根据权利要求1-3任一项所述的芯片,其特征在于,所述中断处理监控装置还包括:
数据记录模块,用于在所述开始计时之后,记录所述目标中断服务程序的运行数据;以及,响应计时结果大于所述目标中断服务程序的预设执行时长阈值的第二事件,记录计时结果。
5.根据权利要求4所述的芯片,其特征在于,所述运行数据包括:所述目标中断服务程序的中断入口地址、中断出口地址、以及中断执行指令的数量。
6.根据权利要求1所述的芯片,其特征在于,所述中断处理监控装置还包括:
发送模块,用于在所述结果处理模块对所述目标中断服务程序执行所述错误指示信号对应的停止操作,以便停止所述目标中断服务程序的执行之后,将所述错误指示信号发送给跳转至所述目标中断服务程序前的主程序,以供所述主程序根据所述错误指示信号获取数据记录模块的记录结果、以及根据所述记录结果输出对所述目标中断服务程序的运行过程进行错误分析后的错误分析结果。
7.一种芯片的测试监控方法,其特征在于,所述芯片包括存储器、内部总线以及中断处理监控装置,所述存储器通过所述内部总线与所述中断处理监控装置耦合,所述存储器中存储有与多个中断服务程序一一对应的多个中断入口地址,所述方法应用于所述中断处理监控装置,所述方法包括:
响应目标中断服务程序的中断入口地址被调用的第一事件,开始计时;其中,所述目标中断服务程序为所述多个中断服务程序中任一中断服务程序;
在所述计时的计时结果大于所述目标中断服务程序的预设执行时长阈值的情况下,输出所述目标中断服务程序对应的错误指示信号;
对所述目标中断服务程序执行所述错误指示信号对应的停止操作,以便停止所述目标中断服务程序的执行。
8.根据权利要求7所述的方法,其特征在于,所述错误指示信号包括第一错误指示信号;
所述对所述目标中断服务程序执行所述错误指示信号对应的停止操作,以便停止所述目标中断服务程序的执行,包括:
根据所述第一错误指示信号停止所述目标中断服务程序,并返回中断点继续执行主程序。
9.根据权利要求7所述的方法,其特征在于,所述芯片还包括看门狗定时器、以及与所述看门狗定时器耦合的复位端,所述中断处理监控装置通过所述内部总线与所述看门狗定时器耦合;
所述错误指示信号包括第二错误指示信号,所述对所述目标中断服务程序执行所述错误指示信号对应的停止操作,以便停止所述目标中断服务程序的执行,包括:
根据所述第二错误指示信号将所述看门狗定时器置于溢出状态,使所述看门狗定时器向复位端发送复位信号。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储计算机程序,所述计算机程序在被处理器执行时实现根据权利要求7-9中任意一项所述的方法。
CN202110602781.1A 2021-05-31 2021-05-31 芯片、芯片的测试监控方法及计算机可读存储介质 Pending CN115480884A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110602781.1A CN115480884A (zh) 2021-05-31 2021-05-31 芯片、芯片的测试监控方法及计算机可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110602781.1A CN115480884A (zh) 2021-05-31 2021-05-31 芯片、芯片的测试监控方法及计算机可读存储介质

Publications (1)

Publication Number Publication Date
CN115480884A true CN115480884A (zh) 2022-12-16

Family

ID=84419510

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110602781.1A Pending CN115480884A (zh) 2021-05-31 2021-05-31 芯片、芯片的测试监控方法及计算机可读存储介质

Country Status (1)

Country Link
CN (1) CN115480884A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117056062A (zh) * 2023-10-13 2023-11-14 武汉天喻信息产业股份有限公司 一种强制退出中断服务程序的方法和装置
CN117076169A (zh) * 2023-08-04 2023-11-17 阿波罗智联(北京)科技有限公司 操作***的中断异常检测方法、装置及电子设备

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117076169A (zh) * 2023-08-04 2023-11-17 阿波罗智联(北京)科技有限公司 操作***的中断异常检测方法、装置及电子设备
CN117076169B (zh) * 2023-08-04 2024-06-07 阿波罗智联(北京)科技有限公司 操作***的中断异常检测方法、装置及电子设备
CN117056062A (zh) * 2023-10-13 2023-11-14 武汉天喻信息产业股份有限公司 一种强制退出中断服务程序的方法和装置
CN117056062B (zh) * 2023-10-13 2024-04-02 武汉天喻信息产业股份有限公司 一种强制退出中断服务程序的方法和装置

Similar Documents

Publication Publication Date Title
EP3427151B1 (en) Memory backup management in computing systems
US8713366B2 (en) Restarting event and alert analysis after a shutdown in a distributed processing system
US20140122931A1 (en) Performing diagnostic tests in a data center
CN115480884A (zh) 芯片、芯片的测试监控方法及计算机可读存储介质
US20140122421A1 (en) Information processing apparatus, information processing method and computer-readable storage medium
CN112596568B (zh) 一种读取电压调节器报错信息的方法、***、设备及介质
US8756583B2 (en) Thread-specific event management in a non-stop debugging environment
CN104320308A (zh) 一种服务器异常检测的方法及装置
US9361184B2 (en) Selecting during a system shutdown procedure, a restart incident checkpoint of an incident analyzer in a distributed processing system
CN104156289A (zh) 基于检测电路的同步控制方法及***
CN113360344B (zh) 一种服务器监控方法、装置、设备及计算机可读存储介质
US10838815B2 (en) Fault tolerant and diagnostic boot
CN113672306A (zh) 服务器组件自检异常恢复方法、装置、***及介质
US10418808B2 (en) Detecting electrostatic discharge events in a computer system
US10572435B2 (en) Techniques of accessing serial console of BMC using host serial port
CN116449800A (zh) 一种控制逻辑切换方法、装置、设备及介质
CN115599617B (zh) 总线检测方法、装置、服务器及电子设备
JP2013109722A (ja) コンピュータ、コンピュータシステム、および障害情報管理方法
US10176142B2 (en) Techniques of accessing BMC terminals through serial port
CN108595273A (zh) 一种控制台程序守护方法及***
CN113835510A (zh) 一种电源供电控制方法及***
CN115904046A (zh) 嵌入式***的复位控制方法及嵌入式***
CN113064095A (zh) 一种电子设备故障检测方法、装置和电子设备
US10191875B2 (en) Techniques of providing serial port in non-legacy system via embedded-system device
US11989567B2 (en) Automatic systems devices rediscovery

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination