CN115394196B - 显示模组和电子终端 - Google Patents

显示模组和电子终端 Download PDF

Info

Publication number
CN115394196B
CN115394196B CN202211039572.1A CN202211039572A CN115394196B CN 115394196 B CN115394196 B CN 115394196B CN 202211039572 A CN202211039572 A CN 202211039572A CN 115394196 B CN115394196 B CN 115394196B
Authority
CN
China
Prior art keywords
sub
pixels
display
source drivers
timing controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211039572.1A
Other languages
English (en)
Other versions
CN115394196A (zh
Inventor
肖光星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
TCL China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL China Star Optoelectronics Technology Co Ltd filed Critical TCL China Star Optoelectronics Technology Co Ltd
Priority to CN202211039572.1A priority Critical patent/CN115394196B/zh
Publication of CN115394196A publication Critical patent/CN115394196A/zh
Application granted granted Critical
Publication of CN115394196B publication Critical patent/CN115394196B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了显示模组和电子终端,包括:显示面板,包括第一区域,第一区域内设有多列第一子像素,多列第一子像素包括多列第一类子像素、多列第二类子像素;显示模组还包括分别靠近多列第一子像素相对的两端部的多个第一源极驱动器、多个第二源极驱动器,且第一源极驱动器电性连接于至少一列第一类子像素,第二源极驱动器电性连接于至少一列第二类子像素,不仅降低了多个源极驱动器排布的难度,而且弱化了不同的源极驱动器差异所带来的不同列第一子像素中加载信号的衰减和时延等差异。

Description

显示模组和电子终端
技术领域
本发明涉及显示技术领域,尤其涉及显示模组制造技术领域,具体涉及显示模组和电子终端。
背景技术
当前,8K(7680*4320)分辨率的液晶显示模组技术已成熟进入量产,业界已开始分辨率达16K(15360*8640)级别的超高分辨率技术开发。
其中,对于超小尺寸且具有超大分辨率需求的显示模组而言,由于面板尺寸较小,不利于多个源极驱动芯片的排布,导致数量较多的源极驱动芯片无法在有限的空间内绑定在一起。
因此,现有的超小尺寸且具有超大分辨率需求的显示模组中的多个源极驱动芯片排布困难,急需改进。
发明内容
本发明实施例提供显示模组和电子终端,以解决现有的尺寸较小的面板中多个源极驱动芯片的排布受限的技术问题。
本发明实施例提供显示模组,包括:
显示面板,包括第一区域,所述第一区域内设有多列第一子像素,所述多列第一子像素包括多列第一类子像素、多列第二类子像素;
多个第一源极驱动器,靠近多列所述第一子像素的端部而设置,电性连接于多列所述第一类子像素,每一所述第一源极驱动器电性连接于对应的至少一列所述第一类子像素;
多个第二源极驱动器,靠近多列所述第一子像素远离所述第一源极驱动器的端部而设置,电性连接于多列所述第二类子像素,每一所述第二源极驱动器电性连接于对应的至少一列所述第二类子像素。
在一实施例中,还包括:
第一时序控制器,电性连接于多个所述第一源极驱动器和多个所述第二源极驱动器,以向多个所述第一源极驱动器和多个所述第二源极驱动器发送第一显示信号。
在一实施例中,所述显示面板还包括第二区域,所述第二区域内设有多列第二子像素,所述多列第二子像素包括多列第三类子像素、多列第四类子像素;
其中,所述显示模组还包括:
多个第三源极驱动器,靠近多列所述第二子像素的端部而设置,电性连接于多列所述第三类子像素,每一所述第三源极驱动器电性连接于对应的至少一列所述第三类子像素;
多个第四源极驱动器,靠近多列所述第二子像素远离所述第三源极驱动器的端部而设置,电性连接于多列所述第四类子像素,每一所述第四源极驱动器电性连接于对应的至少一列所述第四类子像素;
第二时序控制器,电性连接于多个所述第三源极驱动器和多个所述第四源极驱动器,以向多个所述第三源极驱动器和多个所述第四源极驱动器发送第二显示信号;
其中,所述第二时序控制器电性连接于所述第一时序控制器,以接收所述第一时序控制器发送的控制信号。
在一实施例中,所述控制信号包括同步信号;
其中,当所述第一时序控制器将所述第一显示信号传输至多个所述第一源极驱动器和多个所述第二源极驱动器时,所述同步信号用于同步控制所述第二时序控制器将所述第二显示信号传输至多个所述第三源极驱动器和多个所述第四源极驱动器。
在一实施例中,所述第一时序控制器用于获取第一地址信号和待重组显示信号,所述第一时序控制器用于根据所述第一地址信号从所述待重组显示信号中获取第一待重组显示信号;
其中,所述控制信号包括第二地址信号,所述第二时序控制器用于获取所述待重组显示信号,所述第二时序控制器用于根据所述第二地址信号从所述待重组显示信号中获取第二待重组显示信号。
在一实施例中,所述第一时序控制器还用于处理所述第一待重组显示信号以形成所述第一显示信号,所述第一显示信号包括多个第一子显示信号、多个第二子显示信号;
其中,所述第一时序控制器还用于将每一所述第一子显示信号传输至对应的所述第一源极驱动器以控制对应的第一类子像素显示,以及将每一所述第二子显示信号传输至对应的所述第二源极驱动器以控制对应的第二类子像素显示。
在一实施例中,所述第一类子像素和所述第二类子像素在行方向上交替排列。
在一实施例中,所述第二时序控制器还用于处理所述第二待重组显示信号以形成所述第二显示信号,所述第二显示信号包括多个第三子显示信号、多个第四子显示信号;
其中,所述第二时序控制器还用于将每一所述第三子显示信号传输至对应的所述第三源极驱动器以控制对应的第三类子像素显示,以及将每一所述第四子显示信号传输至对应的所述第四源极驱动器以控制对应的第四类子像素显示。
在一实施例中,所述第一时序控制器靠近多个所述第一源极驱动器而设置,多个所述第一源极驱动器连接于所述第一时序控制器,多个所述第二源极驱动器通过连线连接于所述第一时序控制器;
其中,所述第二时序控制器靠近多个所述第三源极驱动器而设置,多个所述第三源极驱动器和多个所述第二源极驱动器靠近所述显示面板的同一端部而设置。
本发明实施例提供电子终端,所述电子终端包括如上文任一所述的显示模组。
本发明实施例提供的显示模组和电子终端,包括:显示面板,包括第一区域,所述第一区域内设有多列第一子像素,所述多列第一子像素包括多列第一类子像素、多列第二类子像素;多个第一源极驱动器,靠近多列所述第一子像素的端部而设置,电性连接于多列所述第一类子像素,每一所述第一源极驱动器电性连接于对应的至少一列所述第一类子像素;多个第二源极驱动器,靠近多列所述第一子像素远离所述第一源极驱动器的端部而设置,电性连接于多列所述第二类子像素,每一所述第二源极驱动器电性连接于对应的至少一列所述第二类子像素。其中,本发明中将电性连接至多列第一类子像素的第一源极驱动器、电性连接至多列第二类子像素的第二源极驱动器分别设置再多列第一子像素相对的两端,降低了显示模组中的多个源极驱动器排布的难度,并且将位于同一列的多个第一子像素均电性连接至同一源极驱动器,避免了连接至不同源极驱动器造成的同列第一子像素中加载信号的衰减和时延等差异。
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果显而易见。
图1为本发明实施例提供的显示模组的第一种俯视示意图。
图2为本发明实施例提供的显示模组的第二种俯视示意图。
图3为本发明实施例提供的显示模组的第三种俯视示意图。
图4为本发明实施例提供的显示模组的第四种俯视示意图。
图5为本发明实施例提供的显示模组的第五种俯视示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、连续地描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“靠近”、“远离”、“端”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本发明的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
本发明实施例提供显示模组,所述显示模组包括但不限于以下实施例以及以下实施例的组合。
在一实施例中,如图1至图3所示,显示模组100包括:显示面板30,包括第一区域A1,所述第一区域A1内设有多列第一子像素10,所述多列第一子像素10包括多列第一类子像素101、多列第二类子像素102;多个第一源极驱动器201,靠近多列所述第一子像素10的第一端部B1而设置,电性连接于多列所述第一类子像素101,每一所述第一源极驱动器201电性连接于对应的至少一列所述第一类子像素101;多个第二源极驱动器202,靠近多列所述第一子像素10远离所述第一源极驱动器201的第二端部B2而设置,电性连接于多列所述第二类子像素102,每一所述第二源极驱动器202电性连接于对应的至少一列所述第二类子像素102。
其中,本实施例中的第一子像素10为第一类子像素101或者第二类子像素102,是根据电性连接于第一源极驱动器201或者第二源极驱动器202而划分,此处可以认为将电性连接于第一源极驱动器201的第一子像素10定义为第一类子像素101,以及将电性连接于第二源极驱动器202的第一子像素10定义为第二类子像素102。进一步的,如图1至图3所示,位于同一列的多个第一子像素10可以均电性连接于第一源极驱动器201或者第二源极驱动器202,以简化所有第一子像素10与第一源极驱动器201、第二源极驱动器202的连接关系,降低布局和线路成本,即可以认为每一列第一子像素10可以为一列第一类子像素101或者一列第二类子像素102。
具体的,如图1至图3所示,多列第一子像素10可以包括沿行方向交替排列的第一颜色子像素列和第二颜色子像素列,第一颜色子像素列可以包括沿列方向排列的多个第一颜色子像素01,第二颜色子像素列可以包括沿行方向排列的多个第二颜色子像素02。需要注意的是,结合上文论述,由于第一子像素10为第一颜色子像素01或者第二颜色子像素02只与其对应的列序号相关,而并非与其电性连接于第一源极驱动器201或者第二源极驱动器202相关,故第一类子像素101(电性连接于第一源极驱动器201的第一子像素10)可以为第一颜色子像素01(例如图1所示的第一列第一子像素10)或者第二颜色子像素02(例如图1所示的第六列第一子像素10),第二类子像素102(电性连接于第二源极驱动器202的第一子像素10)也可以为第一颜色子像素01(例如图2所示的第四列第一子像素10)或者第二颜色子像素02(例如图1所示的第二列第一子像素10)。
一方面,本实施例中对于位于第一区域A1内的多列第一子像素10,将电性连接至部分第一子像素10(多列第一类子像素101)的第一源极驱动器201、电性连接至另一部分第一子像素10(多列第二类子像素102)的第二源极驱动器202分别设置在多列第一子像素10的第一端部B1、第二端部B2,从而分散第一源极驱动器201、第二源极驱动器202的排布,避免第一源极驱动器201、第二源极驱动器202集中排布而造成距离过近甚至超出显示面板30的边缘导致尺寸过大等问题,降低了显示模组中的多个源极驱动器排布的难度。
另一方面,本实施例中对于位于同一列的多个第一子像素10(一列第一类子像素101或者一列第二类子像素102),将其均电性连接至同一源极驱动器(第一源极驱动器201或者第二源极驱动器202),以使位于同一列的多个第一子像素10由同一源极驱动器加载第一显示信号,避免了因由不同源极驱动器加载第一显示信号造成信号的衰减和时延等差异;进一步的,可以将多列第一类子像素101和多列第二类子像素102分散排列,以弱化由于第一源极驱动器201和第二源极驱动器202差异所带来的不同列第一子像素10中加载信号的衰减和时延等差异。
在一实施例中,结合图1至图4所示,显示模组100还包括:第一时序控制器401,电性连接于多个所述第一源极驱动器201和多个所述第二源极驱动器202,以向多个所述第一源极驱动器201和多个所述第二源极驱动器202发送第一显示信号。具体的,第一时序控制器401可以靠近多个第一源极驱动器201或者多个第二源极驱动器202而设置,图4中以第一时序控制器401可以靠近多个第一源极驱动器201而设置为例进行说明:多个第一源极驱动器201可以直接连接于第一时序控制器401以被加载第一显示信号中对应的多个第一子显示信号,进一步的,显示模组100还可以包括第一时序连接器501,第一时序连接器501可以靠近多个第二源极驱动器202而设置,且第一时序连接器501电性连接于第一时序控制器401,多个第二源极驱动器202可以直接连接于第一时序连接器501,以电性连接至第一时序控制器401以被加载第一显示信号中对应的多个第二子显示信号。
其中的,结合图1至图5所示,所述第一时序控制器401靠近多个所述第一源极驱动器201而设置,多个所述第一源极驱动器201连接于所述第一时序控制器401,多个所述第二源极驱动器202通过连线连接于所述第一时序控制器401。具体的,第一时序控制器401可以通过排线(例如镀锡扁平铜线)电性连接于多个第一源极驱动器201,第一源极驱动器201可以通过排线或者覆晶薄膜技术电性连接于对应的多列第一类子像素101,同样,第一时序连接器501也可以通过排线或者覆晶薄膜技术电性连接于对应的多列第二类子像素102,进一步的,连接于第一时序控制器401和第一时序连接器501的连线可以位于显示面板30的背面。
其中,如图4所示,第一区域A1内还可以设有多列第三颜色子像素03,可以在行方向依次排列的一列第一颜色子像素01、一列第二颜色子像素02和一列第三颜色子像素03为最小重复单元,重复单元可以在行方向依次设置,同理,第一子像素10是否为第三颜色子像素03只与其对应的列序号相关,而并非与其电性连接于第一源极驱动器201或者第二源极驱动器202相关,例如第一类子像素101(电性连接于第一源极驱动器201的第一子像素10)可以为第一颜色子像素01(例如图4所示的第一列第一子像素10)、第二颜色子像素02(例如图4所示的倒数第二列第一子像素10)或者第三颜色子像素03(例如图4所示的第三列第一子像素10)。
特别的,如图5所示,若在整个显示面板30中,重复单元可以在行方向依次设置,且所有列子像素交替连接于位于多列子像素上端部(第一端部B1、第四端部B4所处位置)、下端部(第二端部B2、第三端部B3所处位置)的源极驱动器,则可以认为每相邻两重复单元以及连接源极驱动器的方式可以形成一循环单元。
在一实施例中,结合图1至图5所示,所述显示面板30还包括第二区域A2,所述第二区域A2内设有多列第二子像素60,所述多列第二子像素60包括多列第三类子像素601、多列第四类子像素602;其中,所述显示模组100还包括:多个第三源极驱动器203,靠近多列所述第二子像素60的第三端部B3而设置,电性连接于多列所述第三类子像素601,每一所述第三源极驱动器203电性连接于对应的至少一列所述第三类子像素601;多个第四源极驱动器204,靠近多列所述第二子像素60远离所述第三源极驱动器203的第四端部B4而设置,电性连接于多列所述第四类子像素602,每一所述第四源极驱动器204电性连接于对应的至少一列所述第四类子像素602;第二时序控制器402,电性连接于多个所述第三源极驱动器203和多个所述第四源极驱动器204,以向多个所述第三源极驱动器203和多个所述第四源极驱动器204发送第二显示信号;其中,所述第二时序控制器402电性连接于所述第一时序控制器401,以接收所述第一时序控制器401发送的控制信号。
其中,本实施例中的第二子像素60、第三类子像素601、第四类子像素602、第三源极驱动器203、第四源极驱动器204和第二时序控制器402可以分别参考上文关于第一子像素10、第一类子像素101、第二类子像素102、第一源极驱动器201、第二源极驱动器202和第一时序控制器401的相关描述,区别在于,前者位于第二区域A2而后者位于第一区域A1,第二区域A2和第一区域A1的相对位置不做限定。同理,第一区域A1内也可以设有在行方向依次排列的一列第一颜色子像素01、一列第二颜色子像素02和一列第三颜色子像素03为最小重复单元,重复单元可以在行方向依次设置;进一步的,重复单元可以在显示面板30的整个显示区内沿行方向依次设置,例如第一区域A1和第二区域A2相邻设置时(如图5所示),同一重复单元中的部分颜色的子像素可以位于第一区域A1,另一部分颜色的子像素可以位于第二区域A2。
进一步的,显示模组100还可以包括电性连接于第二时序控制器402的第二时序连接器502,结合上文论述,同理,多个第三源极驱动器203可以直接连接于第二时序控制器402以被加载第二显示信号中对应的多个第三子显示信号,第二时序连接器502可以靠近多个第四源极驱动器204而设置,多个第四源极驱动器204可以直接连接于第二时序连接器502,以电性连接至第二时序控制器402以被加载第二显示信号中对应的多个第四子显示信号。
具体的,本实施例中的第二时序控制器402电性连接于第一时序控制器401,以接收第一时序控制器401发送的控制信号,即第一时序控制器401可以至少向第二时序控制器402发送控制信号,例如可以控制第二时序控制器402向多列第二子像素60发送的信号的时间、内容中的至少一者。进一步的,第一时序控制器401可以接收信号源发送的、对应于所有子像素(至少包括所有第一子像素10、所有第二子像素60)的图像信号,再至少将对应于所有第二子像素60的图像信号(包括包含于上文提及的控制信号中部分信号)传送至第二时序控制器402,以至少降低信号源的功耗。
可以理解的,结合图1至图3、图5所示,例如所有时序控制器直接(例如通过第一时序控制器401、第二时序控制器402)或者间接(例如通过第一时序连接器501、第二时序连接器502)可以处理的显示面板30的分辨率为W*H,其中W、H分别为行方向、列方向上的像素单元的数目,若基于每一像素单元包括三个颜色子像素(第一颜色子像素01、第二颜色子像素02和第三颜色子像素03),且每一源极驱动器(第一源极驱动器201、第二源极驱动器202、第三源极驱动器203或第四源极驱动器204)具有N个输出通道,则所需的源极驱动器的数目之和K可以为3W/N。
其中,对于显示面板30仅包括第一区域A1而言,参考图1至4中的第一区域A1可知,此时源极驱动器的数目之和K可以为任意偶数,可以最大程度地利用多列第一子像素10上端部(第一端部B1、第四端部B4所处位置)和下端部(第二端部B2、第三端部B3所处位置)的空间。需要注意的是,对于显示面板30至少包括第一区域A1和第二区域A2而言,若源极驱动器的数目之和K为任意偶数(2*M,M为正整数),考虑到最大程度地利用多列第一子像素10上端部(第一端部B1、第四端部B4所处位置)和下端部(第二端部B2、第三端部B3所处位置)的空间,则必然分配为多列第一子像素10上端部、下端部附近分别设有M个源极驱动器;进一步的,基于每一时序控制器(例如第一时序控制器401或者第二时序控制器402)和每一时序连接器(例如第一时序连接器501或者第二时序连接器502)的驱动能力相当(能控制的源极驱动器的数目相同),若此时不考虑M的奇偶性,当M为奇数时,则位于多列第一子像素10上端部必然存在位于中间的一个源极驱动器是多余的,无法被第一时序控制器401或者第二时序控制器402处理,同理,则位于多列第一子像素10下端部必然存在位于中间的一个源极驱动器是多余的,无法被第一时序连接器501或者第二时序连接器502处理;因此,M需要为偶数(2*P,P为正整数)才可行,也即K需要等于4*P才可以满足要求。
在一实施例中,结合图1至图5所示,所述第一时序控制器401靠近多个所述第一源极驱动器201而设置,所述第二时序控制器402靠近多个所述第三源极驱动器203而设置,且多个所述第三源极驱动器203和多个所述第二源极驱动器202靠近所述显示面板30的同一端部(即第二端部B2和第三端部B3均邻近于显示面板30的同一端部)而设置。
可以理解的,时序控制器(第一时序控制器401或者第二时序控制器402)相比较时序连接器(第一时序连接器501或者第二时序连接器502),由于电路较复杂,体积也较大;结合上文论述,本实施例中的第一时序控制器401靠近第一端部B1设置,第二时序控制器402靠近第三端部B3,且第一端部B1和第三端部B3为多个子像素相对设置的两个端部,即体积均较大的第一时序控制器401和第二时序控制器402分别位于多个子像素相对设置的两个端部,可以避免两者集中设置于多个子像素的同一端部造成短路风险增加或者无法布局。
在一实施例中,结合图1至图5所示,所述控制信号包括同步信号;其中,当所述第一时序控制器401将所述第一显示信号传输至多个所述第一源极驱动器201和多个所述第二源极驱动器202时,所述同步信号用于同步控制所述第二时序控制器402将所述第二显示信号传输至多个所述第三源极驱动器203和多个所述第四源极驱动器204。可以理解的,本实施例中通过控制第二时序控制器402接收第一时序控制器401发送的同步信号,可以至少使得第二时序控制器402和第一时序控制器401同时分别向各自对应的源极驱动器加载对应的显示信号,提高了第一时序控制器401和第二时序控制器402两者信号传输的一致性,避免信号传输时延造成的画面残缺。
在一实施例中,结合图1至图5所示,所述第一时序控制器401用于获取第一地址信号和待重组显示信号,所述第一时序控制器401用于根据所述第一地址信号从所述待重组显示信号中获取第一待重组显示信号;其中,所述控制信号包括第二地址信号,所述第二时序控制器402用于获取所述待重组显示信号,所述第二时序控制器402用于根据所述第二地址信号从所述待重组显示信号中获取第二待重组显示信号。
具体的,结合上文论述,本实施例中的待重组显示信号可以理解为包含于上文提及的信号源发送的图像信号,进一步的,可以认为待重组信号包括与多个子像素(至少包括多个第一子像素10、多个第二子像素60)对应的多个子像素信号,再根据第一时序控制器401和第二时序控制器402分别用于控制的多个子像素的分布位置情况,以分别设置对应的第一地址信号和第二地址信号供第一时序控制器401和第二时序控制器402分别据此从待重组显示信号中获取第一待重组显示信号、第二待重组显示信号。其中,第一待重组显示信号可以理解为用于控制第一区域A1内的多个第一子像素10的显示画面,第二待重组显示信号可以理解为用于控制第二区域A2内的多个第二子像素60的显示画面。
其中,待重组显示信号可以由信号源产生并均向第一时序控制器401和第二时序控制器402发送,或者信号源可以将待重组显示信号发送至第一时序控制器401,进一步通过第一时序控制器401将待重组显示信号再发送至第二时序控制器402。
在一实施例中,结合图1至图5所示,所述第一时序控制器401还用于处理所述第一待重组显示信号以形成所述第一显示信号,所述第一显示信号包括多个第一子显示信号、多个第二子显示信号;其中,所述第一时序控制器401还用于将每一所述第一子显示信号传输至对应的所述第一源极驱动器201以控制对应的第一类子像素101显示,以及(通过第一时序连接器501)将每一所述第二子显示信号传输至对应的所述第二源极驱动器202以控制对应的第二类子像素102显示。
其中,“处理所述第一待重组显示信号以形成所述第一显示信号”可以理解为:在根据第一地址信号选取待重组显示信号中对应的多个数据组成第一待重组显示信号的过程中可能会导致数据的排列顺序和对应的多列第一类子像素101、多列第二类子像素102的排列顺序不一致,此时可以进一步将第一显示信号中对应于多列第一类子像素101的数据按照多列第一类子像素101中的多个第一类子像素101顺序的排序以形成多个第一子显示信号,以及第一显示信号中对应于多列第二类子像素102的数据按照多列第二类子像素102中的多个第二类子像素102顺序的排序以形成多个第二子显示信号,再分别向第一时序控制器401和第一时序连接器501发送多个第一子显示信号和多个第二子显示信号。
进一步的,显示面板30还可以包括对应于多行第一子像素10的多条栅极线,每一栅极线电性连接至对应行的第一子像素10,因此“处理所述第一待重组显示信号以形成所述第一显示信号”还可以进一步理解为:根据第一源极驱动器201和每一列第一类子像素101中的多个第一类子像素101的电性连接的顺序(实质通过每一条栅极线加载的栅极信号控制)以对第一待重组显示信号中的对应于对应列第一类子像素101的多个数据重排,例如第一源极驱动器201按照由上至下的顺序依次电性连接对应列第一类子像素101中的多个第一类子像素101,则第一显示信号中对应于对应列第一类子像素101的多个第一子显示信号的排列顺序也是以依次对应于由上至下的多个第一类子像素101。
具体的,第一待重组显示信号可以包括对应于多个第一子像素10的多个子像素信号,每一子像素信号可以包括至少一数据,可以认为第一待重组显示信号中的多个子像素信号按照多个第一子像素10排列的顺序排列;需要注意的是,结合上文论述,本发明中的多个第一子像素10包括电性连接于第一源极驱动器201的第一类子像素101、电性连接于第二源极驱动器202的第二类子像素102,且多列第一类子像素101和多列第二类子像素102的排列顺序可以不做限定。
同理,所述第二时序控制器402还用于处理所述第二待重组显示信号以形成所述第二显示信号,所述第二显示信号包括多个第三子显示信号、多个第四子显示信号;其中,所述第二时序控制器402还用于将每一所述第三子显示信号传输至对应的所述第三源极驱动器203以控制对应的第三类子像素601显示,以及将每一所述第四子显示信号传输至对应的所述第四源极驱动器204以控制对应的第四类子像素602显示。具体可以参考上文关于“所述第一时序控制器401还用于处理所述第一待重组显示信号以形成所述第一显示信号”的论述。
进一步的,例如图3所示,第一类子像素101和第二类子像素102在行方向上可以交替排列,其中,行方向可以理解为多列第一子像素10排列的方向,此处可以理解为至少一列第一类子像素101和至少一列第二类子像素102在行方向上交替排列,例如在行方向上至少依次排列:一第一类子像素101、一第二类子像素102和一第一类子像素101,或者一第二类子像素102、一第一类子像素101和一第二类子像素102。
结合上文论述可知,进一步的,多列第一类子像素101和多列第二类子像素102在行方向上可以交替排列,本发明中将多列第一类子像素101和多列第二类子像素102分散排列,可以弱化由于第一源极驱动器201和第二源极驱动器202差异所带来的不同列第一子像素10中加载信号的衰减和时延等差异;进一步的,本实施例中的多列第一类子像素101和多列第二类子像素102交替排列以具有更好的分散性和分布的均匀性,且相邻两列第一子像素10的间距较小,即第一源极驱动器201和第二源极驱动器202引起的差异被均匀分散到每一列第一子像素10,可以进一步弱化由于第一源极驱动器201和第二源极驱动器202差异所带来的不同列第一子像素10中加载信号的衰减和时延等差异。
其中,本实施例中对第一待重组显示信号中的数据排序以形成包括多个第一子显示信号、多个第二子显示信号的第一显示信号,并且多个第一子显示信号的排列顺序也可以和对应的多列第一类子像素101的排列顺序相对应,多个第二子显示信号的排列顺序也可以和对应的多列第二类子像素102的排列顺序相对应。具体的,每一第一子显示信号可以认为用于控制对应的一列第一类子像素101的发光情况,即通过第一源极驱动器201传输至对应的一列第一类子像素101,每一第二子显示信号可以认为用于控制对应的一列第二类子像素102的发光情况,即通过第二源极驱动器202传输至对应的一列第二类子像素102。
进一步的,同理,第二时序控制器402还用于将第二待重组显示信号中的数据排序以形成第二显示信号,第二显示信号包括多个第三子显示信号、多个第四子显示信号;其中,第二时序控制器402还用于将每一第三子显示信号传输至对应的第三源极驱动器203,以及(通过第二时序连接器502)将每一第四子显示信号传输至对应的第四源极驱动器204。
需要注意的是,以上实施例仅以与第一区域A1、第二区域A2相关的子像素、源极驱动器、时序控制器、时序连接器为例进行说明,并不限定本发明中仅包括以上两区域相关的结构,或者也可以理解为本发明也可以包括多个第一区域A1及其相关的子像素、源极驱动器、时序控制器、时序连接器,当然也可以包括多个第二区域A2及其相关的子像素、源极驱动器、时序控制器、时序连接器。
本发明实施例提供电子终端,所述电子终端包括如上文任一所述的显示模组。
本发明实施例提供的显示模组和电子终端,包括:显示面板,包括第一区域,所述第一区域内设有多列第一子像素,所述多列第一子像素包括多列第一类子像素、多列第二类子像素;多个第一源极驱动器,靠近多列所述第一子像素的端部而设置,电性连接于多列所述第一类子像素,每一所述第一源极驱动器电性连接于对应的至少一列所述第一类子像素;多个第二源极驱动器,靠近多列所述第一子像素远离所述第一源极驱动器的端部而设置,电性连接于多列所述第二类子像素,每一所述第二源极驱动器电性连接于对应的至少一列所述第二类子像素。其中,本发明中将电性连接至多列第一类子像素的第一源极驱动器、电性连接至多列第二类子像素的第二源极驱动器分别设置再多列第一子像素相对的两端,降低了显示模组中的多个源极驱动器排布的难度,并且将位于同一列的多个第一子像素均电性连接至同一源极驱动器,避免了连接至不同源极驱动器造成的同列第一子像素中加载信号的衰减和时延等差异。
以上对本发明实施例所提供的显示模组和电子终端进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例的技术方案的范围。

Claims (7)

1.一种显示模组,其特征在于,包括:
显示面板,包括第一区域,所述第一区域内设有多列第一子像素,所述多列第一子像素包括多列第一类子像素、多列第二类子像素;
多个第一源极驱动器,靠近多列所述第一子像素的端部而设置,电性连接于多列所述第一类子像素,每一所述第一源极驱动器电性连接于对应的至少一列所述第一类子像素;
多个第二源极驱动器,靠近多列所述第一子像素远离所述第一源极驱动器的端部而设置,电性连接于多列所述第二类子像素,每一所述第二源极驱动器电性连接于对应的至少一列所述第二类子像素;
第一时序控制器,电性连接于多个所述第一源极驱动器和多个所述第二源极驱动器,以向多个所述第一源极驱动器和多个所述第二源极驱动器发送第一显示信号;
其中,所述显示面板还包括第二区域和用于控制位于所述第二区域内的子像素的第二时序控制器,所述第二时序控制器电性连接于所述第一时序控制器,以接收所述第一时序控制器发送的控制信号,所述第二时序控制器用于根据第二显示信号驱动位于所述第二区域内的子像素;
其中,所述控制信号包括同步信号,当所述第一时序控制器将所述第一显示信号传输至多个所述第一源极驱动器和多个所述第二源极驱动器时,所述同步信号用于同步控制所述第二时序控制器输出所述第二显示信号;
其中,所述第一时序控制器用于获取第一地址信号和待重组显示信号,所述第一时序控制器用于根据所述第一地址信号从所述待重组显示信号中获取用于形成所述所述第一显示信号的第一待重组显示信号;
其中,所述第一时序控制器还用于处理所述第一待重组显示信号以形成所述第一显示信号,所述第一显示信号包括多个第一子显示信号、多个第二子显示信号,所述第一时序控制器还用于将每一所述第一子显示信号传输至对应的所述第一源极驱动器以控制对应的第一类子像素显示,以及将每一所述第二子显示信号传输至对应的所述第二源极驱动器以控制对应的第二类子像素显示。
2.根据权利要求1所述的显示模组,其特征在于,所述第二区域内设有多列第二子像素,所述多列第二子像素包括多列第三类子像素、多列第四类子像素;
其中,所述显示模组还包括:
多个第三源极驱动器,靠近多列所述第二子像素的端部而设置,电性连接于多列所述第三类子像素,每一所述第三源极驱动器电性连接于对应的至少一列所述第三类子像素;
多个第四源极驱动器,靠近多列所述第二子像素远离所述第三源极驱动器的端部而设置,电性连接于多列所述第四类子像素,每一所述第四源极驱动器电性连接于对应的至少一列所述第四类子像素;
所述第二时序控制器电性连接于多个所述第三源极驱动器和多个所述第四源极驱动器,以向多个所述第三源极驱动器和多个所述第四源极驱动器发送第二显示信号。
3.根据权利要求2所述的显示模组,其特征在于,所述控制信号包括第二地址信号,所述第二时序控制器用于获取所述待重组显示信号,所述第二时序控制器用于根据所述第二地址信号从所述待重组显示信号中获取第二待重组显示信号。
4.根据权利要求1所述的显示模组,其特征在于,所述第一类子像素和所述第二类子像素在行方向上交替排列。
5.根据权利要求3所述的显示模组,其特征在于,所述第二时序控制器还用于处理所述第二待重组显示信号以形成所述第二显示信号,所述第二显示信号包括多个第三子显示信号、多个第四子显示信号;
其中,所述第二时序控制器还用于将每一所述第三子显示信号传输至对应的所述第三源极驱动器以控制对应的第三类子像素显示,以及将每一所述第四子显示信号传输至对应的所述第四源极驱动器以控制对应的第四类子像素显示。
6.根据权利要求2所述的显示模组,其特征在于,所述第一时序控制器靠近多个所述第一源极驱动器而设置,多个所述第一源极驱动器连接于所述第一时序控制器,多个所述第二源极驱动器通过连线连接于所述第一时序控制器;
其中,所述第二时序控制器靠近多个所述第三源极驱动器而设置,多个所述第三源极驱动器和多个所述第二源极驱动器靠近所述显示面板的同一端部而设置。
7.一种电子终端,其特征在于,所述电子终端包括如权利要求1至6任一所述的显示模组。
CN202211039572.1A 2022-08-29 2022-08-29 显示模组和电子终端 Active CN115394196B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211039572.1A CN115394196B (zh) 2022-08-29 2022-08-29 显示模组和电子终端

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211039572.1A CN115394196B (zh) 2022-08-29 2022-08-29 显示模组和电子终端

Publications (2)

Publication Number Publication Date
CN115394196A CN115394196A (zh) 2022-11-25
CN115394196B true CN115394196B (zh) 2023-12-29

Family

ID=84123235

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211039572.1A Active CN115394196B (zh) 2022-08-29 2022-08-29 显示模组和电子终端

Country Status (1)

Country Link
CN (1) CN115394196B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1279459A (zh) * 1999-06-15 2001-01-10 夏普公司 液晶显示方法和改进动画显示质量的液晶显示装置
CN101303840A (zh) * 2008-06-13 2008-11-12 上海广电光电子有限公司 液晶显示装置及其驱动方法
CN101527123A (zh) * 2008-03-07 2009-09-09 群康科技(深圳)有限公司 液晶显示装置
CN107195279A (zh) * 2017-07-27 2017-09-22 武汉华星光电技术有限公司 一种显示面板的驱动控制方法
CN107564483A (zh) * 2017-09-12 2018-01-09 惠科股份有限公司 一种显示面板的驱动装置、驱动方法及显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7420550B2 (en) * 2004-08-31 2008-09-02 Vast View Technology, Inc. Liquid crystal display driving device of matrix structure type and its driving method
US20170076663A1 (en) * 2014-03-17 2017-03-16 Joled Inc. Image display device and display control method

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1279459A (zh) * 1999-06-15 2001-01-10 夏普公司 液晶显示方法和改进动画显示质量的液晶显示装置
CN101527123A (zh) * 2008-03-07 2009-09-09 群康科技(深圳)有限公司 液晶显示装置
CN101303840A (zh) * 2008-06-13 2008-11-12 上海广电光电子有限公司 液晶显示装置及其驱动方法
CN107195279A (zh) * 2017-07-27 2017-09-22 武汉华星光电技术有限公司 一种显示面板的驱动控制方法
CN107564483A (zh) * 2017-09-12 2018-01-09 惠科股份有限公司 一种显示面板的驱动装置、驱动方法及显示装置

Also Published As

Publication number Publication date
CN115394196A (zh) 2022-11-25

Similar Documents

Publication Publication Date Title
CN112863386B (zh) 背光模组及显示装置
CN108447887A (zh) 显示面板和显示装置
CN109887458A (zh) 显示面板和显示装置
US20060170447A1 (en) Electronics device, optical panel, inspection probe, inspection device for the optical panel and inspection method for the optical panel
CN105788466A (zh) 一种显示面板、其制作方法及显示装置
CN111681591B (zh) 显示模组和显示装置
CN113903273A (zh) 显示模组和显示装置
CN213781448U (zh) 一种显示屏驱动结构
CN109616023B (zh) 显示装置
CN105807470A (zh) 一种阵列基板、显示面板及显示装置
CN115394196B (zh) 显示模组和电子终端
US20220309969A1 (en) Display panel
KR100392603B1 (ko) 액정표시장치용 구동 아이씨 연결부
CN220020538U (zh) Led排列结构
CN112309263A (zh) 一种显示屏驱动结构及其驱动方法
US20180151270A1 (en) Flexible Flat Cable
CN115394202A (zh) 一种显示面板和显示装置
CN115294878A (zh) 显示面板及显示装置
US20230238326A1 (en) Display panel and display device
CN112133241B (zh) 覆晶薄膜、显示面板及显示装置
CN118367000A (zh) 一种显示面板及显示装置
CN116052531B (zh) 显示基板及显示装置
CN217506872U (zh) 一种显示面板、显示屏及电子设备
CN112738981B (zh) 一种fpc板及测试***
US20240014185A1 (en) Led arrangement structures

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant