CN115174431B - 一种简易的swp全双工逻辑信号采集装置及方法 - Google Patents
一种简易的swp全双工逻辑信号采集装置及方法 Download PDFInfo
- Publication number
- CN115174431B CN115174431B CN202210756801.5A CN202210756801A CN115174431B CN 115174431 B CN115174431 B CN 115174431B CN 202210756801 A CN202210756801 A CN 202210756801A CN 115174431 B CN115174431 B CN 115174431B
- Authority
- CN
- China
- Prior art keywords
- chip
- clf
- uicc
- voltage
- test point
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/08—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/50—Testing arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/14—Two-way operation using the same type of signal, i.e. duplex
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/22—Parsing or analysis of headers
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Environmental & Geological Engineering (AREA)
- Computer Security & Cryptography (AREA)
- Bidirectional Digital Transmission (AREA)
Abstract
本发明公开了一种简易的SWP全双工逻辑信号采集装置及方法,装置包括CLF芯片、UICC芯片、检测模块、协议解析模块以及显示输出模块,所述CLF芯片与UICC芯片连接的SWP通道上设有一个测试点,当所述CLF芯片和UICC芯片进行双向通信时,所述检测模块用于通过测试点对双向模拟信号进行采集并判断,以获取CLF芯片与UICC芯片之间的双向逻辑信号;所述协议解析模块用于对所述双向逻辑信号进行数据解析,输出符合指定通讯协议格式的解析结果,并将解析结果输入至所述显示输出模块;所述显示输出模块用于将所述解析结果输出到用户界面进行显示。本发明实现单点采集双向信号,具有结构简单、成本低以及方便携带等优点。
Description
技术领域
本发明涉及信号采集技术领域,具体涉及一种简易的SWP全双工逻辑信号采集装置及方法。
背景技术
SWP协议是一种是UICC芯片与CLF芯片之间单线连接的一个规范,其定义了一套单线全双工通信协议,CLF芯片发给UICC芯片的信号为电压信号,UICC芯片发给CLF芯片的信号为电流信号,其中电流信号是以电压信号高电平作为媒介传输的。
目前市面上常见的SWP SPY工具主要是micropross等专业智能卡测试工具提供商所提供,micropross公司的智能卡测试设备MP300 TC3可以对CLF芯片和UICC芯片连接的SWP通道上的电流信号进行实时采样,测量当前电流值并转化为电流逻辑信号,如图1所示,其中内置信号的等效采样电阻,信号测量时,需要先断开CLF芯片和UICC芯片连接,把设备串联在SWP通道上。其具有以下缺点:(1)需要串联测试设备(如MP300 TC3)到SWP接口上,现场环境不一定具备测试条件;(2)使用过程中,需要外接交流电源,便携性不好;(3)包含其他接口及协议测试功能,功能冗余,设备采购及售后的设备维护成本高。
可见,现有技术对CLF芯片和UICC芯片连接的SWP通道进行信号采集时,所需设备动辄数十万的采购成本,很难满足相关项目的研发和测试验证的需求,且常用的逻辑分析仪工具都不具备SWP双向全双工信号采集及解析的功能。
发明内容
针对现有技术中的缺陷,本发明提供一种简易的SWP全双工逻辑信号采集装置及方法。
第一方面,一种简易的SWP全双工逻辑信号采集装置,包括CLF芯片、UICC芯片、检测模块、协议解析模块以及显示输出模块,所述CLF芯片与UICC芯片连接的SWP通道上设有一个测试点,
当所述CLF芯片和UICC芯片进行双向通信时,所述检测模块用于通过测试点对双向模拟信号进行采集并判断,以获取CLF芯片与UICC芯片之间的双向逻辑信号;
所述协议解析模块用于对所述双向逻辑信号进行数据解析,输出符合指定通讯协议格式的解析结果,并将解析结果输入至所述显示输出模块;
所述显示输出模块用于将所述解析结果输出到用户界面进行显示。
进一步地,所述检测模块包括:
频率和占空比检测模块:用于当所述CLF芯片向UICC芯片发起通信时,采集并判断所述测试点的电压信号,以获取CLF芯片向UICC芯片发送的逻辑信号;
电压检测模块:用于当所述UICC芯片向CLF芯片发起通信时,采集并判断所述测试点的电流信号,以获取UICC芯片向CLF芯片发送的逻辑信号。
进一步地,所述频率和占空比检测模块具体用于:
当所述CLF芯片向UICC芯片发起通信时,获取所述测试点电压;
若所述测试点电压大于所述CLF芯片输出高电平最小值VOHmin,则判定所述测试点电压的电平状态为高电平;
若所述测试点电压小于所述CLF芯片输出低电平最大值VOLmax,则判定所述测试点电压的电平状态为低电平;
获取所述测试点电压在一个周期内高电平状态的占空比,并根据所述高电平状态的占空比判断所述CLF芯片向UICC芯片发送的逻辑信号。
进一步地,所述根据所述高电平状态的占空比判断所述CLF芯片向UICC芯片发送的逻辑信号,具体为:
若所述测试点电压在一个周期内高电平状态的占空比为3/4,频率和占空比检测模块则判断所述CLF芯片向UICC芯片发送的逻辑信号为1;
若所述测试点电压在一个周期内高电平状态的占空比为1/4,频率和占空比检测模块则判断所述CLF芯片向UICC芯片发送的逻辑信号为0。
进一步地,所述UICC芯片设有内部开关,所述内部开关用于控制所述SWP通道上电流的导通和断开,所述电压检测模块具体用于:
获取所述UICC芯片内部开关导通时对应的CLF芯片输出高电平值VOH1;
获取所述UICC芯片内部开关断开时对应的CLF芯片输出高电平值VOH2;
当所述UICC芯片向CLF芯片发起通信时,获取所述测试点电压;
若所述测试点电压等于VOH1,表明所述SWP通道上有电流经过,则判定所述UICC芯片向CLF芯片发送的逻辑信号为1;
若所述测试点电压等于VOH2,表明所述SWP通道上没有电流经过,则判定所述UICC芯片向CLF芯片发送的逻辑信号为0。
第二方面,一种简易的SWP全双工逻辑信号采集方法,所述采集方法基于第一方面所述的一种简易的SWP全双工逻辑信号采集装置,步骤包括:
当所述CLF芯片和UICC芯片进行双向通信时,所述检测模块通过测试点对双向模拟信号进行采集并判断,以获取CLF芯片与UICC芯片之间的双向逻辑信号;
所述协议解析模块对所述双向逻辑信号进行数据解析,输出符合指定通讯协议格式的解析结果,并将解析结果输入至所述显示输出模块;
所述显示输出模块将所述解析结果输出到用户界面进行显示。
进一步地,所述当所述CLF芯片和UICC芯片进行双向通信时,所述检测模块通过测试点对双向模拟信号进行采集并判断,以获取CLF芯片与UICC芯片之间的双向逻辑信号,包括:
当所述CLF芯片向UICC芯片发起通信时,频率和占空比检测模块采集并判断所述测试点的电压信号,以获取CLF芯片向UICC芯片发送的逻辑信号;
当所述UICC芯片向CLF芯片发起通信时,电压检测模块采集并判断所述测试点的电流信号,以获取UICC芯片向CLF芯片发送的逻辑信号。
进一步地,所述当所述CLF芯片向UICC芯片发起通信时,频率和占空比检测模块采集并判断所述测试点的电压信号,以获取CLF芯片向UICC芯片发送的逻辑信号,具体为:
当所述CLF芯片向UICC芯片发起通信时,频率和占空比检测模块获取所述测试点电压;
若所述测试点电压大于所述CLF芯片输出高电平最小值VOHmin,频率和占空比检测模块则判定所述测试点电压的电平状态为高电平;
若所述测试点电压小于所述CLF芯片输出低电平最大值VOLmax,频率和占空比检测模块则判定所述测试点电压的电平状态为低电平;
频率和占空比检测模块获取所述测试点电压在一个周期内高电平状态的占空比,并根据所述高电平状态的占空比判断所述CLF芯片向UICC芯片发送的逻辑信号。
进一步地,所述根据所述高电平状态的占空比判断所述CLF芯片向UICC芯片发送的逻辑信号,具体为:
若所述测试点电压在一个周期内高电平状态的占空比为3/4,频率和占空比检测模块则判断所述CLF芯片向UICC芯片发送的逻辑信号为1;
若所述测试点电压在一个周期内高电平状态的占空比为1/4,频率和占空比检测模块则判断所述CLF芯片向UICC芯片发送的逻辑信号为0。
进一步地,所述当所述UICC芯片向CLF芯片发起通信时,电压检测模块采集并判断所述测试点的电流信号,以获取UICC芯片向CLF芯片发送的逻辑信号,具体为:
电压检测模块获取所述UICC芯片内部开关导通时对应的CLF芯片输出高电平值VOH1;
电压检测模块获取所述UICC芯片内部开关断开时对应的CLF芯片输出高电平值VOH2;
当所述UICC芯片向CLF芯片发起通信时,电压检测模块获取所述测试点电压;
若所述测试点电压等于VOH1,表明所述SWP通道上有电流经过,电压检测模块则判定所述UICC芯片向CLF芯片发送的逻辑信号为1;
若所述测试点电压等于VOH2,表明所述SWP通道上没有电流经过,电压检测模块则判定所述UICC芯片向CLF芯片发送的逻辑信号为0。
本发明的有益效果体现在:在CLF芯片与UICC芯片连接的SWP通道上建立一个测试点,通过频率和占空比检测模块、电压检测模块在测试点同时采集SWP通道的电压信号和电流信号,并输出得到对应的双向逻辑信号,实现单点采集双向信号,通过协议解析模块对逻辑信号进行解析,输出符合指定通讯协议格式的解析结果,再通过显示输出模块输出显示,具有结构简单、成本低以及方便携带等优点。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍。在所有附图中,类似的元件或部分一般由类似的附图标记标识。附图中,各元件或部分并不一定按照实际的比例绘制。
图1为本发明背景技术提供的智能卡测试设备MP300的结构示意图;
图2为本发明实施例一提供的一种简易的SWP全双工逻辑信号采集装置的模块框图;
图3为本发明实施例一提供的一种简易的SWP全双工逻辑信号采集装置的CLF芯片向UICC芯片发送电压信号S1对应的逻辑信号示意图;
图4为本发明实施例一提供的一种简易的SWP全双工逻辑信号采集装置的UICC芯片向CLF芯片发送电流信号S2对应的逻辑信号示意图;
图5为本发明实施例二提供的一种简易的SWP全双工逻辑信号采集方法的流程图。
具体实施方式
下面将结合附图对本发明技术方案的实施例进行详细的描述。以下实施例仅用于更加清楚地说明本发明的技术方案,因此只作为示例,而不能以此来限制本发明的保护范围。
需要注意的是,除非另有说明,本申请使用的技术术语或者科学术语应当为本发明所属领域技术人员所理解的通常意义。
实施例一
如图2所示,一种简易的SWP全双工逻辑信号采集装置,包括CLF芯片、UICC芯片、检测模块、协议解析模块以及显示输出模块,在CLF芯片与UICC芯片连接的SWP通道上建立一个测试点m,当CLF芯片和UICC芯片之间进行双向通信时,检测模块通过测试点m对双向模拟信号进行采集并判断,从而获取CLF芯片与UICC芯片之间的双向逻辑信号。其中,CLF芯片发送给UICC芯片的模拟信号为电压信号S1,UICC芯片向CLF芯片发送的模拟信号为电流信号S2,电流信号S2是以电压信号S1的高电平作为媒介传输。
进一步地,检测模块包括频率和占空比检测模块、电压检测模块,其中,电压检测模块可以由集成的模数转换器实现,还可以由差分放大器和电压比较器组合实现。当CLF芯片向UICC芯片发起通信时,频率和占空比检测模块负责采集并判断测试点m的电压信号S1,以获取CLF芯片向UICC芯片发送的逻辑信号。当UICC芯片向CLF芯片发起通信时,电压检测模块负责采集并判断测试点m的电流信号S2,以获取UICC芯片向CLF芯片发送的逻辑信号。
具体地,当CLF芯片向UICC芯片发起通信时,频率和占空比检测模块获取测试点m的电压Vm,频率和占空比检测模块对测试点电压Vm电平状态的检测标准符合ETSI TS 102613标准中对CLF芯片输出电压状态的约束。因此,当测试点电压Vm大于CLF芯片输出高电平最小值VOHmin时,频率和占空比检测模块则判定测试点电压Vm的电平状态为高电平,当测试点电压Vm小于CLF芯片输出低电平最大值VOLmax时,频率和占空比检测模块则判定测试点电压Vm的电平状态为低电平。
频率和占空比检测模块获取测试点电压Vm在一个周期T内高电平状态的占空比,根据高电平状态的占空比判断CLF芯片向UICC芯片发送的逻辑信号。如图3所示,若测试点电压Vm在一个周期T内高电平状态的占空比为3/4,则判断CLF芯片向UICC芯片发送的逻辑信号为1;若测试点电压Vm在一个周期T内高电平状态的占空比为1/4,则判断CLF芯片向UICC芯片发送的逻辑信号为0。
进一步地,UICC芯片设有内部开关,CLF芯片内部存在采样电阻或等效采样电阻,当UICC芯片向CLF芯片发起通信时,UICC芯片通过内部开关状态控制SWP通道上电流的导通或断开,当SWP通道上的电流在IHmin和IHmax之间时,内部开关对应为导通状态;当SWP通道上的电流在ILmin和ILmax之间时,内部开关对应为断开状态,其中,IHmin、IHmax、ILmin以及ILmax由CLF芯片和UICC芯片的内部电阻决定。如图4所示,在CLF芯片和UICC芯片进行双向通信时,若UICC芯片向CLF芯片发送的电流信号S2在电压信号S1波形的高电平期间有电流经过(即电流值高于IHmin时),则UICC芯片向CLF芯片发送的逻辑信号为1;若电流信号S2在电压信号S1波形的高电平期间没有电流经过(即电流值低于ILmax时),则UICC芯片向CLF芯片发送的逻辑信号为0。优选地,电流信号S2在电压信号S1波形低电平期间为无效信号。
具体地,电压检测模块获取UICC芯片内部开关导通时对应的CLF芯片输出高电平值VOH1,以及UICC芯片内部开关断开时对应的CLF芯片输出高电平值VOH2,当UICC芯片向CLF芯片发起通信时,测试点电压Vm会在VOH1和VOH2之间跳变,电压检测模块获取一个周期T内的测试点电压Vm。若测试点电压Vm=VOH1,表明UICC芯片内部开关此时为导通状态,SWP通道上有电流经过,电压检测模块则判定UICC芯片向CLF芯片发送的逻辑信号为1;若测试点电压Vm=VOH2,表明UICC芯片内部开关此时为断开状态,SWP通道上没有电流经过,电压检测模块则判定UICC芯片向CLF芯片发送的逻辑信号为0。
进一步地,通过频率和占空比检测模块、电压检测模块得到CLF芯片与UICC芯片之间的双向逻辑信号后,协议解析模块按照ETSI TS 102 613和ETSI TS 102 622标准对双向逻辑信号进行数据解析,输出符合指定通讯协议格式的解析结果,并将解析结果输入至显示输出模块。显示输出模块负责将解析结果输出到用户界面进行显示。
需要说明的是,本实施例提供的一种简易的SWP全双工逻辑信号采集装置可用USB供电,可应用于采集和测量任何形态的主从设备之间的SWIO信号。
本实施例提供的一种简易的SWP全双工逻辑信号采集装置与其他相关产品的对比如表1所示:
表1本实施例技术方案与其他相关产品的对比
实施例二
如图5所示,一种简易的SWP全双工逻辑信号采集方法,基于实施例一所述的一种简易的SWP全双工逻辑信号采集装置,步骤包括:
S1:当所述CLF芯片和UICC芯片进行双向通信时,所述检测模块通过测试点对双向模拟信号进行采集并判断,以获取CLF芯片与UICC芯片之间的双向逻辑信号;
S2:所述协议解析模块对所述双向逻辑信号进行数据解析,输出符合指定通讯协议格式的解析结果,并将解析结果输入至所述显示输出模块;
S3:所述显示输出模块将所述解析结果输出到用户界面进行显示。
具体地,在CLF芯片与UICC芯片连接的SWP通道上建立一个测试点m,当CLF芯片和UICC芯片之间进行双向通信时,检测模块通过测试点m对双向模拟信号进行采集并判断,获取CLF芯片与UICC芯片之间的双向逻辑信号。其中,CLF芯片发送给UICC芯片的模拟信号为电压信号S1,UICC芯片向CLF芯片发送的模拟信号为电流信号S2,电流信号S2是以电压信号S1的高电平作为媒介传输。
进一步地,如实施例一所述的一种简易的SWP全双工逻辑信号采集装置中,检测模块包括频率和占空比检测模块、电压检测模块,当CLF芯片向UICC芯片发起通信时,频率和占空比检测模块负责采集并判断测试点m的电压信号S1,以获取CLF芯片向UICC芯片发送的逻辑信号。当UICC芯片向CLF芯片发起通信时,电压检测模块负责采集并判断测试点m的电流信号S2,以获取UICC芯片向CLF芯片发送的逻辑信号。
具体地,当CLF芯片向UICC芯片发起通信时,频率和占空比检测模块获取测试点m的电压Vm,频率和占空比检测模块对测试点电压Vm电平状态的检测标准符合ETSI TS 102613标准中对CLF芯片输出电压状态的约束。因此,当测试点电压Vm大于CLF芯片输出高电平最小值VOHmin时,频率和占空比检测模块则判定测试点电压Vm的电平状态为高电平;当测试点电压Vm小于CLF芯片输出低电平最大值VOLmax时,频率和占空比检测模块则判定测试点电压Vm的电平状态为低电平。
频率和占空比检测模块获取测试点电压Vm在一个周期T内高电平状态的占空比,根据高电平状态的占空比判断CLF芯片向UICC芯片发送的逻辑信号。如图3所示,若测试点电压Vm在一个周期T内高电平状态的占空比为3/4,则判断CLF芯片向UICC芯片发送的逻辑信号为1;若测试点电压Vm在一个周期T内高电平状态的占空比为1/4,则判断CLF芯片向UICC芯片发送的逻辑信号为0。
进一步地,UICC芯片设有内部开关,CLF芯片内部存在采样电阻或等效采样电阻,当UICC芯片向CLF芯片发起通信时,UICC芯片通过内部开关状态控制SWP通道上电流的导通和断开,当SWP通道上的电流在IHmin和IHmax之间时,内部开关对应为导通状态,当SWP通道上的电流在ILmin和ILmax之间时,内部开关对应为断开状态,其中,IHmin、IHmax、ILmin以及ILmax由CLF芯片和UICC芯片的内部电阻决定。如图4所示,在CLF芯片和UICC芯片进行双向通信时,若UICC芯片向CLF芯片发送的电流信号S2在电压信号S1波形的高电平期间有电流经过(即电流值高于IHmin时),则UICC芯片向CLF芯片发送的逻辑信号为1;若电流信号S2在电压信号S1波形的高电平期间没有电流经过(即电流值低于ILmax时),则UICC芯片向CLF芯片发送的逻辑信号为0。优选地,电流信号S2在电压信号S1波形低电平期间为无效信号。
具体地,电压检测模块获取UICC芯片内部开关导通时对应的CLF芯片输出高电平值VOH1,以及UICC芯片内部开关断开时对应的CLF芯片输出高电平值VOH2,当UICC芯片向CLF芯片发起通信时,测试点电压Vm会在VOH1和VOH2之间跳变,电压检测模块获取一个周期T内的测试点电压Vm。若测试点电压Vm=VOH1,表明UICC芯片内部开关此时为导通状态,SWP通道上有电流经过,电压检测模块则判定UICC芯片向CLF芯片发送的逻辑信号为1;若测试点电压Vm=VOH2,表明UICC芯片内部开关此时为断开状态,SWP通道上没有电流经过,电压检测模块则判定UICC芯片向CLF芯片发送的逻辑信号为0。
进一步地,通过频率和占空比检测模块、电压检测模块得到CLF芯片与UICC芯片之间的双向逻辑信号后,协议解析模块按照ETSI TS 102 613和ETSI TS 102 622标准对双向逻辑信号进行数据解析,输出符合指定通讯协议格式的解析结果,并将解析结果输入至显示输出模块。显示输出模块负责将解析结果输出到用户界面进行显示。
本发明在CLF芯片与UICC芯片连接的SWP通道上建立一个测试点,通过频率和占空比检测模块、电压检测模块在测试点同时采集SWP通道的电压信号和电流信号,并输出得到对应的双向逻辑信号,实现单点采集双向信号,通过协议解析模块对逻辑信号进行解析,输出符合指定通讯协议格式的解析结果,再通过显示输出模块输出显示,具有结构简单、成本低以及方便携带等优点。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围,其均应涵盖在本发明的权利要求和说明书的范围当中。
Claims (8)
1.一种简易的SWP全双工逻辑信号采集装置,其特征在于,包括CLF芯片、UICC芯片、检测模块、协议解析模块以及显示输出模块,所述CLF芯片与UICC芯片连接的SWP通道上设有一个测试点,
当所述CLF芯片和UICC芯片进行双向通信时,所述检测模块用于通过测试点对双向模拟信号进行采集并判断,以获取CLF芯片与UICC芯片之间的双向逻辑信号;
所述协议解析模块用于对所述双向逻辑信号进行数据解析,输出符合指定通讯协议格式的解析结果,并将解析结果输入至所述显示输出模块;
所述显示输出模块用于将所述解析结果输出到用户界面进行显示;
所述检测模块包括:
频率和占空比检测模块:用于当所述CLF芯片向UICC芯片发起通信时,采集并判断所述测试点的电压信号,以获取CLF芯片向UICC芯片发送的逻辑信号;
电压检测模块:用于当所述UICC芯片向CLF芯片发起通信时,采集并判断所述测试点的电流信号,以获取UICC芯片向CLF芯片发送的逻辑信号。
2.根据权利要求1所述的一种简易的SWP全双工逻辑信号采集装置,其特征在于,所述频率和占空比检测模块具体用于:
当所述CLF芯片向UICC芯片发起通信时,获取所述测试点电压;
若所述测试点电压大于所述CLF芯片输出高电平最小值VOHmin,则判定所述测试点电压的电平状态为高电平;
若所述测试点电压小于所述CLF芯片输出低电平最大值VOLmax,则判定所述测试点电压的电平状态为低电平;
获取所述测试点电压在一个周期内高电平状态的占空比,并根据所述高电平状态的占空比判断所述CLF芯片向UICC芯片发送的逻辑信号。
3.根据权利要求2所述的一种简易的SWP全双工逻辑信号采集装置,其特征在于,所述根据所述高电平状态的占空比判断所述CLF芯片向UICC芯片发送的逻辑信号,具体为:
若所述测试点电压在一个周期内高电平状态的占空比为3/4,频率和占空比检测模块则判断所述CLF芯片向UICC芯片发送的逻辑信号为1;
若所述测试点电压在一个周期内高电平状态的占空比为1/4,频率和占空比检测模块则判断所述CLF芯片向UICC芯片发送的逻辑信号为0。
4.根据权利要求1所述的一种简易的SWP全双工逻辑信号采集装置,其特征在于,所述UICC芯片设有内部开关,所述内部开关用于控制所述SWP通道上电流的导通和断开,所述电压检测模块具体用于:
获取所述UICC芯片内部开关导通时对应的CLF芯片输出高电平值VOH1;
获取所述UICC芯片内部开关断开时对应的CLF芯片输出高电平值VOH2;
当所述UICC芯片向CLF芯片发起通信时,获取所述测试点电压;
若所述测试点电压等于VOH1,表明所述SWP通道上有电流经过,则判定所述UICC芯片向CLF芯片发送的逻辑信号为1;
若所述测试点电压等于VOH2,表明所述SWP通道上没有电流经过,则判定所述UICC芯片向CLF芯片发送的逻辑信号为0。
5.一种简易的SWP全双工逻辑信号采集方法,其特征在于,所述采集方法基于权利要求1~4中任一权利要求所述的一种简易的SWP全双工逻辑信号采集装置,步骤包括:
当所述CLF芯片和UICC芯片进行双向通信时,所述检测模块通过测试点对双向模拟信号进行采集并判断,以获取CLF芯片与UICC芯片之间的双向逻辑信号;
所述协议解析模块对所述双向逻辑信号进行数据解析,输出符合指定通讯协议格式的解析结果,并将解析结果输入至所述显示输出模块;
所述显示输出模块将所述解析结果输出到用户界面进行显示;
所述当所述CLF芯片和UICC芯片进行双向通信时,所述检测模块通过测试点对双向模拟信号进行采集并判断,以获取CLF芯片与UICC芯片之间的双向逻辑信号,包括:
当所述CLF芯片向UICC芯片发起通信时,频率和占空比检测模块采集并判断所述测试点的电压信号,以获取CLF芯片向UICC芯片发送的逻辑信号;
当所述UICC芯片向CLF芯片发起通信时,电压检测模块采集并判断所述测试点的电流信号,以获取UICC芯片向CLF芯片发送的逻辑信号。
6.根据权利要求5所述的一种简易的SWP全双工逻辑信号采集方法,其特征在于,所述当所述CLF芯片向UICC芯片发起通信时,频率和占空比检测模块采集并判断所述测试点的电压信号,以获取CLF芯片向UICC芯片发送的逻辑信号,具体为:
当所述CLF芯片向UICC芯片发起通信时,频率和占空比检测模块获取所述测试点电压;
若所述测试点电压大于所述CLF芯片输出高电平最小值VOHmin,频率和占空比检测模块则判定所述测试点电压的电平状态为高电平;
若所述测试点电压小于所述CLF芯片输出低电平最大值VOLmax,频率和占空比检测模块则判定所述测试点电压的电平状态为低电平;
频率和占空比检测模块获取所述测试点电压在一个周期内高电平状态的占空比,并根据所述高电平状态的占空比判断所述CLF芯片向UICC芯片发送的逻辑信号。
7.根据权利要求6所述的一种简易的SWP全双工逻辑信号采集方法,其特征在于,所述根据所述高电平状态的占空比判断所述CLF芯片向UICC芯片发送的逻辑信号,具体为:
若所述测试点电压在一个周期内高电平状态的占空比为3/4,频率和占空比检测模块则判断所述CLF芯片向UICC芯片发送的逻辑信号为1;
若所述测试点电压在一个周期内高电平状态的占空比为1/4,频率和占空比检测模块则判断所述CLF芯片向UICC芯片发送的逻辑信号为0。
8.根据权利要求5所述的一种简易的SWP全双工逻辑信号采集方法,其特征在于,所述当所述UICC芯片向CLF芯片发起通信时,电压检测模块采集并判断所述测试点的电流信号,以获取UICC芯片向CLF芯片发送的逻辑信号,具体为:
电压检测模块获取所述UICC芯片内部开关导通时对应的CLF芯片输出高电平值VOH1;
电压检测模块获取所述UICC芯片内部开关断开时对应的CLF芯片输出高电平值VOH2;
当所述UICC芯片向CLF芯片发起通信时,电压检测模块获取所述测试点电压;
若所述测试点电压等于VOH1,表明所述SWP通道上有电流经过,电压检测模块则判定所述UICC芯片向CLF芯片发送的逻辑信号为1;
若所述测试点电压等于VOH2,表明所述SWP通道上没有电流经过,电压检测模块则判定所述UICC芯片向CLF芯片发送的逻辑信号为0。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210756801.5A CN115174431B (zh) | 2022-06-30 | 2022-06-30 | 一种简易的swp全双工逻辑信号采集装置及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210756801.5A CN115174431B (zh) | 2022-06-30 | 2022-06-30 | 一种简易的swp全双工逻辑信号采集装置及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115174431A CN115174431A (zh) | 2022-10-11 |
CN115174431B true CN115174431B (zh) | 2023-09-05 |
Family
ID=83488974
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210756801.5A Active CN115174431B (zh) | 2022-06-30 | 2022-06-30 | 一种简易的swp全双工逻辑信号采集装置及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115174431B (zh) |
Citations (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4244024A (en) * | 1978-08-10 | 1981-01-06 | Hewlett-Packard Company | Spectrum analyzer having enterable offsets and automatic display zoom |
US4257104A (en) * | 1978-08-10 | 1981-03-17 | Hewlett-Packard Company | Apparatus for spectrum analysis of an electrical signal |
JP2005266965A (ja) * | 2004-03-16 | 2005-09-29 | Toshiba Corp | データ監視装置およびデータ監視方法 |
JP2011060002A (ja) * | 2009-09-10 | 2011-03-24 | Dainippon Printing Co Ltd | Icチップ、icカード、及び初期応答データ送信方法 |
CN102255638A (zh) * | 2010-05-20 | 2011-11-23 | 上海华虹集成电路有限责任公司 | Nfc控制器clf芯片上满足swp协议的接口电路 |
JP2012018635A (ja) * | 2010-07-09 | 2012-01-26 | Toshiba Corp | 携帯可能電子装置及びicカード |
EP2450799A1 (en) * | 2010-11-05 | 2012-05-09 | SRC Computers Inc. | Heterogeneous computing system comprising a switch/network adapter port interface utilizing load-reduced dual in-line memory modules (LR-DIMMS) incorporating isolation memory buffers |
CN102546301A (zh) * | 2012-01-16 | 2012-07-04 | 中国科学院深圳先进技术研究院 | 一种数字信号逻辑分析*** |
CN103209068A (zh) * | 2012-01-12 | 2013-07-17 | 国民技术股份有限公司 | 一种全双工信号传输电路、信号传输方法 |
CN103220370A (zh) * | 2013-03-04 | 2013-07-24 | 深圳市硅格半导体有限公司 | 一种实现swp接口的方法和装置以及swp*** |
CN103886121A (zh) * | 2012-12-24 | 2014-06-25 | 北京中电华大电子设计有限责任公司 | 一种在sim仿真器上实现swp协议的电路 |
CN104091192A (zh) * | 2014-06-16 | 2014-10-08 | 华中科技大学 | 一种swp协议中clf芯片接口电路 |
CN203941540U (zh) * | 2014-06-16 | 2014-11-12 | 华中科技大学 | 一种clf芯片接口电路 |
WO2016047863A1 (ko) * | 2014-09-26 | 2016-03-31 | 엘지전자 주식회사 | 모바일 디바이스, hmd 및 시스템 |
CN105825889A (zh) * | 2015-01-22 | 2016-08-03 | 力晶科技股份有限公司 | 晶体管测试电路及方法、半导体记忆装置以及半导体装置 |
CN106354597A (zh) * | 2016-08-29 | 2017-01-25 | 北京中电华大电子设计有限责任公司 | 一种支持swp和7816接口同时调试的接口电路及方法 |
WO2018190965A1 (en) * | 2017-04-14 | 2018-10-18 | Qualcomm Incorporated | PRIVACY AND SECURITY IN UICC/eSE LOGGING |
CN109075815A (zh) * | 2016-08-09 | 2018-12-21 | 华为技术有限公司 | 一种片上***和处理设备 |
WO2020051450A1 (en) * | 2018-09-07 | 2020-03-12 | Ethicon Llc | Flexible hand-switch circuit |
CN112634801A (zh) * | 2021-01-08 | 2021-04-09 | 北京集睿致远科技有限公司 | 一种片内逻辑分析仪及芯片调试方法 |
CN112763935A (zh) * | 2019-10-21 | 2021-05-07 | 瑞昱半导体股份有限公司 | 执行多种测试的测试***、传送器与接收器 |
CN214315268U (zh) * | 2021-02-02 | 2021-09-28 | 北京紫光青藤微***有限公司 | Swp主接口电路及终端 |
CN215866993U (zh) * | 2021-09-01 | 2022-02-18 | 炬芯科技股份有限公司 | 芯片管脚测试电路及测试*** |
WO2022082917A1 (zh) * | 2020-10-19 | 2022-04-28 | 南京宏泰半导体科技有限公司 | 一种高速信号频率测量与信号完整性的测试方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009048669A (ja) * | 2007-08-13 | 2009-03-05 | Toshiba Corp | 半導体記憶装置 |
JP5481146B2 (ja) * | 2009-09-30 | 2014-04-23 | 株式会社東芝 | 電池管理装置、二次電池装置および車両 |
TWI457740B (zh) * | 2012-05-07 | 2014-10-21 | Anpec Electronics Corp | 電流感測裝置與電壓轉換裝置 |
US20160127857A1 (en) * | 2014-10-30 | 2016-05-05 | Qualcomm Incorporated | Enhanced interoperability between host card emulation and a secure element |
JP2019041346A (ja) * | 2017-08-29 | 2019-03-14 | セイコーエプソン株式会社 | 送信回路、集積回路装置及び電子機器 |
-
2022
- 2022-06-30 CN CN202210756801.5A patent/CN115174431B/zh active Active
Patent Citations (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4244024A (en) * | 1978-08-10 | 1981-01-06 | Hewlett-Packard Company | Spectrum analyzer having enterable offsets and automatic display zoom |
US4257104A (en) * | 1978-08-10 | 1981-03-17 | Hewlett-Packard Company | Apparatus for spectrum analysis of an electrical signal |
JP2005266965A (ja) * | 2004-03-16 | 2005-09-29 | Toshiba Corp | データ監視装置およびデータ監視方法 |
JP2011060002A (ja) * | 2009-09-10 | 2011-03-24 | Dainippon Printing Co Ltd | Icチップ、icカード、及び初期応答データ送信方法 |
CN102255638A (zh) * | 2010-05-20 | 2011-11-23 | 上海华虹集成电路有限责任公司 | Nfc控制器clf芯片上满足swp协议的接口电路 |
JP2012018635A (ja) * | 2010-07-09 | 2012-01-26 | Toshiba Corp | 携帯可能電子装置及びicカード |
EP2450799A1 (en) * | 2010-11-05 | 2012-05-09 | SRC Computers Inc. | Heterogeneous computing system comprising a switch/network adapter port interface utilizing load-reduced dual in-line memory modules (LR-DIMMS) incorporating isolation memory buffers |
CN103209068A (zh) * | 2012-01-12 | 2013-07-17 | 国民技术股份有限公司 | 一种全双工信号传输电路、信号传输方法 |
CN102546301A (zh) * | 2012-01-16 | 2012-07-04 | 中国科学院深圳先进技术研究院 | 一种数字信号逻辑分析*** |
CN103886121A (zh) * | 2012-12-24 | 2014-06-25 | 北京中电华大电子设计有限责任公司 | 一种在sim仿真器上实现swp协议的电路 |
CN103220370A (zh) * | 2013-03-04 | 2013-07-24 | 深圳市硅格半导体有限公司 | 一种实现swp接口的方法和装置以及swp*** |
CN203941540U (zh) * | 2014-06-16 | 2014-11-12 | 华中科技大学 | 一种clf芯片接口电路 |
CN104091192A (zh) * | 2014-06-16 | 2014-10-08 | 华中科技大学 | 一种swp协议中clf芯片接口电路 |
WO2016047863A1 (ko) * | 2014-09-26 | 2016-03-31 | 엘지전자 주식회사 | 모바일 디바이스, hmd 및 시스템 |
CN105825889A (zh) * | 2015-01-22 | 2016-08-03 | 力晶科技股份有限公司 | 晶体管测试电路及方法、半导体记忆装置以及半导体装置 |
CN109075815A (zh) * | 2016-08-09 | 2018-12-21 | 华为技术有限公司 | 一种片上***和处理设备 |
CN106354597A (zh) * | 2016-08-29 | 2017-01-25 | 北京中电华大电子设计有限责任公司 | 一种支持swp和7816接口同时调试的接口电路及方法 |
WO2018190965A1 (en) * | 2017-04-14 | 2018-10-18 | Qualcomm Incorporated | PRIVACY AND SECURITY IN UICC/eSE LOGGING |
WO2020051450A1 (en) * | 2018-09-07 | 2020-03-12 | Ethicon Llc | Flexible hand-switch circuit |
CN112763935A (zh) * | 2019-10-21 | 2021-05-07 | 瑞昱半导体股份有限公司 | 执行多种测试的测试***、传送器与接收器 |
WO2022082917A1 (zh) * | 2020-10-19 | 2022-04-28 | 南京宏泰半导体科技有限公司 | 一种高速信号频率测量与信号完整性的测试方法 |
CN112634801A (zh) * | 2021-01-08 | 2021-04-09 | 北京集睿致远科技有限公司 | 一种片内逻辑分析仪及芯片调试方法 |
CN214315268U (zh) * | 2021-02-02 | 2021-09-28 | 北京紫光青藤微***有限公司 | Swp主接口电路及终端 |
CN215866993U (zh) * | 2021-09-01 | 2022-02-18 | 炬芯科技股份有限公司 | 芯片管脚测试电路及测试*** |
Non-Patent Citations (1)
Title |
---|
Design of a Virtual Logic Analyzer Based on FPGA;L. Weiping and S. Huan;《2016 Sixth International Conference on Instrumentation & Measurement, Computer, Communication and Control (IMCCC)》;全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN115174431A (zh) | 2022-10-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106774241A (zh) | 高压变频器功率单元控制板的自动测试***及测试方法 | |
CN204789908U (zh) | 基于LabVIEW的电路板自动测试*** | |
CN202033439U (zh) | 移动式实验室 | |
CN104459435A (zh) | 一种用于变电站的接线验证方法及装置 | |
CN101196490A (zh) | 一种液体食品快速鉴别仪 | |
CN115174431B (zh) | 一种简易的swp全双工逻辑信号采集装置及方法 | |
CN201740853U (zh) | 一种基于虚拟仪器的模拟集成电路测试*** | |
CN207528816U (zh) | 一种电源功率测量装置 | |
CN101738487A (zh) | 一种基于虚拟仪器技术的电机实验***方案 | |
CN108828431A (zh) | 一种基于LabVIEW的三路V/F转换电路测试*** | |
CN217687601U (zh) | Mcu温度传感器ate设备 | |
CN111402771A (zh) | 一种显示驱动芯片和显示模组的检测设备 | |
CN201673224U (zh) | 智能型表贴光耦测试仪 | |
CN207751928U (zh) | 一种农残电化学分析仪 | |
CN104133167A (zh) | 直流降压电路测试***及方法 | |
CN104090153B (zh) | 液晶模组多路电源检测***和检测方法 | |
CN203241371U (zh) | 一种便携式多指标阻抗生物传感器装置 | |
CN217156725U (zh) | 一种多功能集成电路实验测试设备 | |
CN109541443A (zh) | 实时时钟检测装置及方法 | |
CN109257247A (zh) | 一种通讯模块的质量检测*** | |
CN111856163B (zh) | 一种非接触式单杆异步核相方法 | |
CN111351994B (zh) | 针对无线充电装置实现自动测试的***及相应的方法 | |
CN101221227A (zh) | 剩余电流动作保护器磁芯磁性能测试***及其方法 | |
CN203014827U (zh) | 一种通用接收激励模块测试器 | |
CN103149244A (zh) | 一种便携式多指标阻抗生物传感器装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |