CN114981779A - 用于实时深度学习分析操作的动态负载均衡 - Google Patents

用于实时深度学习分析操作的动态负载均衡 Download PDF

Info

Publication number
CN114981779A
CN114981779A CN202180010959.1A CN202180010959A CN114981779A CN 114981779 A CN114981779 A CN 114981779A CN 202180010959 A CN202180010959 A CN 202180010959A CN 114981779 A CN114981779 A CN 114981779A
Authority
CN
China
Prior art keywords
processing
memory
processor
data
hardware accelerator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202180010959.1A
Other languages
English (en)
Inventor
S·古普特
A·卡莱
B·鲁普德
K·普兰达雷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nvidia Corp
Original Assignee
Nvidia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nvidia Corp filed Critical Nvidia Corp
Publication of CN114981779A publication Critical patent/CN114981779A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5083Techniques for rebalancing the load in a distributed system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5083Techniques for rebalancing the load in a distributed system
    • G06F9/5088Techniques for rebalancing the load in a distributed system involving task migration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/30076Arrangements for executing specific machine instructions to perform miscellaneous control operations, e.g. NOP
    • G06F9/30079Pipeline control instructions, e.g. multicycle NOP
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/04Architecture, e.g. interconnection topology
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2209/00Indexing scheme relating to G06F9/00
    • G06F2209/50Indexing scheme relating to G06F9/50
    • G06F2209/5022Workload threshold
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2209/00Indexing scheme relating to G06F9/00
    • G06F2209/50Indexing scheme relating to G06F9/50
    • G06F2209/506Constraint

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • Data Mining & Analysis (AREA)
  • Evolutionary Computation (AREA)
  • Biophysics (AREA)
  • Molecular Biology (AREA)
  • Computing Systems (AREA)
  • Computational Linguistics (AREA)
  • Artificial Intelligence (AREA)
  • Mathematical Physics (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Health & Medical Sciences (AREA)
  • Image Analysis (AREA)
  • Image Processing (AREA)

Abstract

用于均衡多个硬件加速器之间的处理负载的装置、***和技术。在至少一个实施例中,对视频中的成批帧执行的操作(例如,作为视频分析管线的一部分)由负载均衡器在第一硬件加速器和第二硬件加速器之间分配。

Description

用于实时深度学习分析操作的动态负载均衡
优先权声明
本申请要求了2021年5月26日提交的名称为“DYNAMIC LOAD BALANCES FOR REAL-TIME DEEP LEARNING ANALYTICS(用于实时深度学习分析的动态负载均衡)”、第17/330,710号美国专利申请和2020年8月3日提交的名称为“DYNAMIC LOAD BLANCING ON GPUS FORDEEP LEARNING BASED REAL-TIME VIDEO ANALYTICS APPLICATIONS(在用于基于深度学习的实时视频分析应用程序的GPU上的动态负载均衡)”、第63/060,666号美国临时申请的权益,其全部内容通过引用并入本文。
背景技术
典型的视频分析应用程序由多个并行操作的处理元件组成,并生成整个应用程序的信息中的部分。然而,处理元件中的许多对视频帧的分辨率和格式都有特定的要求。这引入了许多变换(例如,缩放、格式转换、摄像头校正、去扭曲等),这些变换必须在处理管线中的整个生命周期中对视频帧执行。此外,每个元件必须平均在一定时间内完成对工作负载(例如,一批视频帧)的处理。无法按时完成处理可能会导致处理中引入延迟,并最终导致视频帧的周期性丢弃以跟上输入视频帧速率。这反过来又会导致信息丢失和/或无法执行某些操作(例如,实时地)。
附图说明
图1示出了根据至少一个实施例的硬件加速器之间的负载均衡的示例;
图2示出了根据至少一个实施例的利用硬件加速器之间的负载均衡的深度学习视频分析管线的示例;
图3示出了根据至少一个实施例的用于在硬件加速器之间的负载均衡期间跟踪信息的表的示例;
图4示出了根据至少一个实施例的硬件加速器之间的负载均衡的流程图;
图5A示出了根据至少一个实施例的推理和/或训练逻辑;
图5B示出了根据至少一个实施例的推理和/或训练逻辑;
图6示出了根据至少一个实施例的神经网络的训练和部署;
图7示出了根据至少一个实施例的示例数据中心***;
图8A示出了根据至少一个实施例的自动驾驶车辆的示例;
图8B示出了根据至少一个实施例的图8A的自动驾驶车辆的摄像头位置和视野的示例;
图8C是根据至少一个实施例的示出图8A的自动驾驶车辆的示例***架构的框图;
图8D是根据至少一个实施例的示出用于一个或更多个基于云的服务器与图8A的自动驾驶车辆之间进行通信的***的图;
图9是根据至少一个实施例的示出计算机***的框图;
图10是根据至少一个实施例的示出计算机***的框图;
图11示出了根据至少一个实施例的计算机***;
图12示出了根据至少一个实施例的计算机***;
图13A示出了根据至少一个实施例的计算机***;
图13B示出了根据至少一个实施例的计算机***;
图13C示出了根据至少一个实施例的计算机***;
图13D示出了根据至少一个实施例的计算机***;
图13E和图13F示出了根据至少一个实施例的共享编程模型;
图14示出了根据至少一个实施例的示例性集成电路和相关的图形处理器;
图15A和图15B示出了根据至少一个实施例的示例性集成电路和相关联的图形处理器;
图16A和图16B示出了根据至少一个实施例的附加的示例性图形处理器逻辑;
图17示出了根据至少一个实施例的计算机***;
图18A示出了根据至少一个实施例的并行处理器;
图18B示出了根据至少一个实施例的分区单元;
图18C示出了根据至少一个实施例的处理集群;
图18D示出了根据至少一个实施例的图形多处理器;
图19示出了根据至少一个实施例的多图形处理单元(GPU)***;
图20示出了根据至少一个实施例的图形处理器;
图21是根据至少一个实施例的示出用于处理器的处理器微架构的框图;
图22示出了根据至少一个实施例的深度学习应用程序处理器;
图23是根据至少一个实施例的示出了示例神经形态处理器的框图;
图24示出了根据一个或更多个实施例的图形处理器的至少部分;
图25示出了根据一个或更多个实施例的图形处理器的至少部分;
图26示出了根据一个或更多个实施例的图形处理器的至少部分;
图27是根据至少一个实施例的图形处理器的图形处理引擎的框图;
图28是根据至少一个实施例的图形处理器核心的至少部分的框图;
图29A和图29B示出了根据至少一个实施例的线程执行逻辑,其包括图形处理器核心的处理元件的阵列;
图30示出了根据至少一个实施例的并行处理单元(“PPU”);
图31示出了根据至少一个实施例的通用处理集群(“GPC”);
图32示出了根据至少一个实施例的并行处理单元(“PPU”)的存储器分区单元;
图33示出了根据至少一个实施例的流式多处理器;
图34是根据至少一个实施例的高级计算管线的示例数据流图;
图35是根据至少一个实施例的用于在高级计算管线中训练、适应、实例化和部署机器学习模型的示例***的***图;
图36包括根据至少一个实施例的用于处理成像数据的高级计算管线的示例图示;
图37A包括根据至少一个实施例的支持超声设备的虚拟仪器的示例数据流图;
图37B包括根据至少一个实施例的支持CT扫描仪的虚拟仪器的示例数据流图;
图38A示出了根据至少一个实施例的用于训练机器学习模型的过程的数据流图;以及
图38B是根据至少一个实施例的利用预训练的注释模型来增强注释工具的客户端-服务器架构的示例图示。
具体实施方式
本公开的实施例提供了一种新颖的解决方案,以通过执行负载均衡器以将工作分配到可用的硬件加速器(包括下文更详细描述的各种硬件加速器),来克服手动调整和/或变换的配置、减少瓶颈并提高流密度。在实施例中,负载均衡器用于提高一个或更多个AI管线的性能,其中存在需要不同格式和帧分辨率作为输入的级联神经网络和计算机视觉(CV)算法。在各个实施例中,负载均衡器在多个硬件加速器之间分配工作(例如,待对包括来自一个或更多个视频输入(例如摄像头或视频文件)的帧的一批N个帧执行的操作)以提高效率,使能实时应用程序、防止瓶颈以及降低计算资源的低利用率。在一个示例中,负载均衡器处理来自视频分析管线中的一个或更多个组件的工作以增加流处理密度,从而允许将视频分析管线部署在实时应用程序中。在各个实施例中,硬件加速器包括视频图像合成器(VIC)、中央处理单元(CPU)、图形处理单元(GPU)、数据处理单元(DPU)、或其他硬件(例如现场可编程门阵列(FPGA))。例如,负载均衡器(例如,由CPU执行的进程)可以将工作分配给一个或更多个VIC、一个或更多个DPU以及一个或更多个GPU,以执行应用程序的各种操作。
在各个实施例中,操作包括由计算设备执行的应用程序的操作。在一个示例中,应用程序包括一个深度学习(DL)管线,该管线将视频作为输入并执行视频分析(例如,对象检测、分类等)。在此类示例中,为了处理视频(例如,视频的一批帧),DL管线中的各个组件具有不同的要求。例如,DL管线可以包括需要特定格式、分辨率、色彩空间或其他要求的神经网络。为了满足这些要求,根据至少一个实施例,对视频和/或视频中的成批帧执行各种操作以使得能够通过DL流水线的各个组件进行处理。例如,这些操作可以包括图像缩放、色彩空间转换、伽马校正、图像转换、摄像头校正(例如,去除鱼眼效应/透镜畸变、360度摄像头帧的去扭曲等),或任何其他允许处理视频的操作。
因此,在各个实施例中,负载均衡器在硬件加速器之间分配操作的性能。此外,在各个实施例中,负载均衡器对应用程序和/或用户是不可知的并且不需要调谐和/或配置。在一个示例中,负载均衡器至少部分地基于例如硬件加速器上的当前负载、计算要求、硬件加速器的使用量百分比、与操作相关联的截至时间或其他因素等的各种因素透明地分配操作。此外,在实施例中,负载均衡器包括各种偏好和/或配置。例如,负载均衡器可以包括与特定硬件加速器、优选硬件加速器、用于特定操作的优选硬件加速器、每进程限制使用量和其他配置相关联的使用量限制。
在各个实施例中,负载均衡器向应用程序和/或应用程序中的组件分配客户端标识号。如以下更详细描述的,在实施例中,客户端标识号包括标识提交待由硬件加速器执行的工作的客户端(例如,应用程序、进程或其他组件)的信息。在各个实施例中,负载均衡器维护客户端表,该客户端表包括被分配用于执行客户端提交的工作的硬件加速器和为各个硬件加速器执行工作所花费的平均时间。在一个示例中,所有客户端被分配给VIC,在一段时间间隔之后,执行工作所花费的平均时间被确定。在此类示例中,如果执行工作所花费的平均时间超过阈值,则将客户端分配给另一个硬件加速器,例如GPU。在各个实施例中,重复该过程直到针对所有客户端的平均时间低于阈值。如以下更详细描述的,根据至少一个实施例,可以至少部分地基于诸如视频的帧速率和/或帧处理截止时间的各种因素来确定阈值。在各个实施例中,负载均衡器在一段时间间隔之后确定是否可以将一个或更多个客户端重新分配给VIC。在一个示例中,如果分配给VIC的客户端的平均时间低于阈值,则负载均衡将分配给其他硬件加速器的一个或更多个客户端确定重新分配给VIC。在个实施例中,负载均衡器至少部分地基于诸如由于客户端而在其他硬件加速器上的负载、在VIC上处理工作是否更快或其他因素等各种因素来确定要重新分配给VIC的一个或更多个客户端。在实施例中,负载均衡器周期性地或非周期性地在诸如VIC和GPU的多个硬件加速器之间分配负载(例如,由客户端生成的工作)。
在前面和后面的描述中,描述了各种技术。出于解释的目的,阐述了特定配置和细节以便提供对实现这些技术的可能方式的透彻理解。然而,下面描述的技术也可以在没有具体细节的情况下以不同的配置来实践,这也是显而易见的。此外,可以省略或简化众所周知的特征以避免混淆所描述的技术。
本公开中描述和建议的技术可以通过提供在硬件加速器之间进行负载均衡以提高***效率的***来改进硬件加速器之间的负载均衡领域,尤其是在使用有限计算资源执行深度学习的背景下。此外,本公开中描述和建议的技术可以提高在各种计算***上利用硬件加速的深度学习管线、视频分析和其他应用的性能速度。此外,在本公开中描述和建议的技术必须植根于计算机技术,以便在有限计算资源的情况下克服特别是随着实时深度学习分析出现的问题。
图1示出了根据至少一个实施例的环境100,其中负载均衡器104在硬件加速器之间分配工作单元120。在各个实施例中,一个或更多个客户端106A-106C向处理器102提供一个或更多个工作单元120。例如,一个或更多个客户端106A-106C包括应用程序集合的线程,例如视频分析管线108或由处理器执行的其他应用程序。在各个实施例中,视频分析管线108包括深度学习管线,如下面结合图2更详细描述的。此外,在各个实施例中,环境100中的组件(例如,处理器102、硬件加速器等)是计算机***(例如下面结合图11更详细描述的计算机***1100)中的组件。此外,在各个实施例中,处理器102包括以下更详细描述的各种计算资源(例如,一个或更多个电路),例如结合图10描述的处理器1010。
在各个实施例中,处理器102执行负载均衡器104。在实施例中,负载均衡器104是应用程序或其他可执行代码,其由于由处理器102执行而致使工作单元在第一硬件加速器110和第二硬件加速器112之间进行分配。在各个实施例中,第一硬件加速器110和第二硬件加速器112包括视频图像合成器(VIC)、中央处理单元(CPU)、图形处理单元(GPU)或其他硬件(例如现场可编程门阵列(FPGA)或数据处理单元(DPU)。此外,如图1所示,在各个实施例中,第一硬件加速器110和第二硬件加速器112包括多个硬件加速器。例如,环境100包括3个VIC(例如,第一硬件加速器110)和3个GPU(例如,第二硬件加速器112)。在各个实施例中,第一硬件加速器110和/或第二硬件加速器112代表计算资源(例如,GPU、CPU、VIC、FPGA、DPU或其他电路)的类别和/或类型。如下文更详细描述的,负载均衡器104包括用于将工作单元120分配给第一硬件加速器110和/或第二硬件加速器112的逻辑和/或启发方法集合(例如,编程逻辑)。例如,负载均衡器104将工作单元120分配给第一硬件加速器110,然后,在检测到第一硬件加速器110过载(例如,增加延迟、利用率等)时,负载均衡器104将工作单元120的至少一部分分配给第二硬件加速器112。
如下文更详细描述的,在实施例中,负载均衡器104在时间间隔到期时确定第一硬件加速器110和/或第二硬件加速器112上的负载并将一个或更多个客户端106A-106C中的客户端分配给特定硬件加速器。在各个实施例中,第一硬件加速器110和/或第二硬件加速器112包括各种处理单元,例如下文结合图13A-图13F更详细描述的GPU。在各个实施例中,工作单元120包括成批的视频帧的变换和/或合成。例如,一批帧包括来自视频文件、视频流、摄像头或其他视频源的10个帧。此外,如本公开所述,根据实施例,变换包括各种操作,例如将视频帧和/或图像从第一格式转换为第二格式,缩放视频帧和/或图像(例如,增加、减少或以其他方式修改分辨率),修改视频帧和/或图像的颜色空间,或修改视频帧和/或图像的一个或更多个属性。在实施例中,针对输入的像素集合(例如,输入的视频帧和/或图像)执行工作单元120。例如,VIC每个处理器循环处理多个输入像素。
在各个实施例中,负载均衡器104生成或以其他方式获得与一个或更多个客户端106A-106C、应用程序(例如,由处理器102或与处理器102通信耦合的其他***执行的应用程序)、工作单元120、硬件加速器(例如,第一硬件加速器110和/或第二硬件加速器112)或环境100中的其他组件相关联的统计数据。例如,如下面的图3所示,负载均衡器104维护包括统计信息(例如,处理一个或更多个工作单元120所花费的平均时间量)的表。在各个实施例中,负载均衡器104包括启发方法集合,该启发方法集合包括至少部分地基于统计信息而执行的操作。在一个示例中,如果处理特定工作单元120所花费的平均时间高于阈值,则启发方法集合中的一个启发方法指示将特定客户端移动到不同的硬件加速器。在各个实施例中,启发方法集合定义了用于均衡硬件加速器之间的负载的策略。在其他实施例中,该启发方法集合被实现为使负载均衡器104执行本公开中描述的各种操作的规则或其他逻辑。
此外,在实施例中,负载均衡器104对于与应用程序相关联的一个或更多个用户是不可知的。根据至少一个实施例,负载均衡器104至少部分地基于由一个或更多个客户端106A-106C生成的应用程序编程接口(API)调用来获得变换信息。例如,客户端106A提交API调用以将一批帧从第一格式转换为第二格式。在另外的示例中,客户端106A提交API调用以缩放一批帧。以此方式,在各个实施例中,负载均衡器104维护与一个或更多个客户端106A-106C的一组变换和/或其他操作请求相关联的信息。此外,在各个实施例中,负载均衡器104维护在各种硬件加速器(例如,GPU和/或VIC)上执行的各种转换的历史统计计算需求。在一个示例中,负载均衡器104为一个或更多个客户端106A-106B的所有变换(例如,缩放、转换、摄像头校正、颜色校正等)维护统计度量(例如,平均值、最小值、最大值等)。在另外的示例中,负载均衡器保持硬件加速器执行转换所花费的时间量的滚动平均值(例如,执行的最后的N变换)。
此外,在实施例中,负载均衡器104确定或以其他方式获得(例如,通过***调用或其他机制)第一硬件加速器110和/或第二硬件加速器112的当前负载。在一个示例中,负载均衡器104至少部分地基于所维护的统计信息(例如,当前处理时间vs历史处理时间)来估计特定硬件加速器的负载。在另外的示例中,负载均衡器104直接从硬件加速器获得负载信息。
在各个实施例中,至少部分地基于各种因素,例如第一硬件加速器110和/或第二硬件加速器112的当前负载、特定变换和/或操作的计算要求、第一硬件加速器110和/或第二硬件加速器112的使用量百分比、指示完成特定变换和/或操作的截止时间的信息、或与在环境100中所示的组件相关联的其他信息,负载均衡器在各个硬件加速器(例如,第一硬件加速器110和/或第二硬件加速器112)之间分配变换和/或操作。在一个示例中,变换和/或操作是透明地分配的(例如,无需到客户端106A-106C或其他应用程序和/或用户的输入或通知)。在各个实施例中,负载均衡器104包括可由用户修改的配置信息。在一个示例中,用户和/或应用程序修改负载均衡器的配置信息以为特定硬件加速器规定使用量限制(例如,保持低于其的负载阈值百分比)。在各个实施例中,其他配置信息包括用于特定变换的优选硬件加速器、处理期限、分配或用于控制变换和/或操作的性能的其他选项。
在实施例中,负载均衡器104利用第一硬件加速器110作为用于所有或部分的工作单元120(例如,变换)的优选硬件加速器。在一个示例中,在第一硬件加速器是VIC的情况下,负载均衡器104在最初将所有工作单元120分配给VIC,直到负载均衡器104确定VIC的利用率(例如,负载)超过阈值。在各个实施例中,在硬件加速器的利用率百分比(例如,可执行的最大计算量的百分比)不可得的情况下,负载均衡器104利用利用率百分比的度量指标(proxy),例如帧处理截止时间(例如,硬件加速器在引起应用程序或特定客户端中的延迟之前可以花费的最大时间量),来确定是否重新分配负载(例如,将到来的工作单元120移动到第二硬件加速器112)。在一个示例中,帧处理截止时间取决于与视频分析流水线108相关联的视频处理帧速率(例如,对于每秒30帧的视频流,大约为33毫秒)。在各个实施例中,负载均衡器104分配一个或更多个客户端106A-106C中的客户端。例如,负载均衡器104将客户端106A分配给第一硬件加速器110,结果,由客户端106A提供的所有工作单元120都被分配给第一硬件加速器110,直到负载均衡器104确定将客户端106A分配给第二硬件加速器112。如图3所示,负载均衡器104维护客户端、分配给客户端的硬件加速器以及处理由客户端提供给硬件加速器的工作单元所花费的平均时间(例如,如果可用的话)的表。
在各个实施例中,对于从一个或更多个客户端106A-106C接收的API调用,负载均衡器104确定完成工作单元120(例如,API调用中请求的变换)所花费的时间。此外,在这样的实施例中,所花费的时间包括在执行队列中花费的时间量以及在执行期间花费的时间量两者。在一个示例中,所用的平均时间是在变换的移动窗上计算的(例如,最后的N变换,其中N=4)。在实施例中,与负载均衡器104相关联的处理器的线程在时间间隔期满之后唤醒并且至少部分地基于该表以及帧处理截止时间确定将硬件加速器(例如,第一硬件加速器110和/或第二硬件加速器112)重新分配给一个或更多个客户端106A-106C。例如,负载均衡器104将硬件加速器重新分配给一个或更多个客户端106A-106C以最大化利用率和/或满足帧处理期限。
在各个实施例中,负载均衡器104通过***调用、websocket或其他通信获得与硬件加速器相关联的利用率信息(例如,活动性、百分比、负载、利用率等),并使用利用率信息来确定负载均衡操作(例如,将客户端106A-106C分配给硬件加速器)。在实施例中,负载均衡器104对工作单元120(例如,转换)的硬件加速器的使用量实施每进程和/或每客户端限制。此外,在各个实施例中,负载均衡器104从应用程序接收到对来自负载均衡器104的与客户端106A-106C相关联的信息(例如,客户端环境、客户端ID或其他标识信息)的请求。在实施例中,响应于该信息,该应用程序可以使负载均衡器104将特定客户端分配给特定硬件加速器,防止负载均衡器104将特定客户端分配给特定硬件加速器,或者允许将特定客户端分配给任何硬件加速器。
在各个实施例中,负载均衡器104作为单独和/或专用进程或作为由处理器102执行的应用程序进程中的单独线程执行。此外,在实施例中,一个或更多个客户端106A-106C通过进程间通信(IPC)从负载均衡器104请求特定硬件加速器来处理工作单元120。在这样的实施例中,执行由一个或更多个客户端106A-106C引起,并且一个或更多个客户端106A-106C将执行细节通过IPC报告回到负载均衡器104。在这样的实施例中,当一个或更多个客户端106A、106C引起工作单元120的执行并与负载均衡器104通信时,负载均衡器104确定或以其他方式获得统计数据。统计数据包括例如硬件加速器上的负载量、特定客户端正在硬件加速器上生成的总负载量。此外,在各个实施例中,为每个客户端和每个硬件加速器维护统计数据,包括由在特定硬件加速器上执行的客户端提交的工作单元生成的平均负载量,以及执行由客户端提交并在特定硬件加速器上执行的工作单元所需的平均时间量。在各个实施例中,以各种间隔对统计数据进行采样。例如,负载均衡器104可以利用在最后几个采样间隔中生成的统计数据(例如,具有应用的较高的权重)和历史数据(例如,具有应用的较低的权重)。在这样的实施例中,从特定客户端获得的工作单元120在一个硬件加速器和/或硬件加速器类型(例如,负载均衡器已将特定客户端分配给第一硬件加速器110和/或第二硬件加速器112中的任何一个)上执行采样间隔的持续时间。在一个示例中,分配给特定客户端的硬件加速器从一个采样间隔改变为另一个采样间隔。
图2示出了根据至少一个实施例在其中执行并行处理管线的环境200。在各个实施例中,并行处理管线包括结合图1描述的视频分析管线108、深度学习管线、人工智能管线或管线的操作可以在其中并行执行的其他管线。在一个示例中,并行处理管线执行实时流式视频分析。在这样的示例中,视频分析应用程序(例如,执行所有或部分并行处理管线的应用程序)包括并行操作并负责生成数据或其他信息以供在应用程序中使用的多个处理元件。如图2所示,并行处理管线包括多个组件(例如,视频源202、视频转换204A和204B、多路复用器206、主检测器208、对象***210、辅助分类器212A、212C和渲染器216)。
此外,在一些实施例中,组件中的部分(在图2中以交叉影线示出)具有用于处理的各种需求数据(例如,视频帧的特定分辨率或视频帧的格式)。例如,主检测器208可能需要第一格式的视频帧,而对象***210可能需要第二格式的视频帧,这引入了必须对视频源202执行以使能处理的变换或其他处理。各种计算机***包括诸如VIC和GPU等的硬件加速器以执行如本公开中描述的这种变换。在各个实施例中,并行处理管线中的组件必须在时间间隔内或以平均时间量(其可以包括填充或以其他方式可扩展)完成对工作单元(例如,一批视频帧)的处理。在这样的实施例中,完成处理一个或更多个工作单元的时间量由视频源202和/或视频输出的并行处理管线架构和帧速率确定。在各个实施例中,未能在特定时间间隔内完成处理导致在并行处理管线中引入延迟并且可能最终导致丢弃一个或更多个视频帧以维持视频源202的处理。
在实施例中,并行处理管线由任何合适的处理***或单元(例如,GPU、VIC、并行处理单元(PPU)、CPU、DPU、FPGA等)以任何合适的方式执行,包括顺序的、并行的和/或其变体。在各个实施例中,视频源202包括表示图像(例如,视频)的数字数据编码。此外,视频源202例如包括一个或更多个图像,也称为帧,它们共同形成视频。在各个实施例中,视频源202使用诸如高级视频编码(AVC)、运动图像专家组(MPEG)格式和/或其变体等的任何合适的数字视频格式来实现。在一个示例中,视频源202包括任何合适的光栅图像文件格式(例如,位图图像文件、JPEG(联合图像专家组)文件)和/或矢量图像文件格式(例如,SVG(可缩放矢量图形)文件)的图像序列。根据各个实施例,视频源202包括压缩或未压缩数据。此外,在各个实施例中,视频源202由一个或更多个视频和/或图像捕获设备生成和/或从一个或更多个视频和/或图像捕获设备获得,例如下面更详细描述的自动驾驶车辆、机器人、监控***、医学成像***、卫星成像***等的一个或更多个***(例如,图8A-图8D)。此外,在实施例中,视频源202包括存储在存储设备内的文件或其他数据。例如,视频源202表示任何合适配色方案(例如红-绿-蓝(RGB)、类似NV12的YUV格式、黑白(BW)、灰度和/或其变体)的视频。此外,在各个实施例中,视频源202包括基于网络的摄像机、监视***、交通摄像机、工业摄像机、无人机和自动驾驶车辆。
在各个实施例中,并行处理管线从与各种视频和/或图像捕获设备相关的一个或更多个***获得或以其他方式提供视频源202。在一些示例中,并行处理管线是包括视频捕获硬件和/或软件的***中的一部分,其中并行处理管线从视频捕获硬件和/或软件获得视频源202。例如,视频源202由执行并行处理管线的***获得或以其他方式提供给执行并行处理管线的***,例如物理地(例如,经由与并行处理管线相关的设备的有线连接)、远程地(例如,经由无线通信网络到与并行处理管线相关的设备)和/或其变体。在各个实施例中,并行处理管线包括附加组件、更少组件和/或替代组件。例如,并行处理管线包括解码器以从视频源202获得已压缩的帧。在另外的示例中,并行处理管线不包括多路复用器206。
在各个实施例中,并行处理管线的视频转换204A和204B组件处理视频源202并将视频源202转换为特定格式(例如,请求的视频格式或并行处理管线的特定元件所需的视频格式)。在实施例中,视频转换204A和204B组件包括具有指令的一个或更多个硬件和/或软件计算资源的集合,由于由一个或更多个处理器执行,这些指令致使***执行一个或更多个视频处理操作。在示例中,视频转换204A和204B组件确定来自视频源202的帧以用于从一种格式转换为另一种格式。在视频源202被压缩的一些示例中,视频转换204A组件解压缩视频源202以确定视频中的帧。在其他示例中,视频源202包括一个或更多个组件以解压缩或以其他方式解码视频中的帧。
在各个实施例中,视频转换204A组件将帧(例如,视频源202的帧)输出到主检测器208。在各个实施例中,主检测器208处理一批帧以便检测帧内的对象。在实施例中,主检测器208是一个或更多个硬件和/或软件计算资源的集合,其具有由于由一个或更多个处理器执行而致使***执行一个或更多个对象检测操作的指令。例如,主检测器208利用各种神经网络模型进行对象检测。这种神经网络模型的非限制性示例可以包括感知器模型、径向基网络(RBN)、自动编码器(AE)、玻尔兹曼机(BM)、受限玻尔兹曼机(RBM)、深度信念网络(DBN)、深度卷积网络(DCN)、极限学习机(ELM)、深度残差网络(DRN)和/或其变体。在一个示例中,主检测器208确定该批帧的特征。在另外的示例中,主检测器208确定一个或更多个帧中描绘的对象的边界框。根据实施例,对象是指在一个或更多个帧中表示的场景中的任何合适的实体或对象,例如人、环境对象、车辆、机器人和/或其变体。此外,在至少一个实施例中,边界框是指图像中表示的对象的定位和/或位置的指示。例如,边界框定义了与特定边界框的角相对应的一组坐标,该特定边界框包含一个或更多个帧中描绘的对象中的全部或部分。此外,根据实施例,边界框指示包括对象的描绘的图像(例如,帧)的范围或区域。在各个实施例中,主检测器208为一个或更多个帧中表示的任意数量的对象确定边界框,并将边界框和/或边界框信息(例如,表示边界框的坐标或其他几何信息)输出到对象***210。
在一些实施例中,主检测器208不为每个帧确定边界框,而仅确定帧子集的边界框,其中确定的边界框输出到对象***210。在实施例中,对象***210包括一个或更多个硬件和/或软件计算资源的集合,其包括由于由一个或更多个处理器执行而致使***执行一个或更多个计算机视觉过程的指令。例如,对象***210执行一种或多种计算机视觉算法,其基于一个或更多个帧的一个或更多个先前帧的边界框和/或一个或更多个帧的一个或更多个后续帧的边界框来确定所述一个或更多个帧的边界框,以跟踪邻近帧上的多个对象的位置。在各个实施例中,主检测器208和/或对象***210配置有参数(例如,跟踪距离),该参数确定哪些帧将由主检测器208和/或对象***210处理。例如,跟踪距离可以指示待由主检测器208处理的帧之间的帧的数量,并且可以是任何合适的整数值。在另外的示例中,值为0的跟踪距离表示主检测器208将处理视频源202的每一帧,值为1的跟踪距离表示主检测器208将对视频源202每隔一帧进行处理,等等。
在各个实施例中,对象***210确定未由主检测器208处理的视频源202的帧的边界框。例如,主检测器208为视频源202中的每隔一帧(例如,第一帧、第三帧、第五帧等)确定边界框,并且对象***210为视频源202的剩余帧(例如,第二帧、第四帧、第六帧等)确定边界框。在各个实施例中,对象***210执行各种对象跟踪过程,例如一个或更多个基于内核的跟踪过程和/或轮廓跟踪过程,基于前一帧中的对象的边界框和/或后续帧中的对象的边界框,确定帧中的对象的边界框。
在一个示例中,对象***210基于由主检测器208确定的边界框来确定任何合适数量的帧的任何数量的对象的边界框。在各个实施例中,主检测器208和/或对象***210向一个或更多个辅助分类器212A-221C提供信息(例如,边界框)。一个或更多个辅助分类器212A-221C可以包括例如各种神经网络模型,这些模型经训练以识别和/或分类图像(例如,帧)中描绘的对象,例如感知器模型、径向基网络(RBN)、自动编码器(AE)、玻尔兹曼机(BM)、受限玻尔兹曼机(RBM)、深度信念网络(DBN)、深度卷积网络(DCN)、极限学习机(ELM)、深度残差网络(DRN)、逻辑回归模型、朴素贝叶斯模型、随机梯度下降模型、K-最近邻模型、决策树模型、随机森林模型、支持向量机模型和/或其变体。例如,对于给定帧(例如,视频源202的帧)和指示帧的第一对象(例如,由主检测器208和/或对象***210确定)的第一边界框,一个或更多个辅助分类器212A-221C中的一个辅助分类器确定边界框中描绘的对象的类别。
在各个实施例中,渲染器216生成视频数据,其可以包括由主检测器208、对象***210和/或一个或更多个辅助分类器212A-212C生成的信息。在一个示例中,渲染器216显示生成的视频数据。如本公开中所述,并行处理管线中的组件需要对帧进行变换以便生成这样的数据。在各个实施例中,这些变换由硬件加速器执行,硬件加速器包括各种硬件处理组件,例如一个或更多个PPU、GPU等。在一个示例中,硬件加速器包括专门用于执行一个或更多个过程(例如,上述变换)的计算机硬件。
图3示出了由负载均衡器使用以在负载均衡操作期间维护统计数据的使用的表300。在各个实施例中,负载均衡器包括上面结合图1描述的负载均衡器104。在各个实施例中,负载均衡器维护包括与客户端302相关联的信息、分配给特定客户端的当前硬件加速器304、在第一硬件加速器上花费的平均时间306以及在第二硬件加速器上花费的平均时间308的表。在一个示例中,客户端包括如上文结合图1所述的客户端106A-106C。在各个实施例中,表中维护的信息包括与客户端相关联的标识符(例如,线程名称)。例如,操作***将标识符分配给由***执行的应用程序中的线程。
在各个实施例中,负载均衡器将特定客户端(例如,“***”)分配给特定硬件加速器(例如,“第一”)。如上所述,执行负载均衡器的***可以包括适合代表客户端执行操作的多个硬件加速器。因此,在各个实施例中,表300中的特定行指示在第一时间间隔308分配给特定客户端的硬件加速器。如上所述,在各个实施例中,在第二时间间隔310,负载均衡器至少部分地基于在特定硬件加速器上花费的平均时间来确定分配给另一硬件加速器的一个或更多个客户端。例如,如图3所示,在第二时间间隔310,负载均衡器至少部分地基于第一加速器306花费的平均时间来确定将客户端(例如,“Tiler(分块器)”和“Primary(主)”)分配给第二硬件加速器。如上所述,平均所用时间包括硬件加速器完成一组操作(例如,客户端的前4个操作)所用的时间量。
参考图4,图4是根据本公开的一些实施例的用于在多个硬件加速器之间进行负载均衡的示例方法。应当理解,这里描述的这种和其他布置仅作为示例进行阐述。除了所示的那些之外或作为所示的那些的替代,可以使用其他布置和元件(例如,机器、接口、功能、命令、功能的分组等),并且可以完全省略一些元件。此外,这里描述的许多元件是功能实体,它们可以实现为离散或分布式组件或与其他组件结合,并以任何合适的组合且在任何合适的位置实现。在此描述为由实体执行的各种功能可以由硬件、固件和/或软件来执行。例如,可以通过处理器执行存储在存储器中的指令来执行各种功能。此外,图4中所示的各种功能可以以各种顺序(例如,串行或并行)执行或者完全可以忽略。
现在参考图4,这里描述的方法400中的每个框包括可以使用硬件、固件和/或软件的任何组合来执行的计算过程。例如,可以通过处理器执行存储在存储器中的指令来执行各种功能。该方法还可以被实施为存储在计算机存储介质上的计算机可用指令。这些方法可以由独立应用程序、服务或托管的服务(独立或与另一个托管服务组合)或另一个产品的外挂程序等提供。此外,作为示例,描述了与图1的负载均衡器104相关的方法400。然而,这些方法可以附加地或替代地由任何一个***或***的任何组合执行,包括但不限于本文所述的那些。
图4是示出根据本公开的一些实施例的用于在多个硬件加速器之间均衡负载的方法400的流程图。在框402,方法400包括将客户端分配给第一硬件加速器。在实施例中,负载均衡器使客户端提交的操作由第一硬件加速器处理。在一个示例中,负载均衡器最初将客户端分配给VIC。如上所述,在这样的示例中,在时间间隔之后,确定VIC处理变换(例如,执行操作)所花费的平均时间。在各个实施例中,信息被保存在表中,例如结合图3描述的表300。
根据一个实施例,在框404,负载均衡器确定是否有任何客户端超过阈值(例如,帧处理阈值)。如果一个或更多个客户端超过阈值,则在框406,负载均衡器将客户端重新分配给第二硬件加速器。在各个实施例中,负载均衡器将在第一硬件加速器上花费最少时间的客户端分配给第二硬件加速器。在其他实施例中,负载均衡器将在第一硬件加速器上花费最多时间的客户端分配给第二硬件加速器。在框408,负载均衡器将等待一段时间间隔,用于等待重新分配的效果发生。在一段时间间隔之后,负载均衡器将返回到框404并确定一个或更多个客户端是否超过使用量阈值(例如,对于第一或第二硬件加速器)。在各个实施例中,方法400被重复直到任何客户端都没有超过该阈值。返回到框404,如果客户端的平均时间低于阈值,则在框410,负载均衡器选择当前分配给第二硬件加速器的一个或更多个客户端(如果有的话)以重新分配给第一硬件加速器。在框412,负载均衡器确定是否可以将选定的一个或更多个客户端和/或客户端请求的操作(例如,变换)重新分配给第一硬件加速器。如果客户端可以被重新分配,则在框414,负载均衡器将客户端重新分配给第一硬件加速器,否则负载均衡器继续执行框408。在各个实施例中,由于负载均衡器的配置和/或处理操作所花费的平均时间量,负载均衡器不能将客户端重新分配给第一硬件加速器。
在各个实施例中,方法400被修改。例如,应用程序和/或用户可以指定一个或更多个优选的硬件加速器并且使得属于特定客户端的工作被分配给一个或更多个优选的硬件加速器。在各个实施例中,偏好包括排名或排序列表。在其他实施例中,客户端被随机或伪随机地分配给硬件加速器。在其他实施例中,如果没有超过阈值,负载均衡器仍然可以重新分配客户端。例如,如果超过分配给硬件加速器的最大客户端数量或超过百分比利用率。此外,在各个实施例中,负载均衡器基于效率确定硬件加速器和分配的客户端的效率。例如,如果特定硬件加速器正在更快地处理特定变换,则负载均衡器会将请求该特定变换的客户端分配给特定负载均衡器。此外,在各个实施例中,负载均衡器如果不能重新分配客户端,则减慢应用程序和/或一个或更多个客户端。
推理和训练逻辑
图5A示出了用于执行与一个或更多个实施例相关联的推理和/或训练操作的推理和/或训练逻辑515。下面结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。
在至少一个实施例中,推理和/或训练逻辑515可以包括但不限于代码和/或数据存储501,用于存储前向和/或输出权重和/或输入/输出数据,和/或在一个或更多个实施例的方面中配置被训练为和/或用于推理的神经网络的神经元或层的其他参数。在至少一个实施例中,训练逻辑515可以包括或耦合到用于存储图形代码或其他软件以控制时序和/或顺序的代码和/或数据存储501,其中权重和/或其他参数信息被加载以配置逻辑,包括整数和/或浮点单元(统称为算术逻辑单元(ALU))。在至少一个实施例中,代码(诸如图代码)基于该代码所对应的神经网络的架构将权重或其他参数信息加载到处理器ALU中。在至少一个实施例中,代码和/或数据存储501存储在使用一个或更多个实施例的方面训练和/或推理期间的输入/输出数据和/或权重参数的前向传播期间结合一个或更多个实施例训练或使用的神经网络的每个层的权重参数和/或输入/输出数据。在至少一个实施例中,代码和/或数据存储501的任何部分都可以包括在其他片上或片外数据存储内,包括处理器的L1、L2或L3高速缓存或***存储器。
在至少一个实施例中,代码和/或数据存储501的任何部分可以在一个或更多个处理器或其他硬件逻辑设备或电路的内部或外部。在至少一个实施例中,代码和/或数据存储501可以是高速缓存存储器、动态随机可寻址存储器(“DRAM”)、静态随机可寻址存储器(“SRAM”)、非易失性存储器(例如闪存)或其他存储。在至少一个实施例中,对代码和/或数据存储501是在处理器的内部还是外部的选择,例如,或者由DRAM、SRAM、闪存或某种其他存储类型组成,可以取决于存储片上或片外的可用存储空间,正在执行训练和/或推理功能的延迟要求,在神经网络的推理和/或训练中使用的数据的批大小或这些因素的某种组合。
在至少一个实施例中,推理和/或训练逻辑515可以包括但不限于代码和/或数据存储505,以存储与在一个或更多个实施例的方面中被训练为和/或用于推理的神经网络的神经元或层相对应的反向和/或输出权重和/或输入/输出数据神经网络。在至少一个实施例中,在使用一个或更多个实施例的方面训练和/或推理期间,代码和/或数据存储505存储在输入/输出数据和/或权重参数的反向传播期间结合一个或更多个实施例训练或使用的神经网络的每个层的权重参数和/或输入/输出数据。在至少一个实施例中,训练逻辑515可以包括或耦合到用于存储图代码或其他软件以控制时序和/或顺序的代码和/或数据存储505,其中权重和/或其他参数信息被加载以配置逻辑,该逻辑包括整数和/或浮点单元(统称为算术逻辑单元(ALU))。
在至少一个实施例中,代码(诸如图代码)使得基于该代码所对应的神经网络的架构将权重或其他参数信息加载到处理器ALU中。在至少一个实施例中,代码和/或数据存储505的任何部分可以与其他片上或片外数据存储一起包括,包括处理器的L1、L2或L3高速缓存或***存储器。在至少一个实施例中,代码和/或数据存储505的任何部分可以在一个或更多个处理器或其他硬件逻辑设备或电路上的内部或外部。在至少一个实施例中,代码和/或数据存储505可以是高速缓存存储器、DRAM、SRAM、非易失性存储器(例如闪存)或其他存储。在至少一个实施例中,代码和/或数据存储505是在处理器的内部还是外部的选择,例如,是由DRAM、SRAM、闪存还是其他某种存储类型组成,取决于可用存储是片上还是片外,正在执行的训练和/或推理功能的延迟要求,在神经网络的推理和/或训练中使用的数据批量大小或这些因素的某种组合。
在至少一个实施例中,代码和/或数据存储501以及代码和/或数据存储505可以是分开的存储结构。在至少一个实施例中,代码和/或数据存储501以及代码和/或数据存储505可以是相同的存储结构。在至少一个实施例中,代码和/或数据存储501以及代码和/或数据存储505可以部分地被组合和部分分离。在至少一个实施例中,代码和/或数据存储501以及代码和/或数据存储505的任何部分可以与其他片上或片外数据存储包括在一起,包括处理器的L1、L2或L3高速缓存或***存储器。
在至少一个实施例中,推理和/或训练逻辑515可以包括但不限于一个或更多个算术逻辑单元(“ALU”)510(包括整数和/或浮点单元),用于至少部分地基于训练和/或推理代码(例如,图代码)或由其指示来执行逻辑和/或数学运算,其结果可能会产生存储在激活存储520中的激活(例如,来自神经网络内部的层或神经元的输出值),其是存储在代码和/或数据存储501和/或代码和/或数据存储505中的输入/输出和/或权重参数数据的函数。在至少一个实施例中,激活响应于执行指令或其他代码,由ALU 510执行的线性代数和/或基于矩阵的数学生成在激活存储520中存储的激活,其中存储在代码和/或数据存储505中和/或代码和/或数据存储501中的权重值用作具有其他值的操作数,例如偏置值、梯度信息、动量值或其他参数或超参数,可以将任何或所有这些存储在代码和/或数据存储505或代码和/或数据存储501或其他片上或片外存储中。
在至少一个实施例中,一个或更多个处理器或其他硬件逻辑设备或电路中包括一个或更多个ALU 510,而在另一个实施例中,一个或更多个ALU510可以在处理器或其他硬件逻辑设备或使用它们(例如协处理器)的电路外。在至少一个实施例中,可以将一个或更多个ALU 510包括在处理器的执行单元之内,或者以其他方式包括在由处理器的执行单元可访问的ALU组中,该处理器的执行单元可以在同一处理器内或者分布在不同类型的不同处理器之间(例如,中央处理单元、图形处理单元、固定功能单元等)。在至少一个实施例中,代码和/或数据存储501、代码和/或数据存储505以及激活存储520可以共享处理器或其他硬件逻辑设备或电路,而在另一个实施例中,它们可以在不同的处理器或其他硬件逻辑设备或电路或相同和不同处理器或其他硬件逻辑设备或电路的某种组合中。在至少一个实施例中,激活存储520的任何部分可以与其他片上或片外数据存储包括在一起,包括处理器的L1、L2或L3高速缓存或***存储器。此外,推理和/或训练代码可以与处理器或其他硬件逻辑或电路可访问的其他代码一起存储,并可以使用处理器的提取、解码、调度、执行、退出和/或其他逻辑电路来提取和/或处理。
在至少一个实施例中,激活存储520可以是高速缓存存储器、DRAM、SRAM、非易失性存储器(例如,闪存)或其他存储。在至少一个实施例中,激活存储520可以完全地或部分地在一个或更多个处理器或其他逻辑电路内部或外部。在至少一个实施例中,可以取决于片上或片外可用的存储,进行训练和/或推理功能的延迟要求,在推理和/或训练神经网络中使用的数据的批量大小或这些因素的某种组合,选择激活存储520是处理器的内部还是外部,例如,或者包含DRAM、SRAM、闪存或其他存储类型。
在至少一个实施例中,图5A中所示的推理和/或训练逻辑515可以与专用集成电路(“ASIC”)结合使用,例如来自Google的
Figure BDA0003763577290000191
处理单元、来自GraphcoreTM的推理处理单元(IPU)或来自Intel Corp的
Figure BDA0003763577290000192
(例如“Lake Crest”)处理器。在至少一个实施例中,图5A所示的推理和/或训练逻辑515可与中央处理单元(“CPU”)硬件,图形处理单元(“GPU”)硬件或其他硬件,例如现场可编程门阵列(“FPGA”)或数据处理单元(DPU),结合使用。
图5B示出了根据至少一个实施例的推理和/或训练逻辑515。在至少一个实施例中,推理和/或训练逻辑515可以包括但不限于硬件逻辑,其中计算资源被专用或以其他方式唯一地连同对应于神经网络内的一层或更多层神经元的权重值或其他信息一起使用。在至少一个实施例中,图5B中所示的推理和/或训练逻辑515可以与专用集成电路(ASIC)结合使用,例如来自Google的
Figure BDA0003763577290000193
处理单元,来自GraphcoreTM的推理处理单元(IPU)或来自Intel Corp的
Figure BDA0003763577290000194
(例如“Lake Crest”)处理器。在至少一个实施例中,图5B中所示的推理和/或训练逻辑515可以与中央处理单元(CPU)硬件、图形处理单元(GPU)硬件或其他硬件(例如现场可编程门阵列(FPGA)或数据处理单元(DPU)硬件)结合使用。在至少一个实施例中,推理和/或训练逻辑515包括但不限于代码和/或数据存储501以及代码和/或数据存储505,其可以用于存储代码(例如,图代码)、权重值和/或其他信息,包括偏置值、梯度信息、动量值和/或其他参数或超参数信息。在图5B中所示的至少一个实施例中,代码和/或数据存储501以及代码和/或数据存储505中的每一个都分别与专用计算资源(例如计算硬件502和计算硬件506)相关联。在至少一个实施例中,计算硬件502和计算硬件506中的每一个包括一个或更多个ALU,这些ALU仅分别对存储在代码和/或数据存储501和代码和/或数据存储505中的信息执行数学函数(例如线性代数函数),执行函数的结果被存储在激活存储520中。
在至少一个实施例中,代码和/或数据存储501和505以及相应的计算硬件502和506中的每一个分别对应于神经网络的不同层,使得从代码和/或数据存储501和计算硬件502的一个“存储/计算对501/502”得到的激活提供作为代码和/或数据存储505和计算硬件506的下一个“存储/计算对505/506”的输入,以便反映神经网络的概念组织。在至少一个实施例中,每个存储/计算对501/502和505/506可以对应于一个以上的神经网络层。在至少一个实施例中,在推理和/或训练逻辑515中可以包括在存储计算对501/502和505/506之后或与之并行的附加存储/计算对(未示出)。
神经网络训练和部署
图6示出了根据至少一个实施例的深度神经网络的训练和部署。在至少一个实施例中,使用训练数据集602来训练未经训练的神经网络606。在至少一个实施例中,训练框架604是PyTorch框架,而在其他实施例中,训练框架604是TensorFlow,Boost,Caffe,Microsoft Cognitive Toolkit/CNTK,MXNet,Chainer,Keras,Deeplearning4j或其他训练框架。在至少一个实施例中,训练框架604训练未经训练的神经网络606,并使它能够使用本文所述的处理资源来训练,以生成经训练的神经网络608。在至少一个实施例中,权重可以被随机选择或通过使用深度信念网络预训练。在至少一个实施例中,可以以有监督、部分有监督或无监督的方式执行训练。
在至少一个实施例中,使用有监督学习来训练未经训练的神经网络606,其中训练数据集602包括与用于输入的期望输出配对的输入,或者其中训练数据集602包括具有已知输出的输入和神经网络606是手动分级的输出。在至少一个实施例中,以有监督的方式来训练未经训练的神经网络606,并且处理来自训练数据集602的输入,并将结果输出与一组期望或想要的输出进行比较。在至少一个实施例中,然后通过未经训练的神经网络606将误差传播回去。在至少一个实施例中,训练框架604调整控制未经训练的神经网络606的权重。在至少一个实施例中,训练框架604包括用于监视未经训练的神经网络606向模型(例如,经训练的神经网络606)收敛的程度的工具,适于基于输入数据(例如新数据集612)生成正确答案(例如结果614)的模型。在至少一个实施例中,训练框架604反复训练未经训练的神经网络606,同时调整权重以使用损失函数和调整算法(例如随机梯度下降)来改善未经训练的神经网络606的输出。在至少一个实施例中,训练框架604训练未经训练的神经网络606,直到未经训练的神经网络606达到期望的精度为止。在至少一个实施例中,然后可以部署经训练的神经网络608以实现任何数量的机器学习操作。
在至少一个实施例中,使用无监督学习来训练未经训练的神经网络606,其中未经训练的神经网络606尝试使用未标记的数据来训练自己。在至少一个实施例中,无监督学习训练数据集602将包括输入数据,而没有任何关联的输出数据或“地面实况”数据。在至少一个实施例中,未经训练的神经网络606可以学习训练数据集602内的分组,并且可以确定各个输入如何与未经训练的数据集602相关。在至少一个实施例中,可以使用无监督训练来在经训练的神经网络608中生成自组织图,其能够执行对减少新数据集612的维度有用的操作。在至少一个实施例中,无监督训练也可以用于执行异常检测,这允许识别新数据集612中偏离新数据集612的正常模式的数据点。
在至少一个实施例中,可以使用半监督学习,这是一种技术,其中在训练数据集602中包括标记数据和未标记数据的混合。在至少一个实施例中,训练框架604可以用于例如通过转移的学习技术来执行递增学习。在至少一个实施例中,递增学习使得经训练的神经网络608能够适应新数据集612,而不会忘记在初始训练期间注入到经训练的神经网络608内的知识。
数据中心
图7示出了可以使用至少一个实施例的示例数据中心700。在至少一个实施例中,数据中心700包括数据中心基础设施层710、框架层720、软件层730和应用程序层740。
在至少一个实施例中,如图7所示,数据中心基础设施层710可以包括资源协调器712、分组的计算资源714和节点计算资源(“节点C.R.”)716(1)-716(N),其中“N”表示正整数(其可以是与其他图中使用的整数不同的整数“N”)。在至少一个实施例中,节点C.R.716(1)-716(N)可以包括但不限于任何数量的中央处理单元(“CPU”)或其他处理器(包括加速器、现场可编程门阵列(FPGA)、图形处理器、数据处理单元等),存储器存储设备718(1)-718(N)(例如动态只读存储器、固态硬盘或磁盘驱动器),网络输入/输出(“NW I/O”)设备,网络交换机,虚拟机(“VM”),电源模块和冷却模块等。在至少一个实施例中,节点C.R.716(1)-716(N)中的一个或更多个节点C.R.可以是具有一个或更多个上述计算资源的服务器。
在至少一个实施例中,分组的计算资源714可以包括容纳在一个或更多个机架内的节点C.R.的单独分组(未示出),或者容纳在各个地理位置的数据中心内的许多机架(也未示出)。在至少一个实施例中,分组的计算资源714内的节点C.R.的单独分组可以包括可以被配置或分配为支持一个或更多个工作负载的分组的计算、网络、存储器或存储资源。在至少一个实施例中,可以将包括CPU或处理器的几个节点C.R.分组在一个或更多个机架内,以提供计算资源来支持一个或更多个工作负载。在至少一个实施例中,一个或更多个机架还可以包括任何数量的电源模块、冷却模块和网络交换机,以任意组合。
在至少一个实施例中,资源协调器712可以配置或以其他方式控制一个或更多个节点C.R.716(1)-716(N)和/或分组的计算资源714。在至少一个实施例中,资源协调器712可以包括用于数据中心700的软件设计基础结构(“SDI”)管理实体。在至少一个实施例中,资源协调器712可以包括硬件、软件或其某种组合。
在至少一个实施例中,如图7所示,框架层720包括作业调度器722、配置管理器724、资源管理器726和分布式文件***728。在至少一个实施例中,框架层720可以包括支持软件层730的软件732和/或应用程序层740的一个或更多个应用程序742的框架。在至少一个实施例中,软件732或应用程序742可以分别包括基于Web的服务软件或应用程序,例如由Amazon Web Services,Google Cloud和Microsoft Azure提供的服务或应用程序。在至少一个实施例中,框架层720可以是但不限于一种免费和开放源软件网络应用程序框架,例如可以利用分布式文件***728来进行大范围数据处理(例如“大数据”)的Apache SparkTM(以下称为“Spark”)。在至少一个实施例中,作业调度器722可以包括Spark驱动器,以促进对数据中心700的各个层所支持的工作负载进行调度。在至少一个实施例中,配置管理器724可以能够配置不同的层,例如软件层730和包括Spark和用于支持大规模数据处理的分布式文件***728的框架层720。在至少一个实施例中,资源管理器726能够管理映射到或分配用于支持分布式文件***728和作业调度器722的集群或分组计算资源。在至少一个实施例中,集群或分组计算资源可以包括数据中心基础设施层710上的分组计算资源714。在至少一个实施例中,资源管理器726可以与资源协调器712协调以管理这些映射的或分配的计算资源。
在至少一个实施例中,包括在软件层730中的软件732可以包括由节点C.R.716(1)-716(N)的至少一部分,分组的计算资源714和/或框架层720的分布式文件***728使用的软件。在至少一个实施例中,一个或更多个类型的软件可以包括但不限于Internet网页搜索软件、电子邮件病毒扫描软件、数据库软件和流视频内容软件。
在至少一个实施例中,应用程序层740中包括的一个或更多个应用程序742可以包括由节点C.R.716(1)-716(N)的至少一部分、分组计算资源714和/或框架层720的分布式文件***728使用的一个或更多个类型的应用程序。在至少一个实施例中,一个或更多个类型的应用程序可以包括但不限于任何数量的基因组学应用程序、认知计算、应用程序和机器学习应用程序,包括训练或推理软件,机器学习框架软件(例如PyTorch、TensorFlow、Caffe等)或其他与一个或更多个实施例结合使用的机器学习应用程序。
在至少一个实施例中,配置管理器724、资源管理器726和资源协调器712中的任何一个可以基于以任何技术上可行的方式获取的任何数量和类型的数据来实现任何数量和类型的自我修改动作。在至少一个实施例中,自我修改动作可以减轻数据中心700的数据中心操作员做出可能不好的配置决定并且可以避免数据中心的未充分利用和/或执行差的部分。
在至少一个实施例中,数据中心700可以包括工具、服务、软件或其他资源,以根据本文所述的一个或更多个实施例来训练一个或更多个机器学习模型或者使用一个或更多个机器学习模型来预测或推理信息。例如,在至少一个实施例中,可以通过使用上文关于数据中心700描述的软件和计算资源,根据神经网络架构通过计算权重参数来训练机器学习模型。在至少一个实施例中,通过使用通过本文所述的一个或更多个训练技术计算出的权重参数,可以使用上面与关于数据中心700所描述的资源,使用对应于一个或更多个神经网络的经训练的机器学习模型来推理或预测信息。
在至少一个实施例中,数据中心可以使用CPU、专用集成电路(ASIC)、GPU、FPGA、DPU或其他硬件来使用上述资源来执行训练和/或推理。此外,上述的一个或更多个软件和/或硬件资源可以配置成一种服务,以允许用户训练或执行信息推理,例如图像识别、语音识别或其他人工智能服务。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在***图7中使用,用于至少部分地基于使用神经网络训练操作、神经网络函数和/或体系架构,或者本文所述的神经网络用例计算的权重参数推理或预测操作。
在各个实施例中,数据中心执行如上所述的负载均衡器,其在执行视频分析管线或其他应用程序期间,将操作(例如,视频帧的变换)分配给CPU、专用集成电路(ASIC)、GPU、FPGA、DPU或其他硬件。
自动驾驶车辆
图8A示出了根据至少一个实施例的自动驾驶车辆800的示例。在至少一个实施例中,自动驾驶车辆800(在本文中可替代地称为“车辆800”)可以是但不限于客运车辆,例如汽车、卡车、公共汽车和/或可容纳一个或更多个乘客的另一种类型的车辆。在至少一个实施例中,车辆800可以是用于拖运货物的半牵引车-拖车。在至少一个实施例中,车辆800可以是飞机、机器人车辆或其他类型的车辆。
可以根据由美国运输部下属的国家公路交通安全管理局(“NHTSA”)和汽车工程师学会(“SAE”)“与用于道路机动车辆的驾驶自动化***有关的术语(Taxonomy andDefinitions for Terms Related to Driving Automation Systems for On-Road MotorVehicles)”(例如,于2018年6月15日发布的标准号J3016-201806,于2016年9月30日发布的标准号J3016-201609,以及该版本的以前和将来的版本此标准)定义的自动化级别来描述自动驾驶汽车。在至少一个实施例中,车辆800可能能够根据自动驾驶级别的级别1至级别5中的一个或更多个来进行功能。例如,在至少一个实施例中,根据实施例,车辆800可能能够进行条件自动化(级别3)、高度自动化(级别4)和/或全自动(级别5)。
在至少一个实施例中,车辆800可以包括但不限于组件,诸如底盘、车身、车轮(例如2、4、6、8、18等)、轮胎、车轴和车辆的其他组件。在至少一个实施例中,车辆800可以包括但不限于推进***850,例如内燃机、混合动力装置、全电动发动机和/或另一种推进***类型。在至少一个实施例中,推进***850可以连接至车辆800的传动系,其可以包括但不限于变速器,以使得能够对车辆800进行推进。在至少一个实施例中,可以响应于从油门/加速器852接收信号以控制推进***850。
在至少一个实施例中,当推进***850正在运行时(例如,当车辆800行驶时),转向***854(其可以包括但不限于方向盘)用于使车辆800转向(例如,沿着期望的路径或路线)。在至少一个实施例中,转向***854可以从转向致动器856接收信号。在至少一个实施例中,方向盘对于全自动化(级别5)功能可以是可选的。在至少一个实施例中,制动传感器***846可以用于响应于从制动致动器848和/或制动传感器接收到的信号来操作车辆制动器。
在至少一个实施例中,控制器836可以包括但不限于一个或更多个片上***(“SoC”)(图8A中未示出)和/或图形处理单元(“GPU”)向车辆800的一个或更多个组件和/或***提供信号(例如,代表命令)。例如,在至少一个实施例中,控制器836可以发送信号以通过制动致动器848操作车辆制动,通过一个或更多个转向致动器856操作转向***854,通过一个或更多个油门(throttle)/加速器852操作推进***850。在至少一个实施例中,一个或更多个控制器836可以包括一个或更多个机载(例如,集成)计算设备,其处理传感器信号并输出操作命令(例如,表示命令的信号)以实现自动驾驶和/或协助驾驶员驾驶车辆800。在至少一个实施例中,一个或更多个控制器836可以包括用于自动驾驶功能的第一控制器,用于功能安全功能的第二控制器,用于人工智能功能(例如计算机视觉)的第三控制器,用于信息娱乐功能的第四控制器,用于紧急情况下的冗余的第五控制器和/或其他控制器。在至少一个实施例中,单个控制器可以处理上述功能中的两个或更多个,两个或更多控制器可以处理单个功能和/或其任何组合。
在至少一个实施例中,一个或更多个控制器836响应于从一个或更多个传感器(例如,传感器输入)接收到的传感器数据,提供用于控制车辆800的一个或更多个组件和/或***的信号。在至少一个实施例中,传感器数据可以从传感器接收,传感器类型例如但不限于一个或更多个全球导航卫星***(“GNSS”)传感器858(例如,一个或更多个全球定位***传感器)、一个或更多个RADAR传感器860、一个或更多个超声波传感器862、一个或更多个LIDAR传感器864、一个或更多个惯性测量单元(IMU)传感器866(例如,一个或更多个加速度计、一个或更多个陀螺仪、一个或更多个磁罗盘、一个或更多个磁力计等)、一个或更多个麦克风896、一个或更多个立体声摄像头868一个或更多个广角摄像头(例如,360度摄像头)、远程摄像头(图8A中未示出)、中程摄像头(图8A中未示出)、一个或更多个速度传感器844(例如,用于测量车辆800的速度)、一个或更多个振动传感器842、一个或更多个转向传感器840、一个或更多个制动传感器(例如,作为制动传感器***846的一部分)和/或其他传感器类型接收。
在至少一个实施例中,一个或更多个控制器836可以从车辆800的仪表板832接收输入(例如,由输入数据表示)并通过人机接口(“HMI”)显示器834、声音信号器、扬声器和/或车辆800的其他组件提供输出(例如,由输出数据、显示数据等表示)。在至少一个实施例中,输出可包括信息,诸如车速、速度、时间、地图数据(例如,高清晰度地图(图8A中未显示)、位置数据(例如,车辆800的位置,例如在地图上)、方向、其他车辆的位置(例如,占用光栅)、关于对象的信息以及由一个或更多个控制器836感知到的对象的状态等。例如,在至少一个实施例中,HMI显示器834可以显示关于一个或更多个对象的存在的信息(例如,路牌、警告标志、交通信号灯变更等)和/或有关驾驶操作车辆已经、正在或将要制造的信息(例如,现在改变车道、在两英里内驶出34B出口等)。
在至少一个实施例中,车辆800进一步包括网络接口824,其可以使用一个或更多个无线天线826和/或一个或更多个调制解调器通过一个或更多个网络进行通信。例如,在至少一个实施例中,网络接口824可能能够通过长期演进(“LTE”)、宽带码分多址(“WCDMA”)、通用移动电信***(“UMTS”)、全球移动通信***(“GSM”)、IMT-CDMA多载波(“CDMA2000”)网络等进行通信。在至少一个实施例中,一个或更多个无线天线826还可以使用一个或更多个局域网(例如Bluetooth、Bluetooth Low Energy(LE)、Z-Wave、ZigBee等)和/或一个或更多个低功耗广域网(以下简称“LPWAN”)(例如LoRaWAN、SigFox等协议),使环境中的对象(例如,车辆、移动设备)之间进行通信。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在***图8A中用于至少部分地基于使用神经网络训练操作\神经网络功能和/或架构或本文所述的神经网络用例计算出的权重参数来推理或预测操作。
在各个实施例中,数据中心执行如上所述的负载均衡器,其在执行视频分析管线或其他应用程序期间,将操作(例如,视频帧的变换)分配给CPU、专用集成电路(ASIC)、GPU、FPGA、DPU或其他硬件。
图8B示出了根据至少一个实施例的图8A的自动驾驶车辆800的摄像头位置和视野的示例。在至少一个实施例中,摄像头和各自的视野是一个示例实施例,并且不旨在进行限制。例如,在至少一个实施例中,可以包括附加的和/或替代的摄像头和/或摄像头可以位于车辆800上的不同位置。
在至少一个实施例中,用于摄像头的摄像头类型可以包括但不限于可以适于与车辆800的组件和/或***一起使用的数字摄像头。在至少一个实施例中,一个或更多个摄像头可以以汽车安全完整性等级(“ASIL”)B和/或其他ASIL进行操作。在至少一个实施例中,根据实施例,摄像头类型可以具有任何图像捕获速率,例如60帧每秒(fps)、120fps、240fps等。在至少一个实施例中,摄像头可以能够使用滚动快门、全局快门、另一种类型的快门或其组合。在至少一个实施例中,滤色器阵列可以包括红色透明透明(“RCCC”)滤色器阵列、红色透明透明蓝色(“RCCB”)滤色器阵列、红色蓝色绿色透明(“RBGC”)滤色器阵列、Foveon X3滤色器阵列、拜耳(Bayer)传感器(“RGGB”)滤色器阵列、单色传感器滤色器阵列和/或其他类型的滤色器阵列。在至少一个实施例中,可以使用透明像素摄像头,例如具有RCCC、RCCB和/或RBGC滤色器阵列的摄像头,以努力提高光敏性。
在至少一个实施例中,一个或更多个摄像头可以用于执行先进驾驶员辅助***(“ADAS”)功能(例如,作为冗余或故障安全设计的一部分)。例如,在至少一个实施例中,可以安装多功能单声道摄像头以提供包括车道偏离警告、交通标志辅助和智能大灯控制的功能。在至少一个实施例中,一个或更多个摄像头(例如,所有摄像头)可以同时记录并提供图像数据(例如,视频)。
在至少一个实施例中,可以将一个或更多个摄像头安装在安装组件中,例如定制设计的(三维(“3D”)打印的)组件,以便切出杂散光和来自在车辆800内的反光(例如,仪表板的反射在挡风玻璃镜中反光),其可能会干扰摄像头的图像数据捕获能力。关于后视镜安装组件,在至少一个实施例中,后视镜组件可以是3D打印定制的,使得摄像头安装板匹配后视镜的形状。在至少一个实施例中,一个或更多个摄像头可以被集成到后视镜中。在至少一个实施例中,对于侧视摄像头,一个或更多个摄像头也可以集成在舱室的每个角落的四个支柱内。
在至少一个实施例中,具有包括车辆800前面的环境的部分的视野的摄像头(例如,前向摄像头)可以用于环视,以及在一个或更多个控制器836和/或控制SoC的帮助下帮助识别向前的路径和障碍物,从而提供对于生成占用网格和/或确定优选的车辆路径至关重要的信息。在至少一个实施例中,前向摄像头可以用于执行许多与LIDAR相似的ADAS功能,包括但不限于紧急制动、行人检测和避免碰撞。在至少一个实施例中,前向摄像头也可以用于ADAS功能和***,包括但不限于车道偏离警告(“LDW”)、自动巡航控制(“ACC”)和/或其他功能(例如交通标志识别)。
在至少一个实施例中,各种摄像头可以用于前向配置,包括例如包括CMOS(“互补金属氧化物半导体”)彩色成像器的单目摄像头平台。在至少一个实施例中,广角摄像头870可以用于感知从***进入的对象(例如,行人、过马路或自行车)。尽管在图8B中仅示出了一个广角摄像头870,但是,在其他实施例中,车辆800上可以有任何数量(包括零)的广角摄像头。在至少一个实施例中,任何数量的远程摄像头898(例如,远程立体摄像头对)可用于基于深度的对象检测,尤其是对于尚未训练神经网络的对象。在至少一个实施例中,远程摄像头898也可以用于对象检测和分类以及基本对象跟踪。
在至少一个实施例中,任何数量的立体声摄像头868也可以包括在前向配置中。在至少一个实施例中,一个或更多个立体声摄像头868可以包括集成控制单元,该集成控制单元包括可缩放处理单元,该可缩放处理单元可以提供可编程逻辑(“FPGA”)和具有单个芯片上集成的控制器局域网(“CAN”)或以太网接口的多核心微处理器。在至少一个实施例中,这样的单元可以用于生成车辆800的环境的3D地图,包括对图像中所有点的距离估计。在至少一个实施例中,一个或更多个立体摄像头868可以包括但不限于紧凑型立体视觉传感器,其可以包括但不限于两个摄像头镜头(左右分别一个)和一个图像处理芯片,其可以测量从车辆800到目标对象的距离并使用所生成的信息(例如,元数据)来激活自动驾驶紧急制动和车道偏离警告功能。在至少一个实施例中,除了本文所述的那些之外,还可以使用其他类型的立体摄像头868。
在至少一个实施例中,具有包括车辆800侧面的环境的一部分的视野的摄像头(例如,侧视摄像头)可以用于环绕查看,从而提供用于创建和更新占据网格的信息,以及产生侧面碰撞警告。例如,在至少一个实施例中,环绕摄像头874(例如,如图8B所示的四个环绕摄像头)可以定位在车辆800上。在至少一个实施例中,一个或更多个环绕摄像头874可以包括但不限于,任意数量和组合的广角摄像头、一个或更多个鱼目镜头、一个或更多个360度摄像头和/或类似摄像头。例如,在至少一个实施例中,四个鱼目镜头摄像头可以位于车辆800的前、后和侧面。在至少一个实施例中,车辆800可以使用三个环绕摄像头874(例如,左、右和后面),并且可以利用一个或更多个其他摄像头(例如,前向摄像头)作为第四个环视摄像头。
在至少一个实施例中,具有包括车辆800后方的环境的一部分的视野的摄像头(例如,后视摄像头)可以用于停车辅助、环视、后方碰撞警告、以及创建和更新占用光栅。在至少一个实施例中,可以使用各种各样的摄像头,包括但不限于还适合作为一个或更多个前向摄像头的摄像头(例如,远程摄像头898和/或一个或更多个中程摄像头876、一个或更多个立体摄像头868、一个或更多个红外摄像头872等),如本文所述。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。结合图5A和/或图5B,在本文中提供了关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在图8B的***中使用,用于至少部分地基于使用神经网络训练操作计算出的权重参数、神经网络函数和/或架构、或本文所述的神经网络用例来推理或预测操作。
图8C示出了根据至少一个实施例的图8A的自动驾驶车辆800的示例***架构的框图。在至少一个实施例中,图8C中的车辆800的一个或更多个组件、一个或更多个特征和一个或更多个***中的每一个都示出为经由总线802连接。在至少一个实施例中,总线802可包括但不限于CAN数据接口(在本文中可替代地称为“CAN总线”)。在至少一个实施例中,CAN可以是车辆800内部的网络,用于帮助控制车辆800的各种特征和功能,例如制动器的致动、加速、制动、转向、雨刷等。在一个实施例中,总线802可以配置成具有数十个甚至数百个节点,每个节点具有其自己的唯一识别符(例如,CAN ID)。在至少一个实施例中,可以读取总线802以找到方向盘角度、地面速度、发动机每分钟转动次数(“RPM”)、按钮位置和/或其他车辆状态指示器。在至少一个实施例中,总线802可以是符合ASIL B的CAN总线。
在至少一个实施例中,除了CAN之外或来自CAN,可使用FlexRay和/或以太网(Ethernet)协议。在至少一个实施例中,可以有任意数量的成型总线802,其可以包括但不限于零或更多的CAN总线,零或更多的FlexRay总线,零或更多的以太网总线,和/或零或更多的使用其他协议的其他类型的总线。在至少一个实施例中,两个或更多个总线可以用于执行不同的功能,和/或可以用于冗余。例如,第一总线可以用于碰撞避免功能,并且第二总线可以用于致动控制。在至少一个实施例中,总线802的每个总线可以与车辆800的任何组件通信,并且总线802的两个或更多个可以与相应的组件通信。在至少一个实施例中,任何数量的片上***(“SoC”)804(例如,SoC 804(A)和SoC 804(B))中的每一个,一个或更多个控制器836中的每一个和/或车辆内的每个计算机都可以访问相同的输入数据(例如,来自车辆800的传感器的输入),并且可以连接到公共总线,例如CAN总线。
在至少一个实施例中,车辆800可以包括一个或更多个控制器836,诸如本文关于图8A所描述的那些。在至少一个实施例中,控制器836可以用于多种功能。在至少一个实施例中,控制器836可以耦合到车辆800的各种其他组件和***中的任何一个,并且可以用于控制车辆800、车辆800的人工智能、车辆800的信息娱乐和/或其他功能。
在至少一个实施例中,车辆800可以包括任何数量的SoC 804。在至少一个实施例中,SoC 804中的每一个可以包括但不限于中央处理单元(“一个或更多个CPU”)806、图形处理单元(“一个或更多个GPU”)808、一个或更多个处理器810、一个或更多个高速缓存812、一个或更多个加速器814、一个或更多个数据存储816和/或其他未显示的组件和特征。在至少一个实施例中,一个或更多个SoC 804可以用于在各种平台和***中控制车辆800。例如,在至少一个实施例中,一个或更多个SoC 804可以与高清晰度(“HD”)地图822在***(例如,车辆800的***)中组合,该高清晰度地图822可以经由网络接口824从一个或更多个服务器(图8C中未示出)获得地图刷新和/或更新。
在至少一个实施例中,一个或更多个CPU 806可以包括CPU集群或CPU复合体(在本文中可替代地称为“CCPLEX”)。在至少一个实施例中,一个或更多个CPU 806可以包括多个核心和/或二级(“L2”)高速缓存。例如,在至少一个实施例中,一个或更多个CPU 806可以在相互耦合的多处理器配置中包括八个核心。在至少一个实施例中,一个或更多CPU 806可以包括四个双核心集群,其中每个集群具有专用的L2高速缓存(例如,2MB L2高速缓存)。在至少一个实施例中,一个或更多CPU 806(例如,CCPLEX)可以配置成支持同时的集群操作,使得一个或更多CPU 806的集群的任何组合在任何给定的时间都可以是活跃的。
在至少一个实施例中,一个或更多个CPU 806可以实现电源管理功能,这些功能包括但不限于以下特征中的一个或更多个:空闲时可以自动对各个硬件模块进行时钟门控以节省动态功率;当该核心由于执行等待中断(“WFI”)/事件等待(“WFE”)指令而未主动执行指令时,可以对每个核心时钟进行门控;每个核心都可以独立供电;当所有核心都被时钟门控或功率门控时,每个核心集群可以被独立地时钟门控;以及/或当所有核心都被功率门控时,每个核心集群可以被独立地功率门控。在至少一个实施例中,一个或更多CPU 806可以进一步实现用于管理功率状态的增强算法,其中指定了允许的功率状态和预期的唤醒时间,并且硬件/微码确定了针对核心、集群和CCPLEX输入的最佳功率状态。在至少一个实施例中,处理核心可以在软件中支持简化的功率状态输入序列,其中工作被分担给微码。
在至少一个实施例中,一个或更多个GPU 808可以包括集成的GPU(在本文中或者称为“iGPU”)。在至少一个实施例中,一个或更多个GPU808可以是可编程的,并且对于并行工作负载可以是有效的。在至少一个实施例中,一个或更多个GPU 808可以使用增强的张量指令集。在一个实施例中,一个或更多个GPU 808可以包括一个或更多个流式微处理器,其中每个流式微处理器可以包括一级(“L1”)高速缓存(例如,具有至少96KB的存储容量的L1高速缓存),以及两个或更多个流式微处理器可以共享L2高速缓存(例如,具有512KB存储容量的L2高速缓存)。在至少一个实施例中,一个或更多个GPU 808可以包括至少八个流式微处理器。在至少一个实施例中,一个或更多个GPU 808可以使用计算应用程序编程接口(API)。在至少一个实施例中,一个或更多GPU 808可以使用一个或更多个并行计算平台和/或编程模型(例如,NVIDIA的CUDA模型)。
在至少一个实施例中,一个或更多个GPU 808可以经功耗优化以在汽车和嵌入式用例中获得最佳性能。例如,在一个实施例中,可以在鳍式场效应晶体管(“FinFET”)电路上制造一个或更多个GPU 808。在至少一个实施例中,每个流式微处理器可以包含多个划分为多个块的混合精度处理核心,。例如但不限于,可以将64个PF32核心和32个PF64核心划分为四个处理块。在至少一个实施例中,可以为每个处理块分配16个FP32核心、8个FP64核心、16个INT32核心、两个用于深度学习矩阵算术的混合精度NVIDIA张量核心、零级(“L0”)指令缓存、线程束调度器、分派单元和/或64KB寄存器文件。在至少一个实施例中,流式微处理器可以包括独立的并行整数和浮点数据路径来提供混合了计算和寻址运算的工作量的有效执行。在至少一个实施例中,流式微处理器可以包括独立的线程调度能力,以实现更细粒度的同步和并行线程之间的协作。在至少一个实施例中,流式微处理器可以包括组合的L1数据高速缓存和共享存储器单元,以便在简化编程的同时提高性能。
在至少一个实施例中,一个或更多个GPU 808可以包括高带宽存储器(“HBM”)和/或16GB HBM2存储器子***,以在一些示例中提供约900GB/秒的峰值存储带宽。在至少一个实施例中,除了或替代于HBM存储器,可以使用同步图形随机存取存储器(“SGRAM”),例如图形双倍数据速率类型的五同步随机存取存储器(“GDDR5”)。
在至少一个实施例中,一个或更多个GPU 808可以包括统一存储器技术。在至少一个实施例中,地址转换服务(“ATS”)支持可以用于允许一个或更多个GPU 808直接访问一个或更多个CPU 806页表。在至少一个实施例中,当一个或更多个GPU 808中的GPU的一个存储器管理单元(“MMU”)经历未命中时,可以将地址转换请求发送到一个或更多个CPU806。作为响应,在至少一个实施例中,一个或更多个CPU 806中的2CPU可以在其页面表中查找地址的虚拟-物理的映射并将转换传送回一个或更多个GPU 808。在至少一个实施例中,统一存储器技术可以允许单个统一虚拟地址空间用于一个或更多个CPU 806和一个或更多个GPU808两者的存储器,从而简化了一个或更多个GPU 808的编程以及将应用程序移植到一个或更多个GPU 808。
在至少一个实施例中,一个或更多个GPU 808可以包括任意数量的访问计数器,其可以跟踪一个或更多个GPU 808对其他处理器的存储器的访问频率。在至少一个实施例中,一个或更多个访问计数器可以帮助确保将存储器页移动到最频繁访问页面的处理器的物理存储器中,从而提高处理器之间共享的存储器范围的效率。
在至少一个实施例中,一个或更多个SoC 804可以包括任何数量的高速缓存812,包括本文所述的那些。例如,在至少一个实施例中,一个或更多个高速缓存812可以包括可用于一个或更多个CPU 806和一个或更多个GPU 808(例如,连接到CPU 806和GPU 808)的三级(“L3”)高速缓存。在至少一个实施例中,一个或更多个高速缓存812可以包括回写式高速缓存,该回写式高速缓存可以例如通过使用高速缓存相干协议(例如,MEI、MESI、MSI等)来跟踪线的状态。在至少一个实施例中,尽管可以使用较小的高速缓存大小,根据实施例,L3高速缓存可以包括4MB存储器或更多。
在至少一个实施例中,一个或更多个SoC 804可以包括一个或更多个加速器814(例如,硬件加速器、软件加速器或其组合)。在至少一个实施例中,一个或更多个SoC 804可以包括硬件加速集群,其可以包括优化的硬件加速器和/或大的片上存储器。在至少一个实施例中,大的片上存储器(例如4MB的SRAM)可以使硬件加速集群能够加速神经网络和其他计算。在至少一个实施例中,硬件加速集群可以用于补充一个或更多个GPU 808并且卸载一个或更多个GPU 808的一些任务(例如,释放一个或更多个GPU808的更多周期以执行其他任务)。在至少一个实施例中,一个或更多个加速器814可以用于足够稳定以经得起加速检验的目标工作负载(例如,感知、卷积神经网络(“CNN”)、递归神经网络(“RNN”)等)。在至少一个实施例中,CNN可以包括基于区域或区域卷积神经网络(“RCNN”)和快速RCNN(例如,如用于对象检测)或其他类型的CNN。
在至少一个实施例中,一个或更多个加速器814(例如,硬件加速集群)可以包括一个或更多个深度学习加速器(“DLA”)。在至少一个实施例中,一个或更多个DLA可以包括但不限于一个或更多个Tensor处理单元(“TPU”),其可以配置成每秒提供额外的10万亿次操作用于深度学习应用程序和推理。在至少一个实施例中,TPU可以是配置成并被优化用于执行图像处理功能(例如,用于CNN、RCNN等)的加速器。在至少一个实施例中,可以针对神经网络类型和浮点运算以及推理的特定集合进一步优化一个或更多个DLA。在至少一个实施例中,一个或更多个DLA的设计可以提供比典型的通用GPU更高的每毫米性能,并且通常大大超过CPU的性能。在至少一个实施例中,一个或更多个TPU可执行若干功能,包括支持例如INT8、INT16和FP16数据类型以用于特征和权重的单实例卷积功能以及后处理器功能的。在至少一个实施例中,一个或更多个DLA可以针对各种功能中的任何功能,在处理或未处理的数据上快速且有效地执行神经网络,尤其是CNN,包括例如但不限于:用于使用来自摄像头传感器的数据进行对象识别和检测的CNN;用于使用来自摄像头传感器的数据进行距离估算的CNN;用于使用来自麦克风的数据进行紧急车辆检测以及识别和检测的CNN;用于使用来自摄像头传感器的数据进行人脸识别和车主识别的CNN;以及/或用于安全和/或安全相关事件的CNN。
在至少一个实施例中,DLA可以执行一个或更多个GPU 808的任何功能,并且通过使用推理加速器,例如,设计者可以将一个或更多个DLA或一个或更多个GPU 808作为目标用于任何功能。例如,在至少一个实施例中,设计者可以将CNN的处理和浮点运算集中在一个或更多个DLA上,并将其他功能留给一个或更多个GPU 808和/或一个或更多个加速器814。
在至少一个实施例中,一个或更多个加速器814可以包括可编程视觉加速器(“PVA”),其在本文中可以可替代地称为计算机视觉加速器。在至少一个实施例中,一个或更多个PVA可以设计和配置为加速用于高级驾驶员辅助***(“ADAS”)838、自动驾驶、增强现实(“AR”)应用程序和/或虚拟现实(“VR”)应用程序的计算机视觉算法。在至少一个实施例中,一个或更多个PVA可以在性能和灵活性之间取得均衡。例如,在至少一个实施例中,一个或更多个PVA中的每一个可以包括例如但不限于任何数量的精简指令集计算机(“RISC”)核心、直接存储器访问(“DMA”)和/或任意数量的向量处理器。
在至少一个实施例中,RISC核心可以与图像传感器(例如,本文描述的任意摄像头的图像传感器)、图像信号处理器等交互。在至少一个实施例中,每个RISC核心可以包括任意数量的存储器。在至少一个实施例中,根据实施例,RISC核心可以使用多种协议中的任意一种。在至少一个实施例中,RISC核心可以执行实时操作***(“RTOS”)。在至少一个实施例中,可以使用一个或更多个集成电路设备、专用集成电路(“ASIC”)和/或存储设备来实现RISC核心。例如,在至少一个实施例中,RISC核心可以包括指令高速缓存和/或紧密耦合的RAM。
在至少一个实施例中,DMA可以使PVA的组件能够独立于一个或更多个CPU 806访问***存储器。在至少一个实施例中,DMA可以支持用于向PVA提供优化的任何数量的特征,包括但不限于,支持多维寻址和/或循环寻址。在至少一个实施例中,DMA可以支持多达六个或更多个寻址的维度,其可以包括但不限于块宽度、块高度、块深度、水平块步进、垂直块步进和/或深度步进。
在至少一个实施例中,向量处理器可以是可编程处理器,其可以设计为有效且灵活地执行用于计算机视觉算法并提供信号处理能力的编程。在至少一个实施例中,PVA可以包括PVA核心和两个向量处理子***分区。在至少一个实施例中,PVA核心可以包括处理器子***、DMA引擎(例如,两个DMA引擎)和/或其他***设备。在至少一个实施例中,向量处理子***可以用作PVA的主要处理引擎,并且可以包括向量处理单元(“VPU”)、指令高速缓存和/或向量存储器(例如“VMEM”)。在至少一个实施例中,VPU核心可以包括数字信号处理器,例如,单指令多数据(“SIMD”)、超长指令字(“VLIW”)数字信号处理器。在至少一个实施例中,SIMD和VLIW的组合可以提高吞吐量和速度。
在至少一个实施例中,每个向量处理器可以包括指令高速缓存并且可以耦合到专用存储器。结果,在至少一个实施例中,每个向量处理器可以配置为独立于其他向量处理器执行。在至少一个实施例中,特定PVA中包括的向量处理器可以配置为采用数据并行性。例如,在至少一个实施例中,单个PVA中包括的多个向量处理器可以执行通用计算机视觉算法,除了在图像的不同区域上之外。在至少一个实施例中,包括在特定PVA中的向量处理器可以在一个图像上同时执行不同的计算机视觉算法,或者甚至在序列图像或部分图像上执行不同的算法。在至少一个实施例中,除其他外,在硬件加速集群中可以包括任何数量的PVA,并且在每个PVA中可以包括任何数量的向量处理器。在至少一个实施例中,PVA可以包括附加的纠错码(“ECC”)存储器,以增强整体***安全性。
在至少一个实施例中,一个或更多个加速器814可以包括片上计算机视觉网络和静态随机存取存储器(“SRAM”),用于为一个或更多个加速器814提供高带宽,低延迟SRAM。在至少一个实施例中,片上存储器可以包括至少4MB SRAM,其包括例如但不限于八个现场可配置的内存块,PVA和DLA均可以对其进行访问。在至少一个实施例中,每对存储块可以包括高级***总线(“APB”)接口、配置电路、控制器和多路复用器。在至少一个实施例中,可以使用任何类型的存储器。在至少一个实施例中,PVA和DLA可以经由为PVA和DLA提供对存储器的高速访问的主干网来访问存储器。在至少一个实施例中,主干网可以包括片上计算机视觉网络,其将PVA和DLA互连到存储器(例如,使用APB)。
在至少一个实施例中,片上计算机视觉网络可以包括接口,该接口在传输任何控制信号/地址/数据之前确定PVA和DLA均提供就绪和有效信号。在至少一个实施例中,接口可以提供用于发送控制信号/地址/数据的单独的相位和单独的信道,以及用于连续数据传输的突发型通信。在至少一个实施例中,尽管可以使用其他标准和协议,但是接口可以符合国际标准化组织(“ISO”)26262或国际电工委员会(“IEC”)61508标准。
在至少一个实施例中,一个或更多个SoC 804可以包括实时视线追踪硬件加速器。在至少一个实施例中,实时视线追踪硬件加速器可以用于快速且有效地确定对象的位置和范围(例如,在世界模型内),以生成实时可视化模拟,以用于RADAR信号解释,用于声音传播合成和/或分析,用于SONAR***的模拟,用于一般的波传播模拟,与用于定位和/或其他功能的LIDAR数据进行比较,和/或用于其他用途。
在至少一个实施例中,一个或更多个加速器814具有用于自动驾驶的广泛用途。在至少一个实施例中,PVA可以用于ADAS和自动驾驶汽车中的关键处理阶段。在至少一个实施例中,在低功耗和低延迟下PVA的能力与需要可预测的处理的算法域良好匹配。换句话说,PVA在半密集或密集的常规计算中表现出色,即使在小型数据集上也是如此,这些数据集可能需要具有低延迟和低功耗的可预测的运行时间。在至少一个实施例中,诸如在车辆800中PVA可能被设计为运行经典的计算机视觉算法,因为它们可以在对象检测和整数数学运算方面是有效的。
例如,根据技术的至少一个实施例,PVA被用于执行计算机立体视觉。在至少一个实施例中,可以在一些示例中使用基于半全局匹配的算法,尽管这并不意味着限制性。在至少一个实施例中,用于3-5级自动驾驶的应用程序在运行中使用动态的估计/立体匹配(例如,从运动中恢复结构、行人识别、车道检测等)。在至少一个实施例中,PVA可以对来自两个单目摄像头的输入执行计算机立体视觉功能。
在至少一个实施例中,PVA可以用于执行密集的光流。例如,在至少一个实施例中,PVA可以处理原始RADAR数据(例如,使用4D快速傅立叶变换)以提供处理后的RADAR数据。在至少一个实施例中,例如,通过处理原始飞行时间数据以提供处理后的飞行时间数据,将PVA用于飞行时间深度处理。
在至少一个实施例中,DLA可用于运行任何类型的网络以增强控制和驾驶安全性,包括例如但不限于神经网络,其输出用于每个对象检测的置信度。在至少一个实施例中,可以将置信度表示或解释为概率,或者表示为提供每个检测相对于其他检测的相对“权重”。在至少一个实施例中,置信度测量结果使***能够做出进一步的决定,即关于哪些检测应当被认为是真正的阳性检测而不是假阳性检测。在至少一个实施例中,***可以为置信度设置阈值,并且仅将超过阈值的检测视为真阳性检测。在使用自动紧急制动(“AEB”)***的实施例中,假阳性检测将导致车辆自动执行紧急制动,这显然是不希望的。在至少一个实施例中,高度自信的检测可以被认为是AEB的触发。在至少一个实施例中,DLA可以运行用于回归置信度值的神经网络。在至少一个实施例中,神经网络可以将参数的至少一些子集作为其输入,例如包围盒尺寸,获得的地平面估计(例如,从另一子***),与从神经网络和/或其他传感器(例如,一个或更多个LIDAR传感器864或一个或更多个RADAR传感器860)等获得的对象的车辆800方向、距离、3D位置估计相关的一个或更多个IMU传感器866的输出。
在至少一个实施例中,一个或更多个SoC 804可以包括一个或更多个数据存储装置816(例如,存储器)。在至少一个实施例中,一个或更多个数据存储816可以是一个或更多个SoC 804的片上存储器,其可以存储要在一个或更多个GPU 808和/或DLA上执行的神经网络。在至少一个实施例中,一个或更多个数据存储816可以具有足够大的容量以存储神经网络的多个实例以用于冗余和安全。在至少一个实施例中,一个或更多个数据存储816可以包括L2或L3高速缓存。
在至少一个实施例中,一个或更多个SoC 804可以包括任何数量的处理器810(例如,嵌入式处理器)。在至少一个实施例中,一个或更多个处理器810可以包括启动和电源管理处理器,该启动和电源管理处理器可以是专用处理器和子***,以处理启动电源和管理功能以及相关的安全实施。在至少一个实施例中,启动和电源管理处理器可以是一个或更多个SoC 804启动序列的一部分,并且可以提供运行时电源管理服务。在至少一个实施例中,启动功率和管理处理器可以提供时钟和电压编程,辅助***低功率状态转换,一个或更多个SoC 804热和温度传感器管理和/或一个或更多个SoC 804功率状态管理。在至少一个实施例中,每个温度传感器可以实现为其输出频率与温度成比例的环形振荡器,并且一个或更多个SoC 804可以使用环形振荡器来检测一个或更多个CPU 806,一个或更多个GPU808和/或一个或更多个加速器814的温度。在至少一个实施例中,如果确定温度超过阈值,则启动和电源管理处理器可以进入温度故障例程,并将一个或更多个SoC 804置于较低功耗状态和/或将车辆800置于司机的安全停车图案(例如,使车辆800安全停车)。
在至少一个实施例中,一个或更多个处理器810可以进一步包括一组嵌入式处理器,其可以用作音频处理引擎,所述音频处理引擎可以是音频子***,其能够通过多个接口以及广泛且灵活范围的音频I/O接口为硬件提供对多通道音频的完全硬件支持。在至少一个实施例中,音频处理引擎是专用处理器核心,其具有带专用RAM的数字信号处理器。
在至少一个实施例中,一个或更多个处理器810可以进一步包括始终在线的处理器引擎,该引擎可以提供必要的硬件特征以支持低功率传感器管理和唤醒用例。在至少一个实施例中,始终在线的处理器引擎上的处理器可以包括但不限于处理器核心、紧密耦合的RAM、支持***设备(例如,定时器和中断控制器)、各种I/O控制器***设备以及路由逻辑。
在至少一个实施例中,一个或更多个处理器810可以进一步包括安全集群引擎,该安全集群引擎包括但不限于用于处理汽车应用程序的安全管理的专用处理器子***。在至少一个实施例中,安全集群引擎可以包括但不限于两个或更多个处理器核心、紧密耦合的RAM、支持***设备(例如,定时器、中断控制器等)和/或路由逻辑。在安全模式下,在至少一个实施例中,两个或更多个核心可以以锁步模式操作,并且可以用作具有用以检测其操作之间的任何差异的比较逻辑的单个核心。在至少一个实施例中,一个或更多个处理器810可以进一步包括实时摄像头引擎,该实时摄像头引擎可以包括但不限于用于处理实时摄像头管理的专用处理器子***。在至少一个实施例中,一个或更多个处理器810可以进一步包括高动态范围信号处理器,该高动态范围信号处理器可以包括但不限于图像信号处理器,该图像信号处理器是作为摄像头处理管线的一部分的硬件引擎。
在至少一个实施例中,一个或更多个处理器810可以包括视频图像合成器,该视频图像合成器可以是处理块(例如,在微处理器上实现),该处理块实现视频回放应用程序产生最终的视频所需要的视频后处理功能,以产生用于播放器窗口的最终图像。在至少一个实施例中,视频图像合成器可以在一个或更多个广角摄像头870、一个或更多个环绕摄像头874和/或一个或更多个舱内监控摄像头传感器上执行透镜畸变校正。在至少一个实施例中,优选地,由在SoC 804的另一实例上运行的神经网络来监控舱室内监控摄像头传感器,该神经网络被配置为识别舱室事件并相应地做出响应。在至少一个实施例中,舱室内***可以执行但不限于唇读以激活蜂窝服务和拨打电话、指示电子邮件、改变车辆的目的地、激活或改变车辆的信息娱乐***和设置、或者提供语音激活的网上冲浪。在至少一个实施例中,当车辆以自动驾驶模式运行时,某些功能对于驾驶员是可用的,否则将其禁用。
在至少一个实施例中,视频图像合成器可以包括用于同时空间和时间降噪的增强的时间降噪。例如,在至少一个实施例中,在运动发生在视频中的情况下,降噪适当地对空间信息加权,从而减小由相邻帧提供的信息的权重。在至少一个实施例中,在图像或图像的一部分不包括运动的情况下,由视频图像合成器执行的时间降噪可以使用来自先前图像的信息来降低当前图像中的噪声。
在至少一个实施例中,视频图像合成器还可以配置为对输入的立体透镜帧执行立体校正。在至少一个实施例中,当使用操作***桌面时,视频图像合成器还可以用于用户接口合成,并且不需要一个或更多个GPU 808来连续渲染新表面。在至少一个实施例中,当对一个或更多个GPU 808供电并使其活跃地进行3D渲染时,视频图像合成器可以被用于卸载一个或更多个GPU 808以改善性能和响应性。
在至少一个实施例中,SoC 804中的一个或更多个SoC可以进一步包括用于从摄像头接收视频和输入的移动工业处理器接口(“MIPI”)摄像头串行接口、高速接口和/或可用于摄像头和相关像素输入功能的视频输入块。在至少一个实施例中,一个或更多个SoC 804可以进一步包括输入/输出控制器,该输入/输出控制器可以由软件控制并且可以被用于接收未提交给特定角色的I/O信号。
在至少一个实施例中,SoC 804中的一个或更多个SoC可以进一步包括广泛的***接口,以使得能够与***设备、音频编码器/解码器(“编解码器”),电源管理和/或其他设备通信。在至少一个实施例中,一个或更多个SoC 804可用于处理来自(例如,通过千兆位多媒体串行链路和以太网通道连接)摄像头、传感器(例如,一个或更多个LIDAR传感器864,一个或更多个RADAR传感器860等,其可以通过以太网通道连接)的数据,来自总线802的数据(例如,车辆800的速度、方向盘位置等),来自一个或更多个GNSS传感器858的数据(例如,通过以太网总线或CAN总线连接)等。在至少一个实施例中,SoC 804中的一个或更多个SoC可以进一步包括专用高性能海量存储控制器,其可以包括它们自己的DMA引擎,并且可以用于使一个或更多个CPU 806摆脱常规数据管理任务。
在至少一个实施例中,一个或更多个SoC 804可以是具有灵活架构的端到端平台,其跨越自动化级别3-5级,从而提供利用并有效使用计算机视觉和ADAS技术来实现多样性和冗余的综合的功能安全架构,其提供了可提供灵活、可靠的驾驶软件堆栈以及深度学***台。在至少一个实施例中,一个或更多个SoC 804可以比常规***更快、更可靠,并且甚至在能量效率和空间效率上也更高。例如,在至少一个实施例中,一个或更多个加速器814当与一个或更多个CPU 806、一个或更多个GPU 808以及一个或更多个数据存储装置816结合时,可以提供用于3-5级自动驾驶车辆的快速、有效的平台。
在至少一个实施例中,计算机视觉算法可以在CPU上执行,CPU可以使用高级编程语言(例如C)配置为在多种视觉数据上执行多种处理算法。然而,在至少一个实施例中,CPU通常不能满足许多计算机视觉应用程序的性能要求,例如与执行时间和功耗有关的性能要求。在至少一个实施例中,许多CPU不能实时执行复杂的对象检测算法,该算法被用于车载ADAS应用程序和实际3-5级自动驾驶车辆中。
本文所述的实施例允许同时和/或序列地执行多个神经网络,并且允许将结果结合在一起以实现3-5级自动驾驶功能。例如,在至少一个实施例中,在DLA或离散GPU(例如,一个或更多个GPU 820)上执行的CNN可包括文本和单词识别,从而允许超级计算机读取和理解交通标志,包括神经网络尚未被专门训练的标志。在至少一个实施例中,DLA还可包括神经网络,该神经网络能够识别、解释并提供符号的语义理解,并将该语义理解传递给在CPU Complex上运行的路径规划模块。
在至少一个实施例中,对于3、4或5级的驱动,可以同时运行多个神经网络。例如,在至少一个实施例中,由“警告标志声明:闪烁的灯指示结冰状况(Caution:flashinglights indicate icy conditions)”连通电灯一起组成的警告标志可以由多个神经网络独立地或共同地解释。在至少一个实施例中,可以通过第一部署的神经网络(例如,已经训练的神经网络)将该警告标志本身识别为交通标志,可以通过第二部署的神经网络来解释文本“闪烁的灯指示结冰状况(flashing lights indicate icy conditions)”,其通知车辆的路径规划软件(最好在CPU Complex上执行):当检测到闪烁的灯光时,就会存在结冰状况。在至少一个实施例中,可以通过在多个帧上操作第三部署的神经网络来识别闪烁的灯,向车辆的路径规划软件通知存在(或不存在)闪烁的灯。在至少一个实施例中,所有三个神经网络可以同时运行,例如在DLA内和/或在一个或更多个GPU 808上。
在至少一个实施例中,用于面部识别和车辆所有者识别的CNN可以使用来自摄像头传感器的数据来识别授权驾驶员和/或车辆800的所有者的存在。在至少一个实施例中,当所有者接近驾驶员门并打开灯时,常开传感器处理器引擎可用于解锁车辆,并且,在安全模式下,当所有者离开该车辆时,可用于禁用该车辆。以此方式,一个或更多个SoC 804提供防止盗窃和/或劫车的保障。
在至少一个实施例中,用于紧急车辆检测和识别的CNN可以使用来自麦克风896的数据来检测和识别紧急车辆警报器。在至少一个实施例中,一个或更多个SoC 804使用CNN来对环境和城市声音进行分类,以及对视觉数据进行分类。在至少一个实施例中,训练在DLA上运行的CNN以识别紧急车辆的相对接近速度(例如,通过使用多普勒效应)。在至少一个实施例中,还可以训练CNN来识别针对车辆正在运行的区域的紧急车辆,如一个或更多个GNSS传感器858所识别。在至少一个实施例中,当在欧洲运行时,CNN将寻求检测欧洲警报器,而在北美洲时,CNN将寻求仅识别北美警报器。在至少一个实施例中,一旦检测到紧急车辆,就可以在一个或更多个超声波传感器862的辅助下使用控制程序来执行紧急车辆安全例程、减速车辆、将车辆驶至路边、停车、和/或使车辆闲置,直到紧急车辆通过。
在至少一个实施例中,车辆800可以包括一个或更多个CPU 818(例如,一个或更多个离散CPU或一个或更多个dCPU),其可以经由高速互连(例如PCIe)耦合到一个或更多个SoC 804。在至少一个实施例中,一个或更多个CPU 818可以包括X86处理器,例如一个或更多个CPU 818可用于执行各种功能中的任何功能,例如包括在ADAS传感器和一个或更多个SoC 804之间潜在的仲裁不一致的结果,和/或一个或更多个监控控制器836的状态和健康和/或片上信息***(“信息SoC”)830。
在至少一个实施例中,车辆800可以包括一个或更多个GPU 820(例如,一个或更多个离散GPU或一个或更多个dGPU),其可以经由高速互连(例如NVIDIA的NVLINK通道)耦合到一个或更多个SoC 804。在至少一个实施例中,一个或更多个GPU 820可以提供附加的人工智能功能,例如通过执行冗余和/或不同的神经网络,并且可以至少部分地基于来自车辆800的传感器的输入(例如,传感器数据)来用于训练和/或更新神经网络。
在至少一个实施例中,车辆800可以进一步包括网络接口824,其可以包括但不限于一个或更多个无线天线826(例如,用于不同通信协议的一个或更多个无线天线,诸如蜂窝天线、蓝牙天线等)。在至少一个实施例中,网络接口824可以用于使能通过互联网云服务(例如,采用服务器和/或其他网络设备)与其他车辆和/或计算设备(例如乘客的客户端设备)的无线连接。在至少一个实施例中,为了与其他车辆通信,可以在车辆80和另一车辆之间建立直接链路和/或可以建立间接链路(例如,通过网络和互联网)。在至少一个实施例中,可以使用车辆到车辆的通信链路来提供直接链路。在至少一个实施例中,车辆到车辆的通信链路可以向车辆800提供关于车辆80附近的车辆的信息(例如,车辆800前面、侧面和/或后面的车辆)。在至少一个实施例中,该前述功能可以是车辆800的协作自适应巡航控制功能的一部分。
在至少一个实施例中,网络接口824可以包括SoC,其提供调制和解调功能并使一个或更多个控制器836能够通过无线网络进行通信。在至少一个实施例中,网络接口824可以包括射频前端,用于从基带到射频的上转换以及从射频到基带的下转换。在至少一个实施例中,可以以任何技术上可行的方式执行频率转换。例如,可以通过公知的过程和/或使用超外差过程来执行频率转换。在至少一个实施例中,射频前端功能可以由单独的芯片提供。在至少一个实施例中,网络接口可以包括用于通过LTE、WCDMA、UMTS、GSM、CDMA2000、蓝牙、蓝牙LE、Wi-Fi、Z-Wave、ZigBee、LoRaWAN和/或其他无线协议进行通信的无线功能。
在至少一个实施例中,车辆800可以进一步包括一个或更多个数据存储828,其可以包括但不限于片外(例如,一个或更多个SoC 804)存储。在至少一个实施例中,一个或更多个数据存储828可以包括但不限于一个或更多个存储元件,包括RAM、SRAM、动态随机存取存储器(“DRAM”)、视频随机存取存储器(“VRAM”)、闪存、硬盘和/或其他组件和/或可以存储至少一位数据的设备。
在至少一个实施例中,车辆800可以进一步包括一个或更多个GNSS传感器858(例如,GPS和/或辅助GPS传感器),以辅助地图绘制、感知、占用光栅生成和/或路径规划功能。在至少一个实施例中,可以使用任何数量的GNSS传感器858,包括例如但不限于使用具有以太网的USB连接器连接到串行接口(例如RS-232)桥的GPS。
在至少一个实施例中,车辆800可以进一步包括一个或更多个RADAR传感器860。在至少一个实施例中,一个或更多个RADAR传感器860可以由车辆800用于远程车辆检测,即使在黑暗和/或恶劣天气条件下。在至少一个实施例中,RADAR功能安全等级可以是ASIL B。在至少一个实施例中,一个或更多个RADAR传感器860可以使用CAN总线和/或总线802(例如,以传输由一个或更多个RADAR传感器860生成的数据)来进行控制和访问对象跟踪数据,在某些示例中可以访问以太网通道以访问原始数据。在至少一个实施例中,可以使用各种各样的RADAR传感器类型。例如但不限于,RADAR传感器860中的一个或更多个传感器可适合于前、后和侧面RADAR使用。在至少一个实施例中,一个或更多个RADAR传感器860是脉冲多普勒RADAR传感器。
在至少一个实施例中,一个或更多个RADAR传感器860可以包括不同的配置,例如具有窄视野的远程、具有宽视野的近程、近程侧面覆盖等。在至少一个实施例中,远程RADAR可以用于自适应巡航控制功能。在至少一个实施例中,远程RADAR***可以提供通过两次或更多次独立扫描(例如在250m范围内)实现的宽广的视野。在至少一个实施例中,一个或更多个RADAR传感器860可以帮助在静态对象和运动对象之间区分,并且可以被ADAS***838用于紧急制动辅助和向前碰撞警告。在至少一个实施例中,包括在远程RADAR***中的一个或更多个传感器860可以包括但不限于具有多个(例如六个或更多个)固定RADAR天线以及高速CAN和FlexRay接口的单基地多模式RADAR。在至少一个实施例中,具有六个天线、中央四个天线可以创建聚焦的波束图,该波束图设计为以较高的速度记录车辆800的周围环境,而相邻车道的交通干扰最小。在至少一个实施例中,其他两个天线可以扩大视野,从而可以快速检测进入或离开车道的车辆800。
在至少一个实施例中,作为示例,中程RADAR***可包括例如高达160m(前)或80m(后)的范围,以及高达42度(前)或150度(后)的视野。在至少一个实施例中,短程RADAR***可以包括但不限于设计成安装在后保险杠的两端的任意数量的RADAR传感器860。当安装在后保险杠的两端时,在至少一个实施例中,RADAR传感器***可以产生两个光束,该两个光束不断地监测车辆后部方向和附近的盲点。在至少一个实施例中,短程RADAR***可以在ADAS***838中用于盲点检测和/或车道改变辅助。
在至少一个实施例中,车辆800可以进一步包括一个或更多个超声传感器862。在至少一个实施例中,可以定位在车辆800的前、后和/或侧面位置的一个或更多个超声传感器862可以用于停车辅助和/或创建和更新占用光栅。在至少一个实施例中,可以使用各种各样的超声传感器862,并且可以将不同的超声传感器862用于不同的检测范围(例如2.5m、4m)。在至少一个实施例中,超声传感器862可以在ASIL B的功能安全等级下操作。
在至少一个实施例中,车辆800可以包括一个或更多个LIDAR传感器864。在至少一个实施例中,一个或更多个LIDAR传感器864可以用于对象和行人检测、紧急制动、避免碰撞和/或其他功能。在至少一个实施例中,一个或更多个LIDAR传感器864可以在功能安全等级ASIL B操作。在至少一个实施例中,车辆800可以包括可以使用以太网通道的多个(例如,两个、四个、六个等)LIDAR传感器864(例如,将数据提供给千兆以太网交换机)。
在至少一个实施例中,一个或更多个LIDAR传感器864可能能够提供针对360度视野的对象及其距离的列表。在至少一个实施例中,市售的一个或更多个LIDAR传感器864例如可以具有大约100m的广告范围,具有2cm-3cm的精度,并且支持100Mbps的以太网连接。在至少一个实施例中,可以使用一个或更多个非突出的LIDAR传感器。在这样的实施例中,一个或更多个LIDAR传感器864可以包括可以嵌入到车辆800的前、后、侧面和/或拐角位置中的小型设备。在至少一个实施例中,一个或更多个LIDAR传感器864,在这样的实施例中,即使对于低反射率的对象,也可以提供高达120度的水平视野和35度的垂直视野,并且具有200m的范围。在至少一个实施例中,可将前向一个或更多个LIDAR传感器864配置为用于45度至135度之间的水平视野。
在至少一个实施例中,也可以使用LIDAR技术(诸如3D闪光LIDAR)。在至少一个实施例中,3D闪光LIDAR使用激光闪光作为传输源,以照亮车辆800周围大约200m。在至少一个实施例中,闪光LIDAR单元包括但不限于接收器,该接收器记录激光脉冲传播时间和每个像素上的反射光,该像素又对应于从车辆x800到对象的范围。在至少一个实施例中,闪光LIDAR可以允许利用每个激光闪光生成周围环境的高度准确且无失真的图像。在至少一个实施例中,可以部署四个闪光LIDAR传感器,在车辆800的每一侧部署一个传感器。在至少一个实施例中,3D闪光LIDAR***包括但不限于除了风扇(例如非扫描LIDAR设备)以外没有移动部件的固态3D视线阵列LIDAR摄像头。在至少一个实施例中,闪光LIDAR设备可以每帧使用5纳秒的I类(人眼安全)激光脉冲,并且可以捕获反射激光,作为3D测距点云和共同登记的强度数据。
在至少一个实施例中,车辆800还可包括一个或更多个IMU传感器866。在至少一个实施例中,一个或更多个IMU传感器866可位于车辆800的后轴中心。在至少一个实施例中,一个或更多个IMU传感器866可以包括,例如但不限于,一个或更多个加速度计、一个或更多个磁力计、一个或更多个陀螺仪、一个磁罗盘、多个磁罗盘和/或其他传感器类型。在至少一个实施例中,例如在六轴应用程序中,一个或更多个IMU传感器866可以包括但不限于加速度计和陀螺仪。在至少一个实施例中,例如在九轴应用程序中,一个或更多个IMU传感器866可以包括但不限于加速度计、陀螺仪和磁力计。
在至少一个实施例中,一个或更多个IMU传感器866可以实现为结合了微机电***(“MEMS”)惯性传感器,高灵敏度GPS接收器和先进的卡尔曼滤波算法的微型高性能GPS辅助惯性导航***(“GPS/INS”),以提供位置、速度和姿态的估算;在至少一个实施例中,一个或更多个IMU传感器866可使车辆800估算航向而无需来自磁传感器通过直接观测和关联从GPS到一个或更多个IMU传感器866的速度变化来实现的输入。在至少一个实施例中,一个或更多个IMU传感器866和一个或更多个GNSS传感器858可以组合在单个集成单元中。
在至少一个实施例中,车辆800可以包括放置在车辆800内和/或周围的一个或更多个麦克风896。在至少一个实施例中,此外,一个或更多个麦克风896可以用于紧急车辆检测和识别。
在至少一个实施例中,车辆800可以进一步包括任何数量的摄像头类型,包括一个或更多个立体摄像头868、一个或更多个广角摄像头870、一个或更多个红外摄像头872、一个或更多个环绕摄像头874、一个或更多个远程摄像头898、一个或更多个中程摄像头876和/或其他摄像头类型。在至少一个实施例中,摄像头可用于捕获车辆800的整个***周围的图像数据。在至少一个实施例中,所使用的摄像头的类型取决于车辆800。在至少一个实施例中,摄像头类型的任何组合可以是用于在车辆800周围提供必要覆盖范围。在至少一个实施例中,部署的摄像头的数量可以根据实施例而不同。例如,在至少一个实施例中,车辆800可以包括六个摄像头、七个摄像头、十个摄像头、十二个摄像头或其他数量的摄像头。在至少一个实施例中,摄像头可以作为示例但不限于支持千兆位多媒体串行链路(“GMSL”)和/或千兆位以太网通信。在至少一个实施例中,本文先前参照图8A和图8B可以更详细地描述了每个摄像头。
在至少一个实施例中,车辆800可以进一步包括一个或更多个振动传感器842。在至少一个实施例中,一个或更多个振动传感器842可以测量车辆800的部件(例如,轴)的振动。例如,在至少一个实施例中,振动的变化可以指示路面的变化。在至少一个实施例中,当使用两个或更多个振动传感器842时,振动之间的差异可以用于确定路面的摩擦或打滑(例如,当在动力驱动轴和自由旋转轴之间存在振动差异时)。
在至少一个实施例中,车辆800可以包括ADAS***838。在至少一个实施例中,ADAS***838可以包括但不限于SoC。在至少一个实施例中,ADAS***838可以包括但不限于任何数量的自动驾驶/自适应/自动巡航控制(“ACC”)***、协作自适应巡航控制(“CACC”)***、前撞警告(“FCW”)***、自动紧急制动(“AEB”)***、车道偏离警告(“LDW”)***、车道保持辅助(“LKA”)***、盲区警告(“BSW”)***、后方交叉交通警告(“RCTW”)***、碰撞警告(“CW”)***、车道对中(“LC”)***和/或其他***、特征和/或功能及其组合。
在至少一个实施例中,ACC***可以使用一个或更多个RADAR传感器860、一个或更多个LIDAR传感器864和/或任何数量的摄像头。在至少一个实施例中,ACC***可以包括纵向ACC***和/或横向ACC***。在至少一个实施例中,纵向ACC***监控并控制到紧邻车辆800的另一车辆的距离,并自动调节车辆800的速度以保持与前方车辆的安全距离。在至少一个实施例中,横向ACC***执行距离保持,并在需要时建议车辆800改变车道。在至少一个实施例中,横向ACC与其他ADAS应用程序有关,例如LC和CW。
在至少一个实施例中,CACC***使用来自其他车辆的信息,该信息可以经由网络接口824和/或一个或更多个无线天线826从其他车辆接收经由无线链路或者间接经由网络连接(例如,经由互联网)接收。在至少一个实施例中,直接链路可以由车辆到车辆(“V2V”)的通信链路提供,而间接链路可以由基础设施到车辆(“I2V”)的通信链路提供。通常,V2V通信提供关于紧接在前的车辆(例如,紧接在车辆800之前并与之在同一车道上的车辆)的信息,而I2V通信提供关于更前方交通的信息。在至少一个实施例中,CACC***可以包括I2V和V2V信息源之一或两者。在至少一个实施例中,在给定车辆800之前的车辆的信息的情况下,CACC***可以更可靠,并且具有改善交通流的平滑度并减少道路拥堵的潜力。
在至少一个实施例中,FCW***被设计成警告驾驶员危险,以便该驾驶员可以采取纠正措施。在至少一个实施例中,FCW***使用前向摄像头和/或一个或更多个RADAR传感器860,其耦合至专用处理器、DSP、FPGA和/或ASIC,其电耦合至提供驾驶员反馈,例如显示器、扬声器和/或振动组件。在至少一个实施例中,FCW***可以提供警告,例如以声音、视觉警告,振动和/或快速制动脉冲的形式。
在至少一个实施例中,AEB***检测到与另一车辆或其他对象的即将发生的向前碰撞,并且如果驾驶员在指定的时间或距离参数内未采取纠正措施,则可以自动施加制动。在至少一个实施例中,AEB***可以使用耦合到专用处理器、DSP、FPGA和/或ASIC的一个或更多个前向摄像头和/或一个或更多个RADAR传感器860。在至少一个实施例中,当AEB***检测到危险时,它通常首先警告驾驶员采取纠正措施以避免碰撞,并且,如果该驾驶员没有采取纠正措施,则该AEB***可以自动施加制动器以试图防止或至少减轻预测碰撞的影响。在至少一个实施例中,AEB***可以包括诸如动态制动器支持和/或即将发生碰撞的制动的技术。
在至少一个实施例中,当车辆800越过车道标记时,LDW***提供视觉、听觉和/或触觉警告,例如方向盘或座椅振动,以警告驾驶员。在至少一个实施例中,当驾驶员诸如通过激活转向信号灯指示有意的车道偏离时,LDW***不活跃。在至少一个实施例中,LDW***可以使用耦合到专用处理器、DSP、FPGA和/或ASIC的面向正面的摄像头,其被电耦合以提供诸如显示器、扬声器和/或振动组件之类的驾驶员反馈。在至少一个实施例中,LKA***是LDW***的一种变型。在至少一个实施例中,如果车辆800开始离开车道,则LKA***提供转向输入或制动以校正车辆800。
在至少一个实施例中,BSW***检测并警告汽车盲区中的车辆驾驶员。在至少一个实施例中,BSW***可以提供视觉、听觉和/或触觉警报,以指示合并或改变车道是不安全的。在至少一个实施例中,当驾驶员使用转向灯时,BSW***可以提供附加警告。在至少一个实施例中,BSW***可以使用耦合到专用处理器、DSP、FPGA和/或ASIC的一个或更多个朝后侧的摄像头和/或一个或更多个RADAR传感器860,其电耦合到驾驶员反馈,例如显示器、扬声器和/或振动组件。
在至少一个实施例中,当在车辆800倒车时在后摄像头范围之外检测到对象时,RCTW***可以提供视觉、听觉和/或触觉通知。在至少一个实施例中,RCTW***包括AEB***,以确保应用程序车辆制动器以避免碰撞。在至少一个实施例中,RCTW***可以使用一个或更多个面向后方的RADAR传感器860,其耦合到专用处理器、DSP、FPGA和/或ASIC,其被电耦合以提供诸如显示器、扬声器和/或振动组件之类的驾驶员反馈。
在至少一个实施例中,常规的ADAS***可能易于产生误报结果,这可能使驾驶员烦恼和分散注意力,但通常不是灾难性的,因为常规的ADAS***会警告驾驶员并允许该驾驶员决定安全状况是否真正存在并采取相应动作。在至少一个实施例中,在结果冲突的情况下,车辆800本身决定是否听从主计算机或副计算机(例如,控制器836的第一控制器或第二控制器)的结果。例如,在至少一个实施例中,ADAS***838可以是用于将感知信息提供给备份计算机合理性模块的备用和/或辅助计算机。在至少一个实施例中,备用计算机合理性监控器可以在硬件组件上运行冗余的各种软件,以检测感知和动态驾驶任务中的故障。在至少一个实施例中,可以将来自ADAS***838的输出提供给监控MCU。在至少一个实施例中,如果来自动驾驶计算机的输出和来自辅助计算机的输出冲突,则监督MCU决定如何协调冲突以确保安全操作。
在至少一个实施例中,主计算机可以配置为向监督MCU提供置信度分数,以指示该主计算机对所选结果的置信度。在至少一个实施例中,如果该置信度得分超过阈值,则该监督MCU可以遵循该主计算机的指示,而不管该辅助计算机是否提供冲突或不一致的结果。在至少一个实施例中,在置信度得分不满足阈值的情况下,并且在主计算机和辅助计算机指示不同的结果(例如,冲突)的情况下,监督MCU可以在计算机之间仲裁以确定适当的结果。
在至少一个实施例中,监督MCU可以配置为运行神经网络,该神经网络被训练和配置为至少部分地基于来自动驾驶计算机的输出和来自辅助计算机的输出来确定该辅助计算机提供错误警报的条件。在至少一个实施例中,监督MCU中的神经网络可以学习何时可以信任辅助计算机的输出,以及何时不能信任。例如,在至少一个实施例中,当该辅助计算机是基于RADAR的FCW***时,该监督MCU中的神经网络可以学习FCW***何时识别实际上不是危险的金属对象,例如会触发警报的排水格栅或井盖。在至少一个实施例中,当辅助计算机是基于摄像头的LDW***时,当存在骑自行车的人或行人并且实际上车道偏离是最安全的操作时,监督MCU中的神经网络可以学会覆盖LDW。在至少一个实施例中,监督MCU可以包括适合于运行具有相关联的存储器的神经网络的DLA或GPU中的至少一个。在至少一个实施例中,监督MCU可以包括和/或被包括为一个或更多个SoC 804的组件。
在至少一个实施例中,ADAS***838可以包括使用传统的计算机视觉规则执行ADAS功能的辅助计算机。在至少一个实施例中,该辅助计算机可以使用经典计算机视觉规则(如果-则),并且监督MCU中的神经网络的存在可以提高可靠性、安全性和性能。例如,在至少一个实施例中,多样化的实现方式和有意的非同一性使得整个***更加容错,尤其是对于由软件(或软件-硬件接口)功能引起的故障。例如,在至少一个实施例中,如果在主计算机上运行的软件中存在软件漏洞或错误,并且在辅助计算机上运行的不相同的软件代码提供了一致的总体结果,则监督MCU可以更有把握地认为总体结果是正确,并且该主计算机上的软件或硬件中的漏洞不会导致重大错误。
在至少一个实施例中,可以将ADAS***838的输出输入到主计算机的感知模块和/或主计算机的动态驾驶任务模块中。例如,在至少一个实施例中,如果ADAS***838由于正前方的对象而指示向前碰撞警告,则感知块可以在识别对象时使用该信息。在至少一个实施例中,如本文所述,辅助计算机可以具有其自己的神经网络,该神经网络经过训练从而降低了误报的风险。
在至少一个实施例中,车辆800可以进一步包括信息娱乐SoC 830(例如,车载信息娱乐***(IVI))。尽管被示出和描述为SoC,但是在至少一个实施例中,信息娱乐***SoC830可以不是SoC,并且可以包括但不限于两个或更多个分立组件。在至少一个实施例中,信息娱乐SoC 830可以包括但不限于硬件和软件的组合,其可以用于提供音频(例如,音乐、个人数字助理、导航指令、新闻、广播等)、视频(例如,电视、电影、流媒体等)、电话(例如,免提通话)、网络连接(例如,LTE、WiFi等)和/或信息服务(例如,导航***、后停车辅助、无线电数据***、与车辆相关的信息,例如燃油水平、总覆盖距离、制动燃油水平、油位、车门打开/关闭、空气滤清器信息等)到车辆800。例如,信息娱乐SoC 830可以包括收音机、磁盘播放器、导航***、视频播放器、USB和蓝牙连接、汽车、车载娱乐***、WiFi、方向盘音频控制、免提语音控制、抬头显示器(“HUD”)、HMI显示器834、远程信息处理设备、控制面板(例如,用于控制各种组件、特征和/或***和/或与之交互)和/或其他组件。在至少一个实施例中,信息娱乐SoC 830可以进一步用于向车辆800的用户提供信息(例如,视觉和/或听觉的),诸如来自ADAS***838的信息、自动驾驶信息(诸如计划的车辆操纵)、轨迹、周围环境信息(例如,交叉路口信息、车辆信息、道路信息等)和/或其他信息。
在至少一个实施例中,信息娱乐SoC 830可以包括任何数量和类型的GPU功能。在至少一个实施例中,信息娱乐SoC 830可以通过总线802与车辆800的其他设备、***和/或组件通信。在至少一个实施例中,信息娱乐SoC 830可以是耦合到监控MCU,使得信息娱乐***的GPU可以在主控制器836(例如,车辆800的主计算机和/或备用计算机)发生故障的情况下执行一些自动驾驶功能。在至少一个实施例中,信息娱乐SoC 830可以使车辆800进入司机到安全停止模式,如本文所述。
在至少一个实施例中,车辆800可以进一步包括仪表板832(例如,数字仪表板、电子仪表板、数字仪表操纵板等)。在至少一个实施例中,仪表板832可以包括但不限于控制器和/或超级计算机(例如,离散控制器或超级计算机)。在至少一个实施例中,仪表板832可以包括但不限于一组仪表的任何数量和组合,例如车速表、燃料水平、油压、转速表、里程表、转弯指示器、换档位置指示器、一个或更多个安全带警告灯、一个或更多个驻车制动警告灯、一个或更多个发动机故障灯、辅助约束***(例如安全气囊)信息、照明控件、安全***控件、导航信息等。在某些示例中,信息可能是在信息娱乐SoC 830和仪表板832之间显示和/或共享。在至少一个实施例中,仪表板832可以被包括作为信息娱乐SoC 830的一部分,反之亦然。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在***图8C中用于至少部分地基于使用神经网络训练操作\神经网络功能和/或架构或本文所述的神经网络用例计算出的权重参数来推理或预测操作。
图8D是根据至少一个实施例的在基于云的服务器与图8A的自动驾驶车辆800之间进行通信的***的图。在至少一个实施例中,***可以包括但不限于一个或更多个服务器878、一个或更多个网络890以及任何数量和类型的车辆,包括车辆800。在至少一个实施例中,一个或更多个服务器878可以包括但不限于,多个GPU 884(A)-884(H)(在本文中统称为GPU 884)、PCIe交换机882(A)-882(D)(在本文中统称为PCIe交换机882),和/或CPU 880(A)-880(B)(在本文中统称为CPU 880)、GPU 884、CPU 880和PCIe交换机882可以与高速连接线互连,例如但不限于,由NVIDIA开发的NVLink接口888和/或PCIe连接886。在至少一个实施例中,GPU 884通过NVLink和/或NVSwitchSoC连接,GPU 884和PCIe交换机882通过PCIe互连连接。尽管示出了八个GPU 884、两个CPU880和四个PCIe交换机882,但这并不旨在进行限制。在至少一个实施例中,一个或更多个服务器878中的每一个可以包括但不限于任意数量的GPU 884、CPU 880和/或PCIe交换机882的任何组合。例如,在至少一个实施例中,一个或更多个服务器878可各自包括八个、十六个、三十二个和/或更多个GPU 884。
在至少一个实施例中,一个或更多个服务器878可以通过一个或更多个网络890并从车辆接收表示图像的图像数据,该图像示出了意外的或改变的道路状况,例如最近开始的道路工程。在至少一个实施例中,一个或更多个服务器878可以通过一个或更多个网络890并且向车辆传输经更新的等神经网络892,和/或地图信息894,包括但不限于关于交通和道路状况的信息。在至少一个实施例中,对地图信息894的更新可以包括但不限于对HD地图822的更新,例如关于建筑工地、坑洼、便道、洪水和/或其他障碍物的信息。在至少一个实施例中,神经网络892和/或地图信息894可能是由从环境中的任何数量的车辆接收的数据中表示的新训练和/或经验产生的,和/或至少基于在数据中心执行的训练(例如,使用一个或更多个服务器878和/或其他服务器)。
在至少一个实施例中,一个或更多个服务器878可以用于至少部分地基于训练数据来训练机器学习模型(例如,神经网络)。在至少一个实施例中,训练数据可以由车辆产生,和/或可以在模拟中产生(例如,使用游戏引擎)。在至少一个实施例中,标记任何数量的训练数据(例如,在相关的神经网络受益于监督学习的情况下)和/或经历其他预处理。在至少一个实施例中,没有对任何数量的训练数据进行标记和/或预处理(例如,在相关联的神经网络不需要监督学习的情况下)。在至少一个实施例中,一旦机器学习模型被训练,机器学习模型就可以被车辆使用(例如,通过一个或更多个网络890传输到车辆,和/或机器学习模型可以被一个或更多个服务器878使用以远程监控车辆。
在至少一个实施例中,一个或更多个服务器878可以从车辆接收数据并且将数据应用程序于最新的实时神经网络以用于实时智能推理。在至少一个实施例中,一个或更多个服务器878可以包括由一个或更多个GPU 884供电的深度学习超级计算机和/或专用AI计算机,例如由NVIDIA开发的DGX和DGX Station机器。然而,在至少一个实施例中,一个或更多个服务器878可以包括使用CPU供电的数据中心的深度学习基础设施。
在至少一个实施例中,一个或更多个服务器878的深度学习基础结构可能能够进行快速、实时的推理,并且可以使用该能力来评估和验证车辆800中处理器、软件和/或相关硬件的健康。例如,在至少一个实施例中,深度学习基础设施可以从车辆800接收周期性更新,例如车辆800在该图像序列中所定位的图像序列和/或对象(例如,通过计算机视觉和/或其他机器学习对象分类技术)。在至少一个实施例中,深度学习基础设施可以运行其自己的神经网络以识别对象并将它们与车辆800所识别的对象进行比较,并且,如果结果不匹配和深度学习基础设施断定车辆800中的AI正在发生故障,则一个或更多个服务器878可以将信号发送到车辆800,以指示车辆800的故障安全计算机采取控制、通知乘客并完成安全停车操作。
在至少一个实施例中,一个或更多个服务器878可以包括一个或更多个GPU 884和一个或更多个可编程推理加速器(例如NVIDIA的TensorRT3设备)。在至少一个实施例中,GPU驱动的服务器和推理加速的组合可以使实时响应成为可能。在至少一个实施例中,例如在性能不太关键的情况下,可以将由CPU、FPGA和其他处理器驱动的服务器用于推理。在至少一个实施例中,硬件结构515用于执行一个或更多个实施例。本文结合图5A和/或图5B提供关于硬件结构515的细节。
计算机***
图9是示出根据至少一个实施例示例性计算机***的框图,该示例性计算机***可以是具有互连的设备和组件的***,片上***(SOC)或它们的某种形成有处理器的组合,该处理器可以包括执行单元以执行指令。在至少一个实施例中,根据本公开,例如本文所述的实施例,计算机***900可以包括但不限于组件,例如处理器902,其执行单元包括逻辑以执行用于过程数据的算法。在至少一个实施例中,计算机***900可以包括处理器,例如可从加利福尼亚圣塔克拉拉的英特尔公司(Intel Corporation of Santa Clara,California)获得的
Figure BDA0003763577290000531
处理器家族、XeonTM
Figure BDA0003763577290000532
XScaleTM和/或StrongARMTM
Figure BDA0003763577290000533
CoreTM
Figure BDA0003763577290000534
NervanaTM微处理器,尽管也可以使用其他***(包括具有其他微处理器的PC、工程工作站、机顶盒等)。在至少一个实施例中,计算机***900可以执行可从华盛顿州雷蒙德市的微软公司(Microsoft Corporation of Redmond,Wash.)获得的WINDOWS操作***版本,尽管其他操作***(例如UNIX和Linux)、嵌入式软件和/或图形用户界面也可以使用。
实施例可以用在其他设备中,例如手持设备和嵌入式应用程序。手持设备的一些示例包括蜂窝电话、互联网协议(Internet Protocol)设备、数码摄像头、个人数字助理(“PDA”)和手持PC。在至少一个实施例中,嵌入式应用程序可以包括微控制器、数字信号处理器(“DSP”)、片上***、网络计算机(“NetPC”)、机顶盒、网络集线器、广域网(“WAN”)交换机,或根据至少一个实施例可以执行一个或更多个指令的任何其他***。
在至少一个实施例中,计算机***900可包括但不限于处理器902,该处理器902可包括但不限于一个或更多个执行单元908,以根据本文描述的技术执行机器学习模型训练和/或推理。在至少一个实施例中,计算机***900是单处理器台式机或服务器***,但是在另一个实施例中,计算机***900可以是多处理器***。在至少一个实施例中,处理器902可以包括但不限于复杂指令集计算机(“CISC”)微处理器、精简指令集计算(“RISC”)微处理器、超长指令字(“VLIW”)微处理器、实现指令集组合的处理器,或任何其他处理器设备,例如数字信号处理器。在至少一个实施例中,处理器902可以耦合到处理器总线910,该处理器总线910可以在处理器902与计算机***900中的其他组件之间传输数据信号。
在至少一个实施例中,处理器902可以包括但不限于1级(“L1”)内部高速缓存存储器(“cache”)904。在至少一个实施例中,处理器902可以具有单个内部高速缓存或多级内部缓存。在至少一个实施例中,高速缓存存储器可以驻留在处理器902的外部。根据特定的实现和需求,其他实施例也可以包括内部和外部高速缓存的组合。在至少一个实施例中,寄存器文件906可以在各种寄存器中存储不同类型的数据,包括但不限于整数寄存器、浮点寄存器、状态寄存器和指令指针寄存器。
在至少一个实施例中,包括但不限于执行整数和浮点运算的逻辑的执行单元908,其也位于处理器902中。在至少一个实施例中,处理器902还可以包括微码(“ucode”)只读存储器(“ROM”),用于存储某些宏指令的微代码。在至少一个实施例中,执行单元908可以包括用于处理封装指令集909的逻辑。在至少一个实施例中,通过将封装指令集909包括在通用处理器的指令集中,以及要执行指令的相关电路,可以使用处理器902中的封装数据来执行许多多媒体应用程序使用的操作。在至少一个实施例中,可以通过使用处理器的数据总线的全宽度来在封装的数据上执行操作来加速和更有效地执行许多多媒体应用程序,这可能不需要在该处理器的数据总线上传输较小的数据单元来一次执行一个数据元素的一个或更多个操作。
在至少一个实施例中,执行单元908也可以用在微控制器、嵌入式处理器、图形设备、DSP和其他类型的逻辑电路中。在至少一个实施例中,计算机***900可以包括但不限于存储器920。在至少一个实施例中,存储器920可以为动态随机存取存储器(“DRAM”)设备、静态随机存取存储器(“SRAM”)设备、闪存设备或另一个存储设备。在至少一个实施例中,存储器920可以存储由处理器902可以执行的由数据信号表示的指令919和/或数据921。
在至少一个实施例中,***逻辑芯片可以耦合到处理器总线910和存储器920。在至少一个实施例中,***逻辑芯片可以包括但不限于存储器控制器集线器(“MCH”)916,并且处理器902可以经由处理器总线910与MCH 916通信。在至少一个实施例中,MCH 916可以提供到存储器920的高带宽存储器路径918以用于指令和数据存储以及用于图形命令、数据和纹理的存储。在至少一个实施例中,MCH 916可以在处理器902、存储器920和计算机***900中的其他组件之间启动数据信号,并且在处理器总线910、存储器920和***I/O接口922之间桥接数据信号。在至少一个实施例中,***逻辑芯片可以提供用于耦合到图形控制器的图形端口。在至少一个实施例中,MCH 916可以通过高带宽存储器路径918耦合到存储器920,并且图形/视频卡912可以通过加速图形端口(Accelerated Graphics Port)(“AGP”)互连914耦合到MCH 916。
在至少一个实施例中,计算机***900可以使用***I/O接口922作为专有集线器接口总线来将MCH 916耦合到I/O控制器集线器(“ICH”)930。在至少一个实施例中,ICH 930可以通过本地I/O总线提供与某些I/O设备的直接连接。在至少一个实施例中,本地I/O总线可以包括但不限于用于将***设备连接到存储器920、芯片组和处理器902的高速I/O总线。示例可以包括但不限于音频控制器929、固件集线器(“Flash BIOS”)928、无线收发器926、数据存储924、包含用户输入和键盘接口的传统I/O控制器923、串行扩展端口927(例如通用串行总线(USB)端口)和网络控制器934。在至少一个实施例中,数据存储924可以包括硬盘驱动器、软盘驱动器、CD-ROM设备、闪存设备或其他大容量存储设备。
在至少一个实施例中,图9示出了包括互连的硬件设备或“芯片”的***,而在其他实施例中,图9可以示出SoC。在至少一个实施例中,图9中示出的设备可以与专有互连、标准化互连(例如,PCIe)或其某种组合互连。在至少一个实施例中,计算机***900的一个或更多个组件使用计算快速链路(CXL)互连来互连。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在图9的***中使用,用于至少部分地基于使用神经网络训练操作、神经网络函数和/或架构或本文所述的神经网络用例计算的权重参数来推理或预测操作。
在各种实施例中,数据中心执行如上所述的负载均衡器,其在执行视频分析管线或其他应用程序期间,将操作(例如,视频帧的变换)分配给CPU、专用集成电路(ASIC)、GPU、FPGA、DPU或其他硬件。
图10是示出根据至少一个实施例的用于利用处理器1010的电子设备1000的框图。在至少一个实施例中,电子设备1000可以是例如但不限于,笔记本电脑、塔式服务器、机架服务器、刀片服务器、膝上型计算机、台式机、平板电脑、移动设备、电话、嵌入式计算机或任何其他合适的电子设备。
在至少一个实施例中,电子设备1000可以包括但不限于通信地耦合到任何合适数量或种类的组件、***设备、模块或设备的处理器1010。在至少一个实施例中,处理器1010使用总线或接口耦合,诸如I2C总线、***管理总线(“SMBus”)、低引脚计数(LPC)总线、串行***接口(“SPI”)、高清音频(“HDA”)总线、串行高级技术附件(“SATA”)总线、通用串行总线(“USB”)(1、2、3版等)或通用异步接收器/发送器(“UART”)总线。在至少一个实施例中,图10示出了***,该***包括互连的硬件设备或“芯片”,而在其他实施例中,图10可以示出示例性SoC。在至少一个实施例中,图10中所示的设备可以与专有互连线、标准化互连(例如,PCIe)或其某种组合互连。在至少一个实施例中,图10的一个或更多个组件使用计算快速链路(CXL)互连线来互连。
在至少一个实施例中,图10可以包括显示器1024、触摸屏1025、触摸板1030、近场通信单元(“NFC”)1045、传感器集线器1040、热传感器1046、快速芯片组(“EC”)1035、可信平台模块(“TPM”)1038、BIOS/固件/闪存(“BIOS,FW Flash”)1022、DSP 1060、驱动器1020(例如固态磁盘(“SSD”)或硬盘驱动器(“HDD”))、无线局域网单元(“WLAN”)1050、蓝牙单元1052、无线广域网单元(“WWAN”)1056、全球定位***(GPS)单元1055、摄像头(“USB 3.0摄像头”)1054(例如USB 3.0摄像头)和/或以例如LPDDR3标准实现的低功耗双倍数据速率(“LPDDR”)存储器单元(“LPDDR3”)1015。这些组件可以各自以任何合适的方式实现。
在至少一个实施例中,其他组件可以通过本文所述的组件通信地耦合到处理器1010。在至少一个实施例中,加速度计1041、环境光传感器(“ALS”)1042、罗盘1043和陀螺仪1044可以可通信地耦合到传感器集线器1040。在至少一个实施例中,热传感器1039、风扇1037、键盘1036和触摸板1030可以通信地耦合到EC 1035。在至少一个实施例中,扬声器1063、耳机1064和麦克风(“mic”)1065可以通信地耦合到音频单元(“音频编解码器和D类放大器”)1062,其又可以通信地耦合到DSP 1060。在至少一个实施例中,音频单元1062可以包括例如但不限于音频编码器/解码器(“编解码器”)和D类放大器。在至少一个实施例中,SIM卡(“SIM”)1057可以通信地耦合到WWAN单元1056。在至少一个实施例中,组件(诸如WLAN单元1050和蓝牙单元1052以及WWAN单元1056)可以被实现为下一代形式因素(NGFF)。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在***图10中使用,用于至少部分地基于使用神经网络训练操作、神经网络函数和/或架构或本文所述的神经网络用例计算的权重参数来推理或预测操作。
图11示出了根据至少一个实施例的计算机***1100。在至少一个实施例中,计算机***1100配置为实现贯穿本公开描述的各种过程和方法。
在至少一个实施例中,计算机***1100包括但不限于至少一个中央处理单元(“CPU”)1102,该中央处理单元(“CPU”)1102连接到使用任何合适协议实现的通信总线1110,诸如PCI(“***设备互联”)、***组件互连Express(“PCI-Express”)、AGP(“加速图形端口”)、超传输或任何其他总线或点对点通信协议。在至少一个实施例中,计算机***1100包括但不限于主存储器1104和控制逻辑(例如,实现为硬件、软件或其组合),并且数据可以采取随机存取存储器(“RAM”)的形式存储在主存储器1104中。在至少一个实施例中,网络接口子***(“网络接口”)1122提供到其他计算设备和网络的接口,用于使用计算机***1100接收数据并将数据传输到其他***。
在至少一个实施例中,计算机***1100在至少一个实施例中包括但不限于输入设备1108、并行处理***1112和显示设备1106,它们可以使用常规的阴极视线管(“CRT”)、液晶显示器(“LCD”)、发光二极管(“LED”)显示器、等离子显示器或其他合适的显示技术实现。在至少一个实施例中,从输入设备1108(诸如键盘、鼠标、触摸板、麦克风等)接收用户输入。在至少一个实施例中,本文所述模块中的每一个可以位于单个半导体平台上以形成处理***。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在***图11中使用,以至少部分地基于使用神经网络训练操作、神经网络功能和/或架构或本文所述的神经网络用例计算出的权重参数来进行推理或预测操作。
图12示出了根据至少一个实施例的计算机***1200。在至少一个实施例中,计算机***1200包括但不限于计算机1210和USB棒1220。在至少一个实施例中,计算机1210可以包括但不限于任何数量和类型的处理器(未示出)和存储器(未示出)。在至少一个实施例中,计算机1210包括但不限于服务器、云实例、膝上型计算机和台式计算机。
在至少一个实施例中,USB棒1220包括但不限于处理单元1230、USB接口1240和USB接口逻辑1250。在至少一个实施例中,处理单元1230可以是任何指令执行***、装置或能够执行指令的设备。在至少一个实施例中,处理单元1230可以包括但不限于任何数量和类型的处理核心(未示出)。在至少一个实施例中,处理单元1230包括专用集成电路(“ASIC”),该专用集成电路被优化为执行与机器学习相关联的任何数量和类型的操作。例如,在至少一个实施例中,处理单元1230是张量处理单元(“TPC”),其被优化以执行机器学习推理操作。在至少一个实施例中,处理单元1230是视觉处理单元(“VPU”),其被优化以执行机器视觉和机器学习推理操作。
在至少一个实施例中,USB接口1240可以是任何类型的USB连接器或USB插座。例如,在至少一个实施例中,USB接口1240是用于数据和电源的USB 3.0Type-C插座。在至少一个实施例中,USB接口1240是USB3.0Type-A连接器。在至少一个实施例中,USB接口逻辑1250可以包括使处理单元1230能够经由USB连接器1240与设备(例如计算机1210)相连接的任何数量和类型的逻辑。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在***图12中使用,至少部分地基于使用神经网络训练操作计算出的权重参数、神经网络函数和/或架构或本文所述的神经网络用例来推理或预测操作。
图13A示出了示例性架构,其中多个GPU 1310(1)-1310(N)通过高速链路1340(1)-1340(N)(例如,总线/点对点互连等)通信地耦合到多个多核心处理器1305(1)-1305(M)。在至少一个实施例中,高速链路1340(1)-1340(N)支持4GB/s、30GB/s、80GB/s或更高的通信吞吐量。在至少一个实施例中,可以使用各种互连协议,包括但不限于PCIe4.0或5.0以及NVLink 2.0。在各个图中,“N”和“M”表示正整数,其值可因图而异。
此外,在一个实施例中,两个或更多个GPU 1310通过高速链路1329(1)-1329(2)互连,该高速链路可以使用与用于高速链路1340(1)-1340(N)的协议/链路类似或不同的协议/链路来实现。类似地,两个或更多个多核心处理器1305可以通过高速链路1328连接,该高速链路可以是以20GB/s、30GB/s、120GB/s或更高的速度运行的对称多处理器(SMP)总线。可替代地,可以使用类似的协议/链路(例如,通过公共互连结构)来完成图13A中所示的各种***组件之间的所有通信。
在一个实施例中,每个多核心处理器1305分别经由存储器互连1326(1)-1326(M)通信地耦合到处理器存储器1301(1)-1301(M),并且每个GPU 1310(1)-1310(N)分别通过GPU存储器互连1350(1)-1350(N)通信地耦合到GPU存储器1320(1)-1320(N)。在至少一个实施例中,存储器互连1326和1350可以利用相似或不同的存储器访问技术。作为示例而非限制,处理器存储器1301(1)-1301(M)和GPU存储器1320可以是易失性存储器,诸如动态随机存取存储器(DRAM)(包括堆叠的DRAM)、图形DDR SDRAM(GDDR)(例如GDDR5、GDDR6),或高带宽存储器(HBM),和/或可以是非易失性存储器,例如3D XPoint或Nano-Ram。在至少一个实施例中,处理器存储器1301的某些部分可以是易失性存储器,而另一部分可以是非易失性存储器(例如,使用两级存储器(2LM)层次结构)。
如本文所述,尽管各种多核心处理器1305和GPU 1310可以分别物理地耦合到特定存储器1301、1320,和/或可以实现统一存储器架构,其中虚拟***地址空间(也称为“有效地址”空间)分布在各个物理存储器之间。例如,处理器存储器1301(1)-1301(M)可以各自包含64GB的***存储器地址空间,并且GPU存储器1320(1)-1320(N)可以各自包含32GB的***存储器地址空间,从而当M=2和N=4时,导致总计256GB的可寻址存储器大小。N和M也可能是其他值。
图13B示出了根据一个示例性实施例的用于多核心处理器1307和图形加速模块1346之间互连的附加细节。在至少一个实施例中,图形加速模块1346可以包括集成在线路卡上的一个或更多个GPU芯片,该线路卡经由高速链路1340(例如,PCIe总线、NVLink等)耦合到处理器1307。在至少一个实施例中,图形加速模块1346可以选择性地集成在具有处理器1307的封装或芯片上。
在至少一个实施例中,处理器1307包括多个核心1360A-1360D,每个核心都具有转换后备缓冲区(“TLB”)1361A-1361D和一个或更多个高速缓存1362A-1362D。在至少一个实施例中,核心1360A-1360D可以包括未示出的各种其他组件,用于执行指令和处理数据。在至少一个实施例中,高速缓存1362A-1362D可以包括级别1(L1)和级别2(L2)高速缓存。此外,一个或更多个共享高速缓存1356可以被包括在高速缓存1362A-1362D中,并且由各组核心1360A-1360D共享。例如,处理器1307的一个实施例包括24个核心,每个核心具有其自己的L1高速缓存,十二个共享的L2高速缓存,和十二个共享的L3高速缓存。在该实施例中,两个相邻核心共享一个或更多个L2和L3高速缓存。在至少一个实施例中,处理器1307和图形加速模块1346与***存储器1314连接,该***存储器1314可以包括图13A中的处理器存储器1301(1)-1301(M)。
在至少一个实施例中,通过一致性总线1364经由核心间通信为存储在各个高速缓存1362A-1362D、1356和***存储器1314中的数据和指令维护一致性。在至少一个实施例中,例如,每个高速缓存可以具有与其相关联的高速缓存一致性逻辑/电路,以响应于检测到对特定高速缓存行的读取或写入通过一致性总线1364进行通信。在至少一个实施例中,通过一致性总线1364实现高速缓存监听协议,以监听(snoop)高速缓存访问。
在至少一个实施例中,代理电路1325将图形加速模块1346通信地耦合到一致性总线1364,从而允许图形加速模块1346作为核心1360A-1360D的对等方参与高速缓存一致性协议。特别地,在至少一个实施例中,接口1335通过高速链路1340提供到代理电路1325的连接,并且接口1337将图形加速模块1346连接到高速链路1340。
在至少一个实施例中,加速器集成电路1336代表图形加速模块的多个图形处理引擎1331(1)-1331(N)提供高速缓存管理、存储器访问、上下文管理和中断管理服务。在至少一个实施例中,图形处理引擎1331(1)-1331(N)可各自包括单独的图形处理单元(GPU)。在至少一个实施例中,图形处理引擎1331(1)-1331(N)选择性地可以包括GPU内的不同类型的图形处理引擎,诸如图形执行单元、媒体处理引擎(例如,视频编码器/解码器)、采样器和blit引擎。在至少一个实施例中,图形加速模块1346可以是具有多个图形处理引擎1331(1)-1331(N)的GPU,或者图形处理引擎1331(1)-1331(N)可以是集成在通用封装、线路卡或芯片上的各个GPU。
在至少一个实施例中,加速器集成电路1336包括存储器管理单元(MMU)1339,用于执行各种存储器管理功能,例如虚拟到物理存储器转换(也称为有效到真实存储器转换),还包括用于访问***存储器1314的存储器访问协议。在至少一个实施例中,MMU 1339还可包括转换后备缓冲区(“TLB”)(未示出),用于高速缓存虚拟/有效到物理/真实地址转换。在至少一个实施例中,高速缓存1338可以存储命令和数据,用于图形处理引擎1331(1)-1331(N)有效地访问。在至少一个实施例中,可能使用获取单元1344,将存储在高速缓存1338和图形存储器1333(1)-1333(M)中的数据与核心高速缓存1362A-1362D、1356和***存储器1314保持一致。如前所述,可以经由代表高速缓存1338和图形存储器1333(1)-1333(M)的代理电路1325来完成该任务(例如,将与处理器高速缓存1362A-1362D、1356上的高速缓存行的修改/访问有关的更新发送到高速缓存1338,并从高速缓存1338接收更新)。
在至少一个实施例中,一组寄存器1345存储由图形处理引擎1331(1)-1331(N)执行的线程的上下文数据,并且上下文管理电路1348管理线程上下文。例如,上下文管理电路1348可以执行保存和恢复操作,以在上下文切换期间保存和恢复各个线程的上下文(例如,其中保存第一线程并且存储第二线程,以便可以由图形处理引擎执行第二线程)。例如,上下文管理电路1348在上下文切换时,可以将当前寄存器值存储到存储器中的(例如,由上下文指针识别的)指定区域。然后,当返回上下文时可以恢复寄存器值。在至少一个实施例中,中断管理电路1347接收并处理从***设备接收的中断。
在至少一个实施例中,MMU 1339将来自图形处理引擎1331的虚拟/有效地址转换为***存储器1314中的真实/物理地址。在至少一个实施例中,加速器集成电路1336支持多个(例如,4、8、16)图形加速器模块1346和/或其他加速器设备。在至少一个实施例中,图形加速器模块1346可以专用于在处理器1307上执行的单个应用程序,或者可以在多个应用程序之间共享。在至少一个实施例中,呈现了虚拟化的图形执行环境,其中图形处理引擎1331(1)-1331(N)的资源与多个应用程序或虚拟机(VM)共享。在至少一个实施例中,可以基于处理要求和与VM和/或应用程序相关联的优先级,将资源细分为“切片”,其被分配给不同的VM和/或应用程序。
在至少一个实施例中,加速器集成电路1336作为图形加速模块1346的***的桥来执行,并提供地址转换和***存储器高速缓存服务。另外,在至少一个实施例中,加速器集成电路1336可以为主机处理器提供虚拟化设施,以管理图形处理引擎1331(1)-1331(N)的虚拟化、中断和存储器管理。
在至少一个实施例中,由于图形处理引擎1331(1)-1331(N)的硬件资源被明确地映射到主机处理器1307看到的真实地址空间,因此任何主机处理器都可以使用有效地址值直接寻址这些资源。在至少一个实施例中,加速器集成电路1336的一个功能是物理分离图形处理引擎1331(1)-1331(N),使得它们在***看来为独立的单元。
在至少一个实施例中,一个或更多个图形存储器1333(1)-1333(M)分别耦合到每个图形处理引擎1331(1)-1331(N),并且N=M。在至少一个实施例中,图形存储器1333(1)-1333(M)存储指令和数据,所述指令和数据由每个图形处理引擎1331(1)-1331(N)处理。在至少一个实施例中,图形存储器1333(1)-1333(M)可以是易失性存储器,例如DRAM(包括堆叠的DRAM)、GDDR存储器(例如,GDDR5,GDDR6)或HBM,和/或可以是非易失性存储器,例如3DXPoint或Nano-Ram。
在一个实施例中,为了减少高速链路1340上的数据流量,可以使用偏置技术以确保存储在图形存储器1333(1)-1333(M)中的数据是图形处理引擎1331(1)-1331(N)最常使用的,并且最好核心1360A-1360D不使用(至少不经常使用)的数据。类似地,在至少一个实施例中,偏置机制试图将核心(并且优选地不是图形处理引擎1331(-1)-1331(N))需要的数据保持在高速缓存1362A-1362D、1356和***存储器1314中。
图13C示出了另一个示例性实施例,其中加速器集成电路1336被集成在处理器1307内。在该实施例中,图形处理引擎1331(1)-1331(N)经由接口1337和接口1335(同样可以是任何形式的总线或接口协议)通过高速链路1340直接与加速器集成电路1336通信。在至少一个实施例中,加速器集成电路1336可以执行与关于图13B描述的操作类似的操作。但是由于它紧密靠近一致性总线1364和高速缓存1362A-1362D、1356,可能具有更高的吞吐量。在至少一个实施例中,加速集成电路支持不同的编程模型,包括专用进程编程模型(无图形加速模块虚拟化)和共享编程模型(具有虚拟化),所述编程模型可以包括由加速器集成电路1336控制的编程模型和由图形加速模块1346控制的编程模型。
在至少一个实施例中,图形处理引擎1331(1)-1331(N)专用于单个操作***下的单个应用程序或进程。在至少一个实施例中,单个应用程序可以将其他应用程序请求汇聚(funnel)到图形处理引擎1331(1)-1331(N),从而在VM/分区内提供虚拟化。
在至少一个实施例中,图形处理引擎1331(1)-1331(N)可以被多个VM/应用程序分区共享。在至少一个实施例中,共享模型可以使用***管理程序来虚拟化图形处理引擎1331(1)-1331(N),以允许每个操作***进行访问。在至少一个实施例中,对于没有管理程序的单分区***,操作***拥有图形处理引擎1331(1)-1331(N)。在至少一个实施例中,操作***可以虚拟化图形处理引擎1331(1)-1331(N),以提供对每个进程或应用程序的访问。
在至少一个实施例中,图形加速模块1346或个体图形处理引擎1331(1)-1331(N)使用进程句柄来选择进程元素。在至少一个实施例中,进程元素被存储在***存储器1314中,并且可使用本文所述的有效地址到真实地址转换技术来寻址。在至少一个实施例中,进程句柄可以是特定于实现方式的值,其在向图形处理引擎1331(1)-1331(N)注册其上下文时提供给主机进程(即,调用***软件以将进程元素添加到进程元素链接列表)。在至少一个实施例中,进程句柄的较低16位可以是进程元素在进程元素链接列表中的偏移量。
图13D示出了示例性加速器集成切片1390。在至少一个实施例中,“切片”包括加速器集成电路1336的处理资源的指定部分。在至少一个实施例中,应用程序是***存储器1314中的有效地址空间1382,其存储进程元素1383。在至少一个实施例中,响应于来自在处理器1307上执行的应用程序1380的GPU调用1381,存储进程元素1383。在至少一个实施例中,进程元素1383包含相应的应用程序1380的进程状态。在一个实施例中,包含在进程元素1383中的工作描述符(WD)1384可以是由应用程序请求的单个作业,或者可以包含指向作业队列的指针。在至少一个实施例中,WD1384是指向应用程序的有效地址空间1382中的作业请求队列的指针。
在至少一个实施例中,图形加速模块1346和/或各个图形处理引擎1331(1)-1331(N)可以由***中所有进程或进程子集共享。在至少一个实施例中,可以包括用于设置进程状态并将WD 1384发送到图形加速模块1346以在虚拟化环境中开始作业的基础设施。
在至少一个实施例中,专用进程编程模型是特定于实现方式的。在至少一个实施例中,在该模型中,单个进程拥有图形加速模块1346或个体图形处理引擎1331。在至少一个实施例中,当图形加速模块1346由单个进程拥有时,管理程序初始化用于所拥有的分区的加速器集成电路,当指派了图形加速模块1346时,操作***初始化用于所拥有的进程的加速器集成电路1336。
在至少一个实施例中,在操作中,加速器集成切片1390中的WD获取单元1391获取下一个WD 1384,其包括要由图形加速模块1346的一个或更多个图形处理引擎完成的工作的指示。在至少一个实施例中,来自WD1384的数据可以存储在寄存器1345中,并由MMU1339、中断管理电路1347和/或上下文管理电路1348使用,如图所示。例如,MMU 1339的一个实施例包括用于访问OS虚拟地址空间1385内的段/页表1386的段/页漫游电路。在至少一个实施例中,中断管理电路1347可以处理从图形加速模块1346接收的中断事件1392。在至少一个实施例中,当执行图形操作时,由图形处理引擎1331(1)-1331(N)生成的有效地址1393被MMU 1339转换为真实地址。
在至少一个实施例中,为每个图形处理引擎1331(1)-1331(N)和/或图形加速模块1346复制寄存器1345,并且所述寄存器1345可以由管理程序或操作***初始化。在至少一个实施例中,这些复制的寄存器中的每一个可以被包括在加速器集成切片1390中。可以由管理程序初始化的示例性寄存器在表1中示出。
表1–管理程序初始化的寄存器
Figure BDA0003763577290000651
表2中示出了可由操作***初始化的示例性寄存器。
表2–操作***初始化的寄存器
Figure BDA0003763577290000652
在至少一个实施例中,每个WD 1384特定于特定的图形加速模块1346和/或图形处理引擎1331(1)-1331(N)。在至少一个实施例中,它包含图形处理引擎1331(1)-1331(N)完成工作所需的所有信息,或者它可以是指向存储器位置的指针,在该存储器位置应用程序已经设置了要完成的工作的命令队列。
图13E示出了共享模型的一个示例性实施例的附加细节。该实施例包括管理程序实地址空间1398,其中存储了进程元素列表1399。在至少一个实施例中,可经由管理程序1396来访问管理程序实地址空间1398,所述管理程序1396虚拟化用于操作***1395的图形加速模块引擎。
在至少一个实施例中,共享编程模型允许来自***中全部分区或分区子集的全部进程或进程子集使用图形加速模块1346。在至少一个实施例中,存在两种编程模型,其中图形加速模块1346由多个进程和分区共享,即,时间切片共享和图形定向共享。
在至少一个实施例中,在该模型中,***管理程序1396拥有图形加速模块1346,并使其功能可用于所有操作***1395。在至少一个实施例中,对于图形加速模块1346通过***管理程序1396支持虚拟化,图形加速模块1346可以遵守某些要求,例如(1)应用程序的作业请求必须是自动驾驶的(即,不需要在作业之间保持状态),或者图形加速模块1346必须提供上下文保存和恢复机制,(2)图形加速模块1346保证应用程序的作业请求在指定的时间量内完成,包括任何转换错误,或者图形加速模块1346提供了抢占作业处理的能力,并且(3)在有向共享编程模型中进行操作时,必须确保图形加速模块1346进程之间的公平性。
在至少一个实施例中,需要应用程序1380使用图形加速模块类型、工作描述符(WD)、权限屏蔽寄存器(AMR)值和上下文保存/恢复区域指针(CSRP)进行操作***1395***调用。在至少一个实施例中,图形加速模块类型描述了用于***调用的目标加速函数。在至少一个实施例中,图形加速模块类型可以是***特定的值。在至少一个实施例中,WD是专门为图形加速模块1346格式化的,并且可以采用图形加速模块1346命令、指向用户定义的结构的有效地址指针、指向命令队列的有效地址指针的形式,或描述要由图形加速模块1346完成的工作的任何其他数据结构。
在至少一个实施例中,AMR值是用于当前进程的AMR状态。在至少一个实施例中,传递给操作***的值与设置AMR的应用程序类似。在至少一个实施例中,如果加速器集成电路1336(未示出)和图形加速模块1346的实现不支持用户权限屏蔽覆写寄存器(UAMOR),则在管理程序调用中传递AMR之前,操作***可以将当前UAMOR值应用于AMR值。在至少一个实施例中,管理程序1396可以在将AMR放入进程元素1383中之前选择性地应用当前权限屏蔽覆写寄存器(AMOR)值。在至少一个实施例中,CSRP是寄存器1345中的一个,所述寄存器包含应用程序的有效地址空间1382中的区域的有效地址,供图形加速模块1346保存和恢复上下文状态。在至少一个实施例中,如果不需要在作业之间保存状态或者当作业被抢占时,则该指针是可选的。在至少一个实施例中,上下文保存/恢复区域可以是固定的***存储器。
在接收到***调用时,操作***1395可以验证应用程序1380已经注册并且被授予使用图形加速模块1346的权限。然后,在至少一个实施例中,操作***1395使用表3中所示的信息来调用管理程序1396。
表3–操作***到管理程序的调用参数
Figure BDA0003763577290000671
在至少一个实施例中,在接收到管理程序调用时,管理程序1396验证操作***1395已注册并被授予使用图形加速模块1346的权限。然后,在至少一个实施例中,管理程序1396将进程元素1383放入相应的图形加速模块1346类型的进程元素链接列表中。在至少一个实施例中,进程元素可以包括表4中所示的信息。
表4–进程元素信息
Figure BDA0003763577290000672
Figure BDA0003763577290000681
在至少一个实施例中,管理程序初始化多个加速器集成切片1390寄存器1345。
如图13F所示,在至少一个实施例中,使用统一存储器,所述统一存储器可经由用于访问物理处理器存储器1301(1)-1301(N)和GPU存储器1320(1)-1320(N)的公共虚拟存储器地址空间来寻址。在该实现方式中,在GPU 1310(1)-1310(N)上执行的操作利用相同的虚拟/有效存储器地址空间来访问处理器存储器1301(1)-1301(M),反之亦然,从而简化了可编程性。在至少一个实施例中,虚拟/有效地址空间的第一部分被分配给处理器存储器1301(1),第二部分被分配给第二处理器存储器1301(N),第三部分被分配给GPU存储器1320(1),以此类推。在至少一个实施例中,整个虚拟/有效存储器空间(有时称为有效地址空间)由此分布在处理器存储器1301和GPU存储器1320的每一个中,从而允许任何处理器或GPU采用映射到任何物理存储器的虚拟地址访问该存储器。
在至少一个实施例中,一个或更多个MMU 1339A-1339E内的偏置/一致性管理电路1394A-1394E确保一个或更多个主机处理器(例如,1305)与GPU 1310的高速缓存之间的高速缓存一致性,并实现指示应在其中存储某些类型的数据的物理存储器的偏置技术。在至少一个实施例中,虽然在图13F中示出了偏置/一致性管理电路1394A-1394E的多个实例,但可以在一个或更多个主机处理器1305的MMU内和/或在加速器集成电路1336内实现偏置/一致性电路。
一个实施例允许将GPU存储器1320映射为***存储器的一部分,并使用共享虚拟存储器(SVM)技术进行访问,但不会遭受与完整***高速缓存一致性相关的性能缺陷。在至少一个实施例中,将GPU存储器1320作为***存储器来访问而无需繁重的高速缓存一致性开销的能力为GPU卸载提供了有利的操作环境。在至少一个实施例中,该布置允许主机处理器1305的软件设置操作数并访问计算结果,而没有传统的I/O DMA数据拷贝的开销。在至少一个实施例中,这样的传统拷贝包括驱动程序调用、中断和存储器映射I/O(MMIO)访问,相对于简单的存储器访问而言,这些访问效率均较低。在至少一个实施例中,在没有高速缓存一致性开销的情况下访问GPU存储器1320的能力对于卸载的计算的执行时间可能是关键的。在至少一个实施例中,例如,在具有大量流式写入存储器流量的情况下,高速缓存一致性开销可以显著降低GPU 1310所看到的有效写入带宽。在至少一个实施例中,操作数设置的效率、结果访问的效率和GPU计算的效率可能会在确定GPU卸载的有效性方面发挥作用。
在至少一个实施例中,GPU偏置和主机处理器偏置的选择由偏置***数据结构驱动。在至少一个实施例中,例如,可以使用偏置表,所述偏置表可以是页面粒度结构(例如,以存储器页面的粒度来控制),该页面粒度结构包括每个GPU附加的存储器页面1或2位。在至少一个实施例中,在GPU 1310中具有或不具有偏置高速缓存(例如,用于高速缓存偏置表的频繁/最近使用的条目)的情况下,可以在一个或更多个GPU存储器1320的被盗存储器范围中实现偏置表。替代地,在至少一个实施例中,可以在GPU内维护整个偏置表。
在至少一个实施例中,在实际访问GPU存储器之前,访问与对GPU附加存储器1320的每次访问相关联的偏置表条目,从而引起以下操作。在至少一个实施例中,来自GPU 1310的在GPU偏置中找到其页面的本地请求被直接转发到对应的GPU存储器1320。在至少一个实施例中,来自GPU的在主机偏置中找到其页面的本地请求被转发至处理器1305(例如,通过本文所述的高速链路)。在至少一个实施例中,来自处理器1305的在主机处理器偏置中找到所请求页面的请求完成了与正常存储器读取类似的请求。替代地,可以将指向GPU偏置页面的请求转发到GPU 1310。在至少一个实施例中,如果GPU当前不使用页面,则GPU可随后将页面迁移到主机处理器偏置。在至少一个实施例中,页面的偏置状态可以通过基于软件的机制、基于硬件辅助的软件的机制、或者在有限的情况下通过纯粹基于硬件的机制来改变。
在至少一个实施例中,一种用于改变偏置状态的机制采用API调用(例如OpenCL),所述API调用随后调用GPU的设备驱动程序,所述设备驱动程序随后发送消息(或使命令描述符入队)到GPU,引导GPU改变偏置状态,并在某些迁移中在主机中执行高速缓存刷新操作。在至少一个实施例中,高速缓存刷新操作用于从主机处理器1305偏置到GPU偏置的迁移,但是不用于相反的迁移。
在至少一个实施例中,高速缓存一致性是通过暂时渲染主机处理器1305无法高速缓存的GPU偏置页面来维护的。在至少一个实施例中,为了访问这些页面,处理器1305可以请求来自GPU 1310的访问,GPU 1310可以或可以不立即授予访问权限。因此,在至少一个实施例中,为了减少处理器1305和GPU 1310之间的通信,确保GPU偏置页面是GPU所需的页面而不是主机处理器1305所需的页面是有益的,反之亦然。
一个或更多个硬件结构515用于执行一个或更多个实施例。在本文中可以结合图5A和/或图5B提供关于一个或更多个硬件结构515的细节。
图14示出了根据本文所述的各个实施例的示例性集成电路和相关联的图形处理器,其可以使用一个或更多个IP核心来制造。除了图示之外,在至少一个实施例中可以包括其他逻辑和电路,包括附加的图形处理器/核心、***接口控制器或通用处理器核心。
图14是示出根据至少一个实施例的可使用一个或更多个IP核心制造的芯片集成电路1400上的示例性***的框图。在至少一个实施例中,集成电路1400包括一个或更多个应用程序处理器1405(例如,CPU)、至少一个图形处理器1410,并且可以另外包括图像处理器1415和/或视频处理器1420,其中任意一个可能是模块化IP核心。在至少一个实施例中,集成电路1400包括***或总线逻辑,其包括USB控制器1425、UART控制器1430、SPI/SDIO控制器1435和I22S/I22C控制器1440。在至少一个实施例中,集成电路1400可以包括显示设备1445耦合到高清多媒体接口(HDMI)控制器1450和移动工业处理器接口(MIPI)显示接口1455中的一个或更多个。在至少一个实施例中,存储可以由闪存子***1460提供,包括闪存和闪存控制器。在至少一个实施例中,可以经由存储器控制器1465提供存储器接口以用于访问SDRAM或SRAM存储器设备。在至少一个实施例中,一些集成电路还包括嵌入式安全引擎1470。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在集成电路1400中用于至少部分地基于使用神经网络训练操作、神经网络功能和/或架构或本文描述的神经网络用例计算的权重参数来推理或预测操作。
图15A-15B示出了根据本文所述的各个实施例的示例性集成电路和相关联的图形处理器,其可以使用一个或更多个IP核心来制造。除了图示之外,在至少一个实施例中可以包括其他逻辑和电路,包括附加的图形处理器/核心、***接口控制器或通用处理器核心。
图15A-15B是示出根据本文描述的实施例的在SoC内使用的示例性图形处理器的框图。图15A示出了根据至少一个实施例的可以使用一个或更多个IP核心制造的片上***集成电路的示例性图形处理器1510。图15B示出了根据至少一个实施例的片上***集成电路的另外示例性图形处理器1540,其可以使用一个或更多个IP核心来制造。在至少一个实施例中,图15A的图形处理器1510是低功耗图形处理器核心。在至少一个实施例中,图15B的图形处理器1540是更高性能的图形处理器核心。在至少一个实施例中,每个图形处理器1510、1540可以是图14的图形处理器1410的变体。
在至少一个实施例中,图形处理器1510包括顶点处理器1505和一个或更多个片段处理器1515A-1515N(例如1515A、1515B、1515C、1515D至1515N-1和1515N)。在至少一个实施例中,图形处理器1510可以经由单独的逻辑来执行不同的着色器程序,使得顶点处理器1505被优化以执行针对顶点着色器程序的操作,而一个或更多个片段处理器1515A-1515N执行片段(例如,像素)着色操作用于片段或像素或着色器程序。在至少一个实施例中,顶点处理器1505执行3D图形管线的顶点处理阶段并生成图元和顶点数据。在至少一个实施例中,一个或更多个片段处理器1515A-1515N使用由顶点处理器1505生成的图元和顶点数据生成在显示设备上显示的帧缓冲区。在至少一个实施例中,一个或更多个片段处理器1515A-1515N被优化以执行如在OpenGL API中所提供的片段着色器程序,其可以用于执行与在Direct 3D API中所提供的像素着色器程序类似的操作。
在至少一个实施例中,图形处理器1510附加地包括一个或更多个存储器管理单元(MMU)1520A-1520B、一个或更多个高速缓存1525A-1525B和一个或更多个电路互连1530A-1530B。在至少一个实施例中,一个或更多个MMU 1520A-1520B提供用于图形处理器1510的虚拟到物理地址的映射,包括用于顶点处理器1505和/或片段处理器1515A-1515N,其可以引用存储在存储器中的顶点或图像/纹理数据,除了存储在一个或更多个高速缓存1525A-1525B中的顶点或图像/纹理数据之外。在至少一个实施例中,一个或更多个MMU 1520A-1520B可以与***内的其他MMU同步,包括与图14的一个或更多个应用程序处理器1405、图像处理器1415和/或视频处理器1420相关联的一个或更多个MMU,使得每个处理器1405-1420可以参与共享或统一的虚拟存储器***。在至少一个实施例中,一个或更多个电路互连1530A-1530B使图形处理器1510能够经由SoC的内部总线或经由直接连接与SoC内的其他IP核心相连接。
在至少一个实施例中,图形处理器1540包括一个或更多个着色器核心1555A-1555N(例如,1555A、1555B、1555C、1555D、1555E、1555F到1555N-1和1555N),如图15B所示,其提供了统一的着色器核心架构,其中单个核心或类型或核心可以执行所有类型的可编程着色器代码,包括用于实现顶点着色器、片段着色器和/或计算着色器的着色器程序代码。在至少一个实施例中,多个着色器核心可以变化。在至少一个实施例中,图形处理器1540包括核心间任务管理器1545,其充当线程分派器以将执行线程分派给一个或更多个着色器核心1555A-1555N和分块单元1558,以加速基于图块渲染的分块操作,其中在图像空间中细分了场景的渲染操作,例如,以利用场景内的局部空间一致性或优化内部缓存的使用。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在集成电路图15A和/或图15B中用于至少部分地基于使用神经网络训练操作、神经网络函数或架构,或本文所述的神经网络用例计算的权重参数来进行推理或预测操作。
图16A-16B示出了根据本文描述的实施例的附加示例性图形处理器逻辑。在至少一个实施例中,图16A示出了可以包括在图14的图形处理器1410内的图形核心1600,并且在至少一个实施例中,其可以是如图15B所示的统一着色器核心1555A-1555N。图16B示出了在至少一个实施例中的适用于在多芯片模块上部署的高度并行的通用图形处理单元(“GPGPU”)1630。
在至少一个实施例中,图形核心1600包括共享指令高速缓存1602、纹理单元1618和高速缓存/共享存储器1620,它们对于图形核心1600内的执行资源是通用的。在至少一个实施例中,图形核心1600可包括多个切片1601A-1601N或每个核心的分区,并且图形处理器可包括图形核心1600的多个实例。在至少一个实施例中,切片1601A-1601N可包括支持逻辑,所述逻辑包括本地指令高速缓存1604A-1604N、线程调度器1606A-1606N、线程分派器1608A-1608N和一组寄存器1610A-1610N。在至少一个实施例中,切片1601A-1601N可以包括一组附加功能单元(AFU 1612A-1612N)、浮点单元(FPU 1614A-1614N)、整数算术逻辑单元(ALU 1616A-1616N)、地址计算单元(ACU 1613A-1613N)、双精度浮点单元(DPFPU1615A-1615N)和矩阵处理单元(MPU 1617A-1617N)。
在至少一个实施例中,FPU 1614A-1614N可以执行单精度(32位)和半精度(16位)浮点运算,而DPFPU 1615A-1615N则执行双精度(64位)浮点运算点操作。在至少一个实施例中,ALU 1616A-1616N可以以8位、16位和32位精度执行可变精度整数运算,并且可以配置为混合精度运算。在至少一个实施例中,MPU 1617A-1617N还可被配置用于混合精度矩阵运算,包括半精度浮点运算和8位整数运算。在至少一个实施例中,MPU1617-1617N可以执行各种矩阵运算以加速机器学习应用程序框架,包括使得能够支持加速的通用矩阵到矩阵乘法(GEMM)。在至少一个实施例中,AFU 1612A-1612N可以执行浮点数或整数单元不支持的附加逻辑运算,包括三角运算(例如,正弦,余弦等)。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。这里结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在图形核心1600中使用,用于至少部分地基于使用神经网络训练操作、神经网络函数和/或架构或本文所述的神经网络用例计算的权重参数来推理或预测操作。
图16B示出了在至少一个实施例中的通用处理单元(GPGPU)1630,其可以被配置为使得高度并行的计算操作能够由一组图形处理单元来执行。在至少一个实施例中,GPGPU1630可以直接链接到GPGPU 1630的其他实例,以创建多GPU集群以提高用于深度神经网络的训练速度。在至少一个实施例中,GPGPU 1630包括主机接口1632,以实现与主机处理器的连接。在至少一个实施例中,主机接口1632是PCI Express接口。在至少一个实施例中,主机接口1632可以是厂商专用的通信接口或通信结构。在至少一个实施例中,GPGPU 1630接收主机处理器的命令,并使用全局调度器1634,以将与那些命令相关联的执行线程分配给一组计算集群1636A-1636H。在至少一个实施例中,计算群集1636A-1636H共享高速缓存存储器1638。在至少一个实施例中,高速缓存存储器1638可以用作计算群集1636A-1636H内的高速缓存存储器的更高级别的高速缓存。
在至少一个实施例中,GPGPU 1630包括存储器1644A-1644B,所述存储器1644A-1644B经由一组存储器控制器1642A-1642B与计算集群1636A-1636H耦合。在至少一个实施例中,存储器1644A-1644B可以包括各种类型的存储器设备,包括动态随机存取存储器(DRAM)或图形随机存取存储器,例如同步图形随机存取存储器(SGRAM),其包括图形双倍数据速率(GDDR)存储器。
在至少一个实施例中,计算集群1636A-1636H每个都包括一组图形核心,例如图16A的图形核心1600,所述图形核心可以包括多种类型的整数和浮点逻辑单元,所述逻辑单元可以在计算机各种精度范围上执行计算操作,包括适用于机器学习计算的精度。例如,在至少一个实施例中,每个计算集群1636A-1636H中的浮点单元的至少一个子集可以被配置为执行16位或32位浮点运算,而浮点单元的不同子集可以配置为执行64位浮点运算。
在至少一个实施例中,GPGPU 1630的多个实例可以被配置为用作计算集群。在至少一个实施例中,计算集群1636A-1636H用于同步和数据交换的通信在实施例之间变化。在至少一个实施例中,GPGPU 1630的多个实例通过主机接口1632进行通信。在至少一个实施例中,GPGPU 1630包括I/O集线器1639,所述集线器将GPGPU 1630与GPU链路1640耦合,使得能够直接连接到GPGPU 1630的其他实例。在至少一个实施例中,GPU链路1640耦合到专用GPU到GPU桥,所述桥使得GPGP 1630的多个实例之间能够通信和同步。在至少一个实施例中,GPU链路1640与高速互连耦合,以向其他GPGPU或并行处理器发送和接收数据。在至少一个实施例中,GPGPU 1630的多个实例位于单独的数据处理***中,并通过可通过主机接口1632访问的网络设备进行通信。在至少一个实施例中,GPU链路1640可被配置为使得能够连接到主机除主机接口1632之外或作为其替代的处理器。
在至少一个实施例中,GPGPU 1630可以被配置为训练神经网络。在至少一个实施例中,可以在推理平台内使用GPGPU 1630。在至少一个实施例中,在其中使用GPGPU 1630进行推理的情况下,相对于使用GPGPU1630训练神经网络时,GPGPU 1630可以包括更少的计算集群1636A-1636H。在至少一个实施例中,与存储器1644A-1644B相关联的存储器技术可以在推理和训练配置之间有所不同,其中更高带宽的存储器技术专用于训练配置。在至少一个实施例中,GPGPU 1630的推理配置可以支持推理特定指令。例如,在至少一个实施例中,推理配置可以提供对一个或更多个8位整数点积指令的支持,该指令可以在部署的神经网络的推理操作期间使用。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在GPGPU1630中使用,用于至少部分地基于使用神经网络训练操作、神经网络功能和/或架构或本文所述的神经网络用例计算的权重参数来推理或预测操作。
图17示出了根据至少一个实施例的计算机***1700的框图。在至少一个实施例中,计算机***1700包括具有一个或更多个处理器1702的处理子***1701和***存储器1704,所述***存储器1704经由可包括存储器集线器1705的互连路径通信。在至少一个实施例中,存储器集线器1705可以是芯片组部件内的单独部件,或者可以集成在一个或更多个处理器1702内。在至少一个实施例中,存储器集线器1705通过通信链路1706与I/O子***1711耦合。在一个实施例中,I/O子***1711包括I/O集线器1707,所述I/O集线器可以使计算机***1700能够接收来自一个或更多个输入设备1708的输入。在至少一个实施例中,I/O集线器1707可以使显示控制器向一个或更多个显示设备1710A提供输出,所述显示控制器可以包括在一个或更多个处理器1702中。在至少一个实施例中,与I/O集线器1707耦合的一个或更多个显示设备1710A可以包括本地,内部或嵌入式显示设备。
在至少一个实施例中,处理子***1701包括经由总线或其他通信链路1713耦合到存储器集线器1705的一个或更多个并行处理器1712中。在至少一个实施例中,通信链路1713可以使用任何一种许多基于标准的通信链路技术或协议,例如但不限于PCI Express,或者可以是特定于供应商的通信接口或通信结构。在至少一个实施例中,一个或更多个并行处理器1712形成计算集中的并行或向量处理***,所述***可以包括大量处理核心和/或处理集群,例如多集成核心(MIC)处理器。在至少一个实施例中,一个或更多个并行处理器1712形成图形处理子***,所述图形处理子***可以将像素输出到经由I/O集线器1707耦合的一个或更多个显示设备1710A之一。在至少一个实施例中,并行处理器1712还可以包括显示控制器和显示接口(未示出),以使得能够直接连接到一个或更多个显示设备1710B。
在至少一个实施例中,***存储单元1714可以连接到I/O集线器1707,以提供用于计算机***1700的存储机制。在至少一个实施例中,I/O交换机1716可以用于提供一个接口机制,以实现I/O集线器1707与其他组件之间的连接,例如可以集成到平台中的网络适配器1718和/或无线网络适配器1717,以及可以通过一个或更多个附加设备1720添加的各种其他设备。在至少一个实施例中,网络适配器1718可以是以太网适配器或另一有线网络适配器。在至少一个实施例中,无线网络适配器1719可以包括Wi-Fi、蓝牙、近场通信(NFC)中的一个或更多个,或包括一个或更多个无线电设备的其他网络设备。
在至少一个实施例中,计算机***1700可以包括未明确示出的其他组件,所述其他组件包括USB或其他端口连接、光学存储驱动器、视频捕获设备等,所述其他组件也可以连接到I/O集线器1707。在至少一个实施例中,可以使用任何合适的协议(例如基于PCI(***组件互连)的协议(例如PCI-Express)或其他总线或点对点通信接口和/或协议)来实现互连图17中各个组件的通信路径,例如NV-Link高速互连或互连协议。
在至少一个实施例中,一个或更多个并行处理器1712包括为图形和视频处理而优化的电路,所述电路包括例如视频输出电路,并构成图形处理单元(GPU)。在至少一个实施例中,并行处理器1712包括为通用处理而优化的电路。在至少一个实施例中,计算机***1700的组件可以与单个集成电路上的一个或更多个其他***元件集成。例如,在至少一个实施例中,并行处理器1712、存储器集线器1705、处理器1702和I/O集线器1707,可以被集成到片上***(SoC)集成电路中。在至少一个实施例中,计算机***1700的组件可以被集成到单个封装中,以形成***级封装(SIP)配置。在至少一个实施例中,计算机***1700的组件的至少一部分可以被集成到多芯片模块(MCM)中,所述多芯片模块可以与其他多芯片模块互连到模块化计算机***中。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在图17的***1700中使用,用于至少部分地基于使用神经网络训练操作、神经网络函数和/或架构或本文所述的神经网络用例计算的权重参数来推理或预测操作。
处理器
图18A示出了根据至少一个实施例的并行处理器1800。在至少一个实施例中,并行处理器1800的各种组件可以使用一个或更多个集成电路设备来实现,例如可编程处理器、专用集成电路(ASIC)或现场可编程门阵列(FPGA)。在至少一个实施例中,所示的并行处理器1800是根据示例性实施例的图17所示的一个或更多个并行处理器1712的变体。
在至少一个实施例中,并行处理器1800包括并行处理单元1802。在至少一个实施例中,并行处理单元1802包括I/O单元1804,其使得能够与其他设备进行通信,包括并行处理单元1802的其他实例。在至少一个实施例中,I/O单元1804可以直接连接到其他设备。在至少一个实施例中,I/O单元1804通过使用集线器或交换机接口(例如,存储器集线器2105)与其他设备连接。在至少一个实施例中,存储器集线器1805与I/O单元1804之间的连接形成通信链路1813。在至少一个实施例中,I/O单元1804与主机接口1806和存储器交叉开关1816连接,其中主机接口1806接收用于执行处理操作的命令,而存储器交叉开关1816接收用于执行存储器操作的命令。
在至少一个实施例中,当主机接口1806经由I/O单元1804接收命令缓冲区时,主机接口1806可以引导工作操作以执行那些命令到前端1808。在至少一个实施例中,前端1808与调度器1810耦合,调度器1810配置成将命令或其他工作项分配给处理集群阵列1812。在至少一个实施例中,调度器1810确保在将任务分配给处理集群阵列1812之前,处理集群阵列1812被正确地配置并且处于有效状态。在至少一个实施例中,调度器1810通过在微控制器上执行的固件逻辑来实现。在至少一个实施例中,微控制器实现的调度器1810可配置成以粗粒度和细粒度执行复杂的调度和工作分配操作,从而实现对在处理阵列1812上执行的线程的快速抢占和上下文切换。在至少一个实施例中,主机软件可以证明用于通过多个图形处理路径之一在处理阵列1812上进行调度的工作负载。在至少一个实施例中,工作负载然后可以由包括调度器1810的微控制器内的调度器1810逻辑在处理阵列1812上自动分配。
在至少一个实施例中,处理集群阵列1812可以包括多达“N”个处理集群(例如,集群1814A、集群1814B到集群1814N),其中“N”代表一个正整数(可以是与其他图中使用的整数“N”不同的整数)。在至少一个实施例中,处理集群阵列1812的每个集群1814A-1814N可以执行大量并发线程。在至少一个实施例中,调度器1810可以使用各种调度和/或工作分配算法将工作分配给处理集群阵列1812的集群1814A-1814N,其可以根据每种程序或计算类型产生的工作负载而变化。在至少一个实施例中,调度可以由调度器1810动态地处理,或者可以在配置为由处理集群阵列1812执行的程序逻辑的编译期间部分地由编译器逻辑来辅助。在至少一个实施例中,可将处理集群阵列1812的不同的集群1814A-1814N分配用于处理不同类型的程序或用于执行不同类型的计算。
在至少一个实施例中,处理集群阵列1812可以配置成执行各种类型的并行处理操作。在至少一个实施例中,处理集群阵列1812配置成执行通用并行计算操作。例如,在至少一个实施例中,处理集群阵列1812可以包括执行处理任务的逻辑,该处理任务包括对视频和/或音频数据的过滤,执行建模操作,包括物理操作以及执行数据转换。
在至少一个实施例中,处理集群阵列1812配置成执行并行图形处理操作。在至少一个实施例中,处理集群阵列1812可以包括附加逻辑以支持这种图形处理操作的执行,包括但不限于执行纹理操作的纹理采样逻辑,以及镶嵌逻辑和其他顶点处理逻辑。在至少一个实施例中,处理集群阵列1812可以配置成执行与图形处理有关的着色器程序,例如但不限于顶点着色器、曲面细分着色器、几何着色器和像素着色器。在至少一个实施例中,并行处理单元1802可以经由I/O单元1804从***存储器传送数据以进行处理。在至少一个实施例中,在处理期间,可以在处理期间将传送的数据存储到片上存储器(例如,并行处理器存储器1822),然后将其写回到***存储器。
在至少一个实施例中,当并行处理单元1802用于执行图形处理时,调度器1810可以配置成将处理工作负载划分为近似相等大小的任务,以更好地将图形处理操作分配给处理集群阵列1812的多个集群1814A-1814N。在至少一个实施例中,处理集群阵列1812的部分可以配置成执行不同类型的处理。例如,在至少一个实施例中,第一部分可以配置成执行顶点着色和拓扑生成,第二部分可以配置成执行镶嵌和几何着色,并且第三部分可以配置成执行像素着色或其他屏幕空间操作,以生成用于显示的渲染图像。在至少一个实施例中,可以将由集群1814A-1814N中的一个或更多个产生的中间数据存储在缓冲区中,以允许在集群1814A-1814N之间传输中间数据以进行进一步处理。
在至少一个实施例中,处理集群阵列1812可以经由调度器1810接收要执行的处理任务,该调度器1810从前端1808接收定义处理任务的命令。在至少一个实施例中,处理任务可以包括要被处理的数据的索引,例如,表面(补丁)数据、原始数据、顶点数据和/或像素数据,以及状态参数和定义如何处理数据的命令(例如,要执行什么程序)。在至少一个实施例中,调度器1810可以配置成获取与任务相对应的索引,或者可以从前端1808接收索引。在至少一个实施例中,前端1808可以配置成确保在启动由传入命令缓冲区(例如,批缓冲区(batch-buffer)、推送缓冲区等)指定的工作负载之前,处理集群阵列1812配置成有效状态。
在至少一个实施例中,并行处理单元1802的一个或更多个实例中的每一个可以与并行处理器存储器1822耦合。在至少一个实施例中,可以经由存储器交叉开关1816访问并行处理器存储器1822,所述存储器交叉开关1816可以接收来自处理集群阵列1812以及I/O单元1804的存储器请求。在至少一个实施例中,存储器交叉开关1816可以经由存储器接口1818访问并行处理器存储器1822。在至少一个实施例中,存储器接口1818可以包括多个分区单元(例如,分区单元1820A、分区单元1820B到分区单元1820N),其可各自耦合至并行处理器存储器1822的一部分(例如,存储器单元)。在至少一个实施例中,多个分区单元1820A-1820N为配置为等于存储器单元的数量,使得第一分区单元1820A具有对应的第一存储器单元1824A,第二分区单元1820B具有对应的存储器单元1824B,第N分区单元1820N具有对应的第N存储器单元1824N。在至少一个实施例中,分区单元1820A-1820N的数量可以不等于存储器单元的数量。
在至少一个实施例中,存储器单元1824A-1824N可以包括各种类型的存储器设备,包括动态随机存取存储器(DRAM)或图形随机存取存储器,例如同步图形随机存取存储器(SGRAM),包括图形双倍数据速率(GDDR)存储器。在至少一个实施例中,存储器单元1824A-1824N还可包括3D堆叠存储器,包括但不限于高带宽存储器(HBM)。在至少一个实施例中,可以跨存储器单元1824A-1824N来存储诸如帧缓冲区或纹理映射的渲染目标,从而允许分区单元1820A-1820N并行地写入每个渲染目标的部分,以有效地使用并行处理器存储器1822的可用带宽。在至少一个实施例中,可以排除并行处理器存储器1822的本地实例,以有利于利用***存储器与本地高速缓存存储器结合的统一存储器设计。
在至少一个实施例中,处理集群阵列1812的集群1814A-1814N中的任何一个都可以处理将被写入并行处理器存储器1822内的任何存储器单元1824A-1824N中的数据。在至少一个实施例中,存储器交叉开关1816可以配置为将每个集群1814A-1814N的输出传输到任何分区单元1820A-1820N或另一个集群1814A-1814N,集群1814A-1814N可以对输出执行其他处理操作。在至少一个实施例中,每个集群1814A-1814N可以通过存储器交叉开关1816与存储器接口1818通信,以从各种外部存储设备读取或写入各种外部存储设备。在至少一个实施例中,存储器交叉开关1816具有到存储器接口1818的连接以与I/O单元1804通信,以及到并行处理器存储器1822的本地实例的连接,从而使不同处理集群1814A-1814N内的处理单元与***存储器或不是并行处理单元1802本地的其他存储器进行通信。在至少一个实施例中,存储器交叉开关1816可以使用虚拟通道来分离集群1814A-1814N和分区单元1820A-1820N之间的业务流。
在至少一个实施例中,可以在单个***卡上提供并行处理单元1802的多个实例,或者可以将多个***卡互连。在至少一个实施例中,并行处理单元1802的不同实例可以配置成相互操作,即使不同实例具有不同数量的处理核心,不同数量的本地并行处理器存储器和/或其他配置差异。例如,在至少一个实施例中,并行处理单元1802的一些实例可以包括相对于其他实例而言更高精度的浮点单元。在至少一个实施例中,结合并行处理单元1802或并行处理器1800的一个或更多个实例的***可以以各种配置和形式因素来实现,包括但不限于台式机、膝上型计算机或手持式个人计算机、服务器、工作站、游戏机和/或嵌入式***。
图18B是根据至少一个实施例的分区单元1820的框图。在至少一个实施例中,分区单元1820是图18A的分区单元1820A-1820N之一的实例。在至少一个实施例中,分区单元1820包括L2高速缓存1821、帧缓冲区接口1825和ROP 1826(光栅操作单元)。在至少一个实施例中,L2高速缓存1821是读/写高速缓存,其配置成执行从存储器交叉开关1816和ROP1826接收的加载和存储操作。在至少一个实施例中,L2高速缓存1821将读取未命中和紧急回写请求输出到帧缓冲区接口1825以进行处理。在至少一个实施例中,还可以经由帧缓冲区接口1825将更新发送到帧缓冲区以进行处理。在至少一个实施例中,帧缓冲区接口1825与并行处理器存储器中的存储器单元(诸如图18A的存储器单元1824A-1824N(例如,在并行处理器存储器1822内))之一相互作用。
在至少一个实施例中,ROP 1826是一种处理单元,其执行光栅操作,诸如模版、z测试、混合等。在至少一个实施例中,ROP 1826然后输出存储在图形存储器中的处理后的图形数据。在至少一个实施例中,ROP 1826包括压缩逻辑以压缩被写入存储器的深度或颜色数据并解压缩从存储器读取的深度或颜色数据。在至少一个实施例中,压缩逻辑可以是利用多种压缩算法中的一个或更多个的无损压缩逻辑。在至少一个实施例中,ROP 1826执行的压缩的类型可以基于要压缩的数据的统计特性而变化。例如,在至少一个实施例中,基于每图块基础上的深度和颜色数据执行增量颜色压缩。
在至少一个实施例中,ROP 1826包括在每个处理集群内(例如,图18A的集群1814A-1814N),而不是在分区单元1820内。在至少一个实施例中,通过存储器交叉开关1816而不是像素片段数据传输对像素数据的读取和写入请求。在至少一个实施例中,经处理的图形数据可以在显示设备上(诸如图17的一个或更多个显示设备1710之一)显示,由处理器1702路由以供进一步处理,或者由图18A的并行处理器1800内的处理实体之一路由以供进一步处理。
图18C是根据至少一个实施例的并行处理单元内的处理集群1814的框图。在至少一个实施例中,处理集群是图18A的处理集群1814A-1814N之一的实例。在至少一个实施例中,处理集群1814可以配置成并行执行许多线程,其中“线程”是指在特定的一组输入数据上执行的特定程序的实例。在至少一个实施例中,单指令多数据(SIMD)指令发布技术用于支持大量线程的并行执行而无需提供多个独立的指令单元。在至少一个实施例中,使用单指令多线程(SIMT)技术来支持并行执行大量一般同步的线程,这使用了公共指令单元,该公共指令单元配置成向每个处理集群内的一组处理引擎发出指令。
在至少一个实施例中,可以通过将处理任务分配给SIMT并行处理器的管线管理器1832来控制处理集群1814的操作。在至少一个实施例中,管线管理器1832从图18A的调度器1810接收指令,通过图形多处理器1834和/或纹理单元1836管理这些指令的执行。在至少一个实施例中,图形多处理器1834是SIMT并行处理器的示例性实例。然而,在至少一个实施例中,处理集群1814内可以包括不同架构的各种类型的SIMT并行处理器。在至少一个实施例中,在处理集群1814内可以包括图形多处理器1834的一个或更多个实例。在至少一个实施例中,图形多处理器1834可以处理数据,并且数据交叉开关1840可以用于将处理后的数据分发到多个可能的目的(包括其他着色器单元)地之一。在至少一个实施例中,管线管理器1832可以通过指定要经由数据交叉开关1840分配的处理后的数据的目的地来促进处理后的数据的分配。
在至少一个实施例中,处理集群1814内的每个图形多处理器1834可以包括相同的一组功能执行逻辑(例如,算术逻辑单元、加载存储单元等)。在至少一个实施例中,可以以管线方式配置功能执行逻辑,其中可以在先前的指令完成之前发出新的指令。在至少一个实施例中,功能执行逻辑支持多种操作,包括整数和浮点算术、比较操作、布尔运算、移位和各种代数函数的计算。在至少一个实施例中,可以利用相同的功能单元硬件来执行不同的操作,并且可以存在功能单元的任何组合。
在至少一个实施例中,传送到处理集群1814的指令构成线程。在至少一个实施例中,跨一组并行处理引擎执行的一组线程是线程组。在至少一个实施例中,线程组在不同的输入数据上执行通用程序。在至少一个实施例中,线程组内的每个线程可被分配给图形多处理器1834内的不同处理引擎。在至少一个实施例中,线程组可包括比图形多处理器1834内的多个处理引擎更少的线程。在至少一个实施例中,当线程组包括的线程数少于处理引擎的数量时,一个或更多个处理引擎在正在处理该线程组的循环期间可能是空闲的。在至少一个实施例中,线程组还可以包括比图形多处理器1834内的多个处理引擎更多的线程。在至少一个实施例中,当线程组包括比图形多处理器1834内的处理引擎的数量更多的线程时,可以在连续的时钟周期内执行处理。在至少一个实施例中,可以在图形多处理器1834上同时执行多个线程组。
在至少一个实施例中,图形多处理器1834包括内部高速缓存存储器,以执行加载和存储操作。在至少一个实施例中,图形多处理器1834可以放弃内部高速缓存并使用处理集群1814内的高速缓存存储器(例如,L1高速缓存1848)。在至少一个实施例中,每个图形多处理器1834还可以访问分区单元(例如,图18A的分区单元1820A-1820N)内的L2高速缓存,这些分区单元在所有处理集群1814之间共享并且可以用于在线程之间传输数据。在至少一个实施例中,图形多处理器1834还可以访问片外全局存储器,其可以包括本地并行处理器存储器和/或***存储器中的一个或更多个。在至少一个实施例中,并行处理单元1802外部的任何存储器都可以用作全局存储器。在至少一个实施例中,处理集群1814包括图形多处理器1834的多个实例,它们可以共享可以存储在L1高速缓存1848中的公共指令和数据。
在至少一个实施例中,每个处理集群1814可以包括配置成将虚拟地址映射为物理地址的存储器管理单元(“MMU”)1845。在至少一个实施例中,MMU 1845的一个或更多个实例可以驻留在图18A的存储器接口1818内。在至少一个实施例中,MMU 1845包括一组页表条目(PTE),其用于将虚拟地址映射到图块的物理地址以及可选地映射到高速缓存行索引。在至少一个实施例中,MMU 1845可以包括地址转换后备缓冲区(TLB)或可以驻留在图形多处理器1834或L1高速缓存1848或处理集群1814内的高速缓存。在至少一个实施例中,处理物理地址以分配表面数据访问局部性,以便在分区单元之间进行有效的请求交织。在至少一个实施例中,高速缓存行索引可以用于确定对高速缓存线的请求是命中还是未命中。
在至少一个实施例中,可以配置处理集群1814,使得每个图形多处理器1834耦合到纹理单元1836,以执行纹理映射操作,所述操作确定纹理样本位置、读取纹理数据以及过滤纹理数据。在至少一个实施例中,根据需要从内部纹理L1高速缓存(未示出)或从图形多处理器1834内的L1高速缓存中读取纹理数据,并从L2高速缓存、本地并行处理器存储器或***存储器中获取纹理数据。在至少一个实施例中,每个图形多处理器1834将处理后的任务输出到数据交叉开关1840,以将处理后的任务提供给另一处理集群1814以进行进一步处理或将处理后的任务存储在L2高速缓存、本地并行处理器存储器、或经由存储器交叉开关1816的***存储器中。在至少一个实施例中,preROP 1842(光栅前操作单元)配置成从图形多处理器1834接收数据,将数据引导至ROP单元,该ROP单元可以与本文所述的分区单元(例如,图18A的分区单元1820A-1820N)一起定位。在至少一个实施例中,PreROP 1842单元可以执行用于颜色混合的优化、组织像素颜色数据以及执行地址转换。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在图形处理集群1814中用于至少部分地基于使用本文描述的神经网络训练操作、神经网络函数和/或架构或神经网络用例计算的权重参数来进行推理或预测操作。
图18D示出了根据至少一个实施例的图形多处理器1834。在至少一个实施例中,图形多处理器1834与处理集群1814的管线管理器1832耦合。在至少一个实施例中,图形多处理器1834具有执行管线,该执行管线包括但不限于指令高速缓存1852、指令单元1854、地址映射单元1856、寄存器文件1858、一个或更多个通用图形处理单元(GPGPU)核心1862和一个或更多个加载/存储单元1866。在至少一个实施例中,GPGPU核心1862和加载/存储单元1866与高速缓存存储器1872和共享存储器1870通过存储器和高速缓存互连1868耦合。
在至少一个实施例中,指令高速缓存1852从管线管理器1832接收要执行的指令流。在至少一个实施例中,将指令高速缓存在指令高速缓存1852中并将其分派以供指令单元1854执行。在一个实施例中,指令单元1854可以分派指令作为线程组(例如,线程束),将线程组的每个线程分配给GPGPU核心1862内的不同执行单元。在至少一个实施例中,指令可以通过在统一地址空间内指定地址来访问任何本地、共享或全局地址空间。在至少一个实施例中,地址映射单元1856可以用于将统一地址空间中的地址转换成可以由加载/存储单元1866访问的不同的存储器地址。
在至少一个实施例中,寄存器文件1858为图形多处理器1834的功能单元提供了一组寄存器。在至少一个实施例中,寄存器文件1858为连接到图形多处理器1834的功能单元(例如,GPGPU核心1862、加载/存储单元1866)的数据路径的操作数提供了临时存储。在至少一个实施例中,在每个功能单元之间划分寄存器文件1858,使得为每个功能单元分配寄存器文件1858的专用部分。在至少一个实施例中,寄存器文件1858在图形多处理器1834正在执行的不同线程束之间划分。
在至少一个实施例中,GPGPU核心1862可以各自包括用于执行图形多处理器1834的指令的浮点单元(FPU)和/或整数算术逻辑单元(ALU)。在至少一个实施例中,GPGPU核心1862在架构上可以相似或架构可能有所不同。在至少一个实施例中,GPGPU核心1862的第一部分包括单精度FPU和整数ALU,而GPGPU核心的第二部分包括双精度FPU。在至少一个实施例中,FPU可以实现用于浮点算法的IEEE 754-2008标准或启用可变精度浮点算法。在至少一个实施例中,图形多处理器1834可以另外包括一个或更多个固定功能或特殊功能单元,以执行特定功能,诸如复制矩形或像素混合操作。在至少一个实施例中,GPGPU核心1862中的一个或更多个也可以包括固定或特殊功能逻辑。
在至少一个实施例中,GPGPU核心1862包括能够对多组数据执行单个指令的SIMD逻辑。在一个实施例中,GPGPU核心1862可以物理地执行SIMD4、SIMD8和SIMD16指令,并且在逻辑上执行SIMD1、SIMD2和SIMD32指令。在至少一个实施例中,用于GPGPU核心的SIMD指令可以在编译时由着色器编译器生成,或者在执行针对单程序多数据(SPMD)或SIMT架构编写和编译的程序时自动生成。在至少一个实施例中,可以通过单个SIMD指令来执行为SIMT执行模型配置的程序的多个线程。例如,在至少一个实施例中,可以通过单个SIMD8逻辑单元并行执行执行相同或相似操作的八个SIMT线程。
在至少一个实施例中,存储器和高速缓存互连1868是将图形多处理器1834的每个功能单元连接到寄存器文件1858和共享存储器1870的互连网络。在至少一个实施例中,存储器和高速缓存互连1868是交叉开关互连,其允许加载/存储单元1866在共享存储器1870和寄存器文件1858之间实现加载和存储操作。在至少一个实施例中,寄存器文件1858可以以与GPGPU核心1862相同的频率操作,从而在GPGPU核心1862和寄存器文件1858之间进行数据传输的延迟非常低。在至少一个实施例中,共享存储器1870可以用于启用在图形多处理器1834内的功能单元上执行的线程之间的通信。在至少一个实施例中,高速缓存存储器1872可以用作例如数据高速缓存,以高速缓存在功能单元和纹理单元1836之间通信的纹理数据。在至少一个实施例中,共享存储器1870也可以用作程序管理的高速缓存。在至少一个实施例中,除了存储在高速缓存存储器1872中的自动高速缓存的数据之外,在GPGPU核心1862上执行的线程还可以以编程方式将数据存储在共享存储器中。
在至少一个实施例中,如本文所述的并行处理器或GPGPU通信地耦合到主机/处理器核心,以加速图形操作、机器学习操作、图案分析操作以及各种通用GPU(GPGPU)功能。在至少一个实施例中,GPU可以通过总线或其他互连(例如,诸如PCIe或NVLink的高速互连)通信地耦合到主机处理器/核心。在至少一个实施例中,GPU可以与核心集成在封装或芯片上,并通过内部处理器总线/互连(即,封装或芯片的内部)通信地耦合到核心。在至少一个实施例中,不管GPU连接的方式如何,处理器核心可以以工作描述符中包含的命令/指令序列的形式向该GPU分配工作。在至少一个实施例中,该GPU然后使用专用电路/逻辑来有效地处理这些命令/指令。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。下面结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在图形多处理器1834中用于至少部分地基于使用本文描述的神经网络训练操作、神经网络功能和/或架构或神经网络用例计算的权重参数来进行推理或预测操作。
图19示出了根据至少一个实施例的多GPU计算***1900。在至少一个实施例中,多GPU计算***1900可以包括经由主机接***换机1904耦合到多个通用图形处理单元(GPGPU)1906A-D的处理器1902。在至少一个实施例中,主机接***换机1904是将处理器1902耦合到PCI Express总线的PCI Express交换机设备,处理器1902可以通过PCIExpress总线与GPGPU 1906A-D通信。在至少一个实施例中,GPGPU 1906A-D可以经由一组高速P2P GPU到GPU链路1916互连。在至少一个实施例中,GPU到GPU链路1916经由专用GPU链路连接到GPGPU 1906A-D中的每一个。在至少一个实施例中,P2P GPU链路1916使得能够在每个GPGPU 1906A-D之间进行直接通信,而无需通过处理器1902所连接的主机接口总线1904进行通信。在至少一个实施例中,在GPU到GPU业务定向到P2P GPU链路1916的情况下,主机接口总线1904保持可用于***存储器访问或例如经由一个或更多个网络设备与多GPU计算***1900的其他实例进行通信。虽然在至少一个实施例中,GPGPU 1906A-D经由主机接***换机1904连接到处理器1902,但是在至少一个实施例中,处理器1902包括对P2P GPU链路1916的直接支持,并且可以直接连接到GPGPU 1906A-D。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在多GPU计算***1900中使用,用于至少部分地基于使用本文描述的神经网络训练操作、神经网络函数和/或架构或神经网络用例计算的权重参数来进行推理或预测操作。
图20是根据至少一个实施例的图形处理器2000的框图。在至少一个实施例中,图形处理器2000包括环形互连2002、管线前端2004、媒体引擎2037和图形核心2080A-2080N。在至少一个实施例中,环形互连2002将图形处理器2000耦合到其他处理单元,所述处理单元包括其他图形处理器或一个或更多个通用处理器核心。在至少一个实施例中,图形处理器2000是集成在多核心处理***内的许多处理器之一。
在至少一个实施例中,图形处理器2000经由环形互连2002接收多批命令。在至少一个实施例中,输入的命令由管线前端2004中的命令流转化器(command streamer)2003解释。在至少一个实施例中,图形处理器2000包括可扩展执行逻辑,用于经由图形核心2080A-2080N执行3D几何处理和媒体处理。在至少一个实施例中,对于3D几何处理命令,命令流转化器2003将命令提供给几何管线2036。在至少一个实施例中,对于至少一些媒体处理命令,命令流转化器2003将命令提供给视频前端2034,该视频前端与媒体引擎2037耦合。在至少一个实施例中,媒体引擎2037包括用于视频和图像后处理的视频质量引擎(VQE)2030,以及用于提供硬件加速的媒体数据编码和解码的多格式编码/解码(MFX)2033引擎。在至少一个实施例中,几何管线2036和媒体引擎2037各自生成用于由至少一个图形核心2080提供的线程执行资源的执行线程。
在至少一个实施例中,图形处理器2000包括具有(featuring)图形核心2080A-2080N(其可以是模块化的并且有时被称为核心切片)的可扩展线程执行资源,每个图形核心具有多个子核心2050A-2050N,2060A-2060N(有时称为核心子切片)。在至少一个实施例中,图形处理器2000可以具有任意数量的图形核心2080A。在至少一个实施例中,图形处理器2000包括具有至少第一子核心2050A和第二子核心2060A的图形核心2080A。在至少一个实施例中,图形处理器2000是具有单个子核心(例如2050A)的低功率处理器。在至少一个实施例中,图形处理器2000包括多个图形核心2080A-2080N,每个图形核心包括一组第一子核心2050A-2050N和一组第二子核心2060A-2060N。在至少一个实施例中,第一子核心2050A-2050N中的每个子核心至少包括第一组执行单元2052A-2052N和媒体/纹理采样器2054A-2054N。在至少一个实施例中,第二子核心2060A-2060N中的每个子核心至少包括第二组执行单元2062A-2062N和采样器2064A-2064N。在至少一个实施例中,每个子核心2050A-2050N,2060A-2060N共享一组共享资源2070A-2070N。在至少一个实施例中,共享资源包括共享高速缓存存储器和像素操作逻辑。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515可以在图形处理器2000中用于至少部分地基于使用本文描述的神经网络训练操作、神经网络功能和/或架构或神经网络用例计算的权重参数来进行推理或预测操作。
图21是根据至少一个实施例的说明用于处理器2100的微架构的框图,该处理器2100可以包括用于执行指令的逻辑电路。在至少一个实施例中,处理器2100可以执行指令,包括x86指令、ARM指令、用于专用集成电路(ASIC)的专用指令等。在至少一个实施例中,处理器2100可以包括用于存储封装数据的寄存器,例如作为加利福尼亚州圣克拉拉市英特尔公司采用MMX技术启用的微处理器中的64位宽MMXTM寄存器。在至少一个实施例中,整数和浮点数形式可用的MMX寄存器可以与封装的数据元素一起运行,所述封装的数据元素伴随单指令多数据(“SIMD”)和流式SIMD扩展(“SSE”)指令。在至少一个实施例中,与SSE2、SSE3、SSE4、AVX或更高版本(一般称为“SSEx”)技术有关的128位宽XMM寄存器可以保存此类封装数据操作数。在至少一个实施例中,处理器2100可以执行指令以加速机器学习或深度学习算法、训练或推理。
在至少一个实施例中,处理器2100包括有序前端(“前端”)2101,以提取要执行的指令并准备稍后在处理器管线中使用的指令。在至少一个实施例中,前端2101可以包括几个单元。在至少一个实施例中,指令预取器2126从存储器中获取指令并将指令提供给指令解码器2128,指令解码器2128又对指令进行解码或解释。例如,在至少一个实施例中,指令解码器2128将接收到的指令解码为机器可执行的所谓的“微指令”或“微操作”(也称为“微操作”或“微指令”)的一个或更多个操作。在至少一个实施例中,指令解码器2128将指令解析为操作码以及相应的数据和控制字段,其可以由微架构用来使用以根据至少一个实施例来执行操作。在至少一个实施例中,跟踪高速缓存2130可以将解码的微指令组装成微指令队列2134中的程序排序的序列或追踪以供执行。在至少一个实施例中,当追踪高速缓存2130遇到复杂指令时,微码ROM 2132提供完成操作所需的微指令。
在至少一个实施例中,可以将一些指令转换成单个微操作,而另一些指令则需要几个微操作来完成全部操作。在至少一个实施例中,如果需要多于四个的微指令来完成一条指令,则指令解码器2128可以访问微码ROM2132以执行该指令。在至少一个实施例中,可以将指令解码为少量的微指令以在指令解码器2128处进行处理。在至少一个实施例中,如果需要多个微指令完成该操作,则可以将指令存储在微码ROM 2132中。在至少一个实施例中,追踪高速缓存器2130参考入口点可编程逻辑阵列(“PLA”)以确定正确的微指令指针,用于根据至少一个实施例从微码ROM 2132读取微码序列以完成一个或更多个指令。在至少一个实施例中,在微码ROM2132完成对指令的微操作排序之后,机器的前端2101可以恢复从追踪高速缓存2130获取微操作。
在至少一个实施例中,乱序执行引擎(“乱序引擎”)2103可以准备用于执行的指令。在至少一个实施例中,乱序执行逻辑具有多个缓冲区,以使指令流平滑并重新排序,以在指令沿管线下降并被调度执行时优化性能。在至少一个实施例中,乱序执行引擎2103包括但不限于分配器/寄存器重命名器2140、存储器微指令队列2142、整数/浮点微指令队列2144、存储器调度器2146、快速调度器2102、慢速/通用浮点调度器(“慢速/通用FP调度器”)2104和简单浮点调度器(“简单FP调度器”)2106。在至少一个实施例中,快速调度器2102、慢速/通用浮点调度器2104和简单浮点调度器2106也统称为“微指令调度器2102、2104、2106”。在至少一个实施例中,分配器/寄存器重命名器2140分配每个微指令按序列执行所需要的机器缓冲区和资源。在至少一个实施例中,分配器/寄存器重命名器2140将逻辑寄存器重命名为寄存器文件中的条目。在至少一个实施例中,分配器/寄存器重命名器2140还为两个微指令队列之一中的每个微指令分配条目,存储器微指令队列2142用于存储器操作和整数/浮点微指令队列2144用于非存储器操作,在存储器调度器2146和微指令调度器2102、2104、2106的前面。在至少一个实施例中,微指令调度器2102、2104、2106基于它们的从属输入寄存器操作数源的就绪性和需要完成的执行资源微指令的可用性来确定何时准备好执行微指令。至少一个实施例的快速调度器2102可以在主时钟周期的每个一半上调度,而慢速/通用浮点调度器2104和简单浮点调度器2106可以在每个主处理器时钟周期调度一次。在至少一个实施例中,微指令调度器2102、2104、2106对调度端口进行仲裁,以调度用于执行的微指令。
在至少一个实施例中,执行块2111包括但不限于整数寄存器文件/支路网络2108、浮点寄存器文件/支路网络(“FP寄存器文件/支路网络”)2110、地址生成单元(“AGU”)2112和2114、快速算术逻辑单元(“快速ALU”)2116和2118、慢速算术逻辑单元(“慢速ALU”)2120、浮点ALU(“FP”)2122和浮点移动单元(“FP移动”)2124。在至少一个实施例中,整数寄存器文件/支路网络2108和浮点寄存器文件/旁路网络2110在本文中也称为“寄存器文件2108、2110”。在至少一个实施例中,AGU 2112和2114、快速ALU 2116和2118、慢速ALU 2120、浮点ALU 2122和浮点移动单元2124在本文中也称为“执行单元2112、2114、2116、2118、2120、2122和2124”。在至少一个实施例中,执行块2111可以包括但不限于任意数量(包括零)和类型的寄存器文件、支路网络、地址生成单元和执行单元(以任何组合)。
在至少一个实施例中,寄存器网络2108、2110可以布置在微指令调度器2102、2104、2106与执行单元2112、2114、2116、2118、2120、2122和2124之间。在至少一个实施例中,整数寄存器文件/支路网络2108执行整数运算。在至少一个实施例中,浮点寄存器文件/支路网络2110执行浮点操作。在至少一个实施例中,寄存器网络2108、2110中的每一个可以包括但不限于支路网络,该支路网络可以绕过或转发尚未写入寄存器文件中的刚刚完成的结果到新的从属对象。在至少一个实施例中,寄存器网络2108、2110可以彼此通信数据。在至少一个实施例中,整数寄存器文件/支路网络2108可以包括但不限于两个单独的寄存器文件、一个寄存器文件用于低阶32位数据,第二寄存器文件用于高阶32位数据。在至少一个实施例中,浮点寄存器文件/支路网络2110可以包括但不限于128位宽的条目,因为浮点指令通常具有宽度为64至128位的操作数。
在至少一个实施例中,执行单元2112、2114、2116、2118、2120、2122、2124可以执行指令。在至少一个实施例中,寄存器网络2108、2110存储微指令需要执行的整数和浮点数据操作数值。在至少一个实施例中,处理器2100可以包括但不限于任何数量的执行单元2112、2114、2116、2118、2120、2122、2124及其组合。在至少一个实施例中,浮点ALU 2122和浮点移动单元2124,可以执行浮点、MMX、SIMD、AVX和SSE或其他操作,包括专门的机器学***方根和余数微操作。在至少一个实施例中,可以用浮点硬件来处理涉及浮点值的指令。在至少一个实施例中,可以将ALU操作传递给快速ALU 2116、2118。在至少一个实施例中,快速ALU 2116、2118可以以半个时钟周期的有效延迟执行快速操作。在至少一个实施例中,大多数复杂的整数运算进入慢速ALU2120,因为慢速ALU 2120可以包括但不限于用于长延迟类型操作的整数执行硬件,例如乘法器、移位、标志逻辑和分支处理。在至少一个实施例中,存储器加载/存储操作可以由AGU 2112、2114执行。在至少一个实施例中,快速ALU 2116、快速ALU 2118和慢速ALU 2120可以对64位数据操作数执行整数运算。在至少一个实施例中,可以实现快速ALU 2116、快速ALU 2118和慢速ALU 2120以支持包括十六、三十二、128、256等的各种数据位大小。在至少一个实施例中,浮点ALU 2122和浮点移动单元2124可以实现为支持具有各种宽度的位的一定范围的操作数,例如可以结合SIMD和多媒体指令对128位宽封装数据操作数进行操作。
在至少一个实施例中,微指令调度器2102、2104、2106在父加载完成执行之前调度从属操作。在至少一个实施例中,由于可以在处理器2100中推测性地调度和执行微指令,处理器2100还可以包括用于处理存储器未命中的逻辑。在至少一个实施例中,如果数据高速缓存中的数据加载未命中,则可能存在在管线中正在运行的从属操作,其使调度器暂时没有正确的数据。在至少一个实施例中,一种重放机制追踪踪并重新执行使用不正确数据的指令。在至少一个实施例中,可能需要重放从属操作并且可以允许完成独立操作。在至少一个实施例中,处理器的至少一个实施例的调度器和重放机制也可以设计为捕获用于文本串比较操作的指令序列。
在至少一个实施例中,“寄存器”可以指代可以用作识别操作数的指令的一部分的机载处理器存储位置。在至少一个实施例中,寄存器可以是那些可以从处理器外部使用的寄存器(从程序员的角度来看)。在至少一个实施例中,寄存器可能不限于特定类型的电路。相反,在至少一个实施例中,寄存器可以存储数据、提供数据并执行本文描述的功能。在至少一个实施例中,本文描述的寄存器可以通过处理器内的电路使用多种不同技术来实现,例如专用物理寄存器、使用寄存器重命名动态分配的物理寄存器、专用和动态分配的物理寄存器的组合等。在至少一个实施例中,整数寄存器存储32位整数数据。至少一个实施例的寄存器文件还包含八个用于封装数据的多媒体SIMD寄存器。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,可以将推理和/或训练逻辑515的部分或全部并入执行块2111以及示出或未示出的其他存储器或寄存器。例如,在至少一个实施例中,本文描述的训练和/或推理技术可以使用执行块2111中示出的一个或更多个ALU。此外,权重参数可以存储在片上或片外存储器和/或寄存器(示出或未示出)中,该寄存器和/或寄存器配置执行块2111的ALU以执行一个或更多个本文所述的机器学习算法、神经网络架构、用例或训练技术。
图22示出了根据至少一个实施例的深度学习应用程序处理器2200。在至少一个实施例中,深度学习应用程序处理器2200使用指令,如果由深度学习应用程序处理器2200执行,则指令使深度学习应用程序处理器2200执行贯穿本公开描述的一些或全部过程和技术。在至少一个实施例中,深度学习应用程序处理器2200是专用集成电路(ASIC)。在至少一个实施例中,应用程序处理器2200执行矩阵乘法运算或者“硬连线”到硬件中,作为执行一个或更多个指令或两者的结果。在至少一个实施例中,深度学习应用程序处理器2200包括但不限于处理集群2210(1)-2210(12)、芯片间链路(“ICL”)2220(1)-18@20(12)、芯片间控制器(“ICC”)2230(1)-2230(2)、第二代高带宽存储器(“HBM2”)2240(1)-2240(4)、存储器控制器(“MemCtrlr”)2242(1)-2242(4)、高带宽存储器物理层(“HBM PHY”)2244(1)-2244(4)、管理控制器中央处理单元(“管理控制器CPU”)2250、串行***设备接口、内部集成电路和通用输入/输出块(“SPI、I2C、GPIO”)2260,***组件互连快速控制器和直接存储器访问块(“PCIe控制器和DMA”)2270、以及十六通道***组件互连快速端口(“PCI Express x 16”)2280。
在至少一个实施例中,处理集群2210可以执行深度学习操作,包括基于一个或更多个训练技术计算的权重参数的推理或预测操作,包括本文所述的那些技术。在至少一个实施例中,每个处理集群2210可以包括但不限于任何数量和类型的处理器。在至少一个实施例中,深度学习应用程序处理器2200可以包括任何数量和类型的处理集群2200。在至少一个实施例中,芯片间链路2220是双向的。在至少一个实施例中,芯片间链路2220和芯片间控制器2230使多个深度学习应用程序处理器2200能够交换信息,包括从执行一个或更多个神经网络中体现的一个或更多个机器学习算法而产生的激活信息。在至少一个实施例中,深度学习应用程序处理器2200可以包括任意数量(包括零)和类型的ICL 2220和ICC 2230。
在至少一个实施例中,HBM2 2240提供总共32GB的存储器。在至少一个实施例中,HBM2 2240(i)与存储器控制器2242(i)和HBM PHY2244(i)都相关联,其中“i”是任意整数。在至少一个实施例中,任何数量的HBM2 2240可以提供任何类型和总量的高带宽存储器,并且可以与任何数量(包括零)和类型的存储器控制器2242和HBM PHY 2244相关联。在至少一个实施例中,可以用任何数量和类型的块替换SPI、I2C、GPIO 3360、PCIe控制器2260和DMA2270和/或PCIe 2280,以任何技术上可行的方式实现任何数量和类型的通信标准。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,深度学习应用程序处理器用于训练机器学习模型(例如神经网络),以预测或推理提供给深度学习应用程序处理器2200的信息。在至少一个实施例中,深度学习应用程序处理器2200用于基于已经由另一处理器或***或由深度学习应用程序处理器2200训练的经训练的机器学习模型(例如,神经网络)来推理或预测信息。在至少一个实施例中,处理器2200可以用于执行本文所述的一个或更多个神经网络用例。
图23是根据至少一个实施例的神经形态处理器2300的框图。在至少一个实施例中,神经形态处理器2300可以从神经形态处理器2300外部的源接收一个或更多个输入。在至少一个实施例中,这些输入可以被传输到神经形态处理器2300内的一个或更多个神经元2302。在至少一个实施例中,可以使用包括一个或更多个算术逻辑单元(ALU)的电路或逻辑来实现神经元2302及其组件。在至少一个实施例中,神经形态处理器2300可以包括但不限于成千上万个神经元2302的实例,但是可以使用任何合适数量的神经元2302。在至少一个实施例中,神经元2302的每个实例可以包括神经元输入2304和神经元输出2306。在至少一个实施例中,神经元2302可以生成可以传输到神经元2302的其他实例的输入的输出。在至少一个实施例中,神经元输入2304和神经元输出2306可以经由突触2308互连。
在至少一个实施例中,神经元2302和突触2308可以互连,使得神经形态处理器2300操作以处理或分析由神经形态处理器2300接收的信息。在至少一个实施例中,当通过神经元输入2304接收到的输入超过阈值时,神经元2302可以发送输出脉冲(或“触发”或“峰值”)。在至少一个实施例中,神经元2302可以对在神经元输入2304处接收到的信号进行求和或积分。例如,在至少一个实施例中,神经元2302可以实现为有泄漏的积分-触发神经元,其中如果求和(称为“膜电位”)超过阈值,则神经元2302可以使用诸如sigmoid或阈值函数的传递函数来产生输出(或“触发”)。在至少一个实施例中,泄漏的积分-触发神经元可以将在神经元输入2304处接收到的信号求和成膜电位,并且可以应用程序衰减因子(或泄漏)以减小膜电位。在至少一个实施例中,如果在神经元输入2304处接收到足够快以超过阈值的多个输入信号(即,在膜电势衰减得太低而不能触发之前),则泄漏的积分-触发神经元可能会触发。在至少一个实施例中,神经元2302可以使用接收输入、将输入积分到膜电位、并衰减膜电位的电路或逻辑来实现。在至少一个实施例中,可以对输入求平均,或者可以使用任何其他合适的传递函数。此外,在至少一个实施例中,神经元2302可以包括但不限于当将传递函数应用程序于神经元输入2304的结果超过阈值时在神经元输出2306处产生输出尖峰的比较器电路或逻辑。在至少一个实施例中,一旦神经元2302触发,它可以通过例如将膜电位复位为0或另一合适的默认值来忽略先前接收的输入信息。在至少一个实施例中,一旦膜电位被重置为0,则神经元2302可以在合适的时间段(或修复期)之后恢复正常操作。
在至少一个实施例中,神经元2302可以通过突触2308互连。在至少一个实施例中,突触2308可以操作以将从第一神经元2302的输出的信号传输到第二神经元2302的输入。在至少一个实施例中,神经元2302可以在一个以上的突触2308实例上传输信息。在至少一个实施例中,神经元输出2306的一个或更多个实例可以通过突触2308的实例连接到同一神经元2302中神经元输入2304的实例。在至少一个实施例中,相对于突触2308的那个实例,神经元2302的实例产生要在突触2308的实例上传输的输出可以被称为“突触前神经元”。在至少一个实施例中,相对于突触2308的实例,神经元2302的实例接收通过突触2308的实例传输的输入可以被称为“突触后神经元”。在至少一个实施例中,关于突触2308的各种实例,因为神经元2302的实例可以接收来自一个或更多个突触2308实例的输入,并且还可以通过一个或更多个突触2308实例传输输出,因此神经元2302的单个实例可以既是“突触前神经元”又是“突触后神经元”。
在至少一个实施例中,神经元2302可以被组织成一层或更多层。在至少一个实施例中,神经元2302的每个实例可以具有一个神经元输出2306,该神经元输出2306可以通过一个或更多个突触2308扇出到一个或更多个神经元输入2304。在至少一个实施例中,第一层2310中的神经元2302的神经元输出2306可以连接到第二层2312中的神经元2302的神经元输入2304。在至少一个实施例中,层2310可以被称为“前馈层”。在至少一个实施例中,在第一层2310的实例中神经元2302的每个实例可以扇出到第二层2312中的神经元2302的每个实例。在至少一个实施例中,第一层2310可以被称为“完全连接的前馈层”。在至少一个实施例中,在第二层2312的每个实例中的神经元2302的每个实例扇出到少于在第三层2314中的神经元2302的所有实例。在至少一个实施例中,第二层2312可以被称为“稀疏连接的前馈层”。在至少一个实施例中,第二层2312中的神经元2302可以扇出到多个其他层中的神经元2302,也包括扇出到第二层2312中的神经元2302。在至少一个实施例中,第二层2312可以被称为“循环层”。在至少一个实施例中,神经形态处理器2300可以包括但不限于循环层和前馈层的任何合适的组合,包括但不限于稀疏连接的前馈层和完全连接的前馈层。
在至少一个实施例中,神经形态处理器2300可以包括但不限于可重新配置的互连架构或专用硬连线互连,以将突触2308连接到神经元2302。在至少一个实施例中,神经形态处理器2300可以包括但不限于电路或逻辑,其根据神经网络拓扑结构和神经元扇入/扇出,允许根据需要将突触分配给不同神经元2302。例如,在至少一个实施例中,可以使用互连结构(诸如片上网络)或通过专用连接将突触2308连接到神经元2302。在至少一个实施例中,可以使用电路或逻辑来实现突触互连及其组件。
图24示出了根据至少一个实施例的处理***。在至少一个实施例中,***2400包括一个或更多个处理器2402和一个或更多个图形处理器2408,并且可以是单处理器台式机***、多处理器工作站***或具有大量处理器2402或处理器核心2407的服务器***。在至少一个实施例中,***2400是结合在片上***(SoC)集成电路内的处理平台,以在移动、手持或嵌入式设备使用。
在至少一个实施例中,***2400可以包括或结合在基于服务器的游戏平台中,包括游戏和媒体控制台的游戏控制台、移动游戏控制台、手持游戏控制台或在线游戏控制台。在至少一个实施例中,***2400是移动电话、智能电话、平板计算设备或移动互联网设备。在至少一个实施例中,处理***2400还可包括与可穿戴设备耦合或集成在可穿戴设备中,例如智能手表可穿戴设备、智能眼镜设备、增强现实设备或虚拟现实设备。在至少一个实施例中,处理***2400是电视或机顶盒设备,其具有一个或更多个处理器2402以及由一个或更多个图形处理器2408生成的图形界面。
在至少一个实施例中,一个或更多个处理器2402每个包括一个或更多个处理器核心2407,以处理指令,该指令在被执行时执行针对***和用户软件的操作。在至少一个实施例中,一个或更多个处理器核心2407中的每一个被配置为处理特定指令序列2409。在至少一个实施例中,指令序列2409可以促进复杂指令集计算(CISC)、精简指令集计算(RISC),或通过超长指令字(VLIW)进行计算。在至少一个实施例中,处理器核心2407可以各自处理不同的指令序列2409,该指令序列可以包括有助于仿真其他指令序列的指令。在至少一个实施例中,处理器核心2407还可以包括其他处理设备,例如数字信号处理器(DSP)。
在至少一个实施例中,处理器2402包括高速缓存存储器2404。在至少一个实施例中,处理器2402可以具有单个内部高速缓存或多个级别的内部高速缓存。在至少一个实施例中,高速缓存存储器在处理器2402的各个组件之间共享。在至少一个实施例中,处理器2402还使用外部高速缓存(例如,三级(L3)高速缓存或最后一级高速缓存(LLC))(未示出),可以使用已知的高速缓存一致性技术在处理器核心2407之间共享该外部高速缓存。在至少一个实施例中,处理器2402中另外包括寄存器文件2406,处理器可以包括用于存储不同类型的数据的不同类型的寄存器(例如,整数寄存器、浮点寄存器、状态寄存器和指令指针寄存器)。在至少一个实施例中,寄存器文件2406可以包括通用寄存器或其他寄存器。
在至少一个实施例中,一个或更多个处理器2402与一个或更多个接口总线2410耦合,以在处理器2402与***2400中的其他组件之间传输通信信号,例如地址、数据或控制信号。在至少一个实施例中,接口总线2410在一个实施例中可以是处理器总线,例如直接媒体接口(DMI)总线的版本。在至少一个实施例中,接口总线2410不限于DMI总线,并且可以包括一个或更多个***组件互连总线(例如,PCI,PCI Express)、存储器总线或其他类型的接口总线。在至少一个实施例中,处理器2402包括集成存储器控制器2416和平台控制器集线器2430。在至少一个实施例中,存储器控制器2416促进存储器设备与处理***2400的其他组件之间的通信,而平台控制器集线器(PCH)2430通过本地I/O总线提供到输入/输出(I/O)设备的连接。
在至少一个实施例中,存储器设备2420可以是动态随机存取存储器(DRAM)设备、静态随机存取存储器(SRAM)设备、闪存设备、相变存储设备或具有适当的性能以用作处理器存储器。在至少一个实施例中,存储设备2420可以用作处理***2400的***存储器,以存储数据2422和指令2421,以在一个或更多个处理器2402执行应用程序或过程时使用。在至少一个实施例中,存储器控制器2416还与可选的外部图形处理器2412耦合,其可以与处理器2402中的一个或更多个图形处理器2408通信以执行图形和媒体操作。在至少一个实施例中,显示设备2411可以连接至处理器2402。在至少一个实施例中,显示设备2411可以包括内部显示设备中的一个或更多个,例如在移动电子设备或膝上型设备或通过显示器接口(例如显示端口(DisplayPort)等)连接的外部显示设备中。在至少一个实施例中,显示设备2411可以包括头戴式显示器(HMD),诸如用于虚拟现实(VR)应用或增强现实(AR)应用中的立体显示设备。
在至少一个实施例中,平台控制器集线器2430使***设备能够通过高速I/O总线连接到存储设备2420和处理器2402。在至少一个实施例中,I/O***设备包括但不限于音频控制器2446、网络控制器2434、固件接口2428、无线收发器2426、触摸传感器2425、数据存储设备2424(例如,硬盘驱动器、闪存等)。在至少一个实施例中,数据存储设备2424可以经由存储接口(例如,SATA)或经由***总线来连接,诸如***组件互连总线(例如,PCI、PCIe)。在至少一个实施例中,触摸传感器2425可以包括触摸屏传感器、压力传感器或指纹传感器。在至少一个实施例中,无线收发器2426可以是Wi-Fi收发器、蓝牙收发器或移动网络收发器,诸如3G、4G或长期演进(LTE)收发器。在至少一个实施例中,固件接口2428使能与***固件的通信,并且可以是例如统一可扩展固件接口(UEFI)。在至少一个实施例中,网络控制器2434可以启用到有线网络的网络连接。在至少一个实施例中,高性能网络控制器(未示出)与接口总线2410耦合。在至少一个实施例中,音频控制器2446是多通道高清晰度音频控制器。在至少一个实施例中,处理***2400包括可选的传统(legacy)I/O控制器2440,用于将传统(例如,个人***2(PS/2))设备耦合到***2400。
在至少一个实施例中,平台控制器集线器2430还可以连接到一个或更多个通用串行总线(USB)控制器2442,该控制器连接输入设备,诸如键盘和鼠标2443组合、摄像头2444或其他USB输入设备。
在至少一个实施例中,存储器控制器2416和平台控制器集线器2430的实例可以集成到离散的外部图形处理器中,例如外部图形处理器2412。
在至少一个实施例中,平台控制器集线器2430和/或存储器控制器2416可以在一个或更多个处理器2402的外部。例如,在至少一个实施例中,***2400可以包括外部存储器控制器2416和平台控制器集线器2430,其可以配置成在与处理器2402通信的***芯片组中的存储器控制器集线器和***控制器集线器。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,部分或全部推理和/或训练逻辑515可以结合到图形处理器2408中。例如,在至少一个实施例中,本文描述的训练和/或推理技术可以使用一个或更多个ALU,所述ALU体现在3D管线中。此外,在至少一个实施例中,本文描述的推理和/或训练操作可以使用除图5A或图5B所示的逻辑之外的逻辑来完成。在至少一个实施例中,权重参数可以存储在片上或片外存储器和/或寄存器(示出或未示出)中,其配置图形处理器2408的ALU,以执行一个或更多个本文所述的机器学习算法、神经网络架构、用例或训练技术。
图25是根据至少一个实施例的具有一个或更多个处理器核心2502A-2502N、集成存储器控制器2514和集成图形处理器2508的处理器2500的框图。在至少一个实施例中,处理器2500可以包含附加核心,多达并包括以虚线框表示的附加核心2502N。在至少一个实施例中,每个处理器核心2502A-2502N包括一个或更多个内部高速缓存单元2504A-2504N。在至少一个实施例中,每个处理器核心还可以访问一个或更多个共享高速缓存单元2506。
在至少一个实施例中,内部高速缓存单元2504A-2504N和共享高速缓存单元2506表示处理器2500内的高速缓存存储器层次结构。在至少一个实施例中,高速缓存存储器单元2504A-2504N可以包括每个处理器核心内的至少一级指令和数据高速缓存以及共享中级高速缓存中的一级或更多级缓存,例如2级(L2)、3级(L3)、4级(L4)或其他级别的高速缓存,其中将外部存储器之前的最高级别的高速缓存归类为LLC。在至少一个实施例中,高速缓存一致性逻辑维持各种高速缓存单元2506和2504A-2504N之间的一致性。
在至少一个实施例中,处理器2500还可包括一组一个或更多个总线控制器单元2516和***代理核心2510。在至少一个实施例中,一个或更多个总线控制器单元2516管理一组***总线,例如一个或更多个PCI或PCIe总线。在至少一个实施例中,***代理核心2510为各种处理器组件提供管理功能。在至少一个实施例中,***代理核心2510包括一个或更多个集成存储器控制器2514,以管理对各种外部存储器设备(未示出)的访问。
在至少一个实施例中,一个或更多个处理器核心2502A-2502N包括对多线程同时进行的支持。在至少一个实施例中,***代理核心2510包括用于在多线程处理期间协调和操作核心2502A-2502N的组件。在至少一个实施例中,***代理核心2510可以另外包括电源控制单元(PCU),该电源控制单元包括用于调节处理器核心2502A-2502N和图形处理器2508的一个或更多个电源状态的逻辑和组件。
在至少一个实施例中,处理器2500还包括用于执行图处理操作的图形处理器2508。在至少一个实施例中,图形处理器2508与共享高速缓存单元2506和包括一个或更多个集成存储器控制器2514的***代理核心2510耦合。在至少一个实施例中,***代理核心2510还包括用于驱动图形处理器输出到一个或更多个耦合的显示器的显示器控制器2511。在至少一个实施例中,显示器控制器2511也可以是经由至少一个互连与图形处理器2508耦合的独立模块,或者可以集成在图形处理器2508内。
在至少一个实施例中,基于环的互连单元2512用于耦合处理器2500的内部组件。在至少一个实施例中,可以使用替代性互连单元,例如点对点互连、交换互连或其他技术。在至少一个实施例中,图形处理器2508经由I/O链路2513与环形互连2512耦合。
在至少一个实施例中,I/O链路2513代表多种I/O互连中的至少一种,包括促进各种处理器组件与高性能嵌入式存储器模块2518(例如eDRAM模块)之间的通信的封装I/O互连。在至少一个实施例中,处理器核心2502A-2502N和图形处理器2508中的每一个使用嵌入式存储器模块2518作为共享的最后一级高速缓存。
在至少一个实施例中,处理器核心2502A-2502N是执行公共指令集架构的同质核心。在至少一个实施例中,处理器核心2502A-2502N在指令集架构(ISA)方面是异构的,其中一个或更多个处理器核心2502A-2502N执行公共指令集,而一个或更多个其他处理器核心2502A-2502N执行公共指令集的子集或不同指令集。在至少一个实施例中,就微架构而言,处理器核心2502A-2502N是异构的,其中具有相对较高功耗的一个或更多个核心与具有较低功耗的一个或更多个功率核心耦合。在至少一个实施例中,处理器2500可以在一个或更多个芯片上实现或被实现为SoC集成电路。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,部分或全部推理和/或训练逻辑515可以结合到图形处理器2508中。例如,在至少一个实施例中,本文描述的训练和/或推理技术可以使用一个或更多个ALU,所述ALU体现在图25中的3D管线、图形核心2502、共享功能逻辑,或其他逻辑中。此外,在至少一个实施例中,本文描述的推理和/或训练操作可以使用除图5A或图5B所示的逻辑之外的逻辑来完成。在至少一个实施例中,权重参数可以存储在片上或片外存储器和/或寄存器(示出或未示出)中,其配置处理器2500的ALU以执行一个或更多个本文所述的机器学习算法、神经网络架构、用例或训练技术。
图26是图形处理器2600的框图,该图形处理器可以是分立的图形处理单元,或者可以是与多个处理核心集成的图形处理器。在至少一个实施例中,图形处理器2600经由存储器映射的I/O接口与图形处理器2600上的寄存器以及放置在存储器中的命令进行通信。在至少一个实施例中,图形处理器2600包括用于访问存储器的存储器接口2614。在至少一个实施例中,存储器接口2614是到本地存储器、一个或更多个内部高速缓存、一个或更多个共享的外部高速缓存和/或到***存储器的接口。
在至少一个实施例中,图形处理器2600还包括用于将显示输出数据驱动到显示设备2620的显示控制器2602。在至少一个实施例中,显示控制器2602包括用于显示设备2620的一个或更多个覆盖平面的硬件以及多层视频或用户接口元素的组合。在至少一个实施例中,显示设备2620可以是内部或外部显示设备。在至少一个实施例中,显示设备2620是头戴式显示设备,例如虚拟现实(VR)显示设备或增强现实(AR)显示设备。在至少一个实施例中,图形处理器2600包括视频编解码器引擎2606,以将媒体编码、解码或转码为一个或更多个媒体编码格式,从一个或更多个媒体编码格式编码、解码或转码,或在一个或更多个媒体编码格式之间进行编码、解码或转码,所述媒体编码格式包括但不限于运动图像专家组(MPEG)格式(例如MPEG-2),高级视频编码(AVC)格式(例如H.264/MPEG-4AVC,以及美国电影电视工程师协会(SMPTE)421M/VC-1)和联合图像专家组(JPEG)格式(例如JPEG)和MotionJPEG(MJPEG)格式。
在至少一个实施例中,图形处理器2600包括块图像传送(BLIT)引擎2604,以执行二维(2D)光栅化器操作,包括例如位边界块传送。但是,在至少一个实施例中,使用图形处理引擎(GPE)2610的一个或更多个组件来执行2D图形操作。在至少一个实施例中,GPE 2610是用于执行图形操作(包括三维(3D)图形操作和媒体操作)的计算引擎。
在至少一个实施例中,GPE 2610包括用于执行3D操作的3D管线2612,例如使用对3D图元形状(例如,矩形、三角形等)进行操作的处理功能来渲染三维图像和场景。在至少一个实施例中,3D管线2612包括执行各种任务和/或产生到3D/媒体子***2615的执行线程的可编程和固定功能元素。虽然3D管线2612可用于执行媒体操作,但是在至少一个实施例中,GPE 2610还包括媒体管线2616,其用于执行媒体操作,诸如视频后处理和图像增强。
在至少一个实施例中,媒体管线2616包括固定功能或可编程逻辑单元,用于执行一个或更多个专门的媒体操作,例如视频解码加速,视频去隔行和视频编码加速,代替或代表视频编解码器引擎2606。在至少一个实施例中,媒体管线2616还包括线程产生单元,用于产生线程以在3D/媒体子***2615上执行。在至少一个实施例中,产生的线程在3D/媒体子***2615中包含的一个或更多个图形执行单元上执行媒体操作的计算。
在至少一个实施例中,3D/媒体子***2615包括用于执行3D管线2612和媒体管线2616产生的线程的逻辑。在至少一个实施例中,3D管线2612和媒体管线2616将线程执行请求发送到3D/媒体子***2615,其包括用于仲裁各种请求并将其分派给可用线程执行资源的线程分派逻辑。在至少一个实施例中,执行资源包括用于处理3D和媒体线程的图形执行单元的阵列。在至少一个实施例中,3D/媒体子***2615包括用于线程指令和数据的一个或更多个内部高速缓存。在至少一个实施例中,子***2615还包括共享存储器,其包括寄存器和可寻址存储器,以在线程之间共享数据并存储输出数据。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,可以将推理和/或训练逻辑515的部分或全部合并到处理器2600中。例如,在至少一个实施例中,本文描述的训练和/或推理技术可以使用3D管线2612中包含的一个或更多个ALU。此外,在至少一个实施例中,本文描述的推理和/或训练操作可以使用除图5A或图5B所示的逻辑以外的逻辑来完成。在至少一个实施例中,权重参数可以存储在片上或片外存储器和/或寄存器(示出或未示出)中,其配置图形处理器2600的ALU以执行一个或更多个机器学习算法、神经网络架构、用例或本文介绍的训练技术。
图27是根据至少一个实施例的图形处理器的图形处理引擎2710的框图。在至少一个实施例中,图形处理引擎(GPE)2710是图26中所示的GPE 2610的版本。在至少一个实施例中,媒体管线2716是可选的,并且可以不显式地包括在GPE 2710中。在至少一个实施例中,单独的媒体和/或图像处理器耦合到GPE 2710。
在至少一个实施例中,GPE 2710耦合到或包括命令流转化器2703,其向3D管线2712和/或媒体管线2716提供命令流。在至少一个实施例中,命令流转化器2703耦合到存储器,所述存储器可以是***存储器,也可以是内部高速缓存存储器和共享高速缓存存储器中的一个或更多个。在至少一个实施例中,命令流转化器2703从存储器接收命令,并且将命令发送到3D管线2712和/或媒体管线2716。在至少一个实施例中,命令是从环形缓冲区中获取的指令、基元或微操作,该环形缓冲区存储用于3D管线2712和媒体管线2716的命令。在至少一个实施例中,环形缓冲区还可以包括存储各批多个命令的批命令缓冲区。在至少一个实施例中,用于3D管线2712的命令还可以包括对存储在存储器中的数据的引用,例如但不限于用于3D管线2712的顶点和几何数据和/或用于媒体管线2716的图像数据和存储器对象。在至少一个实施例中,3D管线2712和媒体管线2716通过执行操作或通过将一个或更多个执行线程分派到图形核心阵列2714,来处理命令和数据。在至少一个实施例中,图形核心阵列2714包括一个或更多个图形核心块(例如,一个或更多个图形核心2715A、一个或更多个图形核心2715B),每个块包括一个或更多个图形核心。在至少一个实施例中,每个图形核心包括一组图形执行资源,所述图形执行资源包括通用和图形特定的执行逻辑,用于执行图形和计算操作,以及固定功能纹理处理和/或机器学习和人工智能加速逻辑,包括图5A和图5B中的推理和/或训练逻辑515。
在至少一个实施例中,3D管线2712包括固定功能和可编程逻辑,用于通过处理指令并将执行线程分派到图形核心阵列2714,来处理一个或更多个着色器程序,例如顶点着色器、几何着色器、像素着色器、片段着色器、计算着色器或其他着色器程序。在至少一个实施例中,图形核心阵列2714提供统一的执行资源块,所述执行资源块用于处理着色器程序。在至少一个实施例中,在图形核心阵列2714的图形核心2515A-2515B内的多用途执行逻辑(例如,执行单元)包括对各种3D API着色器语言的支持,并且可以执行与多个着色器关联的多个同时执行线程。
在至少一个实施例中,图形核心阵列2714还包括执行逻辑,用于执行媒体功能,诸如视频和/或图像处理。在至少一个实施例中,除了图形处理操作之外,执行单元还包括可编程以执行并行通用计算操作的通用逻辑。
在至少一个实施例中,输出数据可以将数据输出到统一返回缓冲区(URB)2718中的存储器,所述输出数据由在图形核心阵列2714上执行的线程生成。在至少一个实施例中,URB 2718可以存储多个线程的数据。在至少一个实施例中,URB 2718可以用于在图形核心阵列2714上执行的不同线程之间发送数据。在至少一个实施例中,URB 2718还可用于图形核心阵列2714上的线程与共享功能逻辑2720内的固定功能逻辑之间的同步。
在至少一个实施例中,图形核心阵列2714是可缩放的,使得图形核心阵列2714包括可变数量的图形核心,每个图形核心具有基于GPE 2710的目标功率和性能水平的可变数量的执行单元。在至少一个实施例中,执行资源是动态可伸缩的,使得执行资源可以根据需要被启用或禁用。
在至少一个实施例中,图形核心阵列2714耦合到共享功能逻辑2720,该共享功能逻辑包括在图形核心阵列2714中的图形核心之间共享的多个资源。在至少一个实施例中,由共享功能逻辑2720执行的共享功能体现在向图形核心阵列2714提供专门的补充功能的硬件逻辑单元中。在至少一个实施例中,共享功能逻辑2720包括但不限于采样器单元2721、数学单元2722和线程间通信(ITC)逻辑2723。在至少一个实施例中,一个或更多个高速缓存2725被包含在或耦合到共享功能逻辑2720中。
在至少一个实施例中,如果对专用功能的需求不足以包含在图形核心阵列2714中,则使用共享功能。在至少一个实施例中,专用功能的单个实例在共享功能逻辑2720中使用,并且在图形核心阵列2714内的其他执行资源之间共享。在至少一个实施例中,在共享功能逻辑2720内的由图形核心阵列2714广泛使用的特定共享功能可以包括在图形核心阵列2714内的共享功能逻辑2726内。在至少一个实施例中,图形核心阵列2714内的共享功能逻辑2726可包括共享功能逻辑2720内的一些或全部逻辑。在至少一个实施例中,共享功能逻辑2720内的所有逻辑元件可在图形核心阵列2714的共享功能逻辑2726内复制。在至少一个实施例中,排除共享功能逻辑2720,以支持图形核心阵列2714内的共享功能逻辑2726。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,部分或全部推理和/或训练逻辑515可以结合到图形处理器2710中。例如,在至少一个实施例中,本文描述的训练和/或推理技术可以使用一个或更多个ALU,所述ALU体现在3D管线2712、图形核心2715、共享功能逻辑2726、共享功能逻辑2720或图27中的其他逻辑中。此外,在至少一个实施例中,本文描述的推理和/或训练操作可以使用除图5A或图5B所示的逻辑之外的逻辑来完成。在至少一个实施例中,权重参数可以存储在片上或片外存储器和/或寄存器(示出或未示出)中,其配置图形处理器2710的ALU,以执行一个或更多个本文所述的机器学习算法、神经网络架构、用例或训练技术。
图28是根据本文所述的至少一个实施例的图形处理器核心2800的硬件逻辑的框图。在至少一个实施例中,图形处理器核心2800被包括在图形核心阵列内。在至少一个实施例中,图形处理器核心2800(有时称为核心切片)可以是模块化图形处理器内的一个或更多个图形核心。在至少一个实施例中,图形处理器核心2800是一个图形核心切片的示例,并且本文所述的图形处理器可以基于目标功率和性能包络线包括多个图形核心切片。在至少一个实施例中,每个图形核心2800可以包括与多个子核心2801A-2801F耦合的固定功能块2830,也称为子切片,其包括通用和固定功能逻辑的模块块。
在至少一个实施例中,固定功能块2830包括几何和固定功能管线2836,例如,在较低性能和/或较低功率的图形处理器实施方式中,该几何和固定功能管线2836可以由图形处理器2800中的所有子核心共享。在至少一个实施例中,几何和固定功能管线2836包括3D固定功能管线、视频前端单元,线程产生器和线程分派器以及管理统一返回缓冲区的统一返回缓冲区管理器。
在固定的至少一个实施例中,固定功能块2830还包括图形SoC接口2837、图形微控制器2838和媒体管线2839。在至少一个实施例中,图形SoC接口2837提供了图形核心2800以及片上集成电路***中的其他处理器核心之间的接口。在至少一个实施例中,图形微控制器2838是可编程子处理器,其可配置为管理图形处理器2800的各种功能,包括线程分派、调度和抢占。在至少一个实施例中,媒体管线2839包括有助于对包括图像和视频数据的多媒体数据进行解码、编码、预处理和/或后处理的逻辑。在至少一个实施例中,媒体管线2839经由对子核心2801-2801F内的计算或采样逻辑的请求来实现媒体操作。
在至少一个实施例中,SoC接口2837使图形核心2800能够与通用应用程序处理器核心(例如,CPU)和/或SoC内的其他组件通信,包括存储器层次结构元素,诸如共享的最后一级高速缓存、***RAM和/或嵌入式片上或封装DRAM。在至少一个实施例中,SoC接口2837还可以使得能够与SoC内的固定功能设备(例如,摄像头成像管线)进行通信,并且使得能够使用和/或实现可以在图形核心2800和SoC内部的CPU之间共享的全局存储器原子。在至少一个实施例中,图形SoC接口2837还可以实现用于图形处理器核心2800的电源管理控制,并且启用图形处理器核心2800的时钟域与SoC内的其他时钟域之间的接口。在至少一个实施例中,SoC接口2837使得能够从命令流转化器和全局线程分派器接收命令缓冲区,其配置为向图形处理器内的一个或更多个图形核心中的每一个提供命令和指令。在至少一个实施例中,当要执行媒体操作时,可以将命令和指令分派给媒体管线2839,或者当要执行图形处理操作时,可以将其分配给几何形状和固定功能管线(例如,几何形状和固定功能管线2836,和/或几何形状和固定功能管线2814)。
在至少一个实施例中,图形微控制器2838可以配置为对图形核心2800执行各种调度和管理任务。在至少一个实施例中,图形微控制器2838可以在子核心2801A-2801F中的执行单元(EU)阵列2802A-2802F、2804A-2804F内的各种图形并行引擎上执行图形和/或计算工作负载调度。在至少一个实施例中,在包括图形核心2800的SoC的CPU核心上执行的主机软件可以提交多个图形处理器路径之一的工作负载,其调用适当的图形引擎上的调度操作。在至少一个实施例中,调度操作包括确定接下来要运行哪个工作负载、将工作负载提交给命令流转化器、抢先在引擎上运行的现有工作负载、监控工作负载的进度以及在工作负载完成时通知主机软件。在至少一个实施例中,图形微控制器2838还可以促进图形核心2800的低功率或空闲状态,从而为图形核心2800提供在图形核心2800内独立于操作***和/或***上的图形驱动程序软件的跨低功率状态转换的保存和恢复寄存器的能力。
在至少一个实施例中,图形核心2800可以具有比所示的子核心2801A-2801F多或少达N个模块化子核心。对于每组N个子核心,在至少一个实施例中,图形核心2800还可以包括共享功能逻辑2810、共享和/或高速缓存存储器2812、几何/固定功能管线2814以及附加的固定功能逻辑2816以加速各种图形和计算处理操作。在至少一个实施例中,共享功能逻辑2810可以包括可由图形核心2800内的每个N个子核心共享的逻辑单元(例如,采样器、数学和/或线程间通信逻辑)。在至少一个实施例中,共享和/或高速缓存存储器2812可以是图形核心2800内的N个子核心2801A-2801F的最后一级高速缓存,并且还可以用作可由多个子核心访问的共享存储器。在至少一个实施例中,可以包括几何/固定功能管线2814来代替固定功能块2830内的几何/固定功能管线2836,并且可以包括相似的逻辑单元。
在至少一个实施例中,图形核心2800包括附加的固定功能逻辑2816,其可以包括供图形核心2800使用的各种固定功能加速逻辑。在至少一个实施例中,附加的固定功能逻辑2816包括用于仅位置着色中使用的附加的几何管线。在仅位置着色中,存在至少两个几何管线,而在几何和固定功能管线2814、2836内的完整几何管线和剔除管线中,其是可以包括在附加的固定功能逻辑2816中的附加几何管线。在至少一个实施例中,剔除管线是完整几何管线的修整版。在至少一个实施例中,完整管线和剔除管线可以执行应用程序的不同实例,每个实例具有单独的环境。在至少一个实施例中,仅位置着色可以隐藏被丢弃的三角形的长剔除运行,从而在某些情况下可以更早地完成着色。例如,在至少一个实施例中,附加固定功能逻辑2816中的剔除管线逻辑可以与主应用程序并行执行位置着色器,并且通常比完整管线更快地生成关键结果,因为剔除管线获取并遮蔽顶点的位置属性,无需执行光栅化和将像素渲染到帧缓冲区。在至少一个实施例中,剔除管线可以使用生成的临界结果来计算所有三角形的可见性信息,而与这些三角形是否被剔除无关。在至少一个实施例中,完整管线(在这种情况下可以称为重播管线)可以消耗可见性信息来跳过剔除的三角形以仅遮盖最终传递到光栅化阶段的可见三角形。
在至少一个实施例中,附加的固定功能逻辑2816还可包括机器学习加速逻辑,例如固定功能矩阵乘法逻辑,用于实现包括用于机器学习训练或推理的优化。
在至少一个实施例中,在每个图形子核心2801A-2801F内包括一组执行资源,其可用于响应于图形管线、媒体管线或着色器程序的请求来执行图形、媒体和计算操作。在至少一个实施例中,图形子核心2801A-2801F包括多个EU阵列2802A-2802F、2804A-2804F,线程分派和线程间通信(TD/IC)逻辑2803A-2803F,3D(例如,纹理)采样器2805A-2805F,媒体采样器2806A-2806F,着色器处理器2807A-2807F和共享本地存储器(SLM)2808A-2808F。在至少一个实施例中,EU阵列2802A-2802F、2804A-2804F每个都包含多个执行单元,这些执行单元是通用图形处理单元,能够为图形、媒体或计算操作提供服务,执行浮点和整数/定点逻辑运算,包括图形、媒体或计算着色器程序。在至少一个实施例中,TD/IC逻辑2803A-2803F为子核心内的执行单元执行本地线程分派和线程控制操作,并促进在子核心的执行单元上执行的线程之间的通信。在至少一个实施例中,3D采样器2805A-2805F可以将与纹理或其他3D图形相关的数据读取到存储器中。在至少一个实施例中,3D采样器可以基于与给定纹理相关联的配置的采样状态和纹理格式来不同地读取纹理数据。在至少一个实施例中,媒体采样器2806A-2806F可以基于与媒体数据相关联的类型和格式来执行类似的读取操作。在至少一个实施例中,每个图形子核心2801A-2801F可以可替代地包括统一的3D和媒体采样器。在至少一个实施例中,在每个子核心2801A-2801F内的执行单元上执行的线程可以利用每个子核心内的共享本地存储器2808A-2808F,以使在线程组内执行的线程能够使用片上存储器的公共池来执行。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515的部分或全部可以被合并到图形处理器2800中。例如,在至少一个实施例中,本文描述的训练和/或推理技术可以使用在3D管线、图形微控制器2838、几何和固定功能管线2814和2836或图28中的其他逻辑中体现的一个或更多个ALU。此外,在至少一个实施例中,本文描述的推理和/或训练操作可以使用除图5A或图5B所示的逻辑以外的逻辑来完成。在至少一个实施例中,权重参数可以存储在片上或片外存储器和/或寄存器(示出或未示出)中,其配置图形处理器2800的ALU以执行一个或更多个本文介绍的机器学习算法、神经网络架构、用例或训练技术。
图29A-29B示出了根据至少一个实施例的包括图形处理器核心的处理元件的阵列的线程执行逻辑2900。图29A示出了至少一个实施例,其中使用了线程执行逻辑2900。图29B示出了根据至少一个实施例的图形执行单元2908的示例性内部细节。
如图29A中所示,在至少一个实施例中,线程执行逻辑2900包括着色器处理器2902、线程分派器2904、指令高速缓存2906、包括多个执行单元2907A-2907N和2908A-2908N的可缩放执行单元阵列、采样器2910、数据高速缓存2912和数据端口2914。在至少一个实施例中,可缩放执行单元阵列可以例如基于工作负载的计算要求,通过启用或禁用一个或更多个执行单元(例如,执行单元2908A-N或2907A-N中的任意一个)来动态缩放。在至少一个实施例中,可缩放执行单元通过链路到每个执行单元的互连结构互连。在至少一个实施例中,线程执行逻辑2900包括通过指令高速缓存2906、数据端口2914、采样器2910和执行单元2907或2908中的一个或更多个到存储器(诸如***存储器或高速缓存存储器)的一个或更多个连接。在至少一个实施例中,每个执行单元(例如2907A)是独立的可编程通用计算单元,其能够执行多个同时的硬件线程,同时针对每个线程并行处理多个数据元素。在至少一个实施例中,执行单元2907和/或2908的阵列可缩放以包括任意数量的单独执行单元。
在至少一个实施例中,执行单元2907和/或2908主要用于执行着色器程序。在至少一个实施例中,着色器处理器2902可以处理各种着色器程序并经由线程分派器2904来分派与着色器程序相关联的执行线程。在至少一个实施例中,线程分派器2904包括用于仲裁来自图形和媒体管线的线程初始化庆祝以及在执行单元2907和/或2908中的一个或更多个执行单元上实例化请求的线程的逻辑。例如,在至少一个实施例中,几何管线可以将顶点、镶嵌或几何着色器分派到线程执行逻辑以进行处理。在至少一个实施例中,线程分派器2904还可以处理来自执行着色器程序的运行时线程产生请求。
在至少一个实施例中,执行单元2907和/或2908支持一种指令集,该指令集包括对许多标准3D图形着色器指令的本机支持,从而使图形库(例如Direct 3D和OpenGL)中的着色器程序只需最少的转换即可执行。在至少一个实施例中,执行单元支持顶点和几何处理(例如,顶点程序、几何程序、和/或顶点着色器)、像素处理(例如,像素着色器、片段着色器)和通用处理(例如,计算和媒体着色器)。在至少一个实施例中,每个执行单元2907和/或2908包括一个或更多个算术逻辑单元(ALU),能够执行多发出单指令多数据(SIMD),并且多线程操作实现了高效的执行环境尽管有更高的延迟存储器访问。在至少一个实施例中,每个执行单元内的每个硬件线程具有专用的高带宽寄存器文件和相关的独立线程状态。在至少一个实施例中,执行是每个时钟到管线的多次发出,管线能够进行整数、单精度和双精度浮点运算、SIMD分支功能、逻辑运算、先验运算和其他其他运算。在至少一个实施例中,在等待来自存储器或共享功能之一的数据时,执行单元2907和/或2908内的依赖性逻辑使等待线程休眠直到返回了所请求的数据。在至少一个实施例中,当等待线程正在休眠时,硬件资源可以专用于处理其他线程。例如,在至少一个实施例中,在与顶点着色器操作相关联的延迟期间,执行单元可以对像素着色器、片段着色器或另一类型的着色器程序(包括不同的顶点着色器)执行操作。
在至少一个实施例中,执行单元2907和/或2908中的每一个执行单元在数据元素的阵列上进行操作。在至少一个实施例中,多个数据元素是“执行大小”或指令的通道数。在至少一个实施例中,执行通道是用于指令内的数据元素访问、屏蔽和流控制的执行的逻辑单元。在至少一个实施例中,多个通道可以独立于用于特定图形处理器的多个物理算术逻辑单元(ALU)或浮点单元(FPU)。在至少一个实施例中,执行单元2907和/或2908支持整数和浮点数据类型。
在至少一个实施例中,执行单元指令集包括SIMD指令。在至少一个实施例中,各种数据元素可以作为封装数据类型存储在寄存器中,并且执行单元将基于那些元素的数据大小来处理各种元素。例如,在至少一个实施例中,当对256位宽的向量进行操作时,将向量的256位存储在寄存器中,并且执行单元对向量进行操作,作为四个单独的64位封装数据元素(四字(QW)大小数据元素)、八个单独的32位封装数据元素(双字(DW)大小数据元素)、十六个单独的16位封装数据元素(单词(W)大小数据元素)或三十二个单独的8位数据元素(字节(B)大小的数据元素)。然而,在至少一个实施例中,不同的向量宽度和寄存器大小是可能的。
在至少一个实施例中,一个或更多个执行单元可以被组合成具有执行对于融合EU的线程控制逻辑(2911A-2911N)的融合执行单元2909A-2909N,例如将执行单元2907A与执行单元2908A融合为融合执行单元2909A中。在至少一个实施例中,可以将多个EU合并成一个EU组。在至少一个实施例中,融合EU组中的EU的数量可以配置为执行单独的SIMD硬件线程,融合的EU组中的EU的数量可能根据各个实施例而变化。在至少一个实施例中,每个EU可以执行各种SIMD宽度,包括但不限于SIMD8、SIMD16和SIMD32。在至少一个实施例中,每个融合图形执行单元2909A-2909N包括至少两个执行单元。例如,在至少一个实施例中,融合执行单元2909A包括第一EU 2907A、第二EU 2908A以及第一EU 2907A和第二EU 2908A共有的线程控制逻辑2911A。在至少一个实施例中,线程控制逻辑2911A控制在融合图形执行单元2909A上执行的线程,从而允许融合执行单元2909A-2909N内的每个EU使用公共指令指针寄存器来执行。
在至少一个实施例中,一个或更多个内部指令高速缓存(例如2906)被包括在线程执行逻辑2900中以高速缓存用于执行单元的线程指令。在至少一个实施例中,包括一个或更多个数据高速缓存(例如2912)以在线程执行期间高速缓存线程数据。在至少一个实施例中,包括采样器2910以提供用于3D操作的纹理采样和用于媒体操作的媒体采样。在至少一个实施例中,采样器2910包括专门的纹理或媒体采样功能,以在将采样数据提供给执行单元之前在采样过程中处理纹理或媒体数据。
在执行期间,在至少一个实施例中,图形和媒体管线通过线程产生和分派逻辑将线程发起请求发送到线程执行逻辑2900。在至少一个实施例中,一旦一组几何对象已经被处理并光栅化成像素数据,则在着色器处理器2902内的像素处理器逻辑(例如,像素着色器逻辑、片段着色器逻辑等)被调用以进一步计算输出信息并且导致将结果写入输出表面(例如,颜色缓冲区、深度缓冲区、模板缓冲区等)。在至少一个实施例中,像素着色器或片段着色器计算要在光栅化对象上插值的各种顶点属性的值。在至少一个实施例中,着色器处理器2902内的像素处理器逻辑然后执行应用程序接口(API)提供的像素或片段着色器程序。在至少一个实施例中,为了执行着色器程序,着色器处理器2902经由线程分派器2904将线程分派到执行单元(例如2908A)。在至少一个实施例中,着色器处理器2902使用采样器2910中的纹理采样逻辑来访问存储在存储器中的纹理贴图中的纹理数据。在至少一个实施例中,对纹理数据和输入几何数据的算术运算为每个几何片段计算像素颜色数据,或者丢弃一个或更多个像素以进行进一步处理。
在至少一个实施例中,数据端口2914提供了一种用于线程执行逻辑2900的存储器访问机制,以将处理后的数据输出到存储器以在图形处理器输出管线上进行进一步处理。在至少一个实施例中,数据端口2914包括或耦合到一个或更多个高速缓存存储器(例如,数据高速缓存2912)以高速缓存数据以便经由数据端口进行存储器访问。
如图29B所示,在至少一个实施例中,图形执行单元2908可以包括指令获取单元2937、通用寄存器文件阵列(GRF)2924、架构寄存器文件阵列(ARF)2926、线程仲裁器2922、发送单元2930、分支单元2932、一组SIMD浮点单元(FPU)2934,以及一组专用整数SIMD ALU2935。在至少一个实施例中,GRF 2924和ARF 2926包括一组与可以在图形执行单元2908中活跃的每个同时硬件线程相关联的通用寄存器文件和架构寄存器文件。在至少一个实施例中,在ARF 2926中维护每个线程架构状态,而在线程执行期间使用的数据存储在GRF 2924中。在至少一个实施例中,每个线程的执行状态,包括每个线程的指令指针,可以被保存在ARF 2926中的线程专用寄存器中。
在至少一个实施例中,图形执行单元2908具有一种架构,该架构是同时多线程(SMT)和细粒度交错多线程(IMT)的组合。在至少一个实施例中,架构具有模块化配置,该模块化配置可以在设计时基于同时线程的目标数量和每个执行单元的寄存器数量来进行微调,其中执行单元资源在用于执行多个同时线程的逻辑上分配。
在至少一个实施例中,图形执行单元2908可以共同发布多个指令,每个指令可以是不同的指令。在至少一个实施例中,图形执行单元线程2908的线程仲裁器2922可以将指令分派到发送单元2930、分支单元2932或SIMD FPU 2934之一以供执行。在至少一个实施例中,每个执行线程可以访问GRF 2924中的128个通用寄存器,其中每个寄存器可以存储32个字节,可以作为32位数据元素的SIMD 8元素向量进行访问。在至少一个实施例中,每个执行单元线程可以访问GRF 2924中的4KB,尽管实施例不限于此,并且在其他实施例中可以提供更多或更少的寄存器资源。在至少一个实施例中,尽管每个执行单元的线程数量也可以根据实施例而变化,但是最多可以同时执行七个线程。在其中七个线程可以访问4KB的至少一个实施例中,GRF 2924可以存储总共28KB。在至少一个实施例中,灵活的寻址模式可以允许将寄存器一起寻址以有效地建立更宽的寄存器或表示跨步的矩形块数据结构。
在至少一个实施例中,经由由消息传递发送单元2930执行的“发送”指令来调度存储器操作、采样器操作和其他更长延迟的***通信。在至少一个实施例中,将分支指令分派到分支单元2932促进SIMD发散和最终收敛。
在至少一个实施例中,图形执行单元2908包括一个或更多个SIMD浮点单元(FPU)2934,以执行浮点操作。在至少一个实施例中,一个或更多个FPU 2934还支持整数计算。在至少一个实施例中,一个或更多个FPU 2934可以SIMD执行多达M个32位浮点(或整数)运算,或者SIMD执行多达2M个16位整数或16位浮点运算。在至少一个实施例中,至少一个FPU提供扩展的数学能力以支持高吞吐量的先验数学函数和双精度64位浮点。在至少一个实施例中,还存在一组8位整数SIMD ALU 2935,并且可以被专门优化以执行与机器学习计算相关的操作。
在至少一个实施例中,可以在图形子核心分组(例如,子切片)中实例化图形执行单元2908的多个实例的阵列。在至少一个实施例中,执行单元2908可以跨多个执行通道执行指令。在至少一个实施例中,在图形执行单元2908上执行的每个线程在不同的通道上执行。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。下面结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,推理和/或训练逻辑515的部分或全部可以被结合到线程执行逻辑2900中。此外,在至少一个实施例中,可以使用除了图5A或图5B中所示的逻辑之外的逻辑来完成在此描述的推理和/或训练操作。在至少一个实施例中,权重参数可以存储在片上或片外存储器和/或寄存器(示出或未示出)中,其配置线程执行逻辑2900的ALU以执行一个或更多个机器学习算法、神经网络架构、用例或本文介绍的训练技术。
图30示出了根据至少一个实施例的并行处理单元(“PPU”)3000。在至少一个实施例中,PPU 3000配置有机器可读代码,该机器可读代码如果由PPU 3000执行,则使得PPU3000执行贯穿本公开描述的一些或全部过程和技术。在至少一个实施例中,PPU 3000是在一个或更多个集成电路设备上实现的多线程处理器,并且利用多线程作为被设计为处理在多个线程上并行执行的计算机可读指令(也称为机器可读指令或简单的指令)的延迟隐藏技术。在至少一个实施例中,线程是指执行线程,并且是被配置为由PPU 3000执行的一组指令的实例。在至少一个实施例中,PPU 3000是图形处理单元(“GPU”),图形处理单元配置为实现用于处理三维(“3D”)图形数据的图形渲染管线,以便生成用于在显示设备(诸如液晶显示器(“LCD”)设备)上显示的二维(“2D”)图像数据。在至少一个实施例中,PPU 3000用于执行计算,诸如线性代数运算和机器学习运算。图30仅出于说明性目的示出了示例并行处理器,并且应被解释为在本公开的范围内设想的处理器架构的非限制性示例,并且可以采用任何适当的处理器来对其进行补充和/或替代。
在至少一个实施例中,一个或更多个PPU 3000配置成加速高性能计算(“HPC”)、数据中心和机器学***台、深度学习、高精度语音、图像、文本识别***、智能视频分析、分子模拟、药物发现、疾病诊断、天气预报、大数据分析、天文学、分子动力学模拟、财务建模、机器人技术、工厂自动化、实时语言转换、在线搜索优化以及个性化用户推荐等。
在至少一个实施例中,PPU 3000包括但不限于输入/输出(“I/O”)单元3006、前端单元3010、调度器单元3012、工作分配单元3014、集线器3016、交叉开关(“Xbar”)3020、一个或更多个通用处理集群(“GPC”)3018和一个或更多个分区单元(“存储器分区单元”)3022。在至少一个实施例中,PPU 3000通过一个或更多个高速GPU互连(“GPU互连”)3008连接到主机处理器或其他PPU 3000。在至少一个实施例中,PPU 3000通过***总线3002连接到主机处理器或其他***设备。在一个实施例中,PPU 3000连接到包括一个或更多个存储器设备(“存储器”)3004的本地存储器。在至少一个实施例中,存储器设备3004包括但不限于一个或更多个动态随机存取存储器(“DRAM”)设备。在至少一个实施例中,一个或更多个DRAM设备配置和/或可配置为高带宽存储器(“HBM”)子***,并且在每个设备内堆叠有多个DRAM管芯。
在至少一个实施例中,高速GPU互连3008可以指代***使用其来进行缩放的基于线的多通道通信链路,并包括与一个或更多个中央处理单元结合的一个或更多个PPU 3000(“CPU”),支持PPU 3000和CPU之间的缓存相干以及CPU主控。在至少一个实施例中,高速GPU互连3008通过集线器3016将数据和/或命令传输到PPU 3000的其他单元,例如一个或更多个复制引擎、视频编码器、视频解码器、电源管理单元和/或在图30中可能未明确示出的其他组件。
在至少一个实施例中,I/O单元3006配置为通过***总线3002从主机处理器(图30中未示出)发送和接收通信(例如,命令、数据)。在至少一个实施例中,I/O单元3006直接通过***总线3002或通过一个或更多个中间设备(例如存储器桥)与主机处理器通信。在至少一个实施例中,I/O单元3006可以经由***总线3002与一个或更多个其他处理器(例如一个或更多个PPU 3000)通信。在至少一个实施例中,I/O单元3006实现***组件互连Express(“PCIe”)接口,用于通过PCIe总线进行通信。在至少一个实施例中,I/O单元3006实现用于与外部设备通信的接口。
在至少一个实施例中,I/O单元3006对经由***总线3002接收的分组进行解码。在至少一个实施例中,至少一些分组表示被配置为使PPU 3000执行各种操作的命令。在至少一个实施例中,I/O单元3006如命令所指定的那样将解码的命令发送到PPU 3000的各种其他单元。在至少一个实施例中,命令被发送到前端单元3010和/或被发送到集线器3016或PPU 3000的其他单元,例如一个或更多个复制引擎、视频编码器、视频解码器、电源管理单元等(图30中未明确示出)。在至少一个实施例中,I/O单元3006配置为在PPU 3000的各种逻辑单元之间路由通信。
在至少一个实施例中,由主机处理器执行的程序在缓冲区中对命令流进行编码,该缓冲区将工作负载提供给PPU 3000以进行处理。在至少一个实施例中,工作负载包括指令和要由那些指令处理的数据。在至少一个实施例中,缓冲区是可由主机处理器和PPU3000两者访问(例如,读/写)的存储器中的区域—主机接口单元可以配置为访问经由I/O单元3006通过***总线3002传输的存储器请求连接到***总线3002的***存储器中的缓冲区。在至少一个实施例中,主机处理器将命令流写入缓冲区,然后将指示命令流开始的指针发送给PPU 3000,使得前端单元3010接收指向一个或更多个命令流指针并管理一个或更多个命令流,从命令流中读取命令并将命令转发到PPU 3000的各个单元。
在至少一个实施例中,前端单元3010耦合到调度器单元3012,该调度器单元3012配置各种GPC 3018以处理由一个或更多个命令流定义的任务。在至少一个实施例中,调度器单元3012配置为跟踪与调度器单元3012管理的各种任务有关的状态信息,其中状态信息可以指示任务被分配给哪个GPC 3018,任务是活跃的还是非活跃的,与任务相关联的优先级等等。在至少一个实施例中,调度器单元3012管理在一个或更多个GPC 3018上执行的多个任务。
在至少一个实施例中,调度器单元3012耦合到工作分配单元3014,该工作分配单元3014配置为分派任务以在GPC 3018上执行。在至少一个实施例中,工作分配单元3014跟踪从调度器单元3012接收到的多个调度任务并且工作分配单元3014管理每个GPC 3018的待处理任务池和活动任务池。在至少一个实施例中,待处理任务池包括多个时隙(例如32个时隙),这些时隙包含分配给要由特定的GPC 3018处理的任务;活动任务池可包括用于由GPC 3018主动处理的任务的多个时隙(例如4个时隙),以使随着GPC 3018中的一个完成任务的执行,该任务将从GPC 3018的活动任务池中逐出,并且从待处理任务池中选择另一个任务,并安排其在GPC 3018上执行。在至少一个实施例中,如果活动任务在GPC 3018上处于空闲状态,例如在等待数据依赖性解决时,则活动任务从GPC 3018中驱逐并返回到待处理任务池,同时选择了待处理任务池中的另一个任务并调度在GPC 3018上执行。
在至少一个实施例中,工作分配单元3014经由XBar 3020与一个或更多个GPC3018通信。在至少一个实施例中,XBar 3020是互连网络,其将PPU 3000的许多单元耦合到PPU 3000的其他单元,并且可以配置为将工作分配单元3014耦合到特定的GPC 3018。在至少一个实施例中,一个或更多个PPU 3000的其他单元也可以通过集线器3016连接到XBar3020。
在至少一个实施例中,任务由调度器单元3012管理,并由工作分配单元3014分配给GPC 3018之一。在至少一个实施例中,GPC 3018配置为处理任务并产生结果。在至少一个实施例中,结果可以由GPC 3018中的其他任务消耗,通过XBar 3020路由到不同的GPC 3018或存储在存储器3004中。在至少一个实施例中,结果可以通过分区单元3022写到存储器3004中,其实现了用于向存储器3004写入数据或从存储器3004读取数据的存储器接口。在至少一个实施例中,结果可以经由高速GPU互连3008传输到另一PPU或CPU。在至少一个实施例中,PPU 3000包括但不限于U个分区单元3022,其等于耦合到PPU 3000的分离且不同的存储器设备3004的数量,本文结合图32更详细地描述。
在至少一个实施例中,主机处理器执行驱动器核心,该驱动程序核心实现应用程序编程接口(API),该应用程序编程接口使在主机处理器上执行的一个或更多个应用程序能够调度操作以在PPU 3000上执行。在一个实施例中,多个计算应用程序由PPU 3000同时执行,并且PPU 3000为多个计算应用程序提供隔离、服务质量(“QoS”)和独立的地址空间。在至少一个实施例中,应用程序生成指令(例如,以API调用的形式),该指令使驱动器核心生成一个或更多个任务以供PPU 3000执行,并且驱动器核心将任务输出至由PPU 3000处理的一个或更多个流。在至少一个实施例中,每个任务包括一个或更多个相关线程组,其可以被称为线程束(warp)。在至少一个实施例中,线程束包括可以并行执行的多个相关线程(例如30个线程)。在至少一个实施例中,协作线程可以指代多个线程,包括用于执行任务并且通过共享存储器交换数据的指令,结合图32根据至少一个实施例更详细地描述了线程和协作线程。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,深度学习应用程序处理器用于训练机器学习模型(诸如神经网络),以预测或推理提供给PPU 3000的信息。在至少一个实施例中,深度学习应用程序处理器用于基于已由另一处理器或***或PPU 3000训练过的训练过的机器学习模型(例如,神经网络)推理或预测信息。在至少一个实施例中,PPU 3000可用于执行本文所述的一个或更多个神经网络用例。
图31示出了根据至少一个实施例的通用处理集群(“GPC”)3100。在至少一个实施例中,GPC 3100是图30的GPC 3018。在至少一个实施例中,每个GPC 3100包括但不限于用于处理任务的多个硬件单元,并且每个GPC 3100包括但不限于管线管理器3102、预光栅操作单元(“preROP”)3104、光栅引擎3108、工作分配交叉开关(“WDX”)3116、存储器管理单元(“MMU”)3118、一个或更多个数据处理集群(“DPC”)3106,以及部件的任何合适组合。
在至少一个实施例中,GPC 3100的操作由管线管理器3102控制。在至少一个实施例中,管线管理器3102管理一个或更多个DPC 3106的配置,以处理分配给GPC 3100的任务。在至少一个实施例中,管线管理器3102配置一个或更多个DPC 3106中的至少一个以实现图形渲染管线的至少一部分。在至少一个实施例中,DPC 3106配置为在可编程流式多处理器(“SM”)3114上执行顶点着色器程序。在至少一个实施例中,管线管理器3102配置为将从工作分配单元接收的数据包路由到GPC 3100内的适当逻辑单元,以及在至少一个实施例中,可以将一些数据包路由到preROP 3104和/或光栅引擎3108中的固定功能硬件单元,而可以将其他数据包路由到DPC 3106以由原始引擎3112或SM 3114进行处理。在至少一个实施例中,管线管理器3102配置DPC 3106中的至少一个以实现神经网络模型和/或计算管线。
在至少一个实施例中,preROP单元3104配置为在至少一个实施例中将由光栅引擎3108和DPC 3106生成的数据路由到分区单元3022中的光栅操作(“ROP”)单元,上面结合图30更详细地描述。在至少一个实施例中,preROP单元3104配置为执行用于颜色混合的优化、组织像素数据、执行地址转换等等。在至少一个实施例中,光栅引擎3108包括但不限于配置为执行各种光栅操作的多个固定功能硬件单元,并且在至少一个实施例中,光栅引擎3108包括但不限于设置引擎、粗光栅引擎、剔除引擎、裁剪引擎、精细光栅引擎、图块合计引擎及其任意合适的组合。在至少一个实施例中,设置引擎接收变换后的顶点并生成与由顶点定义的几何图元相关联的平面方程;平面方程式被传送到粗光栅引擎以生成基本图元的覆盖信息(例如,图块的x、y覆盖范围掩码);粗光栅引擎的输出将传输到剔除引擎,在剔除引擎中与z测试失败的图元相关联的片段将被剔除,并传输到剪切引擎,在剪切引擎中剪切位于视锥范围之外的片段。在至少一个实施例中,将经过裁剪和剔除的片段传递给精细光栅引擎,以基于设置引擎生成的平面方程式生成像素片段的属性。在至少一个实施例中,光栅引擎3108的输出包括将由任何适当的实体(例如,由在DPC 3106内实现的片段着色器)处理的片段。
在至少一个实施例中,包括在GPC 3100中的每个DPC 3106包括但不限于M管线控制器(“MPC”)3110;图元引擎3112;一个或更多个SM3114;及其任何合适的组合。在至少一个实施例中,MPC 3110控制DPC3106的操作,将从管线管理器3102接收的分组路由到DPC 3106中的适当单元。在至少一个实施例中,将与顶点相关联的分组路由到图元引擎3112,图元引擎3112配置为从存储器中获取与顶点关联的顶点属性;相反,可以将与着色器程序相关联的数据包发送到SM 3114。
在至少一个实施例中,SM 3114包括但不限于可编程流式处理器,其配置为处理由多个线程表示的任务。在至少一个实施例中,SM 3114是多线程的并且配置为同时执行来自特定线程组的多个线程(例如32个线程),并且实现单指令、多数据(“SIMD”)架构,其中将一组线程(例如,线程束)中的每个线程配置为基于相同的指令集来处理不同的数据集。在至少一个实施例中,线程组中的所有线程执行通用指令集。在至少一个实施例中,SM 3114实施单指令、多线程(“SIMT”)架构,其中一组线程中的每个线程配置为基于通用指令集来处理不同的数据集,但是其中线程组中的各个线程允许在执行期间发散。在至少一个实施例中,为每个线程束维护程序计数器、调用栈和执行状态,从而当线程束中的线程发散时,实现线程束和线程束内的串行执行之间的并发性。在另一个实施例中,为每个单独的线程维护程序计数器、调用栈和执行状态,从而使得在线程束内和线程束之间的所有线程之间具有相等的并发性。在至少一个实施例中,为每个单独的线程维持执行状态,并且可以收敛并并行地执行执行通用指令的线程以提高效率。本文更详细地描述SM 3114的至少一个实施例。
在至少一个实施例中,MMU 3118在GPC 3100和存储器分区单元(例如,图30的分区单元3022)之间提供接口,并且MMU 3118提供虚拟地址到物理地址的转换、存储器保护以及存储器请求的仲裁。在至少一个实施例中,MMU 3118提供一个或更多个转换后备缓冲区(“TLB”),用于执行虚拟地址到存储器中的物理地址的转换。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,深度学习应用程序处理器用于训练机器学习模型(诸如神经网络),以预测或推理提供给GPC 3100的信息。在至少一个实施例中,GPC 3100用于基于已由另一处理器或***或GPC3100训练过的机器学习模型(例如,神经网络)推理或预测信息。在至少一个实施例中,GPC3100可用于执行本文所述的一个或更多个神经网络用例。
图32示出了根据至少一个实施例的并行处理单元(“PPU”)的存储器分区单元3200。在至少一个实施例中,存储器分区单元3200包括但不限于光栅操作(“ROP”)单元3202;二级(“L2”)高速缓存3204;存储器接口3206;及其任何合适的组合。在至少一个实施例中,存储器接口3206耦合到存储器。在至少一个实施例中,存储器接口3206可以实现32、64、128、1024位数据总线,或者类似的实现方式用于高速数据传输。在至少一个实施例中,PPU包括U个存储器接口3206,其中U是正整数,每对分区单元3200一个存储器接口3206,其中每对分区单元3200连接到对应的存储器设备。例如,在至少一个实施例中,PPU可以连接至多达Y个存储器设备,例如高带宽存储器堆栈或图形双数据速率版本5同步动态随机存取存储器(“GDDR5 SDRAM”)。
在至少一个实施例中,存储器接口3206实现高带宽存储器第二代(“HBM2”)存储器接口,并且Y等于U的一半。在至少一个实施例中,HBM2存储器堆栈与PPU一起位于物理封装上,与传统的GDDR5 SDRAM***相比,可提供大量功率并节省面积。在至少一个实施例中,每个HBM2堆栈包括但不限于四个存储器管芯,且Y=4,每个HBM2堆栈包括每个管芯两个128位通道,用于总共8个通道和1024位的数据总线宽度。在至少一个实施例中,存储器支持单错误校正双错误检测(“SECDED”)错误校正码(“ECC”)以保护数据。在至少一个实施例中,ECC可以为对数据损坏敏感的计算应用程序提供更高的可靠性。
在至少一个实施例中,PPU实现了多级存储器层次结构。在至少一个实施例中,存储器分区单元3200支持统一存储器以为中央处理单元(“CPU”)和PPU存储器提供单个统一虚拟地址空间,从而实现虚拟存储器***之间的数据共享。在至少一个实施例中,追踪PPU对位于其他处理器上的存储器的访问频率,以确保将存储器页面移动到更频繁地访问页面的PPU的物理存储器。在至少一个实施例中,高速GPU互连3008支持地址转换服务,其允许PPU直接访问CPU的页表,并通过PPU提供对CPU存储器的完全访问。
在至少一个实施例中,复制引擎在多个PPU之间或PPU与CPU之间传输数据。在至少一个实施例中,复制引擎可以为未被映射到页表中的地址生成页面错误,并且存储器分区单元3200然后为页面错误提供服务,将地址映射到页表中,之后复制引擎执行传输。在至少一个实施例中,为多个处理器之间的多个复制引擎操作固定(即不可分页)存储器,从而实质上减少了可用存储器。在至少一个实施例中,在硬件页面故障的情况下,可以将地址传递给复制引擎,而无需考虑是否驻留存储器页,并且复制过程是透明的。
根据至少一个实施例,来自图30的存储器3004或其他***存储器的数据由存储器分区单元3200获取,并将其存储在L2高速缓存3204中,L2高速缓存3204位于芯片上并且在各种GPC之间共享。在至少一个实施例中,每个存储器分区单元3200包括但不限于与对应的存储器设备相关联的L2高速缓存的至少一部分。在至少一个实施例中,在GPC内的各个单元中实现较低级别的高速缓存。在至少一个实施例中,图31的每个SM 3114可以实现一级(“L1”)高速缓存,其中L1高速缓存是专用于特定SM 3114的私有存储器,并且从L2高速缓存3204中获取数据并将其存储在每个L1高速缓存中,用于在SM 3114的功能单元中进行处理。在至少一个实施例中,L2高速缓存3204耦合到存储器接口3206和图30所示的XBar 3020。
在至少一个实施例中,ROP单元3202执行与像素颜色有关的图形光栅操作,诸如颜色压缩、像素混合等。在至少一个实施例中,ROP单元3202结合光栅引擎3108实施深度测试,从光栅引擎3108的剔除引擎接收与像素片段相关联的样本位置的深度。在至少一个实施例中,针对在与片段关联的样本位置的深度缓冲区中的相应深度测试深度。在至少一个实施例中,如果该片段通过了针对该样本位置的该深度测试,则ROP单元3202更新深度缓冲区,并将该深度测试的结果发送给光栅引擎3108。将意识到,分区单元3200的数量可以不同于GPC的数量,因此,可以在至少一个实施例中将每个ROP单元3202耦合到每个GPC。在至少一个实施例中,ROP单元3202追踪从不同GPC接收到的分组,并且确定ROP单元3202生成的结果是否要通过XBar 3020路由到。
图33示出了根据至少一个实施例的流式多处理器(“SM”)3300。在至少一个实施例中,SM 3300是图31的SM。在至少一个实施例中,SM 3300包括但不限于指令高速缓存3302;一个或更多个调度器单元3304;寄存器文件3308;一个或更多个处理核心(“核心”)3310;一个或更多个特殊功能单元(“SFU”)3312;一个或更多个加载/存储单元(“LSU”)3314;互连网络3316;共享存储器/一级(“L1”)高速缓存3318;以及/或其任何合适的组合。
在至少一个实施例中,工作分配单元调度任务以在并行处理单元(“PPU”)的通用处理集群(“GPC”)上执行,并且每个任务被分配给GPC内部的特定数据处理集群(“DPC”),并且如果任务与着色器程序相关联,则将该任务分配给SM 3300之一。在至少一个实施例中,调度器单元3304从工作分配单元接收任务并管理分配给SM 3300的一个或更多个线程块的指令调度。在至少一个实施例中,调度器单元3304调度线程块以作为并行线程的线程束来执行,其中每个线程块被分配至少一个线程束。在至少一个实施例中,每个线程束执行线程。在至少一个实施例中,调度器单元3304管理多个不同的线程块,将线程束分配给不同的线程块,然后在每个时钟周期内将来自多个不同的协作组的指令分派给各种功能单元(例如,处理核心3310、SFU 3312和LSU 3314)。
在至少一个实施例中,协作组可以指用于组织通信线程组的编程模型,其允许开发者表达线程正在通信的粒度,从而能够表达更丰富、更有效的并行分解。在至少一个实施例中,协作启动API支持线程块之间的同步以执行并行算法。在至少一个实施例中,常规编程模型的应用程序提供了用于同步协作线程的单一、简单的构造:跨线程块的所有线程的屏障(例如,syncthreads()函数)。但是,在至少一个实施例中,程序员可以在小于线程块粒度的情形下来定义线程组,并在所定义的组内进行同步,以实现更高的性能、设计灵活性以及以集合组范围功能接口的形式实现软件重用。在至少一个实施例中,协作组使程序员能够以子块(即,小到单个线程)和多块粒度明确定义线程组,并执行集合操作,例如对协作组中的线程进行同步。在至少一个实施例中,该编程模型支持跨软件边界的干净组合,从而库和实用程序功能可以在其本地环境中安全地同步,而不必进行关于收敛的假设。在至少一个实施例中,协作组图元使协作并行的新图案成为可能,包括但不限于生产者-消费者并行,机会主义并行以及整个线程块网格上的全局同步。
在至少一个实施例中,调度单元3306配置为将指令发送到功能单元中的一个或更多个,并且调度器单元3304并包括但不限于两个调度单元3306,该两个调度单元3306使得来自共同线程束的两个不同指令能够在每个时钟周期被调度。在至少一个实施例中,每个调度器单元3304包括单个调度单元3306或附加调度单元3306。
在至少一个实施例中,每个SM 3300在至少一个实施例中包括但不限于寄存器文件3308,该寄存器文件3308为SM 3300的功能单元提供了一组寄存器。在至少一个实施例中,寄存器文件3308在每个功能单元之间划分,从而为每个功能单元分配寄存器文件3308的专用部分。在至少一个实施例中,寄存器文件3308在由SM 3300执行的不同线程束之间划分,并且寄存器文件3308为连接到功能单元的数据路径的操作数提供临时存储。在至少一个实施例中,每个SM 3300包括但不限于多个L个处理核心3310,其中L是正整数。在至少一个实施例中,SM 3300包括但不限于大量(例如128个或更多)不同的处理核心3310。在至少一个实施例中,每个处理核心3310包括但不限于全管线、单精度、双精度和/或混合精度处理单元,其包括但不限于浮点算术逻辑单元和整数算术逻辑单元。在至少一个实施例中,浮点算术逻辑单元实现用于浮点算术的IEEE 754-2008标准。在至少一个实施例中,处理核心3310包括但不限于64个单精度(32位)浮点核心、64个整数核心、32个双精度(64位)浮点核心和8个张量核心。
根据至少一个实施例,张量核心配置为执行矩阵运算。在至少一个实施例中,一个或更多个张量核心包括在处理核心3310中。在至少一个实施例中,张量核心配置为执行深度学习矩阵算术,例如用于神经网络训练和推理的卷积运算。在至少一个实施例中,每个张量核心在4×4矩阵上操作并且执行矩阵乘法和累加运算D=A×B+C,其中A、B、C和D是4×4矩阵。
在至少一个实施例中,矩阵乘法输入A和B是16位浮点矩阵,并且累加矩阵C和D是16位浮点或32位浮点矩阵。在至少一个实施例中,张量核心对16位浮点输入数据进行32位浮点累加运算。在至少一个实施例中,16位浮点乘法使用64个运算,并得到全精度乘积,然后使用32位浮点加法与其他中间乘积累加起来,以进行4x4x4矩阵乘法。在至少一个实施例中,张量核心用于执行由这些较小元件构成的更大的二维或更高维度的矩阵运算。在至少一个实施例中,API(诸如CUDA 9C++API)公开专门的矩阵加载、矩阵乘法和累加以及矩阵存储操作,以有效地使用来自CUDA-C++程序的张量核心。在至少一个实施例中,在CUDA级别,线程束级别接口假定跨越所有32个线程束线程的16×16大小的矩阵。
在至少一个实施例中,每个SM 3300包括但不限于执行特殊功能(例如,属性评估、倒数平方根等)的M个SFU 3312。在至少一个实施例中,SFU 3312包括但不限于配置为遍历分层树数据结构的树遍历单元。在至少一个实施例中,SFU 3312包括但不限于配置为执行纹理映射过滤操作的纹理单元。在至少一个实施例中,纹理单元配置为从存储器中加载纹理映射(例如,纹理像素的2D阵列)和采样纹理映射,以产生采样的纹理值以供由SM 3300执行的着色器程序使用。在至少一个实施例中,将纹理映射存储在共享存储器/L1高速缓存3318中。在至少一个实施例中,根据至少一个实施例,纹理单元使用mip映射(mip-maps)(例如,细节级别不同的纹理映射)来实现纹理操作(诸如过滤操作)。在至少一个实施例中,每个SM 3300包括但不限于两个纹理单元。
在至少一个实施例中,每个SM 3300包括但不限于实现共享存储器/L1高速缓存3318与寄存器文件3308之间的加载和存储操作的N个LSU3314。在至少一个实施例中,互连网络3316将每个功能单元连接到寄存器文件3308,并且LSU 3314连接到寄存器文件3308和共享存储器/L1高速缓存3318。在至少一个实施例中,互连网络3316是交叉开关,其可以配置为将任何功能单元连接到寄存器文件3308中的任何寄存器,并且将LSU3314连接到寄存器文件3308和共享存储器/L1高速缓存3318中的存储器位置。
在至少一个实施例中,共享存储器/L1高速缓存3318是片上存储器的阵列,其在至少一个实施例中允许SM 3300与图元引擎之间以及SM3300中的线程之间的数据存储和通信。在至少一个实施例中,共享存储器/L1高速缓存3318包括但不限于128KB的存储容量,并且位于从SM 3300到分区单元的路径中。在至少一个实施例中,共享存储器/L1高速缓存3318在至少一个实施例中用于高速缓存读取和写入。在至少一个实施例中,共享存储器/L1高速缓存3318、L2高速缓存和存储器中的一个或更多个是后备存储。
在至少一个实施例中,将数据高速缓存和共享存储器功能组合到单个存储器块中,为两种类型的存储器访问提供了改进的性能。在至少一个实施例中,容量由不使用共享存储器的程序使用或将其用作高速缓存,例如如果共享存储器配置为使用一半容量,并且纹理和加载/存储操作可以使用剩余容量。根据至少一个实施例,在共享存储器/L1高速缓存3318内的集成使共享存储器/L1高速缓存3318能够用作用于流传输数据的高吞吐量管线,同时提供对频繁重用的数据的高带宽和低延迟访问。在至少一个实施例中,当配置用于通用并行计算时,与图形处理相比,可以使用更简单的配置。在至少一个实施例中,绕过固定功能图形处理单元,从而创建了更加简单的编程模型。在至少一个实施例中,在通用并行计算配置中,工作分配单元直接将线程的块分配和分布给DPC。在至少一个实施例中,块中的线程执行通用程序,在计算中使用唯一的线程ID以确保每个线程生成唯一的结果,使用SM 3300执行程序并执行计算,使用共享存储器/L1高速缓存3318在线程之间进行通信,以及使用LSU 3314通过共享存储器/L1高速缓存3318和存储器分区单元来读写全局存储器。在至少一个实施例中,当被配置用于通用并行计算时,SM 3300向调度器单元3304写入可以用来在DPC上启动新工作的命令。
在至少一个实施例中,PPU被包括在台式计算机、膝上型计算机、平板电脑、服务器、超级计算机、智能电话(例如,无线、手持设备)、个人数字助理(“PDA”)、数码摄像头、车辆、头戴式显示器、手持式电子设备等中或与之耦合。在至少一个实施例中,PPU被实现在单个半导体衬底上。在至少一个实施例中,PPU与一个或更多个其他设备(例如附加的PPU、存储器、精简指令集计算机(“RISC”)CPU,一个或更多个存储器管理单元(“MMU”)、数模转换器(“DAC”)等)一起被包括在片上***(“SoC”)中。
在至少一个实施例中,PPU可以被包括在包括一个或更多个存储设备的图形卡上。在至少一个实施例中,该图形卡可以配置为与台式计算机主板上的PCIe插槽相连接。在至少一个实施例中,该PPU可以是包括在主板的芯片组中的集成图形处理单元(“iGPU”)。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。在至少一个实施例中,深度学习应用程序处理器用于训练机器学习模型(诸如神经网络),以预测或推理提供给SM 3300的信息。在至少一个实施例中,SM 3300用于基于已由另一处理器或***或由SM3300训练过的机器学习模型(例如,神经网络)推理或预测信息。在至少一个实施例中,SM3300可用于执行一个或更多个本文所述的神经网络用例。
公开了实施例,其涉及用于高级计算的虚拟化计算平台,诸如医疗应用程序中的图像推理和图像处理。实施例可可以包括但不限于射线照相、磁共振成像(MRI)、核医学、超声、超声检查、弹性成像、光声成像、断层扫描、超声心动图、功能近红外光谱和磁粒子成像,或其组合。在至少一个实施例中,本文所述的虚拟化计算平台和相关过程可以附加地或替代地用于但不限于法医科学分析、地下探测和成像(例如,石油勘探、考古学、古生物学等)、地形学、海洋学、地质学、骨学、气象学、智能区域或目标跟踪和监测、传感器数据处理(如雷达、声呐、激光雷达等)和/或基因组学和基因测序。
参考图34,图34是根据至少一个实施例的用于生成和部署图像处理和推理管线的过程3400的示例数据流图。在至少一个实施例中,过程3400可以被部署用于成像设备、处理设备、基因组学设备、基因测序设备、放射设备和/或一个或更多个设施3402处的其他设备类型,该设施例如医疗设施、医院、医疗机构、诊所、研究或诊断实验室等。在至少一个实施例中,过程3400可以被部署为对测序数据进行基因组分析和推理。可以使用本文所述的***和过程来执行基因组分析的示例,所述基因组分析的实例包括但不限于识别变体、突变检测和基因表达量化。
在至少一个实施例中,过程3400可以在训练***3404和/或部署***3406内执行。在至少一个实施例中,训练***3404可以用于执行机器学***台用于选择、定制和实现虚拟仪器,以在设施3402处与成像设备(如MRI、CT扫描、X射线、超声波等)或测序设备一起使用。在至少一个实施例中,虚拟仪器可以包括用于针对由成像设备、测序设备、放射线设备和/或其他设备类型生成的成像数据执行一个或更多个处理操作的软件定义的应用程序。在至少一个实施例中,管线中的一个或更多个应用程序在应用程序执行期间,可以使用或调用部署***3406的服务(例如,推理、可视化、计算、AI等)。
在至少一个实施例中,在高级处理和推理管线中使用的一些应用程序可以使用机器学习模型或其他AI来执行一个或更多个处理步骤。在至少一个实施例中,可以使用在设施3402处生成(并存储在设施3402处的一个或更多个图片存档和通信***(PACS)服务器上)的数据3408(例如成像数据)在设施3402处训练机器学习模型,可以使用来自另一个或更多个设施(例如,不同的医院、实验室、诊所等)的成像或测序数据3408来训练机器学习模型,或其组合。在至少一个实施例中,训练***3404可以用于提供应用程序、服务和/或其他资源,以生成用于部署***3406的工作的、可部署的机器学习模型。
在至少一个实施例中,模型注册表3424可以由对象存储支持,该对象存储可以支持版本控制和对象元数据。在至少一个实施例中,可以从云平台内通过例如云存储(例如,图35的云3526)兼容的应用程序编程接口(API)来访问对象存储。在至少一个实施例中,模型注册表3424内的机器学习模型可以由与API交互的***的开发者或合作伙伴上传、列出、修改或删除。在至少一个实施例中,API可以提供对方法的访问,所述方法允许具有适当凭证的用户将模型与应用程序相关联,使得模型可以作为应用程序的容器化实例化的执行的一部分来执行。
在至少一个实施例中,训练管线3504(图35)可以包括以下情形:其中设施3402正在训练他们自己的机器学习模型,或者具有需要优化或更新的现有机器学习模型。在至少一个实施例中,可以接收由成像设备、测序设备和/或其他类型设备生成的成像数据3408。在至少一个实施例中,一旦接收到成像数据3408,AI辅助注释3410就可以用于帮助生成与成像数据3408相对应的注释,以用作机器学习模型的地面实况数据。在至少一个实施例中,AI辅助注释3410可以包括一个或更多个机器学习模型(例如,卷积神经网络(CNN)),可以对该机器学习模型进行训练,以生成对应于某些类型的成像数据3408(例如,来自某些设备)的注释,和/或成像数据3408中某些类型的异常。在至少一个实施例中,然后AI辅助注释3410可以被直接使用,或者可以使用注释工具(例如,由研究人员、临床医生、医生、科学家等)进行调整或微调,以生成地面实况数据。在至少一个实施例中,在一些示例中,标记的临床数据3412(例如,由临床医生、医生、科学家、技术人员等提供的注释)可以用作训练机器学习模型的地面实况数据。在至少一个实施例中,AI辅助注释3410、标记的临床数据3412或其组合可以用作训练机器学习模型的地面实况数据。在至少一个实施例中,经训练的机器学习模型可以被称为输出模型3416,并且可以由部署***3406使用,如本文所述。
在至少一个实施例中,训练管线3504(图35)可以包括以下情形:其中设施3402需要机器学习模型,以用于执行用于部署***3406中的一个或更多个应用程序的一个或更多个处理任务,但是设施3402当前可能没有这种机器学习模型(或者可能没有为此目的而优化的、高效的或有效的模型)。在至少一个实施例中,可以从模型注册表3424中选择现有的机器学习模型。在至少一个实施例中,模型注册表3424可以包括机器学习模型,其被训练为对成像数据执行各种不同的推理任务。在至少一个实施例中,可以在来自不同的设施(例如,位于远处的设施)而不是设施3402的成像数据上训练模型注册表3424中的机器学习模型。在至少一个实施例中,机器学习模型可能已经在来自一个位置、两个位置或任意数量的位置的成像数据上进行训练。在至少一个实施例中,当在来自特定位置的成像数据上进行训练时,可以在该位置处进行训练,或者至少以保护成像数据的机密性或限制成像数据从场外转移的方式进行训练(例如,遵守HIPAA法规、隐私法规等)。在至少一个实施例中,一旦在一个位置处训练了模型或部分地训练了模型,则可以将机器学习模型添加到模型注册表3424。在至少一个实施例中,然后可以在任意数量的其他设施处对机器学习模型进行重新训练或更新,经重新训练或更新的模型可以在模型注册表3424中使用。在至少一个实施例中,然后可以从模型注册表3424中选择机器学习模型(并称为输出模型3416),并且可以在部署***3406中,以执行用于部署***的一个或更多个应用程序的一个或更多个处理任务。
在至少一个实施例中,训练管线3504(图35)可用于包括设施3402的场景中,所述设施需要机器学习模型,以用于执行用于部署***3406中的一个或更多个应用程序的一个或更多个处理任务,但是设施3402当前可能没有这样的机器学习模型(或者可能没有优化的、高效的或有效的模型)。在至少一个实施例中,由于用于训练机器学习模型的训练数据的种群差异、遗传变异、稳健性,训练数据异常的多样性,和/或训练数据的其他问题,从模型注册表3424中选择的机器学习模型可能不会针对在设施3402处生成的成像数据3408进行微调或优化。在至少一个实施例中,AI辅助注释3410可以用于帮助生成与成像数据3408相对应的注释,以用作训练或更新机器学习模型的地面实况数据。在至少一个实施例中,标记的临床数据3412(例如,由临床医生、医生、科学家等提供的注释)可以用作训练机器学习模型的地面实况数据。在至少一个实施例中,重新训练或更新机器学习模型可以称为模型训练3414。在至少一个实施例中,模型训练3414(例如AI辅助注释3410,标记的临床数据3412或其组合)可以用作重新训练或更新机器学习模型的地面实况数据。
在至少一个实施例中,部署***3406可以包括软件3418、服务3420、硬件3422和/或其他组件、特征和功能。在至少一个实施例中,部署***3406可以包括软件“栈”,以使软件3418可以构建在服务3420的顶部上,并且可以使用服务3420来执行一些或全部处理任务,并且服务3420和软件3418可以构建在硬件3422的顶部上,并使用硬件3422来执行部署***3406的处理、存储和/或其他计算任务。
在至少一个实施例中,软件3418可以包括任意数量的不同容器,其中每个容器可以执行应用程序的实例化。在至少一个实施例中,每个应用程序可以在高级处理和推理管线中执行一个或更多个处理任务(例如,推理、对象检测、特征检测、分割、图像增强、校准等)。在至少一个实施例中,对于每种类型的成像设备(例如CT、MRI、X射线、超声、超声检查、超声心动图等)、测序设备、放射学设备、基因组学设备等,可能有任意数量的容器,其可以对由设备生成的成像数据3408(或其他数据类型,例如本文所述的数据类型)执行数据处理任务。在至少一个实施例中,除了接收和配置成像数据以供每个容器使用和/或在通过管线处理后由设施3402使用的容器以外,还可以基于对处理成像数据3408想要的或所需的不同容器的选择来定义高级处理和推理管线(例如,以将输出转换回可用的数据类型,诸如医学数字成像和通信(DICOM)数据、放射信息***(RIS)数据、临床信息***(CIS)数据、远程过程调用(RPC)数据、基本上符合表示状态传输(REST)接口的数据、基本上符合基于文件接口的数据、和/或原始数据,以便在设施3402进行存储和显示)。在至少一个实施例中,软件3418内的容器组合(例如,其构成管线)可以被称为虚拟仪器(如本文中更详细地描述的),并且虚拟仪器可以利用服务3420和硬件3422来执行容器中实例化的应用程序的部分或全部处理任务。
在至少一个实施例中,数据处理管线可以响应于推理请求(例如,来自部署***3406的用户的请求,例如临床医生,医生,放射科医生等)接收DICOM、RIS、CIS、符合REST、RPC、原始、和/或其他格式的输入数据(例如,成像数据3408)。在至少一个实施例中,输入数据可以代表由一个或更多个成像设备、测序设备、放射设备、基因组设备和/或其他设备类型生成的一个或更多个图像、视频和/或其他数据表示。在至少一个实施例中,数据可以作为数据处理管线的一部分进行预处理,以准备数据用于由一个或更多个应用程序处理。在至少一个实施例中,可以在管线的一个或更多个推理任务或其他处理任务的输出上执行后处理,以准备下一个应用程序的输出数据和/或准备输出数据,以供用户传输和/或使用(例如作为对推理请求的响应)。在至少一个实施例中,推理任务可以由一个或更多个机器学习模型执行,例如经训练或部署的神经网络,所述模型可以包括训练***3404的输出模型3416。
在至少一个实施例中,数据处理管线的任务可以封装在容器中,每个容器表示能够引用机器学习模型的应用程序和虚拟化计算环境的离散、全功能实例化。在至少一个实施例中,容器或应用程序可被发布到容器注册表(本文更详细地描述)的私有(例如,有限访问)区域中,并且经训练或部署的模型可存储在模型注册表3424中,并与一个或更多个应用程序相关联。在至少一个实施例中,应用程序的图像(例如,容器图像)可在容器注册表中使用,并且一旦用户从容器注册表中选择图像以用于在管线中部署,则该图像可用于生成用于应用程序的实例化的容器,以供用户的***使用。
在至少一个实施例中,开发者(例如,软件开发者、临床医生、医生等)可以开发、发布和存储应用程序(例如,作为容器),用于对所提供的数据执行图像处理和/或推理。在至少一个实施例中,可以使用与***相关联的软件开发工具包(SDK)来执行开发、发布和/或存储(例如,以确保开发的应用程序和/或容器符合***或与***兼容)。在至少一个实施例中,所开发的应用程序可以使用SDK在本地测试(例如,在第一设施处,对来自第一设施的数据进行测试),所述SDK作为***(例如图35中的***3500)可以支持至少某些服务3420。在至少一个实施例中,由于DICOM对象可能包含一到数百个图像或其他数据类型,并且由于数据的变化,因此开发者可负责管理(例如,设置构造,用于将预处理构建到应用程序中等)传入的DICOM数据的提取和准备。在至少一个实施例中,一旦通过***3500的验证(例如,为了准确性、安全性、患者隐私等),应用程序便会在容器注册表中可用,以供用户(例如,医院、诊所、实验室、医疗保健提供者等)选择和/或实现,以对用户的设施(例如第二设施)处的数据执行一个或更多个处理任务。
在至少一个实施例中,开发者随后可以通过网络共享应用程序或容器,以供***(例如,图35的***3500)的用户访问和使用。在至少一个实施例中,可以将完成并经过验证的应用程序或容器存储在容器注册表中,并且可以将相关的机器学习模型存储在模型注册表3424中。在至少一个实施例中,请求实体(例如,医疗机构的用户)(其提供推理或图像处理请求)可以浏览容器注册表和/或模型注册表3424,以获得应用程序、容器、数据集、机器学习模型等,选择所需的元素组合以包含在数据处理管线中,并提交图像处理请求。在至少一个实施例中,请求可以包括执行请求所必需的输入数据(以及在一些示例中与患者相关的数据),和/或可以包括对在处理请求时要执行的应用程序和/或机器学习模型的选择。在至少一个实施例中,然后可以将请求传递到部署***3406的一个或更多个组件(例如,云),以执行数据处理管线的处理。在至少一个实施例中,由部署***3406进行的处理可以包括引用从容器注册表和/或模型注册表3424中选择的元素(例如,应用程序、容器、模型等)。在至少一个实施例中,一旦通过管线生成结果,结果可返回给用户以供参考(例如,用于在本地、本地工作站或终端上执行的查看应用程序套件中进行查看)。在至少一个实施例中,放射科医生可以从数据处理管线接收结果,所述数据处理管线包括任意数量的应用程序和/或容器,其中结果可以包括X射线、CT扫描、MRI等中的异常检测。
在至少一个实施例中,为了帮助处理或执行管线中的应用程序或容器,可以利用服务3420。在至少一个实施例中,服务3420可以包括计算服务、人工智能(AI)服务、可视化服务和/或其他服务类型。在至少一个实施例中,服务3420可以提供软件3418中的一个或更多个应用程序所共有的功能,因此可以将功能抽象为可以被应用程序调用或利用的服务。在至少一个实施例中,由服务3420提供的功能可以动态且更有效地运行,同时还可以通过允许应用程序并行地处理数据(例如,使用图35中的并行计算平台3530)来很好地缩放。在至少一个实施例中,不是要求共享服务3420提供的相同功能的每个应用程序都必须具有服务3420的相应实例,而是可以在各种应用程序之间和之中共享服务3420。在至少一个实施例中,作为非限制性示例,服务可包括可用于执行检测或分割任务的推理服务器或引擎。在至少一个实施例中,可以包括模型训练服务,其可以提供机器学习模型训练和/或重新训练能力。在至少一个实施例中,可以进一步包括数据增强服务,其可以提供GPU加速的数据(例如,DICOM、RIS、CIS、符合REST、RPC、原始等)提取、调整大小、缩放和/或其他增强。在至少一个实施例中,可以使用可视化服务,其可以添加图像渲染效果(例如光线跟踪、光栅化、去噪、锐化等),以向二维(2D)和/或三维(3D)模型添加真实感。在至少一个实施例中,可以包括虚拟仪器服务,其为虚拟仪器的管线内的其他应用程序提供波束赋形、分割、推理、成像和/或支持。
在至少一个实施例中,在服务3420包括AI服务(例如,推理服务)的情况下,作为应用程序执行的一部分,可以通过调用(例如,作为API调用)推理服务(例如,推理服务器),以执行一个或更多个机器学习模型或其处理,来执行与用于异常检测(例如,肿瘤、生长异常、瘢痕形成等)的应用程序相关联的一个或更多个机器学习模型。在至少一个实施例中,在另一应用程序包括用于分割任务的一个或更多个机器学习模型的情况下,应用程序可以调用推理服务来执行机器学习模型,以用于执行与分割任务相关联的一个或更多个处理操作。在至少一个实施例中,实现高级处理和推理管线的软件3418,其包括分割应用程序和异常检测应用程序,可以被管线化,因为每个应用程序可以调用相同的推理服务来执行一个或更多个推理任务。
在至少一个实施例中,硬件3422可包括GPU、CPU、图形卡、AI/深度学***台或其组合。在至少一个实施例中,可以使用不同类型的硬件3422,以为部署***3406中的软件3418和服务3420提供高效的、专门构建的支持。在至少一个实施例中,可以实现使用GPU处理来在AI/深度学习***内、云***中、和/或部署***3406的其他处理组件中进行本地处理(例如,在设施3402处),以提高图像处理、图像重建、分割、MRI检查、中风或心脏病发作检测(例如实时地)、渲染的图像质量等的效率、准确性和效能。在至少一个实施例中,设施可包括成像设备、基因组设备、测序设备,和/或本地的其他设备类型,其可以利用GPU生成代表对象解剖结构的成像数据。
在至少一个实施例中,作为非限制性示例,关于深度学***台还可包括用于深度学***台,来执行云平台(例如,NVIDIA的NGC)。在至少一个实施例中,云平台可以在多个GPU上集成应用程序容器集群***或协调***(例如,KUBERNETES),以实现无缝缩放和负载均衡。
图35是根据至少一个实施例的用于生成和部署成像部署管线的示例***3500的***图。在至少一个实施例中,***3500可以用于实现图34的过程3400和/或其他过程,包括高级处理和推理管线。在至少一个实施例中,***3500可以包括训练***3404和部署***3406。在至少一个实施例中,可以使用软件3418、服务3420和/或硬件3422,来实现训练***3404和部署***3406,如本文所述。
在至少一个实施例中,***3500(例如,训练***3404和/或部署***3406)可以在云计算环境中(例如,使用云3526)实现。在至少一个实施例中,***3500可以在本地实现(关于医疗服务设施),或者作为云计算资源和本地计算资源的组合来实现。在至少一个实施例中,在实现云计算的实施例中,患者数据可以与***3500的一个或更多个组件分离,或者未由***3500的一个或更多个组件处理,这将导致处理不符合HIPAA和/或其他数据处理和隐私法规或法律。在至少一个实施例中,可以通过制定安全措施或协议,将对云3526中的API的访问权限限制为授权用户。在至少一个实施例中,安全协议可以包括网络令牌,其可以由认证(例如,AuthN、AuthZ、Gluecon等)服务签名,并且可以携带适当的授权。在至少一个实施例中,虚拟仪器的API(本文中描述)或***3500的其他实例可以被限制为已被审核或授权用于交互的一组公共IP。
在至少一个实施例中,***3500的各个组件可以使用多种不同网络类型中的任何一种在彼此之间进行通信,所述不同网络类型包括但不限于经由有线和/或无线通信协议的局域网(LAN)和/或广域网(WAN)。在至少一个实施例中,***3500的设施和组件之间的通信(例如,用于发送推理请求、用于接收推理请求的结果等)可以通过一个或更多个数据总线、无线数据协议(Wi-Fi)、有线数据协议(例如以太网)等进行传送。
在至少一个实施例中,类似于本文关于图34所描述的,训练***3404可以执行训练管线3504。在至少一个实施例中,其中部署***3406将在部署管线3510中使用一个或更多个机器学习模型,训练管线3504可用于训练或重新训练一个或更多个(例如,预训练的)模型,和/或实现一个或更多个预训练模型3506(例如,无需重新训练或更新)。在至少一个实施例中,作为训练管线3504的结果,可以生成输出模型3416。在至少一个实施例中,训练管线3504可以包括任意数量的处理步骤,诸如但不限于成像数据(或其他输入数据)的转换或适配(例如,使用DICOM适配器3502A将DICOM图像转换为适合于由各自的机器学习模型处理的另一种格式,例如Neuroimaging信息技术倡议(NIfTI)格式)、AI辅助注释3410、成像数据3408的标记或注释(用于生成标记的临床数据3412)、从模型注册表中选择模型、模型训练3414、训练、重新训练或更新模型,和/或其他处理步骤。在至少一个实施例中,对于由部署***3406使用的不同的机器学习模型,可以使用不同的训练管线3504。在至少一个实施例中,类似于关于图34描述的第一示例的训练管线3504可用于第一机器学习模型,类似于关于图34描述的第二示例的训练管线3504可用于第二机器学习模型,类似于关于图34描述的第三示例的训练管线3504可用于第三机器学习模型。在至少一个实施例中,可以根据每个相应机器学习模型的要求来使用训练***3404内任务的任何组合。在至少一个实施例中,一个或更多个机器学习模型可能已经被训练并准备好用于部署,因此训练***3404可能不会对机器学习模型进行任何处理,并且一个或更多个机器学习模型可以由部署***3406来实现。
在至少一个实施例中,根据实现或实施例,输出模型3416和/或预训练模型3506可包括任何类型的机器学习模型。在至少一个实施例中并且不限于此,***3500使用的机器学习模型可以包括使用线性回归、逻辑回归、决策树、支持向量机(SVM)、朴素贝叶斯、k-最近邻(Knn)、k均值聚类、随机森林、降维算法、梯度提升算法、神经网络(例如,自动编码器、卷积、递归、感知器、长/短期记忆(LSTM)、Hopfield、Boltzmann、深层信念、反卷积、生成对抗、液体状态机等),和/或其他类型的机器学习模型。
在至少一个实施例中,训练管线3504可以包括AI辅助注释,如本文关于至少图38B更详细描述的。在至少一个实施例中,可以通过任何数量的技术生成标记的临床数据3412(例如,传统注释)。在至少一个实施例中,在一些示例中可以在绘图程序(例如,注释程序)、计算机辅助设计(CAD)程序、标记程序、适用于生成地面实况的注释或标签的另一类型的应用程序中、和/或可以手绘,生成标签或其他注释。在至少一个实施例中,地面实况数据可以被合成产生(例如,从计算机模型或渲染生成)、真实产生(例如,从真实世界数据设计和生成)、机器自动产生(例如,使用特征分析和学***台,所述多层平台可以包括诊断应用程序(或其他应用程序类型)的软件层(例如软件3418),其可以执行一个或更多个医学成像和诊断功能。在至少一个实施例中,***3500可以通信地耦合到(例如,经由加密链路)一个或更多个设施的PACS服务器网络。在至少一个实施例中,***3500可被配置为从PACS服务器(例如,经由DICOM适配器3502或诸如RIS、CIS、符合REST、RPC、原始等的另一数据类型适配器)访问和引用数据(例如,DICOM数据、RIS数据、原始数据、CIS数据、符合REST的数据、RPC、原始数据等),以执行操作,例如训练机器学习模型、部署机器学习模型、图像处理、推理和/或其他操作。
在至少一个实施例中,软件层可以被实现为安全的、加密的和/或经认证的API,通过所述API可以从外部环境(例如,设施3402)援引(invoke)(例如,调用(call))应用程序或容器。在至少一个实施例中,应用程序随后可以调用或执行一个或更多个服务3420,以执行与各自的应用程序相关联的计算、AI或可视化任务,并且软件3418和/或服务3420可以利用硬件3422以有效和高效的方式执行处理任务。
在至少一个实施例中,部署***3406可以执行部署管线3510。在至少一个实施例中,部署管线3510可以包括任意数量的应用程序,所述应用程序可以是顺序的、非顺序的,或者以其他方式应用于成像数据(和/或其他数据类型)-包括AI辅助注释,所述成像数据由成像设备、测序设备、基因组学设备等生成,如上所述。在至少一个实施例中,如本文所述,用于个体设备的部署管线3510可以被称为用于设备的虚拟仪器(例如,虚拟超声仪器、虚拟CT扫描仪器、虚拟测序仪器等)。在至少一个实施例中,对于单个设备,可以存在不止一个部署管线3510,这取决于从设备生成的数据所期望的信息。在至少一个实施例中,在期望从MRI机器检测到异常的情况下,可以存在第一部署管线3510,并且在期望从MRI机器的输出进行图像增强的情况下,可以存在第二部署管线3510。
在至少一个实施例中,可用于部署管线3510的应用程序可包括可用于对成像数据或来自设备的其他数据执行处理任务的任何应用程序。在至少一个实施例中,不同的应用程序可负责图像增强、分割、重建、异常检测、对象检测、特征检测、治疗规划、剂量测定、波束规划(或其他辐射治疗程序)和/或其他分析、图像处理或推理任务。在至少一个实施例中,部署***3406可以为每个应用程序定义构造,使得部署***3406(例如,医疗设施、实验室、诊所等)的用户可以理解构造并将应用程序适配为在其各自的设施内实现。在至少一个实施例中,可以选择用于图像重建的应用程序,以包括在部署管线3510中,但是由成像设备生成的数据类型可以与在应用程序内使用的数据类型不同。在至少一个实施例中,可以在部署管线3510内使用DICOM适配器3502B(和/或DICOM读取器)或另一数据类型的适配器或读取器(例如,RIS、CIS、符合REST、RPC、原始等),以将数据转换为可由部署***3406内的应用程序使用。在至少一个实施例中,对DICOM、RIS、CIS、符合REST、RPC、原始和/或其他数据类型库的访问可以被累积和预处理,包括解码、提取和/或对数据执行任何卷积、颜色校正、锐化、gamma和/或其他增强。在至少一个实施例中,DICOM、RIS、CIS、符合REST、RPC和/或原始数据可以是无序的,并且可以执行预传递以组织数据或对收集的数据排序。在至少一个实施例中,由于各种应用程序可以共享公共图像操作,因此在一些实施例中,可以使用数据增强库(例如,作为服务3420之一)来加速这些操作。在至少一个实施例中,为了避免依赖于CPU处理的传统处理方法的瓶颈,并行计算平台3530可用于这些处理任务的GPU加速。
在至少一个实施例中,图像重建应用程序可包括处理任务,该处理任务包括使用机器学习模型。在至少一个实施例中,用户可能希望使用他们自己的机器学习模型,或者从模型注册表3424中选择机器学习模型。在至少一个实施例中,用户可以实现他们自己的机器学习模型或选择机器学习模型,以包含在执行处理任务的应用程序中。在至少一个实施例中,应用程序可以是可选择的和可定制的,并且通过定义应用程序的构造,针对特定用户的应用程序的部署和实现被呈现为更加无缝的用户体验。在至少一个实施例中,通过利用***3500的其他特征(例如服务3420和硬件3422),部署管线3510可以更加用户友好,提供更容易的集成,并且产生更准确、高效和及时的结果。
在至少一个实施例中,部署***3406可以包括用户接口3514(例如,图形用户接口、Web接口等),所述用户接口可以被用于选择要包括在部署管线3510中的应用程序、布置应用程序、修改或改变应用程序或其参数或构造、在设置和/或部署期间使用部署管线3510以及与其交互,和/或以其他方式与部署***3406交互。在至少一个实施例中,尽管没有关于训练***3404示出,但是用户接口3514(或不同的用户接口)可用于选择在部署***3406中使用的模型、用于选择用于在训练***3404中训练或重新训练的模型,和/或用于以其他方式与训练***3404交互。
在至少一个实施例中,除了应用程序协调***3528之外,还可以使用管线管理器3512来管理部署管线3510的应用程序或容器与服务3420和/或硬件3422之间的交互。在至少一个实施例中,管线管理器3512可以被配置为促进从应用程序到应用程序、从应用程序到服务3420,和/或从应用程序或服务到硬件3422的交互。在至少一个实施例中,尽管示出为包括在软件3418中,这并不旨在进行限制,并且在一些示例中(例如,如图36所示),管线管理器3512可以被包括在服务3420中。在至少一个实施例中,应用程序协调***3528(例如,Kubernetes、DOCKER等)可以包括容器协调***,其可以将应用程序分组到容器中,作为用于协调、管理、缩放和部署的逻辑单元。在至少一个实施例中,通过将来自部署管线3510的应用程序(例如,重建应用程序、分割应用程序等)与各个容器相关联,每个应用程序可以在自包含的环境(例如,在内核级)中执行,以提高速度和效率。
在至少一个实施例中,每个应用程序和/或容器(或其映像)可以被单独开发、修改和部署(例如,第一用户或开发者可以开发、修改和部署第一应用程序,第二用户或开发者可以开发、修改和部署与第一用户或开发者分开的第二应用程序),这可以允许专注并关注单个应用程序和/或容器的任务,而不受另一个应用程序或容器的任务的阻碍。在至少一个实施例中,管线管理器3512和应用程序协调***3528可以辅助不同容器或应用程序之间的通信和协作。在至少一个实施例中,只要每个容器或应用程序的预期输入和/或输出是***已知的(例如,基于应用程序或容器的构造),则应用程序协调***3528和/或管线管理器3512可以促进每个应用程序或容器之间和之中的通信以及资源的共享。在至少一个实施例中,由于部署管线3510中的一个或更多个应用程序或容器可以共享相同的服务和资源,因此应用程序协调***3528可以在各个应用程序或容器之间和之中进行协调、负载均衡,并确定服务或资源的共享。在至少一个实施例中,调度器可用于跟踪应用程序或容器的资源需求、这些资源的当前使用或计划使用,以及资源可用性。因此,在至少一个实施例中,考虑到***的需求和可用性,调度器可以将资源分配给不同的应用程序,并在应用程序之间和之中分配资源。在一些示例中,调度器(和/或应用程序协调***3528的其他组件)可以基于施加在***上的约束(例如,用户约束)来确定资源可用性和分布,例如服务质量(QoS)、对数据输出的迫切需求(例如,以确定是执行实时处理还是延迟处理)等。
在至少一个实施例中,由部署***3406中的应用程序或容器利用并由其共享的服务3420,可以包括计算服务3516、AI服务3518、可视化服务3520和/或其他服务类型。在至少一个实施例中,应用程序可以调用(例如,执行)一个或更多个服务3420,以执行针对应用程序的处理操作。在至少一个实施例中,应用程序可以利用计算服务3516来执行超级计算或其他高性能计算(HPC)任务。在至少一个实施例中,可以利用一个或更多个计算服务3516来执行并行处理(例如,使用并行计算平台3530),以通过一个或更多个应用程序和/或单个应用程序的一个或更多个任务基本上同时地处理数据。在至少一个实施例中,并行计算平台3530(例如,NVIDIA的CUDA)可以在GPU(GPGPU)(例如,GPU 3522)上实现通用计算。在至少一个实施例中,并行计算平台3530的软件层可以提供对GPU的虚拟指令集和并行计算元素的访问,以执行计算内核。在至少一个实施例中,并行计算平台3530可以包括存储器,并且在一些实施例中,可以在多个容器之间和之中,和/或在单个容器内的不同处理任务之间和之中共享存储器。在至少一个实施例中,可以为多个容器和/或容器内的多个进程生成进程间通信(IPC)调用,以使用来自并行计算平台3530的共享存储器段的相同数据(例如,其中一应用程序或多个应用程序的多个不同阶段正在处理相同的信息)。在至少一个实施例中,不是复制数据并将数据移动到存储器中的不同位置(例如,读/写操作),而是可以将存储器相同位置中的相同数据用于任何数量的处理任务(例如,在同一时间、不同时间等)。在至少一个实施例中,由于作为处理的结果数据被用于生成新数据,因此数据的新位置的该信息可以在各个应用程序之间存储和共享。在至少一个实施例中,数据的位置以及经更新或修改的数据的位置可以是如何理解容器中的有效负载的定义的一部分。
在至少一个实施例中,可以利用AI服务3518来执行推理服务,该推理服务用于执行与应用程序相关联的机器学***协议,例如用于在紧急情况下对紧急请求执行推理,或者在诊断过程中用于放射科医生。在至少一个实施例中,第二类别可以包括标准优先级路径,其可用于可能不紧急的请求或者可以在稍后的时间执行分析的情况。在至少一个实施例中,应用程序协调***3528可以基于优先级路径来分配资源(例如,服务3420和/或硬件3422),以用于AI服务3518的不同推理任务。
在至少一个实施例中,共享存储器可以被安装到***3500中的AI服务3518。在至少一个实施例中,共享存储器可以操作为高速缓存(或其他存储设备类型),并且可以用于处理来自应用程序的推理请求。在至少一个实施例中,当提交推理请求时,部署***3406的一组API实例可以接收请求,并且可以选择一个或更多个实例(例如,为了最佳拟合、为了负载均衡等)来处理请求。在至少一个实施例中,为了处理请求,可以将请求输入到数据库中,如果尚未在高速缓存中,则可以从模型注册表3424定位机器学习模型,验证步骤可以确保将适当的机器学习模型加载到高速缓存中(例如,共享存储),和/或可以将模型的副本保存到高速缓存中。在至少一个实施例中,如果应用程序尚未运行或没有足够的应用程序的实例,则可使用调度器(例如,管线管理器3512的调度器)来启动在请求中引用的应用程序。在至少一个实施例中,如果尚未启动推理服务器来执行模型,则可以启动推理服务器。在至少一个实施例中,每个模型可以启动任意数量的推理服务器。在至少一个实施例中,在将推理服务器聚类的拉(pull)模型中,每当负载均衡有利时,就可以将模型高速缓存。在至少一个实施例中,推理服务器可以静态加载到相应的分布式服务器中。
在至少一个实施例中,可以使用在容器中运行的推理服务器来执行推理。在至少一个实施例中,推理服务器的实例可以与模型(并且可选地与模型的多个版本)相关联。在至少一个实施例中,如果在接收到对模型执行推理的请求时推理服务器的实例不存在,则可以加载新实例。在至少一个实施例中,当启动推理服务器时,可以将模型传递到推理服务器,使得可以使用相同的容器来服务不同的模型,只要推理服务器作为不同的实例运行即可。
在至少一个实施例中,在应用程序执行期间,可以接收对给定应用程序的推理请求,并且可以加载(如果尚未加载的话)容器(例如,托管推理服务器的实例),以及可以调用启动程序。在至少一个实施例中,容器中的预处理逻辑可以(例如,使用CPU、DPU和/或GPU)对传入的数据进行加载、解码和/或执行任何附加的预处理。在至少一个实施例中,一旦数据准备好进行推理,容器就可以根据需要对数据进行推理。在至少一个实施例中,这可以包括对一个图像(例如,手部X射线)的单个推理调用,或可要求对数百个图像(例如,胸部CT)进行推理。在至少一个实施例中,应用程序可在完成之前总结结果,其可以包括但不限于单个置信度得分、像素级分割、体素级分割、生成可视化或生成文本以总结结果。在至少一个实施例中,可以为不同的模型或应用程序分配不同的优先级。例如,一些模型可具有实时(TAT小于1分钟)优先级,而其他模型可具有较低的优先级(例如,TAT小于10分钟)。在至少一个实施例中,模型执行时间可以从请求机构或实体进行测量,并且可以包括合作网络遍历时间以及推理服务的执行时间。
在至少一个实施例中,请求在服务3420和推理应用程序之间的传送可以隐藏在软件开发工具包(SDK)后面,并且可以通过队列提供鲁棒的传输。在至少一个实施例中,将通过API将请求放置在队列中,以用于个体应用程序/租户ID组合,并且SDK将从队列中拉取请求并将请求提供给应用程序。在至少一个实施例中,在SDK将从中拾取队列的环境中,可以提供队列的名称。在至少一个实施例中,通过队列的异步通信可能有用,因为它可以允许应用程序的任何实例在其可用时拾取工作。在至少一个实施例中,可以通过队列将结果传送回去,以确保没有数据丢失。在至少一个实施例中,队列还可以提供对工作进行分割的能力,因为最高优先级的工作可以进入与应用程序的大多数实例连接的队列,而最低优先级的工作可以进入与单个实例连接的队列,所述实例按照接收到的顺序处理任务。在至少一个实施例中,应用程序可以在GPU加速的实例上运行,所述实例在云3526中生成,并且推理服务可以在GPU上执行推理。
在至少一个实施例中,可以利用可视化服务3520生成用于查看应用程序和/或部署管线3510输出的可视化。在至少一个实施例中,可视化服务3520可以利用GPU 3522生成可视化。在至少一个实施例中,可视化服务3520可以实现诸如光线追踪之类的渲染效果,以生成更高质量的可视化。在至少一个实施例中,可视化可以包括但不限于2D图像渲染、3D体渲染、3D体重建、2D层析切片、虚拟现实显示、增强现实显示等。在至少一个实施例中,可以使用虚拟化环境生成虚拟交互显示或环境(例如,虚拟环境),以供***用户(例如,医生、护士、放射科医生等)进行交互。在至少一个实施例中,可视化服务3520可以包括内部可视化器、电影和/或其他渲染或图像处理能力或功能(例如,光线追踪、光栅化、内部光学器件等)。
在至少一个实施例中,硬件3422可以包括GPU 3522、AI***3524、云3526和/或用于执行训练***3404和/或部署***3406的任何其他硬件。在至少一个实施例中,GPU 3522(例如,NVIDIA的TESLA和/或QUADRO GPU)可包括可用于执行计算服务3516、AI服务3518、可视化服务3520、其他服务和/或软件3418的任何特征或功能的处理任务的任意数量的GPU。例如,对于AI服务3518,GPU 3522可用于对成像数据(或机器学***台。在至少一个实施例中,AI***3524可以使用GPU,并且可以使用一个或更多个AI***3524来执行云3526(或者任务为深度学习或推理的至少部分)。同样,尽管硬件3422被示出为离散组件,但这并不意图是限制,并且硬件3422的任何组件可以与硬件3422的任何其他组件组合,或由硬件3422的任何其他组件利用。
在至少一个实施例中,AI***3524可包括专门构建的计算***(例如,超级计算机或HPC),该计算***配置用于推理、深度学习、机器学习和/或其他人工智能任务。在至少一个实施例中,除了CPU、RAM、存储器和/或其他组件、特征或功能之外,AI***3524(例如,NVIDIA的DGX)还可以包括可以使用多个GPU 3522来执行分GPU优化的软件(例如,软件栈)。在至少一个实施例中,可以在云3526中(例如,在数据中心中)实现一个或更多个AI***3524,以执行***3500的一些或全部基于AI的处理任务。
在至少一个实施例中,云3526可以包括GPU加速的基础设施(例如,NVIDIA的NGC),其可以提供用于执行***3500的处理任务的GPU优化的平台。在至少一个实施例中,云3526可以包括AI***3524,其用于执行***3500的一个或更多个基于AI的任务(例如,作为硬件抽象和缩放平台)。在至少一个实施例中,云3526可以与利用多个GPU的应用程序协调***3528集成,以实现应用程序和服务3420之间和之中的无缝缩放和负载均衡。在至少一个实施例中,如本文所述,云3526可以负责执行***3500的至少一些服务3420,包括计算服务3516、AI服务3518和/或可视化服务3520。在至少一个实施例中,云3526可以执行大小批的推理(例如,执行NVIDIA的TENSOR RT),提供加速的并行计算API和平台3530(例如,NVIDIA的CUDA),执行应用程序协调***3528(例如,KUBERNETES),提供图形渲染API和平台(例如,用于光线跟踪,2D图形、3D图形和/或其他渲染技术以产生更高质量的电影效果),和/或可以为***3500提供其他功能。
在至少一个实施例中,为了保护患者的机密性(例如,在非现场使用患者数据或记录的情况下),云3526可以包括注册表-例如深度学习容器注册表。在至少一个实施例中,注册表可以存储用于实例化应用程序的容器,所述应用程序可以对患者数据执行预处理、后处理或其他处理任务。在至少一个实施例中,云3526可接收数据,所述数据包括患者数据以及容器中传感器数据,仅对那些容器中的传感器数据执行所请求的处理,然后将结果输出和/或可视化转发给适当的各方和/或设备(例如用于可视化或诊断的本地医疗设备),而无需提取、存储或以其他方式访问患者数据。在至少一个实施例中,根据HIPAA和/或其他数据规定来保留患者数据的机密性。
图36包括根据至少一个实施例的用于处理成像数据的部署管线3510A的示例说明。在至少一个实施例中,***3500(特别是部署***3406),可以用于将部署管线3510A定制、更新和/或集成到一个或更多个生产环境中。在至少一个实施例中,图36的部署管线3510A包括部署管线3510A的非限制性示例,其可以由设施(例如,在医院、诊所、实验室、研究环境等)处的特定用户(或用户团队)自定义。在至少一个实施例中,为了定义用于CT扫描仪3602的部署管线3510A,用户可以例如从容器注册表中选择一个或更多个应用程序,所述应用程序执行关于由CT扫描仪3602生成的成像数据的特定功能或任务。在至少一个实施例中,应用程序可以作为容器而应用到部署管线3510A,所述容器可以利用***3500的服务3420和/或硬件3422。此外,部署管线3510A可以包括附加处理任务或应用程序,所述附加处理任务或应用程序可以被实现以准备供应用程序使用的数据(例如DICOM适配器3502B和DICOM读取器3606可在部署管线3510A中使用,以准备供CT重建3608、器官分割3610等使用的数据)。在至少一个实施例中,可以定制或选择部署管线3510A,以用于一致的部署、一次使用,或另一频率或间隔使用。在至少一个实施例中,用户可能希望在特定间隔内具有针对几个对象的CT重建3608和器官分割3610,并且因此可以在该时间段内部署管线3510A。在至少一个实施例中,用户可以针对来自***3500的每个请求选择用户想要针对该请求对该数据执行处理的应用程序。在至少一个实施例中,可以以任何间隔来调整部署管线3510A,并且由于***3500内的容器结构的适应性和可缩放性,这可以是无缝的过程。
在至少一个实施例中,图36的部署管线3510A可以包括生成患者或对象的成像数据的CT扫描仪3602。在至少一个实施例中,来自CT扫描仪3602的成像数据可以存储在与容纳CT扫描仪3602的设施相关联的PACS服务器3604上。在至少一个实施例中,PACS服务器3604可以包括软件和/或硬件组件,所述软件和/或硬件组件可以与设施处的成像模态(例如,CT扫描仪3602)直接接口。在至少一个实施例中,DICOM适配器3502B可以允许使用DICOM协议发送和接收DICOM对象。在至少一个实施例中,DICOM适配器3502B可以帮助准备或配置来自PACS服务器3604的DICOM数据,以供部署管线3510A使用。在至少一个实施例中,一旦通过DICOM适配器3502B处理了DICOM数据,管线管理器3512就可以将数据路由到部署管线3510A。在至少一个实施例中,DICOM读取器3606可以从DICOM数据(例如,原始正弦图数据,如可视化3616A中所示)提取图像文件和任何相关联的元数据。在至少一个实施例中,所提取的工作文件可以被存储在高速缓存中,以被部署管线3510A中的其他应用程序更快地处理。在至少一个实施例中,一旦DICOM读取器3606完成了提取和/或存储数据,就可以将完成信号传送到管线管理器3512。在至少一个实施例中,管线管理器3512随后可以发起或调用部署管线3510A中的一个或更多个其他应用程序或容器。
在至少一个实施例中,一旦数据(例如,原始正弦图数据)可用于由CT重建3608应用程序处理,就可以执行CT重建3608应用程序和/或容器。在至少一个实施例中,CT重建3608可以从高速缓存中读取原始正弦图数据,从原始正弦图数据中重建图像文件(例如,如可视化3616B所示),并且将所得图像文件存储在高速缓存中。在至少一个实施例中,在重建完成时,可以向管线管理器3512发送重建任务完成的信号。在至少一个实施例中,一旦重建完成,并且重建的图像文件可以被存储在高速缓存(或其他存储设备)中,则器官分割3610应用程序和/或容器可以由管线管理器3512触发。在至少一个实施例中,器官分割3610应用程序和/或容器可以从高速缓存中读取图像文件,将图像文件归一化或转换为适合推理的格式(例如,将图像文件转换为机器学习模型的输入分辨率),并对归一化的图像运行推理。在至少一个实施例中,为了对归一化的图像运行推理,器官分割3610应用程序和/或容器可以依赖服务3420,管线管理器3512和/或应用程序协调***3528可以通过器官分割3610应用程序和/或容器来促进服务3420的使用。在至少一个实施例中,例如,器官分割3610应用程序和/或容器可以利用AI服务3518对归一化的图像执行推理,并且AI服务3518可以利用硬件3422(例如AI***3524)来执行AI服务3518。在至少一个实施例中,推理结果可以是掩码文件(例如,如可视化3616C所示),所述掩码文件可以存储在高速缓存(或其他存储设备)中。
在至少一个实施例中,一旦处理DICOM数据和/或从DICOM数据提取的数据的应用程序已经完成处理,就可以为管线管理器3512生成信号。在至少一个实施例中,管线管理器3512随后可执行DICOM写入器3612,以从高速缓存(或其他存储设备)读取结果,将结果打包成DICOM格式(例如,作为DICOM输出3614),以供设施处生成请求的用户使用。在至少一个实施例中,DICOM输出3614随后可以被发送到DICOM适配器3502B,以准备DICOM输出3614,以存储在PACS服务器3604上(例如,以供设施处的DICOM查看器查看)。在至少一个实施例中,响应于对重建和分割的请求,可视化3616B和3616C可被生成并可供用户用于诊断、研究和/或其他目的。
尽管在部署管线3510A中图示为连续应用程序,但在至少一个实施例中,可以并行处理CT重建3608和器官分割3610应用程序。在至少一个实施例中,其中应用程序彼此不具有依赖性,并且数据可用于每个应用程序(例如,在DICOM读取器3606提取数据之后),应用程序可在同一时间、基本上在同一时间或有一些重叠地执行。在至少一个实施例中,在两个或更多个应用程序需要类似服务3420的情况下,***3500的调度器可用于负载均衡以及在各个应用程序之间和之中分配计算或处理资源。在至少一个实施例中,在一些实施例中,并行计算平台3530可用于对应用程序执行并行处理,以减少部署管线3510A的运行时间以提供实时结果。
在至少一个实施例中并参考图37A-37B,部署***3406可以实现为一个或更多个虚拟仪器,以使用成像设备(例如,CT扫描仪、X射线机、MRI机等)、测序设备、基因组学设备和/或其他设备类型来执行不同的功能,例如图像处理、分割、增强、AI、可视化和推理。在至少一个实施例中,***3500可以允许创建和提供虚拟仪器,所述虚拟仪器可以包括软件定义的部署管线3510,该软件定义的部署管线3510可以接收由设备生成的原始/未经处理的输入数据并输出经处理/重建的数据。在至少一个实施例中,表示虚拟仪器的部署管线3510(例如3510A和3510B)可以在管线中实现智能(诸如通过利用机器学习模型),以向***提供容器化的推理支持。在至少一个实施例中,虚拟仪器可以执行任何数量的容器,每个容器包括应用程序的实例。在至少一个实施例中,例如在想要实时处理的情况下,表示虚拟仪器的部署管线3510可以是静态的(例如,可以设置容器和/或应用程序),而在其他示例中,可以从应用程序或资源池中(例如,在容器注册表中)选择用于虚拟仪器的容器和/或应用程序(例如,基于每个请求)。
在至少一个实施例中,***3500可以作为一个或更多个虚拟仪器在设施处的例如计算***中被本地实例化或执行,该计算机***部署在放射机器、成像设备和/或设施处的另一设备类型旁边或与之通信。然而,在至少一个实施例中,可以在设备本身的计算***(例如,与成像设备集成在一起的计算***)中,在本地数据中心(例如,本地部署的数据中心)中和/或云环境中(例如,在云3526中)实例化或执行本地安装。在至少一个实施例中,在一些示例中,可以由超级计算机或其他HPC***实例化作为虚拟仪器操作的部署***3406。在至少一个实施例中,本地安装可以允许用于实时处理的高带宽用途(例如,通过更高吞吐量的本地通信接口,例如以太网上的RF)。在至少一个实施例中,在虚拟仪器支持超声设备或其他成像模态的情况下,实时或近实时处理可能特别有用,在该超声设备或其他成像模态中,期望或需要即时可视化以进行准确的诊断和分析。在至少一个实施例中,当本地需求超过本地容量或能力时,云计算架构可能够动态地突发到云计算服务提供商或其他计算集群。在至少一个实施例中,如在本文中关于训练***3404所描述的,云架构在被实现时可被调整用于训练神经网络或其他机器学习模型。在至少一个实施例中,在训练管线就位的情况下,机器学习模型可以在处理来自其支持的设备的附加数据时被不断地学习和改进。在至少一个实施例中,可以使用附加数据、新数据、现有机器学习模型和/或新的或更新的机器学习模型来持续改进虚拟仪器。
在至少一个实施例中,计算***可以包括本文所述的硬件3422中的部分或全部,并且硬件3422可以以多种方式中的任一种来分布,包括:在设备内,作为耦合到设备并位于其附近的计算设备的一部分,在设施处的本地数据中心中和/或在云3526中。在至少一个实施例中,由于部署***3406和相关联的应用程序或容器是在软件中创建的(例如,作为应用程序的离散容器化实例化),因此可以根据需要修改或定制虚拟仪器的行为、操作和配置以及由虚拟仪器生成的输出,无需更改或改变虚拟仪器支持的设备的原始输出。
图37A包括根据至少一个实施例的支持超声设备的虚拟仪器的示例数据流图。在至少一个实施例中,部署管线3510B可以利用***3500的一个或更多个服务3420。在至少一个实施例中,部署管线3510B和服务3420可以利用本地或云3526中的***的硬件3422。在一个实施例中,尽管未示出,但是可以通过管线管理器3512、应用程序协调***3528和/或并行计算平台3530来促进过程3700。
在至少一个实施例中,过程3700可以包括从超声设备3702接收成像数据。在至少一个实施例中,成像数据可以DICOM格式(或其他格式,例如RIS、CIS、符合REST、RPC、原始等)存储在PACS服务器上,也可以由***3500接收以通过部署管线3510进行处理,所述部署管线3510被选择或定制为超声设备3702的虚拟仪器(例如,虚拟超声)。在至少一个实施例中,可以直接从成像设备(例如,超声设备3702)接收成像数据,并由虚拟仪器对其进行处理。在至少一个实施例中,通信地耦合在成像设备和虚拟仪器之间的换能器或其他信号转换器可以将由成像设备生成的信号数据转换成可以由虚拟仪器处理的图像数据。在至少一个实施例中,原始数据和/或图像数据可应用于DICOM读取器3606,以提取数据,以供部署管线3510B的应用程序或容器使用。在至少一个实施例中,DICOM读取器3606可以利用数据扩充库3714(例如,NVIDIA的DALI)作为服务3420(例如,作为计算服务3516之一),用于提取、调整大小、重新缩放和/或以其他方式准备数据,以供应用程序或容器使用。
在至少一个实施例中,一旦准备好数据,就可以执行重建3706应用程序和/或容器,以将来自超声设备3702的数据重建为图像文件。在至少一个实施例中,在重建3706之后或与重建3706同时,可以执行检测3708应用程序和/或容器,以用于异常检测、对象检测、特征检测和/或与数据有关的其他检测任务。在至少一个实施例中,可以在检测3708期间使用在重建3706期间生成的图像文件以识别异常、对象、特征等。在至少一个实施例中,检测3708应用程序可以利用推理引擎3716(例如,作为AI服务3518之一),来对数据执行推理以生成检测。在至少一个实施例中,检测3708应用程序可以执行或调用一个或更多个机器学习模型(例如,来自训练***3404)。
在至少一个实施例中,一旦重建3706和/或检测3708完成,则从这些应用程序和/或容器输出的数据可用于生成在工作站或显示终端上显示的可视化3710,例如可视化3712(例如,灰度输出)。在至少一个实施例中,可视化可以允许技术人员或其他用户将关于超声设备3702的部署管线3510B的结果可视化。在至少一个实施例中,可以通过利用***3500的渲染组件3718(例如,可视化服务3520之一)来执行可视化3710。在至少一个实施例中,渲染组件3718可以执行2D、OpenGL或光线追踪服务以生成可视化3712。
图37B包括根据至少一个实施例的支持CT扫描仪的虚拟仪器的示例数据流图。在至少一个实施例中,部署管线3510C可以利用***3500的一个或更多个服务3420。在至少一个实施例中,部署管线3510C和服务3420可在本地或在云3526中利用***的硬件3422。在至少一个实施例中,尽管未示出,但是管线管理器3512、应用程序协调***3528和/或并行计算平台3530可以促进过程3720。
在至少一个实施例中,过程3720可以包括CT扫描仪3722生成可以由DICOM读取器3606接收的原始数据(例如,在处理等之后,直接经由PACS服务器3604接收)。在至少一个实施例中,虚拟CT(由部署管线3510C实例化)可以包括第一实时管线,用于监视患者(例如,患者运动检测AI 3726)和/或用于调整或优化CT扫描仪3722的曝光(例如,使用曝光控制AI3724)。在至少一个实施例中,一个或更多个应用程序(例如,3724和3726)可以利用服务3420,例如AI服务3518。在至少一个实施例中,曝光控制AI 3724应用程序(或容器)和/或患者运动检测AI 3726应用程序(或容器)的输出,可以用作对CT扫描仪3722和/或技术人员的反馈,以调整曝光(或CT扫描仪3722的其他设置)和/或通知患者减少运动。
在至少一个实施例中,部署管线3510C可以包括用于分析由CT扫描仪3722生成的数据的非实时管线。在至少一个实施例中,第二管线可以包括CT重建3608应用程序和/或容器、粗略检测AI 3728应用程序和/或容器、精细检测AI 3732应用程序和/或容器(例如,其中通过粗略检测AI 3728检测某些结果)、可视化3730应用程序和/或容器、以及DICOM写入器3612(和/或其他数据类型编写器,例如RIS、CIS、符合REST、RPC、原始文件等)应用程序和/或容器。在至少一个实施例中,由CT扫描仪3722生成的原始数据可以传递通过部署管线3510C的管线(被实例化为虚拟CT仪器)以生成结果。在至少一个实施例中,来自DICOM写入器3612的结果可被发送以供显示,和/或可被存储在PACS服务器3604上以供技术人员、从业者或其他用户稍后检索、分析或显示。
图38A示出了根据至少一个实施例的用于训练、重新训练或更新机器学习模型的过程3800的数据流图。在至少一个实施例中,可以使用作为非限制性示例的图35的***3500来执行过程3800。在至少一个实施例中,过程3800可以利用***3500的服务3420和/或硬件3422,如本文所述。在至少一个实施例中,由过程3800生成的精炼模型3812可以由部署***3406针对部署管线3510中的一个或更多个容器化的应用程序执行。
在至少一个实施例中,模型训练3414可包括使用新的训练数据(例如,新的输入数据(诸如客户数据集3806),和/或与输入数据相关联的新的地面实况数据)重新训练或更新初始模型3804(例如,预训练模型)。在至少一个实施例中,为了重新训练或更新初始模型3804,可以重置或删除初始模型3804的输出或损失层,和/或用更新的或新的输出或损失层代替。在至少一个实施例中,初始模型3804可以具有从先前的训练中保留下来的先前精细调整的参数(例如,权重和/或偏差),因此训练或重新训练3414可能不需要花费与从头开始训练模型一样长的时间或不需要那么多的处理。在至少一个实施例中,在模型训练3414期间,通过重置或替换初始模型3804的输出或损失层,在新的客户数据集3806(例如图34的图像数据3408)上生成预测时,可以基于与输出或损失层的精度相关联的损失计算,更新和重新调整新数据集的参数。
在至少一个实施例中,可以将经预训练的模型3506存储在数据存储或注册表中(例如,图34的模型注册表3424)。在至少一个实施例中,经预训练的模型3506可能已经至少部分地在除了执行过程3800的设施之外的一个或更多个设施处被训练。在至少一个实施例中,为了保护患者、对象或不同设施的客户的隐私和权利,经预训练的模型3506可能已经使用本地生成的客户或患者数据在本地进行了训练。在至少一个实施例中,可以使用云3526和/或其他硬件3422来训练经预训练的模型3506,但是机密的、受隐私保护的患者数据可以不被传送到云3526的任何组件(或其他非本地硬件)、由其使用或由其访问。在至少一个实施例中,如果使用来自不止一个设施的患者数据来训练经预训练的模型3506,则在来自另一设施的患者或客户数据上进行训练之前,经预训练的模型3506可能已经针对每个设施进行了单独训练。在至少一个实施例中,例如在客户或患者数据已发布隐私问题(例如,通过放弃,用于实验用途等),或者其中客户或患者数据包括在公共数据集中的情况下,来自任意数量的设施的客户或患者数据可以用于在本地和/或外部训练经预训练的模型3506,例如在数据中心中或其他云计算基础设施中。
在至少一个实施例中,在选择应用程序以在部署管线3510中使用时,用户还可以选择用于特定应用程序的机器学习模型。在至少一个实施例中,用户可能没有模型以使用,因此用户可以选择要与应用程序一起使用的经预训练的模型3506。在至少一个实施例中,经预训练的模型3506可能没有被优化用于在用户设施的客户数据集3806上生成准确的结果(例如,基于患者多样性、人口统计、所使用的医学成像设备的类型等)。在至少一个实施例中,在将经预训练的模型3506部署到部署管线3510中以与一个或更多个应用程序一起使用之前,经预训练的模型3506可以被更新、重新训练和/或微调,以用于在各个设施处使用。
在至少一个实施例中,用户可以选择要更新、重新训练和/或微调的经预训练的模型3506,并且经预训练的模型3506可以称为过程3800中训练***3404的初始模型3804。在至少一个实施例中,客户数据集3806(例如,成像数据、基因组数据、测序数据或由设施处的设备生成的其他数据类型)可用于对初始模型3804执行模型训练3414(其可包括但不限于传递学习),以生成精炼模型3812。在至少一个实施例中,可以由训练***3404生成与客户数据集3806相对应的地面实况数据。在至少一个实施例中,可以至少部分地由临床医生、科学家、医生、从业者在设施处生成地面实况数据(例如,如图34中的标记的临床数据3412)。
在至少一个实施例中,在一些示例中可以使用AI辅助注释3410生成地面实况数据。在至少一个实施例中,AI辅助注释3410(例如,使用AI辅助注释SDK实现)可以利用机器学习模型(例如,神经网络)生成用于客户数据集的建议或预测的地面实况数据。在至少一个实施例中,用户3810可以在计算设备3808上的用户界面(图形用户界面(GUI))内使用注释工具。
在至少一个实施例中,用户3810可以经由计算设备3808与GUI交互,以编辑或微调注释或自动注释。在至少一个实施例中,多边形编辑特征可以用于将多边形的顶点移动到更精确或微调的位置。
在至少一个实施例中,一旦客户数据集3806具有相关联的地面实况数据,则地面实况数据(例如,来自AI辅助注释、手动标记等)可以在模型训练3414期间用于生成精炼模型3812。在至少一个实施例中,客户数据集3806可以被应用到初始模型3804任意次数,并且地面实况数据可以用于更新初始模型3804的参数,直到对于精炼模型3812达到可接受的精度水平为止。在至少一个实施例中,一旦生成精炼模型3812,就可以在设施处的一个或更多个部署管线3510内部署精炼模型3812,以用于执行关于医学成像数据的一个或更多个处理任务。
在至少一个实施例中,可以将精炼模型3812上传到模型注册表3424中的经预训练的模型3506,以由另一个设施选择。在至少一个实施例中,他的过程可以在任意数量的设施处完成,使得可以在新数据集上对精炼模型3812进一步精炼任意次数,以生成更通用的模型。
图38B是根据至少一个实施例的用于利用经预训练的注释模型来增强注释工具的客户端-服务器架构3832的示例图示。在至少一个实施例中,可以基于客户端-服务器架构3832来实例化AI辅助注释工具3836。在至少一个实施例中,成像应用程序中的注释工具3836可以帮助放射线医生,例如识别器官和异常。在至少一个实施例中,成像应用程序可以包括软件工具,作为非限制性示例,所述软件工具帮助用户3810识别原始图像3834中(例如,在3D MRI或CT扫描中)的特定感兴趣器官上的几个极值点,并接收特定器官的所有2D切片的自动注释结果。在至少一个实施例中,结果可以作为训练数据3838存储在数据存储中,并且用作(例如但不限于)用于训练的地面实况数据。在至少一个实施例中,当计算设备3808发送用于AI辅助注释3410的极值点时,例如,深度学习模型可以接收该数据作为输入并返回分割器官或异常的推理结果。在至少一个实施例中,预实例化的注释工具(例如图38B中的AI辅助注释工具3836B)可以通过对服务器(诸如注释助手服务器3840)进行API调用(例如API调用3844)来增强,注释助手服务器3840可包括存储在例如注释模型注册表中的一组经预训练的模型3842。在至少一个实施例中,注释模型注册表可以存储经预训练的模型3842(例如,机器学习模型,诸如深度学习模型),其被预训练以对特定器官或异常执行AI辅助注释。在至少一个实施例中,可以通过使用训练管线3504来进一步更新这些模型。在至少一个实施例中,随着添加新的标记的临床数据3412,可以随时间改进预安装的注释工具。
推理和/或训练逻辑515用于执行与一个或更多个实施例相关联的推理和/或训练操作。本文结合图5A和/或图5B提供关于推理和/或训练逻辑515的细节。
可以鉴于以下条款来描述本公开的至少一个实施例:
1.一种***,包括:一个或更多个处理器;以及存储器,其存储指令,所述指令由于由所述一个或更多个处理器执行而致使所述***:将客户端集合分配给第一硬件加速器,其中所述客户端集合中的第一客户端提供用于处理的一批帧;生成与使用所述第一硬件加速器处理该批帧相关联的第一度量超过阈值的第一确定;以及响应于所述第一确定,将所述客户端集合的客户端子集分配给第二硬件加速器。
2.如条款1所述的***,其中所述存储器还存储指令,所述指令由于由所述一个或更多个处理器执行而使所述***:生成与第一硬件加速器相关联的所述第一度量低于所述阈值的第二确定;以及响应于所述第二确定,将所述客户端集合的所述客户端子集分配给所述第一硬件加速器。
3.如条款1或2所述的***,其中所述第一度量还包括指示所述第一硬件加速器的活动的百分比的值。
4.如条款1-3中任一项所述的***,其中所述第一硬件加速器还包括视频图像合成器(VIC)。
5.如条款1-4中任一项所述的***,其中所述第二硬件加速器还包括图形处理单元(GPU)。
6.如条款1-5中任一项所述的***,其中所述第一度量还包括所述第一客户端利用所述第一硬件加速器执行对所述一批帧的处理的时间量。
7.如条款1-6中任一项所述的***,其中所述第一度量还包括所述第一硬件加速器用于代表所述第一客户端处理该批帧的处理能力的百分比。
8.如条款1-7中任一项所述的***,其中所述第一度量还包括通过至少处理由所述第一客户端提供的该批帧而产生的平均负载量。
9.如条款1-8中任一项所述的***,其中所述第一确定是在时间间隔期间生成的。
10.如条款1-9中任一项所述的***,其中所述第一确定是至少部分地基于历史数据生成的。
11.如条款1-10中任一项所述的***,其中使所述***将所述客户端集合的所述客户端子集分配给所述第二硬件加速器的指令还包括指令,该指令由于由所述一个或更多个处理器执行而使所述***至少部分地基于用户提供的偏好将所述客户端集合的所述客户端子集分配给所述第二硬件加速器。
12.如条款1-11中任一项所述的***,其中所述阈值由用户指定。
13.如条款1-12中任一项所述的***,其中用户指示在所述第一硬件加速器和所述第二硬件加速器之间以代表所述客户端集合中的至少一个客户端进行处理的偏好。
14.如条款1-13中任一项所述的***,其中所述第一度量是从包括在所述第一硬件加速器中的硬件性能计数器获得的。
15.如条款1-14中任一项所述的***,其中所述第一硬件加速器还包括现场可编程门阵列(FPGA)。
16.如条款1-15中任一项所述的***,其中所述存储器还存储指令,该指令由于由所述一个或更多个处理器执行而使所述***通过***调用获得所述第一度量。
17.如条款1-16中任一项所述的***,其中所述客户端集合还包括人工智能管线的中组件集合。
18.如条款1-17中任一项所述的***,其中所述人工智能管线包括一个或更多个神经网络。
19.如条款1-18中任一项所述的***,其中所述存储器还存储指令,该指令由于由所述一个或更多个处理器执行而使所述***致使所述第一硬件加速器通过至少将该批帧从第一格式转换为第二格式而处理该批帧。
20.如条款1-19中任一项所述的***,其中所述存储器还存储指令,该指令由于由所述一个或更多个处理器执行而使所述***致使所述第一硬件加速器通过至少缩放该批帧而处理该批帧。
21.如条款1-20中任一项所述的***,其中所述存储器还存储指令,该指令由于由所述一个或更多个处理器执行而使所述***致使所述第一硬件加速器通过至少修改与该批帧中的至少一个帧相关联的一个或更多个颜色值而处理该批帧。
22.一种方法,包括:将一个或更多个应用程序客户端分配给视频图像合成器(VIC)引擎;将VIC引擎为所述一个或更多个应用程序客户端执行处理所使用的平均时间与帧处理阈值进行比较;至少部分地基于所述VIC引擎使用的平均时间,对到处理单元的所述一个或更多个应用程序客户端中的应用程序客户端的处理负载进行负载均衡;确定所述处理单元为所述应用程序客户端执行处理所使用的平均时间低于至少一个其他应用程序客户端;以及将所述应用程序客户端的所述处理负载从所述处理单元移动回到所述VIC。
23.如条款22所述的方法,其中所述确定和所述移动被重复一次或更多次。
24.如条款22或23所述的方法,其中所述帧处理阈值至少部分地基于视频处理的帧速率来确定。
25.如条款22-24中任一项所述的方法,其中所述负载均衡是使用负载均衡器来执行的。
26.如条款25所述的方法,其中所述负载均衡器包括处理线程。
27.如条款25或26所述的方法,其中所述负载均衡器维护应用程序客户端表。
28.如条款27所述的方法,其中所述应用程序客户端表包括分配给每个客户端的处理引擎和所述客户端计算每个处理引擎的变换所花费的平均时间。
29.如条款22-28中任一项所述的方法,其中所述处理单元包括GPU。
30.一种非暂时性计算机可读存储介质,在其上存储可执行指令,所述指令由于由计算机***的一个或更多个处理器执行,使所述计算机***:获得与视频图像合成器(VIC)相关联的性能数据,所述性能数据与分配给VIC的应用程序客户端相关;至少部分基于所述性能数据确定满足一个或更多个条件;以及作为满足所述一个或更多个条件的结果,将所述应用程序客户端分配给第二处理器,以使所述第二处理器减轻来自所述VIC的负载。
31.如条款30所述的非暂时性计算机可读存储介质,其中所述指令进一步包括指令,该指令由于由所述一个或更多个处理器执行而使所述计算机***将所述应用程序客户端重新分配给所述VIC。
32.如条款30或31所述的非暂时性计算机可读存储介质,其中所述第二处理器还包括现场可编程门阵列(FPGA)。
33.如条款30-32中任一项所述的非暂时性计算机可读存储介质,其中所述指令进一步包括指令,该指令由于由所述一个或更多个处理器执行而使所述计算机***维护所述应用程序客户端是其成员的应用程序客户端表。
34.如条款33所述的非暂时性计算机可读存储介质,其中所述应用程序客户端表包括指示所述VIC或所述第二处理器被分配给所述应用程序客户端的信息以及所述VIC或所述第二处理器计算所述应用程序客户端的变换所花费的平均时间。
35.一种方法,包括:
将一个或更多个应用程序客户端分配给视频图像合成器(VIC)引擎;
将所述VIC引擎为所述一个或更多个应用程序客户端中的每一者执行处理所使用的平均时间与帧处理阈值进行比较;
对到处理单元的所述VIC引擎使用的平均时间最短的应用程序客户端的处理负载进行负载均衡;
确定所述VIC引擎为所有剩余应用程序客户端使用的平均时间何时低于帧处理阈值;以及
将所述应用程序客户端中的剩余处理负载从第二处理单元移动回到VIC。
36.如条款35所述的方法,其中所述确定和所述移动被无限地重复。
37.如条款35或36所述的方法,其中所述帧处理阈值取决于视频处理的帧速率。
38.如条款35-37中任一项所述的方法,其中所述负载均衡是使用负载均衡器来执行的。
39.如条款38所述的方法,其中所述负载均衡器包括处理线程。
40.如条款38或39所述的方法,其中所述负载均衡器维护应用程序客户端表。
41.如条款40所述的方法,其中所述应用程序客户端表包括分配给每个客户端的处理引擎和客户端计算每个处理引擎的变换所花费的平均时间。
42.如条款35-41中任一项所述的方法,其中所述处理单元包括GPU。
在至少一个实施例中,单个半导体平台可以指唯一的单一基于半导体的集成电路或芯片。在至少一个实施例中,可以使用具有增加的连接性的多芯片模块,其模拟芯片上的操作,并且相对于利用传统的中央处理单元(“CPU”)和总线实现方式进行了实质性的改进。在至少一个实施例中,根据用户的需求,各种模块也可以分开放置或以半导体平台的各种组合放置。
在至少一个实施例中,返回参考图11,机器可读的可执行代码或计算机控制逻辑算法形式的计算机程序被存储在主存储器1104和/或辅助存储中。根据至少一个实施例,如果由一个或更多个处理器执行,则计算机程序使***1100能够执行各种功能。在至少一个实施例中,存储器1104、存储和/或任何其他存储是计算机可读介质的可能示例。在至少一个实施例中,辅助存储可以指代任何合适的存储设备或***,例如硬盘驱动器和/或可移除存储驱动器,其代表软盘驱动器、磁带驱动器、光盘驱动器、数字多功能盘(“DVD”)驱动器、记录设备、通用串行总线(“USB”)闪存等。在至少一个实施例中,各个先前附图的架构和/或功能是在CPU 1102;并行处理***1112;能够具有两个CPU 1102的至少部分能力的集成电路;并行处理***1112;芯片组(例如,设计成作为执行相关功能的单元工作并出售的一组集成电路等);以及/或集成电路的任何适当组合的环境中实现的。
在至少一个实施例中,各个先前附图的架构和/或功能在通用计算机***、电路板***、专用于娱乐目的的游戏控制台***、专用***等的环境中实现。在至少一个实施例中,计算机***1100可以采取台式计算机、膝上型计算机、平板电脑、服务器、超级计算机、智能电话(例如,无线、手持设备)、个人数字助理(“PDA”)、数码摄像头、车辆、头戴式显示器、手持式电子设备、移动电话设备、电视、工作站、游戏机、嵌入式***和/或任何其他类型的逻辑的形式。
在至少一个实施例中,并行处理***1112包括但不限于多个并行处理单元(“PPU”)1114和相关联的存储器1116。在至少一个实施例中,PPU1114经由互连1118和交换机1120或多路复用器连接到主机处理器或其他***设备。在至少一个实施例中,并行处理***1112在可并行化的PPU1114上分配计算任务,例如,作为跨多个图形处理单元(“GPU”)线程块的计算任务分布的一部分。在至少一个实施例中,在PPU 1114中的一些或全部之间共享和访问存储器(例如,用于读取和/或写入访问),尽管这种共享存储器可能引发相对于使用本地存储器和驻留在PPU 1114上的寄存器的性能损失。在至少一个实施例中,通过使用命令(诸如__syncthreads())来同步PPU 1114的操作,其中块中的所有线程(例如,跨多个PPU1114执行)在进行之前到达某个代码执行点。
其他其他变型在本公开的精神内。因此,尽管公开的技术易于进行各种修改和替代构造,但是某些示出的其实施例在附图中示出并且已经在上面进行了详细描述。然而,应理解,无意将公开内容限制为所公开的一个或更多个特定形式,而是相反,其意图是涵盖落入如所附权利要求书所定义的本公开内容的精神和范围内的所有修改、替代构造和等同物。
除非另有说明或显然与上下文矛盾,否则在描述所公开的实施例的上下文中(特别是在所附权利要求的上下文中),术语“一”和“一个”和“该”以及类似指代的使用应被解释为涵盖单数和复数,而不是作为术语的定义。除非另有说明,否则术语“包括”、“具有”、“包含”和“含有”应被解释为开放式术语(意味着“包括但不限于”)。术语“连接”(在未经修改时指的是物理连接)应解释为部分或全部包含在内、附接到或连接在一起,即使有某些介入。除非本文另外指出,否则本文中对数值范围的引用仅旨在用作分别指代落入该范围内的每个单独值的简写方法,并且每个单独值都被并入说明书中,就如同其在本文中被单独叙述一样。在至少一个实施例中,除非另外指出或与上下文矛盾,否则术语“集”(例如“项目集”)或“子集”的使用应解释为包括一个或更多个成员的非空集合。此外,除非另外指出或与上下文矛盾,否则术语相应集的“子集”不一定表示对应集的适当子集,而是子集和对应集可以相等。
除非以其他方式明确指出或与上下文明显矛盾,否则诸如“A,B和C中的至少一个”或“A,B与C中的至少一个”形式的短语之类的连接语在上下文中理解为通常用来表示项目、条款等,其可以是A或B或C,也可以是A和B和C集的任何非空子集。例如,在具有三个成员的集的说明性示例中,连接短语“A,B和C中的至少一个”和“A,B与C中的至少一个”是指以下任意集:{A},{B},{C},{A,B},{A,C},{B,C},{A,B,C}。因此,这种连接语言通常不旨在暗示某些实施例要求存在A中的至少一个,B中的至少一个和C中的至少一个。另外,除非另有说明或与上下文矛盾,否则术语“多个”表示复数的状态(例如,“多个项目”表示多个项目)。在至少一个实施例中,多个项目中项目的数量至少为两个,但如果明确指示或通过上下文指示,则可以更多。此外,除非另有说明或从上下文中可以清楚得知,否则短语“基于”是指“至少部分基于”而不是“仅基于”。
除非本文另外指出或与上下文明显矛盾,否则本文描述的过程的操作可以任何合适的顺序执行。在至少一个实施例中,诸如本文所述的那些过程(或其变形和/或其组合)之类的过程在配置有可执行指令的一个或更多个计算机***的控制下执行,并且被实现为代码(例如,可执行指令,一个或更多个计算机程序或一个或更多个应用程序),该代码通过硬件或其组合在一个或更多个处理器上共同执行。在至少一个实施例中,代码以例如计算机程序的形式存储在计算机可读存储介质上,该计算机程序包括可由一个或更多个处理器执行的多个指令。在至少一个实施例中,计算机可读存储介质是非暂时性计算机可读存储介质,其排除了暂时性信号(例如,传播的瞬态电或电磁传输),但包括非暂时性数据存储电路(例如,缓冲区、高速缓存和队列)。在至少一个实施例中,代码(例如,可执行代码或源代码)被存储在其上存储有可执行指令的一组一个或更多个非暂时性计算机可读存储介质(或用于存储可执行指令的其他存储器)上,该可执行指令在由计算机***的一个或更多个处理器执行时(即,作为被执行的结果),使得计算机***执行本文所述的操作。在至少一个实施例中,一组非暂时性计算机可读存储介质包括多个非暂时性计算机可读存储介质,并且多个非暂时性计算机可读存储介质中的个体非暂时性存储介质中的一个或更多个缺少全部代码,而是多个非暂时性计算机可读存储介质共同存储全部代码。在至少一个实施例中,可执行指令被执行,以使得不同的指令由不同的处理器执行,例如,非暂时性计算机可读存储介质存储指令,并且主中央处理单元(“CPU”)执行一些指令,而图形处理单元(“GPU”)执行其他指令。在至少一个实施例中,计算机***的不同组件具有单独的处理器,并且不同的处理器执行指令的不同子集。
在至少一个实施例中,算术逻辑单元是一组组合逻辑电路,其采用一个或更多个输入来产生结果。在至少一个实施例中,处理器使用算术逻辑单元来实现数学运算,例如加法、减法或乘法。在至少一个实施例中,算术逻辑单元用于实现逻辑运算,例如逻辑与/或或者异或。在至少一个实施例中,算术逻辑单元是无状态的,并且由诸如半导体晶体管之类的物理开关组件制成以形成逻辑门。在至少一个实施例中,算术逻辑单元可以在内部作为具有关联时钟的有状态逻辑电路来操作。在至少一个实施例中,算术逻辑单元可以被构造为异步逻辑电路,其内部状态未保持在相关联的寄存器组中。在至少一个实施例中,处理器使用算术逻辑单元来组合存储在处理器中的一个或更多个寄存器中的操作数并产生可由处理器存储在另一寄存器或存储器位置中的输出。
在至少一个实施例中,作为处理由处理器检索的指令的结果,处理器将一个或更多个输入或操作数提供给算术逻辑单元,使算术逻辑单元至少部分地基于提供给算术逻辑单元的输入的指令代码产生结果。在至少一个实施例中,由处理器提供给ALU的指令代码至少部分地基于由处理器执行的指令。在至少一个实施例中,ALU中的组合逻辑处理输入并产生输出,该输出放置在处理器内的总线上。在至少一个实施例中,处理器在输出总线上选择目的地寄存器、存储器位置、输出设备或输出存储位置,从而对处理器进行计时使得由ALU产生的结果被发送到期望的位置。
在本申请的范围内,术语算术逻辑单元或ALU用于指代处理操作数以产生结果的任何计算逻辑电路。例如,在本文中,术语ALU可以指浮点单元、DSP、张量核、着色器核、协处理器或CPU。
因此,在至少一个实施例中,计算机***被配置为实现单独地或共同地执行本文所述的过程的操作的一个或更多个服务,并且这样的计算机***被配置有使能实施操作的适用的硬件和/或软件。此外,实现本公开的至少一个实施例的计算机***是单个设备,并且在另一个实施例中是分布式计算机***,其包括以不同方式操作的多个设备,使得分布式计算机***执行本文所述的操作,并且使得单个设备不执行所有操作。
本文提供的任何和所有示例或示例性语言(例如,“诸如”)的使用仅旨在更好地阐明本公开的实施例,并且不对公开的范围构成限制,除非另有要求。说明书中的任何语言都不应被解释为表示任何未要求保护的要素对于实践公开内容是必不可少的。
本文引用的所有参考文献,包括出版物、专利申请和专利,均通过引用并入本文,其程度就如同每个参考文献被单独且具体地指示为以引用的方式并入本文并且其全部内容在本文中阐述一样。
在说明书和权利要求中,可以使用术语“耦合”和“连接”以及它们的派生词。应当理解,这些术语可能不旨在作为彼此的同义词。相反,在特定示例中,“连接”或“耦合”可用于指示两个或更多个元件彼此直接或间接物理或电接触。“耦合”也可能意味着两个或更多个元素彼此不直接接触,但仍彼此协作或交互。
除非另有明确说明,否则可以理解,在整个说明书中,诸如“处理”、“计算”、“计算”、“确定”等之类的术语,是指计算机或计算***或类似的电子计算设备的动作和/或过程,其将计算***的寄存器和/或存储器中表示为物理量(例如电子)的数据处理和/或转换为类似表示为计算***的存储器、寄存器或其他此类信息存储、传输或显示设备中的物理量的其他数据。
以类似的方式,术语“处理器”可以指处理来自寄存器和/或存储器的电子数据并将该电子数据转换成可以存储在寄存器和/或存储器中的其他电子数据的任何设备或存储器的一部分。作为非限制性示例,“处理器”可以是CPU、DPU或GPU。“计算平台”可以包括一个或更多个处理器。如本文所使用的,“软件”进程可以包括例如随时间执行工作的软件和/或硬件实体,诸如任务、线程和智能代理。同样,每个过程可以指代多个过程,以连续地或间歇地顺序地或并行地执行指令。在至少一个实施例中,术语“***”和“方法”在本文中可以互换使用,只要***可以体现一个或更多个方法,并且方法可以被认为是***。
在本文件中,可以参考获得、获取、接收或将模拟或数字数据输入子***、计算机***或计算机实现的机器中。在至少一个实施例中,可以通过多种方式来完成获得、获取、接收或输入模拟和数字数据的过程,例如通过接收作为函数调用或对应用程序编程接口的调用的参数的数据。在至少一个实施例中,可以通过经由串行或并行接口传输数据来完成获得、获取、接收或输入模拟或数字数据的过程。在至少一个实施例中,可以通过经由计算机网络将数据从提供实体传输到获取实体来完成获得、获取、接收或输入模拟或数字数据的过程。在至少一个实施例中,也可以参考提供、输出、传送、发送或呈现模拟或数字数据。在各种示例中,提供、输出、传送、发送或呈现模拟或数字数据的过程可以通过将数据作为函数调用的输入或输出参数、应用程序编程接口或进程间通信机制的参数进行传输来实现。
尽管本文的描述阐述了所描述的技术的示例实现,但是其他架构可以用于实现所描述的功能,并且旨在落入本公开的范围内。此外,尽管出于描述的目的在上面定义了具体的职责分配,但是根据情况,可以以不同的方式分配和划分各种功能和职责。
此外,尽管已经用特定于结构特征和/或方法动作的语言描述了主题,但是应当理解,所附权利要求书所要求保护的主题不必限于所描述的特定特征或动作。而是,公开了特定的特征和动作作为实现权利要求的示例性形式。

Claims (34)

1.一种***,包括:
一个或更多个处理器;以及
存储器,其存储指令,所述指令由于由所述一个或更多个处理器执行而使所述***:
将客户端集合分配给第一硬件加速器,其中所述客户端集合中的第一客户端提供用于处理的一批帧;
生成与使用所述第一硬件加速器处理该批帧相关联的第一度量超过阈值的第一确定;以及
响应于所述第一确定,将所述客户端集合的客户端子集分配给第二硬件加速器。
2.如权利要求1所述的***,其中,所述存储器还存储指令,所述指令由于由所述一个或更多个处理器执行而使所述***:
生成与所述第一硬件加速器相关联的所述第一度量低于所述阈值的第二确定;以及
响应于所述第二确定,将所述客户端集合的所述客户端子集分配给所述第一硬件加速器。
3.如权利要求1所述的***,其中所述第一度量还包括指示所述第一硬件加速器的活动的百分比的值。
4.如权利要求1所述的***,其中所述第一硬件加速器还包括视频图像合成器(VIC)。
5.如权利要求1所述的***,其中所述第二硬件加速器还包括图形处理单元(GPU)。
6.如权利要求1所述的***,其中所述第一度量还包括所述第一客户端利用所述第一硬件加速器执行该批帧的处理的时间量。
7.如权利要求1所述的***,其中所述第一度量还包括所述第一硬件加速器用于代表所述第一客户端处理该批帧的处理能力的百分比。
8.如权利要求1所述的***,其中所述第一度量还包括通过至少处理由所述第一客户端提供的该批帧而产生的平均负载量。
9.如权利要求1所述的***,其中所述第一确定是在时间间隔期间生成的。
10.如权利要求1所述的***,其中所述第一确定是至少部分地基于历史数据生成的。
11.如权利要求1所述的***,其中使所述***将所述客户端集合的所述客户端子集分配给所述第二硬件加速器的指令还包括指令,该指令由于由所述一个或更多个处理器执行而使所述***至少部分地基于用户提供的偏好将所述客户端集合的所述客户端子集分配给所述第二硬件加速器。
12.如权利要求1所述的***,其中所述阈值由用户指定。
13.如权利要求1所述的***,其中用户指示在所述第一硬件加速器和所述第二硬件加速器之间代表所述客户端集合中的至少一个客户端进行处理的偏好。
14.如权利要求1所述的***,其中所述第一度量是从包括在所述第一硬件加速器中的硬件性能计数器获得的。
15.如权利要求1所述的***,其中所述第一硬件加速器还包括现场可编程门阵列(FPGA)。
16.如权利要求1所述的***,其中所述存储器还存储指令,该指令由于由所述一个或更多个处理器执行而使所述***通过***调用获得所述第一度量。
17.如权利要求1所述的***,其中所述客户端集合还包括人工智能管线中的组件集合。
18.如权利要求17所述的***,其中所述人工智能管线包括一个或更多个神经网络。
19.如权利要求1所述的***,其中所述存储器还存储指令,该指令由于由所述一个或更多个处理器执行而使所述***致使所述第一硬件加速器通过至少将该批帧从第一格式转换为第二格式而处理该批帧。
20.如权利要求1所述的***,其中所述存储器还存储指令,该指令由于由所述一个或更多个处理器执行而使所述***致使所述第一硬件加速器通过至少缩放该批帧而处理该批帧。
21.如权利要求1所述的***,其中所述存储器还存储指令,该指令由于由所述一个或更多个处理器执行而使所述***致使所述第一硬件加速器通过至少修改与该批帧中的至少一个帧相关联的一个或更多个颜色值而处理该批帧。
22.一种方法,包括:
将一个或更多个应用程序客户端分配给视频图像合成器(VIC)引擎;
将所述VIC引擎为所述一个或更多个应用程序客户端执行处理所使用的平均时间与帧处理阈值进行比较;
至少部分地基于所述VIC引擎使用的平均时间,对到处理单元的所述一个或更多个应用程序客户端中的应用程序客户端的处理负载进行负载均衡;
确定所述处理单元为所述应用程序客户端执行处理所使用的平均时间低于至少一个其他应用程序客户端;以及
将所述应用程序客户端的所述处理负载从所述处理单元移动回到所述VIC。
23.如权利要求22所述的方法,其中所述确定和所述移动被重复一次或更多次。
24.如权利要求22所述的方法,其中所述帧处理阈值至少部分地基于视频处理的帧速率来确定。
25.如权利要求22所述的方法,其中所述负载均衡是使用负载均衡器来执行的。
26.如权利要求25所述的方法,其中所述负载均衡器包括处理线程。
27.如权利要求25所述的方法,其中所述负载均衡器维护应用程序客户端表。
28.如权利要求27所述的方法,其中所述应用程序客户端表包括分配给每个客户端的处理引擎和所述客户端计算每个处理引擎的变换所花费的平均时间。
29.如权利要求22所述的方法,其中所述处理单元包括GPU。
30.一种非暂时性计算机可读存储介质,在其上存储可执行指令,所述指令由于由计算机***的一个或更多个处理器执行,使所述计算机***:
获得与视频图像合成器(VIC)相关联的性能数据,所述性能数据与分配给所述VIC的应用程序客户端相关;
至少部分地基于所述性能数据确定满足一个或更多个条件;以及
作为满足所述一个或更多个条件的结果,将所述应用程序客户端分配给第二处理器,以使所述第二处理器减轻来自所述VIC的负载。
31.如权利要求30所述的非暂时性计算机可读存储介质,其中所述指令还包括指令,该指令由于由所述一个或更多个处理器执行而使所述计算机***将所述应用程序客户端重新分配给所述VIC。
32.如权利要求30所述的非暂时性计算机可读存储介质,其中所述第二处理器还包括现场可编程门阵列(FPGA)。
33.如权利要求30所述的非暂时性计算机可读存储介质,其中所述指令还包括指令,该指令由于由所述一个或更多个处理器执行而使所述计算机***维护所述应用程序客户端是其成员的应用程序客户端表。
34.如权利要求33所述的非暂时性计算机可读存储介质,其中所述应用程序客户端表包括指示所述VIC或所述第二处理器被分配给所述应用程序客户端的信息以及所述VIC或所述第二处理器计算所述应用程序客户端的变换所花费的平均时间。
CN202180010959.1A 2020-08-03 2021-08-02 用于实时深度学习分析操作的动态负载均衡 Pending CN114981779A (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US202063060666P 2020-08-03 2020-08-03
US63/060,666 2020-08-03
US17/330,710 US20220035684A1 (en) 2020-08-03 2021-05-26 Dynamic load balancing of operations for real-time deep learning analytics
US17/330,710 2021-05-26
PCT/US2021/044239 WO2022031629A1 (en) 2020-08-03 2021-08-02 Dynamic load balancing of operations for real-time deep learning analytics

Publications (1)

Publication Number Publication Date
CN114981779A true CN114981779A (zh) 2022-08-30

Family

ID=77520802

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202180010959.1A Pending CN114981779A (zh) 2020-08-03 2021-08-02 用于实时深度学习分析操作的动态负载均衡

Country Status (5)

Country Link
US (1) US20220035684A1 (zh)
JP (1) JP2023537649A (zh)
CN (1) CN114981779A (zh)
DE (1) DE112021001164T5 (zh)
WO (1) WO2022031629A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116389361A (zh) * 2023-04-24 2023-07-04 中科驭数(北京)科技有限公司 Dpu中内核的流量分发方法、装置、设备及存储介质
CN116679988A (zh) * 2023-08-02 2023-09-01 武汉芯必达微电子有限公司 硬件加速单元、硬件加速方法、芯片及存储介质
CN118098611A (zh) * 2023-12-15 2024-05-28 中国人民解放军海军第九七一医院 一种静脉治疗管理云平台的构建方法

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114072314B (zh) * 2019-06-26 2024-06-11 株式会社Ihi 驾驶控制***
WO2021199283A1 (ja) * 2020-03-31 2021-10-07 富士通株式会社 画像処理制御装置、画像処理制御プログラム、及び画像処理制御方法
US11507443B2 (en) * 2020-04-10 2022-11-22 Micron Technology, Inc. Memory fault map for an accelerated neural network
US11884312B2 (en) * 2020-12-14 2024-01-30 Mimax, Inc. Object macrocells in frame locked rasters for real-time driving, positive train control, and general purpose anti-collision
US12002142B2 (en) * 2021-07-12 2024-06-04 Qualcomm Incorporated Performance overhead optimization in GPU scoping
US20230073891A1 (en) * 2021-09-09 2023-03-09 Beijing Bytedance Network Technology Co., Ltd. Multifunctional application gateway for security and privacy
US11606267B1 (en) * 2021-09-10 2023-03-14 Microsoft Technology Licensing, Llc Detecting and quantifying latency components in accessing cloud services
US11522948B1 (en) * 2022-02-04 2022-12-06 International Business Machines Corporation Dynamic handling of service mesh loads using sliced replicas and cloud functions
DE102022205835A1 (de) 2022-06-08 2023-12-14 Robert Bosch Gesellschaft mit beschränkter Haftung Verfahren zum Zuordnen von wenigstens einem Algorithmus des maschinellen Lernens eines Ensemble-Algorithmus des maschinellen Lernens zu einem von wenigstens zwei Rechenknoten zur Ausführung
DE102022116850B3 (de) 2022-07-06 2024-01-04 Cariad Se Verfahren und Steuergerät zum Betreiben einer Prozessorschaltung für die Verarbeitung eines Signaldatenstroms sowie Kraftfahrzeug
CN115662518A (zh) * 2022-12-27 2023-01-31 四川大学华西医院 一种基因测序存算协作***、方法和计算机可读存储介质
CN116578425B (zh) * 2023-07-11 2023-09-22 沐曦集成电路(上海)有限公司 一种基于光栅化的负载均衡方法及***

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5347622A (en) * 1991-04-12 1994-09-13 Accom Inc. Digital image compositing system and method
US7075541B2 (en) * 2003-08-18 2006-07-11 Nvidia Corporation Adaptive load balancing in a multi-processor graphics processing system
JP4101251B2 (ja) * 2005-05-24 2008-06-18 富士通株式会社 負荷分散プログラム、負荷分散方法、及び負荷分散装置
US8688430B1 (en) * 2007-03-19 2014-04-01 Oracle America, Inc. Using computational phases to model the load on a computer system
JP2010204876A (ja) * 2009-03-03 2010-09-16 Hitachi Ltd 分散システム
US8506402B2 (en) * 2009-06-01 2013-08-13 Sony Computer Entertainment America Llc Game execution environments
US8914527B2 (en) * 2009-06-30 2014-12-16 Citrix Systems, Inc. Methods and systems for load balancing using forecasting and overbooking techniques
US8533337B2 (en) * 2010-05-06 2013-09-10 Citrix Systems, Inc. Continuous upgrading of computers in a load balanced environment
JP5843459B2 (ja) * 2011-03-30 2016-01-13 インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation 情報処理システム、情報処理装置、スケーリング方法、プログラムおよび記録媒体
JP6242798B2 (ja) * 2011-10-10 2017-12-06 ヴィヴォーム インコーポレイテッド ビジュアルエフェクトのネットワークに基づくレンダリング及びステアリング
TWI566205B (zh) * 2012-11-02 2017-01-11 輝達公司 圖形驅動程式在顯像圖框中近似動態模糊的方法
US9690829B2 (en) * 2013-04-15 2017-06-27 Vmware, Inc. Dynamic load balancing during distributed query processing using query operator motion
US10606652B2 (en) * 2014-07-28 2020-03-31 Micro Focus Llc Determining tenant priority based on resource utilization in separate time intervals and selecting requests from a particular tenant based on the priority
US9967577B2 (en) * 2015-08-31 2018-05-08 Microsoft Technology Licensing, Llc Acceleration interface for video decoding
US10069681B2 (en) * 2015-12-31 2018-09-04 Amazon Technologies, Inc. FPGA-enabled compute instances
US10390114B2 (en) * 2016-07-22 2019-08-20 Intel Corporation Memory sharing for physical accelerator resources in a data center
US20180039516A1 (en) * 2016-08-08 2018-02-08 International Business Machines Corporation Heterogeneous auto-scaling using homogeneous auto-scaling groups
EP3480060B1 (en) * 2017-11-07 2022-09-21 STMicroelectronics S.r.l. A method of integrating cameras in vehicles, corresponding system, circuit, kit and vehicle
WO2019213086A1 (en) * 2018-05-02 2019-11-07 Visa International Service Association Self-learning alerting and anomaly detection in monitoring systems
WO2020072672A1 (en) * 2018-10-02 2020-04-09 Brainworks Foundry, Inc. Fluid client server partitioning of machines learning, ai software, and applications
US11157323B2 (en) * 2019-01-10 2021-10-26 International Business Machines Corporation Multiple metric based load prediction and resource allocation in an active stream processing job
US20200409748A1 (en) * 2019-06-28 2020-12-31 Intel Corporation Technologies for managing accelerator resources

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116389361A (zh) * 2023-04-24 2023-07-04 中科驭数(北京)科技有限公司 Dpu中内核的流量分发方法、装置、设备及存储介质
CN116389361B (zh) * 2023-04-24 2024-03-19 中科驭数(北京)科技有限公司 Dpu中内核的流量分发方法、装置、设备及存储介质
CN116679988A (zh) * 2023-08-02 2023-09-01 武汉芯必达微电子有限公司 硬件加速单元、硬件加速方法、芯片及存储介质
CN116679988B (zh) * 2023-08-02 2023-10-27 武汉芯必达微电子有限公司 硬件加速单元、硬件加速方法、芯片及存储介质
CN118098611A (zh) * 2023-12-15 2024-05-28 中国人民解放军海军第九七一医院 一种静脉治疗管理云平台的构建方法

Also Published As

Publication number Publication date
DE112021001164T5 (de) 2022-12-22
WO2022031629A1 (en) 2022-02-10
US20220035684A1 (en) 2022-02-03
JP2023537649A (ja) 2023-09-05

Similar Documents

Publication Publication Date Title
US20210252698A1 (en) Robotic control using deep learning
US20220035684A1 (en) Dynamic load balancing of operations for real-time deep learning analytics
CN115803756A (zh) 利用联合学习执行神经网络架构搜索的技术
US20220051094A1 (en) Mesh based convolutional neural network techniques
CN113673669A (zh) 使用神经网络对内容感知样式进行编码
CN114202005A (zh) 对象图像补全
CN113379819A (zh) 使用神经网络来扩展图像的技术
CN114139698A (zh) 用于神经网络的全球联合训练
CN114600113A (zh) 选择用于使用神经网络训练图像的注释
CN114730373A (zh) 用于循环神经网络的api
CN114596250A (zh) 使用神经网络的对象检测和碰撞避免
CN113743574A (zh) 用于修改和训练神经网络的技术
CN115004197A (zh) 使用神经网络和带注释的图像的图像标签生成
CN115271061A (zh) 神经网络的动态权重更新
CN115023737A (zh) 使用神经网络的属性感知的图像生成
CN114556941A (zh) 使用神经网络的视频压缩和解压缩
CN114331929A (zh) 使用神经网络的基于傅立叶变换的图像合成
CN115039140A (zh) 使用一个或更多个神经网络的增强的对象识别
CN114611658A (zh) 神经网络调度器
CN115136147A (zh) 用于神经网络模型的加速训练
CN114868135A (zh) 用于边缘计算应用程序的神经网络的混合量化
CN115516521A (zh) 智能视频分析和边缘计算***中的端到端动作识别
CN115237551A (zh) 用于并行执行的技术
CN115812222A (zh) 边界框的生成
CN114118399A (zh) 用于修剪神经网络的技术

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination