CN114880254A - 一种表项读取方法、装置及网络设备 - Google Patents

一种表项读取方法、装置及网络设备 Download PDF

Info

Publication number
CN114880254A
CN114880254A CN202210351147.XA CN202210351147A CN114880254A CN 114880254 A CN114880254 A CN 114880254A CN 202210351147 A CN202210351147 A CN 202210351147A CN 114880254 A CN114880254 A CN 114880254A
Authority
CN
China
Prior art keywords
controller
cache queue
command
interface module
sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210351147.XA
Other languages
English (en)
Inventor
李阳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ruijie Networks Co Ltd
Original Assignee
Ruijie Networks Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ruijie Networks Co Ltd filed Critical Ruijie Networks Co Ltd
Priority to CN202210351147.XA priority Critical patent/CN114880254A/zh
Publication of CN114880254A publication Critical patent/CN114880254A/zh
Priority to PCT/CN2023/085545 priority patent/WO2023186115A1/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0844Multiple simultaneous or quasi-simultaneous cache accessing
    • G06F12/0846Cache with multiple tag or data arrays being simultaneously accessible
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本发明提供一种表项读取方法、装置及网络设备,该方法包括,接收到读命令后,选择目标控制器,在相应的控制器标识缓存队列添加目标控制器标识,将读命令添加到对应的子命令缓存队列,将读命令发送给控制器,并将相应的模块标识添加至模块标识缓存队列;接收到表项后,获取模块标识缓存队列中最先存储的模块标识,将表项添加至对应的对应的子表项缓存队列,根据对应的控制器标识缓存队列中控制器标识添加的先后顺序,将子表项缓存队列中的表项发送至对应的接口模块。接口模块和控制器可以交叉传输读命令和表项,如果某一控制器故障,可以使用其他控制器,从而提高表项读取的可靠性;接口模块和控制器之间的接口的带宽可以共享,提高带宽的利用率。

Description

一种表项读取方法、装置及网络设备
技术领域
本发明涉及通信技术领域,特别涉及一种表项读取方法、装置及网络设备。
背景技术
随着网络技术的发展,路由器的路由表查询面临着高可靠性的挑战。双倍速率(Double Data Rate,DDR)同步动态随机存储器(Synchronous Dynamic Random AccessMemory,SDRAM)具有大容量和低成本的特点,通常用来存储路由表。
如图1所示,为相关技术中多个100G接口查表访问DDR的方案的架构图,包括表项配置模块101、查表引擎102、6个接口模块103、6个DDR控制器104和6个DDR SDRAM105,其中,各个接口模块103和各个DDR控制器104之间通过DDR接口连接。具体工作过程为:中央处理器(Central Processing Unit,CPU)调用表项配置模块101将路由表配置到各个DDRSDRAM105中;查表引擎102接收到报文后,对报文进行解析得到表项的存储地址,再触发与该存储地址对应的接口模块103,并向与该接口模块103对应的DDR控制器104发送读命令;该DDR控制器104接收到该读命令后,从与其对应的DDR SDRAM105中获取表项,并将该表项返回至与该DDR控制器104对应的接口模块103。
上述方案,接口模块、DDR控制器和DDR SDRAM是一一对应的,若某一DDR控制器故障,则无法处理对应的接口模块发送的读命令,从而会影响查表访问;并且,DDR接口之间的带宽不能共享。综上,现有技术中多接口DDR查表访问时可靠性低且不能最大利用其带宽。
发明内容
本发明实施例提供一种表项读取方法、装置及网络设备,用以解决现有技术中存在的多接口DDR查表访问时可靠性低且不能最大利用其带宽的问题。
第一方面,本发明实施例提供一种表项读取方法,应用于网络设备的表项读取器件包括的交叉模块中,所述表项读取器件还包括至少两个接口模块、至少两个控制器以及与每个控制器对应的存储器,所述方法包括:
接收所述至少两个接口模块中的任意接口模块发送的读命令后,根据各个控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息和预设轮询规则确定目标控制器,在所述任意接口模块对应的控制器标识缓存队列中添加所述目标控制器的控制器标识,并将所述读命令添加到所述目标控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列中;以及,
按照负载均衡原则将各个控制器的各个命令缓存队列包括的各个子命令缓存队列中的读命令发送给对应的控制器,并将发送的读命令所在的子命令缓存队列对应的接口模块的模块标识添加到所述发送的读命令对应的控制器的模块标识缓存队列中,以使各个控制器从对应的存储器获取接收到的读命令对应的表项;以及,
接收所述至少两个控制器中的任意控制器返回的表项后,从所述任意控制器对应的模块标识缓存队列中获取最先存储的目标模块标识,将接收到的表项添加到与所述目标模块标识对应的接口模块的表项缓存队列中与所述任意控制器对应的子表项缓存队列中;以及,
根据各个接口模块对应的控制器标识缓存队列中各个控制器标识添加的先后顺序,将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块。
基于上述方案,由于接口模块、控制器和存储器可以交叉传输读命令和表项,如果某一控制器故障,可以使用其他控制器,从而可以提高表项读取的可靠性,此外,由于接口模块、控制器和存储器不是一一对应的,因此,接口模块和控制器之间的接口的带宽可以共享,从而可以提高带宽的利用率。
在一种可能的实现方式中,所述根据各个控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息和预设轮询规则确定目标控制器,包括:
根据预设轮询规则确定上一次确定的目标控制器之后的候选控制器;
确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息;
若确定与所述任意接口模块对应的子命令缓存队列的状态信息为繁忙状态,则将所述候选控制器更新为所述候选控制器之后的控制器,执行所述确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息的步骤;
若确定与所述任意接口模块对应的子命令缓存队列的状态信息为非繁忙状态,则将所述候选控制器确定为本次的目标控制器。
基于上述方案,通过预设轮询规则确定候选控制器,然后确定该候选控制器的命令缓存队列中与任意接口模块对应的子命令缓存队列的状态信息,最后根据状态信息是繁忙还是非繁忙确定目标控制器,从而从候选控制器中选择非繁忙的控制器作为目标控制器,可以提高表项读取的效率。
在一种可能的实现方式中,确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息,具体包括:
获取所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列中存储的读命令的第一数量;
确定所述第一数量是否小于第一设定阈值;
若确定所述第一数量小于所述第一设定阈值,则确定与所述任意接口模块对应的子命令缓存队列的状态信息为非繁忙状态;
若确定所述第一数量不小于所述第一设定阈值,则确定与所述任意接口模块对应的子命令缓存队列的状态信息为繁忙状态。
基于上述方案,通过候选控制器的命令缓存队列中与任意接口模块对应的子命令缓存队列中存储的读命令的数量,与第一设定阈值进行比较,根据比较结果确定子命令缓存队列的状态信息为非繁忙状态或繁忙状态,由于第一设定阈值为预设的,从而可以灵活的设置子命令缓存队列的状态信息。
在一种可能的实现方式中,所述将所述候选控制器确定为本次的目标控制器之前,还包括:
确定所述候选控制器的状态信息;
若确定所述候选控制器的状态信息为异常,则将所述候选控制器更新为所述候选控制器之后的控制器,执行所述确定所述候选控制器的状态信息的步骤;
若确定所述候选控制器的状态信息为正常,则执行所述将所述候选控制器确定为本次的目标控制器的步骤。
基于上述方案,在将候选控制器确定为本次的目标控制器之前,根据候选控制器的状态信息为异常或正常,确定目标控制器,避免将异常的备选控制器作为目标控制器,从而使确定的目标控制器更准确,提高表项读取的可靠性。
在一种可能的实现方式中,所述确定所述候选控制器的状态信息,具体包括:
获取所述候选控制器发送的对获取的表项进行验证得到的错误信息;
确定获取的错误信息的第二数量是否大于第二设定阈值;
若确定所述第二数量大于所述第二设定阈值,则确定所述候选控制器的状态信息为异常;
若确定所述第二数量不大于所述第二设定阈值,则确定所述候选控制器的状态信息为正常。
基于上述方案,将获取到的候选控制器发送的对获取的表项进行验证得到的错误信息的数量,与第二设定阈值进行比较,根据比较结果确定候选控制器为正常或异常,由于第二设定阈值是预先设定的,从而可以提高确定候选控制器的状态信息的灵活性。
在一种可能的实现方式中,所述根据各个接口模块对应的控制器标识缓存队列中各个控制器标识添加的先后顺序,将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块,包括:
从各个接口模块对应的控制器标识缓存队列中获取最先存储的控制器标识;
将各个接口模块的各个表项缓存队列中与最先存储的控制器标识对应的子表项缓存队列中存储的表项发送给对应的接口模块。
基于上述方案,将接口模块的表项缓存队列中与最先存储的控制器标识对应的子表项缓存队列中存储的表项发送给对应的接口模块,从而可以保证表项的有序输出,提高表项读取的可靠性。
在一种可能的实现方式中,所述将所述表项添加到与所述目标模块标识对应的接口模块的表项缓存队列中与所述任意控制器对应的第一子表项缓存队列中之后,还包括:
从所述任意控制器对应的模块标识缓存队列中删除所述目标模块标识;
所述将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块之后,还包括:
从各个接口模块对应的控制器标识缓存队列中删除最先存储的控制器标识。
基于上述方案,删除最先存储的模块标识和最先存储的控制器标识,可以保证下次有序输出表项,提高表项读取的可靠性。
第二方面,本发明实施例还提供一种表项读取装置,应用于网络设备的表项读取器件包括的交叉模块中,所述表项读取器件还包括至少两个接口模块、至少两个控制器以及与每个控制器对应的存储器,所述表项读取装置包括命令交叉单元和数据交叉单元;
所述命令交叉单元,用于接收所述至少两个接口模块中的任意接口模块发送的读命令后,根据各个控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息和预设轮询规则确定目标控制器,在所述任意接口模块对应的控制器标识缓存队列中添加所述目标控制器的控制器标识,并将所述读命令添加到所述目标控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列中;以及,按照负载均衡原则将各个控制器的各个命令缓存队列包括的各个子命令缓存队列中的读命令发送给对应的控制器,并将发送的读命令所在的子命令缓存队列对应的接口模块的模块标识添加到所述发送的读命令对应的控制器的模块标识缓存队列中,以使各个控制器从对应的存储器获取接收到的读命令对应的表项;
所述数据交叉单元,用于接收所述至少两个控制器中的任意控制器返回的表项后,从所述任意控制器对应的模块标识缓存队列中获取最先存储的目标模块标识,将接收到的表项添加到与所述目标模块标识对应的接口模块的表项缓存队列中与所述任意控制器对应的子表项缓存队列中;以及,根据各个接口模块对应的控制器标识缓存队列中各个控制器标识添加的先后顺序,将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块。
在一种可能的实现方式中,所述命令交叉单元具体用于:
根据预设轮询规则确定上一次确定的目标控制器之后的候选控制器;
确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息;
若确定与所述任意接口模块对应的子命令缓存队列的状态信息为繁忙状态,则将所述候选控制器更新为所述候选控制器之后的控制器,执行所述确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息的步骤;
若确定与所述任意接口模块对应的子命令缓存队列的状态信息为非繁忙状态,则将所述候选控制器确定为本次的目标控制器。
在一种可能的实现方式中,所述命令交叉单元具体用于:
获取所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列中存储的读命令的第一数量;
确定所述第一数量是否小于第一设定阈值;
若确定所述第一数量小于所述第一设定阈值,则确定与所述任意接口模块对应的子命令缓存队列的状态信息为非繁忙状态;
若确定所述第一数量不小于所述第一设定阈值,则确定与所述任意接口模块对应的子命令缓存队列的状态信息为繁忙状态。
在一种可能的实现方式中,所述将所述候选控制器确定为本次的目标控制器之前,所述命令交叉单元还用于:
确定所述候选控制器的状态信息;
若确定所述候选控制器的状态信息为异常,则将所述候选控制器更新为所述候选控制器之后的控制器,执行所述确定所述候选控制器的状态信息的步骤;
若确定所述候选控制器的状态信息为正常,则执行所述将所述候选控制器确定为本次的目标控制器的步骤。
在一种可能的实现方式中,所述命令交叉单元具体用于:
获取所述候选控制器发送的对获取的表项进行验证得到的错误信息;
确定获取的错误信息的第二数量是否大于第二设定阈值;
若确定所述第二数量大于所述第二设定阈值,则确定所述候选控制器的状态信息为异常;
若确定所述第二数量不大于所述第二设定阈值,则确定所述候选控制器的状态信息为正常。
在一种可能的实现方式中,所述数据交叉单元具体用于:
从各个接口模块对应的控制器标识缓存队列中获取最先存储的控制器标识;
将各个接口模块的各个表项缓存队列中与最先存储的控制器标识对应的子表项缓存队列中存储的表项发送给对应的接口模块。
在一种可能的实现方式中,所述将接收到的表项添加到与所述目标模块标识对应的接口模块的表项缓存队列中与所述任意控制器对应的子表项缓存队列中之后,所述数据交叉单元还用于:
从所述任意控制器对应的模块标识缓存队列中删除所述目标模块标识;
所述将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块之后,所述交叉模块还用于:
从各个接口模块对应的控制器标识缓存队列中删除最先存储的控制器标识。
第三方面,本发明实施例还提供一种网络设备,包括表项读取器件,所述表项读取器件包括至少两个接口模块、至少两个控制器、与每个控制器对应的存储器以及如第二方面中任一项所述的表项读取装置。
第四方面,本发明实施例还提供一种计算机可读存储介质,包括:
所述计算机可读存储介质存储有计算机指令,当所述计算机指令在计算机上运行时,使得计算机执行如第一方面中任一项所述的方法。
上述第二方面至第四方面中的各个方面以及各个方面可能达到的技术效果请参照上述针对第一方面或第一方面中的各种可能方案可以达到的技术效果说明,这里不再重复赘述。
附图说明
为了更清楚地说明本申请的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术中多个100G接口查表访问DDR的方案的架构图;
图2为本发明实施例提供的一种表项读取的架构示意图;
图3为本发明实施例提供的一种表项读取的方法的流程示意图;
图4为本发明实施例提供的另一种表项读取的架构示意图;
图5为本发明实施例提供的一种DDR交叉模块的架构示意图;
图6为本发明实施例提供的另一种表项读取的架构示意图;
图7为本发明实施例提供的另一种表项读取的架构示意图;
图8为本发明实施例提供的一种表项的格式示意图。
具体实施方式
为了使本申请的目的、技术方案和优点更加清楚,下面将结合附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本申请保护的范围。
为了提高表项读取的可靠性以及提高接口带宽的利用率,本发明实施例提供了一种表项读取方法,应用于网络设备的表项读取器件包括的交叉模块200中,如图2所示,该表项读取器件还包括至少两个接口模块103、至少两个控制器300和与每个控制器对应的存储器400,如图3所示,该方法包括:
S301、接收至少两个接口模块中的任意接口模块发送的读命令后,根据各个控制器的命令缓存队列中与任意接口模块对应的子命令缓存队列的状态信息和预设轮询规则确定目标控制器,在任意接口模块对应的控制器标识缓存队列中添加目标控制器的控制器标识,并将读命令添加到目标控制器的命令缓存队列中与任意接口模块对应的子命令缓存队列中;
S302、按照负载均衡原则将各个控制器的各个命令缓存队列包括的各个子命令缓存队列中的读命令发送给对应的控制器,并将发送的读命令所在的子命令缓存队列对应的接口模块的模块标识添加到发送的读命令对应的控制器的模块标识缓存队列中,以使各个控制器从对应的存储器获取接收到的读命令对应的表项;
S303、接收至少两个控制器中的任意控制器返回的表项后,从任意控制器对应的模块标识缓存队列中获取最先存储的目标模块标识,将接收到的表项添加到与目标模块标识对应的接口模块的表项缓存队列中与任意控制器对应的子表项缓存队列中;
S304、根据各个接口模块对应的控制器标识缓存队列中各个控制器标识添加的先后顺序,将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块。
本发明实施例提供的表项读取方法,由于接口模块、控制器和存储器可以交叉传输读命令和表项,如果某一控制器故障,可以使用其他控制器,从而可以提高表项读取的可靠性,此外,由于接口模块、控制器和存储器不是一一对应的,因此,接口模块和控制器之间的接口的带宽可以共享,从而可以提高带宽的利用率。
在具体实施中,表项读取器件可以为现场可编程逻辑门阵列(FieldProgrammable Gate Array,FPGA),还可以为其他可编程的器件;本发明实施例中的控制器可以为DDR控制器,存储器可以为DDR SDRAM,交叉模块可以为DDR交叉模块,缓存队列可以为先入先出队列(First Input First Output,FIFO)。
下面以DDR交叉模块、DDR控制器、DDR SDRAM和缓存队列为FIFO为例,接口模块和控制器的数量均为6个对本发明实施例进行说明。如图4所示,为本发明实施例提供的一种表项读取的架构示意图。
基于图4所示的表项读取的架构图,DDR交叉模块402接收到6个接口模块103中任意接口模块103发送的读命令后,根据各个DDR控制器104的命令缓存队列中与任意接口401对应的子命令缓存队列的状态信息和预设轮询规则,确定目标DDR控制器,在任意接口模块103对应的控制器标识缓存队列中添加目标DDR控制器104的控制器标识,并将读命令添加到目标DDR控制器104的命令缓存队列中与任意接口模块103对应的子缓存队列中;以及按照负载均衡原则将各个DDR控制器104的各个命令缓存队列包括的各个子命令缓存队列中的读命令发送给对应的DDR控制器104,并将发送的读命令所在的子命令缓存队列对应的接口模块103的模块标识添加到发送的读命令对应的DDR控制器104的模块标识缓存队列中,以使各个DDR控制器从与其对应的DDR SDRAM105中获取接收到的读命令对应的表项;以及接收6个DDR控制器104中的任意DDR控制器104返回的表项后,从任意DDR控制器104对应的模块标识缓存队列中获取最先存储的目标模块标识,将接收到的表项添加到与目标模块标识对应的接口模块的表项缓存队列中与任意DDR控制器104对应的子表项缓存队列中;以及根据各个接口模块103对应的控制器标识缓存队列中各个控制器标识添加的先后顺序,将各个接口模块103的各个表项缓存队列中与各个DDR控制器104对应的子表项缓存队列中的表项发送给对应的接口模块103。
如图5所示,为本发明实施例提供的一种DDR交叉模块的架构示意图,从图5中可以看出,在具体实施中,DDR交叉模块402可以包括DDR命令交叉单元4021和DDR数据交叉单元4022,为了实现读命令和返回的表项能够正确保序输出,需要两类存储标识的FIFO,其中,FIFO1_n’为控制器标识缓存队列,与接口模块103一一对应,用于存储控制器标识,FIFO2_n’为模块标识缓存队列,与DDR控制器一一对应,用于存储接口模块103的模块标识,其中,n’=0~5。
本发明实施例中,每个接口模块对应一个模块标识,比如,接口模块0对应的模块标识为0,接口模块1对应的模块标识为1……,每个DDR控制器对应一个控制器标识,比如,DDR控制器0对应的控制器标识为0,DDR控制器1对应的控制器标识为1,DDR控制器2对应的控制器标识为2……。
如图6和图7所示,本发明实施例中除了包括FIFO1和FIFO2之外,还包括FIFO3和FIFO4。
其中,FIFO3为命令缓存队列,每个DDR控制器对应一个命令缓存队列FIFO3,比如,DDR控制器0对应的命令缓存队列为FIFO30,DDR控制器1对应的命令缓存队列为FIFO31……,针对每个命令缓存队列,包括与接口模块对应的子命令缓存队列,比如,DDR控制器0对应的命令缓存队列FIFO30中,包括与接口模块0对应的子命令缓存队列FIFO30_0,与接口模块1对应的子命令缓存队列FIFO30_1,与接口模块2对应的子命令缓存队列FIFO30_2,与接口模块3对应的子命令缓存队列FIFO30_3,与接口模块4对应的子命令缓存队列FIFO30_4,与接口模块5对应的子命令缓存队列FIFO30_5。
FIFO4为表项缓存队列,每个接口模块对应一个表项缓存队列FIFO4,比如,接口模块0对应的表项缓存队列为FIFO40,接口模块1对应的表项缓存队列为FIFO41……,针对每个表项缓存队列,包括与DDR控制器对应的子表项缓存队列,比如,接口模块0对应的表项缓存队列FIFO40中,包括与DDR控制器0对应的子表项缓存队列FIFO40_0,与DDR控制器1对应的子表项缓存队列FIFO40_1,与DDR控制器2对应的子表项缓存队列FIFO40_2,与DDR控制器3对应的子表项缓存队列FIFO40_3,与DDR控制器4对应的子表项缓存队列FIFO40_4,与DDR控制器5对应的子表项缓存队列FIFO40_5。
下面结合图6和图7,对本发明实施例提供的表项读取方法进行详细说明。
DDR命令交叉单元4021接收任意接口模块103发送的读命令,DDR命令交叉单元4021根据各个DDR控制器104的命令缓存队列FIFO3中与任意接口模块对应的子命令缓存队列的状态信息和预设轮询规则,确定目标DDR控制器,在任意接口模块103对应的控制器标识缓存队列FIFO1中添加目标DDR控制器的控制器标识,并将该读命令添加到目标DDR控制器的命令缓存队列FIFO3中与任意接口模块103对应的子命令缓存队列中。
比如,参照图6,接口模块0发送读命令,DDR命令交叉单元4021接收到读命令后,根据子命令缓存队列FIFO30_0、FIFO31_0、FIFO32_0、FIFO33_0、FIFO34_0和FIFO35_0的状态信息和预设轮询规则,确定目标DDR控制器为DDR控制器1,在FIFO1_0中添加DDR控制器1的控制器标识1,并将接收到的读命令添加到FIFO31_0中。
在具体实施中,确定目标DDR控制器,可以根据预设轮询规则确定上一次确定的目标DDR控制器之后的候选DDR控制器,然后确定候选DDR控制器的命令缓存队列中与任意接口模块对应的子命令缓存队列的状态信息,如果确定与任意接口模块对应的子命令缓存队列的状态信息为繁忙,则将候选DDR控制器更新为该候选DDR控制器之后的DDR控制器,执行确定候选DDR控制器的命令缓存队列中与任意接口模块对应的子命令缓存队列的状态信息的步骤;如果确定与任意接口对应的子命令缓存队列的状态信息为非繁忙,则将候选DDR控制器确定为本次的目标DDR控制器。
比如,预设轮询规则为按照DDR控制器的控制器标识,依次逐一轮询,结合图6,如果上一次确定的目标DDR控制器为DDR控制器0,则将DDR控制器1作为候选DDR控制器,如果读命令为接口模块0发送的,则确定子命令缓存队列FIFO31_0的状态信息,如果FIFO31_0的状态信息为非繁忙状态,则将DDR控制器1作为目标DDR控制器;如果FIFO31_0的状态信息为繁忙状态,则将DDR控制器2作为候选DDR控制器,重复上述步骤,直到确定出目标DDR控制器为止。
具体的,确定子命令缓存队列的状态信息时,可以获取候选DDR控制器的命令缓存队列中与任意接口对应的子命令缓存队列中存储的读命令的第一数量,确定该第一数量是否小于第一设定阈值,如果小于,则确定与任意接口模块对应的子命令缓存队列的状态信息为非繁忙状态,如果不小于,则确定为繁忙状态。
比如,结合图6,如果发送读命令的接口模块为接口模块0,候选DDR控制器为DDR控制器1,第一设定阈值为5,则获取FIFO31_0中读命令的数量为6,大于第一设定阈值,则确定FIFO31_0为繁忙状态。
在一种实施方式中,确定目标DDR控制器,除了考虑DDR控制器的命令缓存队列中与发送读命令的接口模块对应的子命令缓存队列的状态信息外,还需要确定该DDR控制器自身的状态信息,即异常或正常,只有在DDR控制器的状态信息为正常状态时,才能将该DDR控制器作为目标DDR控制器。
具体的,在配置表项的过程中,根据表项内容计算出CRC,记作CRC_WR,将CRC_WR放在表项的高位未使用的位中,如图8所示,为写入到DDR SDRAM中的表项的格式。
当进行表项返回时,DDR控制器获取到表项后,使用计算CRC_WR相同的算法对该表项中的表项内容进行计算,得到CRC_RD,DDR控制器从表项中获取CRC_WR,将CRC_WR与CRC_RD进行比较,如果相同,则确定此次返回的表项正确,否则确定返回的表项错误,如果确定返回的表项错误,则进行一次计数,可以将该计数值发送给DDR交叉模块。
DDR交叉模块对接收到的计数值进行监测,如果计数值大于第二设定阈值,则确定DDR控制器的状态信息为异常,如果不大于第二设定阈值,则确定DDR控制器的状态信息为正常。
在具体实施中,如果候选DDR控制器的状态信息为正常,且命令缓存队列中与发送读命令的接口模块对应的子命令缓存队列的状态信息为非繁忙状态,则将该候选DDR控制器作为目标DDR控制器,如果候选DDR控制器的状态信息为异常,命令缓存队列中与发送读命令的接口模块对应的子命令缓存队列的状态信息为非繁忙状态,则将候选DDR控制器更新为该候选DDR控制器之后的DDR控制器,执行确定候选DDR控制器的命令缓存队列中与发送读命令的接口模块对应的子命令缓存队列的状态信息的步骤。
比如,结合图6,候选DDR控制器为DDR控制器1,命令缓存队列中与发送读命令的接口模块对应的子命令缓存队列为FIFO31_0,如果DDR命令交叉单元4021确定DDR控制器1的状态信息为异常,FIFO31_0的状态信息为非繁忙,则将DDR控制器2作为候选DDR控制器,然后确定DDR控制器2的状态信息和FIFO32_0的状态信息,如果DDR控制器2的状态信息为正常,FIFO32_0的状态信息为非繁忙状态,则将DDR控制器2作为目标DDR控制器。
DDR命令交叉单元4021确定了目标DDR控制器,在发送读命令的接口模块对应的控制器标识缓存队列FIFO1中添加目标DDR控制器的控制器标识,并将读命令添加到目标DDR控制器的命令缓存队列FIFIO3中与发送该读命令的接口模块对应的子命令缓存队列中后,按照负载均衡原则将各个DDR控制器对应的命令缓存队列FIFO3包括的各个子命令缓存队列中的读命令发送给对应的DDR控制器,并将该读命令所在的子命令缓存队列对应的接口模块的模块标识添加到发送的读命令对应的控制器的模块标识缓存队列FIFO2中,以使各个DDR控制器从对应的DDR SDRAM中获取接收到的读命令对应的表项。
结合图6,比如,子命令缓存队列FIFO30_4中存储的读命令最多,则将子命令缓存队列FIFO30_4中最先存储的读命令输出至DDR控制器0,并将模块标识4存储到FIFO2_0中,DDR控制器0从DDR SDRAM0中获取表项。
上述为发送读命令、获取表项、存储控制器标识和存储模块标识的过程,下面对如何将表项发送至接口模块进行说明。
如图7所示,DDR交叉模块中的DDR数据交叉单元4022接收任一DDR控制器发送的表项后,从该DDR控制器对应的模块标识缓存队列FIFO2中获取最先存储的目标模块标识,然后将该表项添加至与该目标模块标识对应的接口模块的表项缓存队列FIFO4中的该DDR控制器对应的子表项缓存队列中。
比如,结合图7,DDR数据交叉单元4022接收到DDR控制器0发送的表项后,从FIFO2_0中获取最先存储的模块标识为模块标识1,则将该表项添加至FIFO40_1中。
通过DDR数据交叉单元4022将接收到的表项添加到对应的子表项缓存队列中后,根据各个接口模块对应的控制器标识缓存队列FIFO1中各个DDR控制器标识添加的先后顺序,将各个接口模块的各个表项存储队列FIFO4中与各个DDR控制器对应的子表项缓存队列中的表项发送给对应的接口模块。
具体的,DDR数据交叉单元4022从各个接口模块对应的控制器标识缓存队列中获取最先存储的控制器标识,然后将各个接口模块的各个表项缓存队列FIFO4中与最先存储的控制器标识对应的子表项缓存队列中存储的表项发送给对应的接口模块。
比如,结合图7,DDR数据交叉单元4022从FIFO1_0中获取到的最先存储的控制器标识为控制器标识1,然后将FIFO40_1中最先存储的表项输出至接口模块0。
在一种实施例中,将表项添加到与目标模块标识对应的接口模块的表项缓存队列中与任意DDR对应的子表项缓存队列中后,从任意DDR控制器对应的模块标识缓存队列中删除该目标模块标识,以及将各个接口模块的各个表项缓存队列中与各个DDR控制器对应的子表项缓存队列中的表项发送给对应的接口模块后,从各个接口模块对应的控制器标识缓存队列中删除最先存储的控制器标识。
比如,结合图7,DDR数据交叉单元4022从FIFO2_0中获取最先存储的接口模块标识为模块标识1,将表项添加至FIFO41_0后,从FIFO2_0中删除该模块标识1;DDR数据交叉单元4022从FIFO1_1中获取到的最先存储的控制器标识为控制器标识0,将FIFO41_0中最先存储的表项输出至接口模块1后,从FIFO1_1中删除该控制器标识0。
上述实施例,可以保证下一次表项能够保序输出,提高表项读取的准确性。
本发明实施例提供的表项读取方法中,利用DDR交叉模块,从至少两个DDR控制器中选择一个DDR控制器作为目标DDR控制器,相比于现有技术中接口模块与DDR控制器一一对应的模式更加灵活,可以提高表项读取的可靠性,以及可以动态平衡共享各DDR接口之间的带宽。
基于相同的发明构思,本发明实施例还提供一种表项读取装置,应用于网络设备的表项读取器件,所述表项读取器件包括交叉模块、至少两个接口模块、至少两个控制器以及与每个控制器对应的存储器,所述表项读取装置包括命令交叉单元和数据交叉单元;
所述命令交叉单元,用于接收所述至少两个接口模块中的任意接口模块发送的读命令后,根据各个控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息和预设轮询规则确定目标控制器,在所述任意接口模块对应的控制器标识缓存队列中添加所述目标控制器的控制器标识,并将所述读命令添加到所述目标控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列中;以及,按照负载均衡原则将各个控制器的各个命令缓存队列包括的各个子命令缓存队列中的读命令发送给对应的控制器,并将发送的读命令所在的子命令缓存队列对应的接口模块的模块标识添加到所述发送的读命令对应的控制器的模块标识缓存队列中,以使各个控制器从对应的存储器获取接收到的读命令对应的表项;
所述数据交叉单元,用于接收所述至少两个控制器中的任意控制器返回的表项后,从所述任意控制器对应的模块标识缓存队列中获取最先存储的目标模块标识,将接收到的表项添加到与所述目标模块标识对应的接口模块的表项缓存队列中与所述任意控制器对应的子表项缓存队列中;以及,根据各个接口模块对应的控制器标识缓存队列中各个控制器标识添加的先后顺序,将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块。
可选的,所述命令交叉单元具体用于:
根据预设轮询规则确定上一次确定的目标控制器之后的候选控制器;
确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息;
若确定与所述任意接口模块对应的子命令缓存队列的状态信息为繁忙状态,则将所述候选控制器更新为所述候选控制器之后的控制器,执行所述确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息的步骤;
若确定与所述任意接口模块对应的子命令缓存队列的状态信息为非繁忙状态,则将所述候选控制器确定为本次的目标控制器。
可选的,所述命令交叉单元具体用于:
获取所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列中存储的读命令的第一数量;
确定所述第一数量是否小于第一设定阈值;
若确定所述第一数量小于所述第一设定阈值,则确定与所述任意接口模块对应的子命令缓存队列的状态信息为非繁忙状态;
若确定所述第一数量不小于所述第一设定阈值,则确定与所述任意接口模块对应的子命令缓存队列的状态信息为繁忙状态。
可选的,所述将所述候选控制器确定为本次的目标控制器之前,所述命令交叉单元还用于:
确定所述候选控制器的状态信息;
若确定所述候选控制器的状态信息为异常,则将所述候选控制器更新为所述候选控制器之后的控制器,执行所述确定所述候选控制器的状态信息的步骤;
若确定所述候选控制器的状态信息为正常,则执行所述将所述候选控制器确定为本次的目标控制器的步骤。
可选的,所述命令交叉单元具体用于:
获取所述候选控制器发送的对获取的表项进行验证得到的错误信息;
确定获取的错误信息的第二数量是否大于第二设定阈值;
若确定所述第二数量大于所述第二设定阈值,则确定所述候选控制器的状态信息为异常;
若确定所述第二数量不大于所述第二设定阈值,则确定所述候选控制器的状态信息为正常。
可选的,所述数据交叉单元具体用于:
从各个接口模块对应的控制器标识缓存队列中获取最先存储的控制器标识;
将各个接口模块的各个表项缓存队列中与最先存储的控制器标识对应的子表项缓存队列中存储的表项发送给对应的接口模块。
可选的,所述将接收到的表项添加到与所述目标模块标识对应的接口模块的表项缓存队列中与所述任意控制器对应的子表项缓存队列中之后,所述数据交叉单元还用于:
从所述任意控制器对应的模块标识缓存队列中删除所述目标模块标识;
所述将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块之后,所述交叉模块还用于:
从各个接口模块对应的控制器标识缓存队列中删除最先存储的控制器标识。
基于相同的发明构思,本发明实施例还提供一种网络设备,包括表项读取器件,所述表项读取器件包括至少两个接口模块、至少两个控制器、与每个控制器对应的存储器以及上述任一项所述的表项读取装置。
进一步的,本申请实施例还提供了一种计算机可读存储介质,其上存储有计算机指令,当所述计算机指令在计算机上运行时,使得计算机执行上述任一方法的步骤。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成。前述的程序可以存储于一计算机可读取存储介质中。该程序在执行时,执行包括上述各方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
虽然以上描述了本申请的具体实施方式,但是本领域的技术人员应当理解,这些仅是举例说明,本申请的保护范围是由所附权利要求书限定的。本领域的技术人员在不背离本申请的原理和实质的前提下,可以对这些实施方式做出多种变更或修改,但这些变更和修改均落入本申请的保护范围。尽管已描述了本申请的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请范围的所有变更和修改。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (16)

1.一种表项读取方法,其特征在于,应用于网络设备的表项读取器件包括的交叉模块中,所述表项读取器件还包括至少两个接口模块、至少两个控制器以及与每个控制器对应的存储器,所述方法包括:
接收所述至少两个接口模块中的任意接口模块发送的读命令后,根据各个控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息和预设轮询规则确定目标控制器,在所述任意接口模块对应的控制器标识缓存队列中添加所述目标控制器的控制器标识,并将所述读命令添加到所述目标控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列中;以及,
按照负载均衡原则将各个控制器的各个命令缓存队列包括的各个子命令缓存队列中的读命令发送给对应的控制器,并将发送的读命令所在的子命令缓存队列对应的接口模块的模块标识添加到所述发送的读命令对应的控制器的模块标识缓存队列中,以使各个控制器从对应的存储器获取接收到的读命令对应的表项;以及,
接收所述至少两个控制器中的任意控制器返回的表项后,从所述任意控制器对应的模块标识缓存队列中获取最先存储的目标模块标识,将接收到的表项添加到与所述目标模块标识对应的接口模块的表项缓存队列中与所述任意控制器对应的子表项缓存队列中;以及,
根据各个接口模块对应的控制器标识缓存队列中各个控制器标识添加的先后顺序,将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块。
2.如权利要求1所述的方法,其特征在于,所述根据各个控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息和预设轮询规则确定目标控制器,包括:
根据预设轮询规则确定上一次确定的目标控制器之后的候选控制器;
确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息;
若确定与所述任意接口模块对应的子命令缓存队列的状态信息为繁忙状态,则将所述候选控制器更新为所述候选控制器之后的控制器,执行所述确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息的步骤;
若确定与所述任意接口模块对应的子命令缓存队列的状态信息为非繁忙状态,则将所述候选控制器确定为本次的目标控制器。
3.如权利要求2所述的方法,其特征在于,确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息,具体包括:
获取所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列中存储的读命令的第一数量;
确定所述第一数量是否小于第一设定阈值;
若确定所述第一数量小于所述第一设定阈值,则确定与所述任意接口模块对应的子命令缓存队列的状态信息为非繁忙状态;
若确定所述第一数量不小于所述第一设定阈值,则确定与所述任意接口模块对应的子命令缓存队列的状态信息为繁忙状态。
4.如权利要求2所述的方法,其特征在于,所述将所述候选控制器确定为本次的目标控制器之前,还包括:
确定所述候选控制器的状态信息;
若确定所述候选控制器的状态信息为异常,则将所述候选控制器更新为所述候选控制器之后的控制器,执行所述确定所述候选控制器的状态信息的步骤;
若确定所述候选控制器的状态信息为正常,则执行所述将所述候选控制器确定为本次的目标控制器的步骤。
5.如权利要求4所述的方法,其特征在于,所述确定所述候选控制器的状态信息,具体包括:
获取所述候选控制器发送的对获取的表项进行验证得到的错误信息;
确定获取的错误信息的第二数量是否大于第二设定阈值;
若确定所述第二数量大于所述第二设定阈值,则确定所述候选控制器的状态信息为异常;
若确定所述第二数量不大于所述第二设定阈值,则确定所述候选控制器的状态信息为正常。
6.如权利要求1所述的方法,其特征在于,所述根据各个接口模块对应的控制器标识缓存队列中各个控制器标识添加的先后顺序,将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块,包括:
从各个接口模块对应的控制器标识缓存队列中获取最先存储的控制器标识;
将各个接口模块的各个表项缓存队列中与最先存储的控制器标识对应的子表项缓存队列中存储的表项发送给对应的接口模块。
7.如权利要求1-6任一所述的方法,其特征在于,所述将接收到的表项添加到与所述目标模块标识对应的接口模块的表项缓存队列中与所述任意控制器对应的子表项缓存队列中之后,还包括:
从所述任意控制器对应的模块标识缓存队列中删除所述目标模块标识;
所述将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块之后,还包括:
从各个接口模块对应的控制器标识缓存队列中删除最先存储的控制器标识。
8.一种表项读取装置,其特征在于,应用于网络设备的表项读取器件包括的交叉模块中,所述表项读取器件还包括至少两个接口模块、至少两个控制器以及与每个控制器对应的存储器,所述表项读取装置包括命令交叉单元和数据交叉单元;
所述命令交叉单元,用于接收所述至少两个接口模块中的任意接口模块发送的读命令后,根据各个控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息和预设轮询规则确定目标控制器,在所述任意接口模块对应的控制器标识缓存队列中添加所述目标控制器的控制器标识,并将所述读命令添加到所述目标控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列中;以及,按照负载均衡原则将各个控制器的各个命令缓存队列包括的各个子命令缓存队列中的读命令发送给对应的控制器,并将发送的读命令所在的子命令缓存队列对应的接口模块的模块标识添加到所述发送的读命令对应的控制器的模块标识缓存队列中,以使各个控制器从对应的存储器获取接收到的读命令对应的表项;
所述数据交叉单元,用于接收所述至少两个控制器中的任意控制器返回的表项后,从所述任意控制器对应的模块标识缓存队列中获取最先存储的目标模块标识,将接收到的表项添加到与所述目标模块标识对应的接口模块的表项缓存队列中与所述任意控制器对应的子表项缓存队列中;以及,根据各个接口模块对应的控制器标识缓存队列中各个控制器标识添加的先后顺序,将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块。
9.如权利要求8所述的装置,其特征在于,所述命令交叉单元具体用于:
根据预设轮询规则确定上一次确定的目标控制器之后的候选控制器;
确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息;
若确定与所述任意接口模块对应的子命令缓存队列的状态信息为繁忙状态,则将所述候选控制器更新为所述候选控制器之后的控制器,执行所述确定所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列的状态信息的步骤;
若确定与所述任意接口模块对应的子命令缓存队列的状态信息为非繁忙状态,则将所述候选控制器确定为本次的目标控制器。
10.如权利要求9所述的装置,其特征在于,所述命令交叉单元具体用于:
获取所述候选控制器的命令缓存队列中与所述任意接口模块对应的子命令缓存队列中存储的读命令的第一数量;
确定所述第一数量是否小于第一设定阈值;
若确定所述第一数量小于所述第一设定阈值,则确定与所述任意接口模块对应的子命令缓存队列的状态信息为非繁忙状态;
若确定所述第一数量不小于所述第一设定阈值,则确定与所述任意接口模块对应的子命令缓存队列的状态信息为繁忙状态。
11.如权利要求9所述的装置,其特征在于,所述将所述候选控制器确定为本次的目标控制器之前,所述命令交叉单元还用于:
确定所述候选控制器的状态信息;
若确定所述候选控制器的状态信息为异常,则将所述候选控制器更新为所述候选控制器之后的控制器,执行所述确定所述候选控制器的状态信息的步骤;
若确定所述候选控制器的状态信息为正常,则执行所述将所述候选控制器确定为本次的目标控制器的步骤。
12.如权利要求11所述的装置,其特征在于,所述命令交叉单元具体用于:
获取所述候选控制器发送的对获取的表项进行验证得到的错误信息;
确定获取的错误信息的第二数量是否大于第二设定阈值;
若确定所述第二数量大于所述第二设定阈值,则确定所述候选控制器的状态信息为异常;
若确定所述第二数量不大于所述第二设定阈值,则确定所述候选控制器的状态信息为正常。
13.如权利要求8所述的装置,其特征在于,所述数据交叉单元具体用于:
从各个接口模块对应的控制器标识缓存队列中获取最先存储的控制器标识;
将各个接口模块的各个表项缓存队列中与最先存储的控制器标识对应的子表项缓存队列中存储的表项发送给对应的接口模块。
14.如权利要求8-13任一所述的装置,其特征在于,所述将接收到的表项添加到与所述目标模块标识对应的接口模块的表项缓存队列中与所述任意控制器对应的子表项缓存队列中之后,所述数据交叉单元还用于:
从所述任意控制器对应的模块标识缓存队列中删除所述目标模块标识;
所述将各个接口模块的各个表项缓存队列中与各个控制器对应的子表项缓存队列中的表项发送给对应的接口模块之后,所述交叉模块还用于:
从各个接口模块对应的控制器标识缓存队列中删除最先存储的控制器标识。
15.一种网络设备,其特征在于,包括表项读取器件,所述表项读取器件包括至少两个接口模块、至少两个控制器、与每个控制器对应的存储器以及如权利要求8至14中任一项所述的表项读取装置。
16.一种计算机可读存储介质,其特征在于,包括:
所述计算机可读存储介质存储有计算机指令,当所述计算机指令在计算机上运行时,使得计算机执行如权利要求1至7中任一项所述的方法。
CN202210351147.XA 2022-04-02 2022-04-02 一种表项读取方法、装置及网络设备 Pending CN114880254A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210351147.XA CN114880254A (zh) 2022-04-02 2022-04-02 一种表项读取方法、装置及网络设备
PCT/CN2023/085545 WO2023186115A1 (zh) 2022-04-02 2023-03-31 表项读取方法、装置、网络设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210351147.XA CN114880254A (zh) 2022-04-02 2022-04-02 一种表项读取方法、装置及网络设备

Publications (1)

Publication Number Publication Date
CN114880254A true CN114880254A (zh) 2022-08-09

Family

ID=82669130

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210351147.XA Pending CN114880254A (zh) 2022-04-02 2022-04-02 一种表项读取方法、装置及网络设备

Country Status (2)

Country Link
CN (1) CN114880254A (zh)
WO (1) WO2023186115A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023186115A1 (zh) * 2022-04-02 2023-10-05 锐捷网络股份有限公司 表项读取方法、装置、网络设备及存储介质

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104410510B (zh) * 2014-10-24 2018-07-03 华为技术有限公司 通过接口卡传输信息的方法、装置及***
US9977750B2 (en) * 2014-12-12 2018-05-22 Nxp Usa, Inc. Coherent memory interleaving with uniform latency
SG11201706340TA (en) * 2015-02-16 2017-09-28 Huawei Tech Co Ltd Method for accessing data visitor directory in multi-core system and device
CN109408243B (zh) * 2018-11-13 2021-08-10 郑州云海信息技术有限公司 一种基于rdma的数据处理方法、装置和介质
CN114880254A (zh) * 2022-04-02 2022-08-09 锐捷网络股份有限公司 一种表项读取方法、装置及网络设备

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023186115A1 (zh) * 2022-04-02 2023-10-05 锐捷网络股份有限公司 表项读取方法、装置、网络设备及存储介质

Also Published As

Publication number Publication date
WO2023186115A1 (zh) 2023-10-05

Similar Documents

Publication Publication Date Title
US20240171507A1 (en) System and method for facilitating efficient utilization of an output buffer in a network interface controller (nic)
US20220368635A1 (en) Network traffic load balancing
US20180324111A1 (en) Storage device in which forwarding-function-equipped memory nodes are mutually connected and data processing method
US8850085B2 (en) Bandwidth aware request throttling
CN108259328B (zh) 报文转发方法及装置
CN111262868B (zh) 一种基于智能网卡的消息发送方法以及接收方法
CN111026324B (zh) 转发表项的更新方法及装置
WO2014117584A1 (en) System and method for load balancing in a speech recognition system
US10601722B2 (en) Method and device for dynamically managing the message retransmission delay on an interconnection network
CN114880254A (zh) 一种表项读取方法、装置及网络设备
CN115037700A (zh) 一种复杂网络数据包传送方法、***、终端及存储介质
CN113259273B (zh) 交换机的控制方法、交换机、计算机设备和存储介质
CN104270287A (zh) 一种报文乱序检测方法及装置
US10003551B2 (en) Packet memory system, method and device for preventing underrun
CN113157465A (zh) 基于指针链表的消息发送方法及装置
CN101883041B (zh) 存储转发***及其报文存储方法
CN113973091A (zh) 一种报文处理方法、网络设备以及相关设备
CN114401235B (zh) 一种队列管理中重载处理方法、***、介质、设备及应用
CN105406989A (zh) 处理报文的方法、网卡及***、更新信息的方法及主机
CN105245387A (zh) 一种处理报文的方法及***
US7414991B2 (en) Computing system and method to select data packet
CN111130941B (zh) 一种网络错误检测方法、装置以及计算机可读存储介质
CN108123990B (zh) 一种数据存储方法、数据存储***及数据处理设备
CN112596893B (zh) 用于多节点边缘计算设备的监控方法和***
CN111585910B (zh) 一种输入数据的选择方法、***及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination