CN114822368B - 驱动电路、驱动方法及显示面板 - Google Patents

驱动电路、驱动方法及显示面板 Download PDF

Info

Publication number
CN114822368B
CN114822368B CN202210633861.8A CN202210633861A CN114822368B CN 114822368 B CN114822368 B CN 114822368B CN 202210633861 A CN202210633861 A CN 202210633861A CN 114822368 B CN114822368 B CN 114822368B
Authority
CN
China
Prior art keywords
pin
power management
discharging rod
management chip
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210633861.8A
Other languages
English (en)
Other versions
CN114822368A (zh
Inventor
刘金风
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
TCL China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL China Star Optoelectronics Technology Co Ltd filed Critical TCL China Star Optoelectronics Technology Co Ltd
Priority to CN202210633861.8A priority Critical patent/CN114822368B/zh
Priority to PCT/CN2022/102999 priority patent/WO2023236290A1/zh
Publication of CN114822368A publication Critical patent/CN114822368A/zh
Application granted granted Critical
Publication of CN114822368B publication Critical patent/CN114822368B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开一种驱动电路、驱动方法及显示面板,其中驱动电路包括:时序控制器,时序控制器包括第一引脚;电源管理芯片,电源管理芯片包括第二引脚;第一共享放电棒,电源管理芯片与第一共享放电棒电连接;第二共享放电棒,电源管理芯片与第二共享放电棒电连接;其中,第一引脚与第二引脚电连接,电源管理芯片同时向第一共享放电棒和第二共享放电棒输出极性相反的电压,时序控制器在每帧的消隐时间区间内控制第一引脚的电平信号在高电平和低电平之间切换,电源管理芯片用于在第一引脚的电平信号的控制下将第一共享放电棒的电压和第二共享放电棒的电压的极性反转。本申请可以避免传输的电平信号受到干扰而导致显示面板产生画面异常的问题。

Description

驱动电路、驱动方法及显示面板
技术领域
本申请涉及显示技术领域,具体涉及一种驱动电路、驱动方法及显示面板。
背景技术
随着信息技术和生活水平的不断提升,人们对显示器画质如穿透率和视角的要求也越来越高。若要提高视角,则需要对像素进行多畴划分,但这会带来穿透率的损失,所以视角和穿透率是效益相反的关系。共享放电棒技术是一种可以改善低灰阶视角的一种技术,共享放电棒技术是在显示面板上设有两路共享放电棒,两路共享放电棒分别为正极性共享放电棒和负极性共享放电棒,正极性共享放电棒和负极性共享放电棒的电压跟随数据信号在每帧的消隐时间区间内反转,从而改善显示视角。
在实际应用时会有多种电路方式来实现共享放电棒的电压反转,已有的方案为通过时序控制器和电源管理芯片之间的集成电路总线通讯来实现电压切换,但由于电路***中时序控制器和电源管理芯片之间的集成电路总线只有1路线路,通常除时序控制器和电源管理芯片以外集成电路总线还会连接到其他模块,例如***芯片或烧录座子,若时序控制器和电源管理芯片在通过集成电路总线通讯时,其他模块也通过集成电路总线下指令,则容易出现受干扰的情况,产生画面异常的问题。
发明内容
本申请提供一种驱动电路、驱动方法及显示面板,以解决显示面板画面异常的问题。
本申请提供一种驱动电路,其包括:
时序控制器,所述时序控制器包括第一引脚;
电源管理芯片,所述电源管理芯片包括第二引脚;
第一共享放电棒,所述电源管理芯片与所述第一共享放电棒电连接;
第二共享放电棒,所述电源管理芯片与所述第二共享放电棒电连接;
其中,所述第一引脚与所述第二引脚电连接,所述电源管理芯片同时向所述第一共享放电棒和所述第二共享放电棒输出极性相反的电压,所述电源管理芯片在每帧的消隐时间区间内在所述第一引脚的电平信号的控制下将所述第一共享放电棒的电压和所述第二共享放电棒的电压的极性反转。
可选的,在本申请一些实施例中,所述时序控制器包括:
控制模块;
寄存器,所述控制模块与所述寄存器电连接,所述寄存器与所述第一引脚电连接。
可选的,在本申请一些实施例中,所述时序控制器还包括:
脉冲信号产生模块,所述脉冲信号产生模块与所述控制模块电连接。
可选的,在本申请一些实施例中,所述电源管理芯片还包括:
解码器,所述解码器的输入端与所述第二引脚电连接;
电压转换电路,所述电压转换电路包括第一信号控制端、电源接入端、第一电压输出端和第二电压输出端,所述第一信号控制端与所述解码器的输出端电连接,所述第一电压输出端与所述第一共享放电棒电连接,所述第二电压输出端与所述第二共享放电棒电连接,所述电压转换电路将所述电源接入端的电压转换为第一电压和第二电压,所述第一电压和所述第二电压为极性相反的电压,所述电压转换电路在所述第一信号控制端的信号控制下将所述第一电压输出端的电压和所述第二电压输出端的电压在所述第一电压和所述第二电压之间切换。
可选的,在本申请一些实施例中,所述电压转换电路包括降压控制电路。
可选的,在本申请一些实施例中,所述解码器包括:
第二信号控制端,所述第二信号控制端与所述脉冲信号产生模块电连接;
所述解码器用于在所述第二信号控制端的信号控制下将所述第一引脚的电平信号解码后输送至所述第一信号控制端。
相应地,本申请还提供一种驱动方法,其包括以下步骤:
在每帧的消隐时间区间内,所述时序控制器控制所述第一引脚的电平信号在高电平和低电平之间切换;
所述电源管理芯片在每帧的消隐时间区间内根据所述第一引脚的电平信号控制所述第一共享放电棒的电压和所述第二共享放电棒的电压的极性反转。
可选的,在本申请一些实施例中,在每帧的消隐时间区间内,所述时序控制器控制所述第一引脚的电平信号在高电平和低电平之间切换,包括:
所述时序控制器在每帧的帧起始信号的控制下将所述第一引脚的电平信号在高电平和低电平之间切换。
可选的,在本申请一些实施例中,所述电源管理芯片在每帧的消隐时间区间内根据所述第一引脚的电平信号控制所述第一共享放电棒的电压和所述第二共享放电棒的电压的极性反转,包括:
在每帧的消隐时间区间内,所述第一引脚的电平信号为高电平时,所述电源管理芯片向所述第一共享放电棒输出正极性电压,所述电源管理芯片向所述第二共享放电棒输出负极性电压;所述第一引脚的电平信号为低电平时,所述电源管理芯片向所述第一共享放电棒输出负极性电压,所述电源管理芯片向所述第二共享放电棒输出正极性电压。
可选的,在本申请一些实施例中,所述电源管理芯片在每帧的消隐时间区间内根据所述第一引脚的电平信号控制所述第一共享放电棒的电压和所述第二共享放电棒的电压的极性反转,包括:
在每帧的消隐时间区间内,所述第一引脚的电平信号为高电平时,所述电源管理芯片向所述第一共享放电棒输出负极性电压,所述电源管理芯片向所述第二共享放电棒输出正极性电压;所述第一引脚的电平信号为低电平时,所述电源管理芯片向所述第一共享放电棒输出正极性电压,所述电源管理芯片向所述第二共享放电棒输出负极性电压。
相应地,本申请还提供一种显示面板,所述显示面板包括多个呈阵列排布的子像素和上述所述的驱动电路,所述驱动电路的第一共享放电棒与第一列子像素电连接,所述驱动电路的第二共享放电棒与第二列子像素电连接。
本申请提供一种驱动电路、驱动方法及显示面板,其中驱动电路包括:时序控制器,所述时序控制器包括第一引脚;电源管理芯片,所述电源管理芯片包括第二引脚;第一共享放电棒,所述电源管理芯片与所述第一共享放电棒电连接;第二共享放电棒,所述电源管理芯片与所述第二共享放电棒电连接;其中,所述第一引脚与所述第二引脚电连接,所述电源管理芯片同时向所述第一共享放电棒和所述第二共享放电棒输出极性相反的电压,所述时序控制器在每帧的消隐时间区间内控制所述第一引脚的电平信号在高电平和低电平之间切换,所述电源管理芯片在每帧的消隐时间区间内在所述第一引脚的电平信号的控制下将所述第一共享放电棒的电压和所述第二共享放电棒的电压的极性反转。本申请利用引脚在所述时序控制器和所述电源管理芯片之间传输电平信号,然后所述电源管理芯片再根据电平信号控制所述第一共享放电棒的电压和所述第二共享放电棒的电压的极性反转,从而可以避免电平信号受到干扰而导致显示面板产生画面异常的问题。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请提供的驱动电路的示意图;
图2为本申请提供的驱动电路的时序控制器的示意图;
图3为本申请提供的驱动电路的电源管理芯片的第一实施例的示意图;
图4为本申请提供的驱动电路的电源管理芯片的第二实施例的示意图;
图5为本申请提供的驱动方法的流程图;
图6为本申请提供的显示面板的示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
本申请提供一种驱动电路、驱动方法及显示面板,以下进行详细说明。需要说明的是,以下实施例的描述顺序不作为对本申请实施例优选顺序的限定。
请参阅图1,图1为本申请提供的驱动电路100的示意图。本申请提供一种驱动电路100,其包括:时序控制器10、电源管理芯片20、第一共享放电棒30和第二共享放电棒40;
所述时序控制器10包括第一引脚11;所述电源管理芯片20包括第二引脚21;所述电源管理芯片20与所述第一共享放电棒30电连接;所述电源管理芯片20与所述第二共享放电棒40电连接。
其中,所述第一引脚11与所述第二引脚21电连接,所述电源管理芯片20同时向所述第一共享放电棒30和所述第二共享放电棒40输出极性相反的电压。其中,所述时序控制器10在每帧的消隐时间区间内控制所述第一引脚11的电平信号在高电平和低电平之间切换。
所述电源管理芯片20用于在每帧的消隐时间区间内在所述第一引脚11的电平信号的控制下将所述第一共享放电棒30的电压和所述第二共享放电棒40的电压的极性反转。
具体地,在一些实施例中,所述第一引脚11的电平信号为高电平时,所述电源管理芯片20向所述第一共享放电棒30输出正极性电压,所述电源管理芯片20向所述第二共享放电棒40输出负极性电压;所述第一引脚11的电平信号为低电平时,所述电源管理芯片20向所述第一共享放电棒30输出负极性电压,所述电源管理芯片20向所述第二共享放电棒40输出正极性电压。其中,所述正极性电压为正8伏特,所述负极性电压为负6伏特。
本申请利用所述时序控制器10在每帧的消隐时间区间内控制所述第一引脚11的电平信号在高电平和低电平之间切换,而且第一引脚11直接与第二引脚21电连接,因此所述电源管理芯片20可以直接获得第一引脚11的信号,所述时序控制器10不需要通过集成电路总线向所述电源管理芯片20下指令,所述电源管理芯片20在每帧的消隐时间区间内在所述第一引脚11的电平信号的控制下将所述第一共享放电棒30的电压和所述第二共享放电棒40的电压的极性反转。因此本申请在实现共享放电棒的电压极性反转的过程中不会受到外部信号的干扰,从而解决显示面板1000产生画面异常的问题。
在一些实施例中,所述时序控制器10根据每帧的帧起始信号控制所述第一引脚11的电平信号在高电平和低电平之间切换。由于每帧的帧起始信号位于每帧的消隐时间区间的起始位置,因此所述时序控制器10在获得每帧的帧起始信号后即可控制所述第一引脚11的电平信号在高电平和低电平之间切换。当然可以想到的是,也可以通过其他方式来确定每帧的消隐时间区间,只要能实现所述时序控制器10在每帧的消隐时间区间内控制所述第一引脚11的电平信号在高电平和低电平之间切换即可。
在本申请其他的一些实施例中,所述第一引脚11的电平信号为高电平时,所述电源管理芯片20向所述第一共享放电棒30输出负极性电压,所述电源管理芯片20向所述第二共享放电棒40输出正极性电压;所述第一引脚11的电平信号为低电平时,所述电源管理芯片20向所述第一共享放电棒30输出正极性电压,所述电源管理芯片20向所述第二共享放电棒40输出负极性电压。
请参考图2,图2为本申请提供的驱动电路100的时序控制器10的示意图。在一些实施例中,所述时序控制器10包括:
控制模块12;
寄存器13,所述控制模块12与所述寄存器13电连接,所述寄存器13与所述第一引脚11电连接。
具体地,所述控制模块12在每帧的消隐时间区间内向所述寄存器13输入高电平信号的数据或者低电平信号的数据,例如当在前一帧的消隐时间区间内,所述控制模块12向所述寄存器13输入高电平信号的数据,则在后一帧的消隐时间区间内,所述控制模块12向所述寄存器13输入低电平信号的数据,从而使得所述时序控制器10在每帧的消隐时间区间内控制所述第一引脚11的电平信号在高电平和低电平之间切换。而所述电源管理芯片20通过第二引脚21与第一引脚11电连接,即可获得高电平信号或低电平信号,从而控制所述第一共享放电棒30的电压和所述第二共享放电棒40的电压的极性反转。
再进一步地,在一些实施例中,所述时序控制器10还包括:
脉冲信号产生模块14,所述脉冲信号产生模块14与所述控制模块12电连接。
具体地,所述脉冲信号产生模块14用于产生每帧的帧起始信号,这样所述脉冲信号产生模块14将每帧的帧起始信号发送至所述控制模块12,所述控制模块12再根据每帧的帧起始信号向所述寄存器13输入高电平信号的数据或者低电平信号的数据。在本申请的一种实施方式中,当所述控制模块12接收到前一帧的帧起始信号时,所述控制模块12向所述寄存器13输入高电平信号的数据,则所述控制模块12接收到后一帧的帧起始信号时,所述控制模块12向所述寄存器13输入低电平信号的数据,从而使得所述时序控制器10根据每帧的帧起始信号控制所述第一引脚11的电平信号在高电平和低电平之间切换。而所述电源管理芯片20通过第二引脚21与第一引脚11电连接,即可获得高电平信号或低电平信号,从而控制所述第一共享放电棒30的电压和所述第二共享放电棒40的电压的极性反转。
请参考图3,图3为本申请提供的驱动电路100的电源管理芯片20的第一实施例的示意图。在一些实施例中,所述电源管理芯片20还包括:
解码器22,所述解码器22的输入端与所述第二引脚21电连接;
电压转换电路23,所述电压转换电路23包括第一信号控制端231、电源接入端232、第一电压输出端233和第二电压输出端234,所述第一信号控制端231与所述解码器22的输出端电连接,所述第一电压输出端233与所述第一共享放电棒30电连接,所述第二电压输出端234与所述第二共享放电棒40电连接,所述电压转换电路23将所述电源接入端232的电压转换为第一电压和第二电压,所述第一电压和所述第二电压为极性相反的电压,所述电压转换电路23在所述第一信号控制端231的信号控制下将所述第一电压输出端233的电压和所述第二电压输出端234的电压在所述第一电压和所述第二电压之间切换。
也即是,在每帧的消隐时间区间内通过第二引脚21接收到第一引脚11的电平信号后,所述解码器22将第一引脚11的电平信号解码形成控制信号输送至所述电压转换电路23的第一信号控制端231,所述电压转换电路23在第一信号控制端231的信号控制下将所述第一电压输出端233的电压和所述第二电压输出端234的电压在所述第一电压和所述第二电压之间切换,从而实现在每帧的消隐时间区间内控制所述第一共享放电棒30的电压和所述第二共享放电棒40的电压的极性反转。
进一步地,在一些实施例中,所述电压转换电路23包括降压控制电路。其中降压控制电路采用现有技术的电路,现有的降压控制电路可以将电源接入端232的高电平转换为多个电压,多个电压至少包括第一电压和第二电压,所述降压控制电路在所述第一信号控制端231的信号控制下将所述第一电压输出端233的电压和所述第二电压输出端234的电压在所述第一电压和所述第二电压之间切换。
具体地,在一种实施例方式中,所述第一引脚11的电平信号为高电平时,所述降压控制电路向所述第一共享放电棒30输出正极性电压,所述降压控制电路向所述第二共享放电棒40输出负极性电压;所述第一引脚11的电平信号为低电平时,所述降压控制电路向所述第一共享放电棒30输出负极性电压,所述降压控制电路向所述第二共享放电棒40输出正极性电压。
请参考图4,图4为本申请提供的驱动电路100的电源管理芯片20的第二实施例的示意图。在本申请的一些实施例中,所述解码器22包括:
第二信号控制端221,所述第二信号控制端221与所述脉冲信号产生模块14电连接;
所述解码器22用于在所述第二信号控制端221的信号控制下将所述第一引脚11的电平信号解码后输送至所述第一信号控制端231。
也即是,在通过第二引脚21接收到第一引脚11的电平信号后,与此同时当所述脉冲信号产生模块14将每帧的帧起始信号发送至所述解码器22后,所述解码器22将第一引脚11的电平信号解码形成控制信号后输送至所述电压转换电路23的第一信号控制端231。
请参考图1和图5,图5为本申请提供的驱动方法的流程图。本申请实施例还提供一种基于上述驱动电路100的驱动方法,其包括以下步骤:
S10、在每帧的消隐时间区间内,所述时序控制器10控制所述第一引脚11的电平信号在高电平和低电平之间切换;
S20、所述电源管理芯片20在每帧的消隐时间区间内根据所述第一引脚11的电平信号控制所述第一共享放电棒30的电压和所述第二共享放电棒40的电压的极性反转。
在一些实施例中,在每帧的消隐时间区间内,所述时序控制器10控制所述第一引脚11的电平信号在高电平和低电平之间切换,包括:
所述时序控制器10在每帧的帧起始信号的控制下将所述第一引脚11的电平信号在高电平和低电平之间切换。
由于每帧的帧起始信号位于每帧的消隐时间区间的起始位置,因此所述时序控制器10在获得每帧的帧起始信号后即可控制所述第一引脚11的电平信号在高电平和低电平之间切换。当然可以想到的是,也可以通过其他方式来确定每帧的消隐时间区间,只要能实现所述时序控制器10在每帧的消隐时间区间内控制所述第一引脚11的电平信号在高电平和低电平之间切换即可。
在一些实施例中,所述电源管理芯片20在每帧的消隐时间区间内根据所述第一引脚11的电平信号控制所述第一共享放电棒30的电压和所述第二共享放电棒40的电压的极性反转,包括:
在每帧的消隐时间区间内,所述第一引脚11的电平信号为高电平时,所述电源管理芯片20向所述第一共享放电棒30输出正极性电压,所述电源管理芯片20向所述第二共享放电棒40输出负极性电压;所述第一引脚11的电平信号为低电平时,所述电源管理芯片20向所述第一共享放电棒30输出负极性电压,所述电源管理芯片20向所述第二共享放电棒40输出正极性电压。
在一些实施例中,所述电源管理芯片20在每帧的消隐时间区间内根据所述第一引脚11的电平信号控制所述第一共享放电棒30的电压和所述第二共享放电棒40的电压的极性反转,包括:
在每帧的消隐时间区间内,所述第一引脚11的电平信号为高电平时,所述电源管理芯片20向所述第一共享放电棒30输出负极性电压,所述电源管理芯片20向所述第二共享放电棒40输出正极性电压;所述第一引脚11的电平信号为低电平时,所述电源管理芯片20向所述第一共享放电棒30输出正极性电压,所述电源管理芯片20向所述第二共享放电棒40输出负极性电压。
请参考图6,图6为本申请提供的显示面板1000的示意图。相应地,本申请实施例还提供一种显示面板1000,所述显示面板1000包括多个呈阵列排布的子像素200和上述所述的驱动电路100,所述驱动电路100的第一共享放电棒30与第一列子像素200电连接,所述驱动电路100的第二共享放电棒40与第二列子像素200电连接。
其中,第一列子像素200与第二列子像素200相邻,第一共享放电棒30和第二共享放电棒40的电压跟随数据信号在每帧的消隐时间区间内反转,从而改善显示视角。
以上对本申请实施例所提供的一种显示面板进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上,本说明书内容不应理解为对本申请的限制。

Claims (8)

1.一种驱动电路,其特征在于,包括:
时序控制器,所述时序控制器包括第一引脚;
电源管理芯片,所述电源管理芯片包括第二引脚;
第一共享放电棒,所述电源管理芯片与所述第一共享放电棒电连接;
第二共享放电棒,所述电源管理芯片与所述第二共享放电棒电连接;
其中,所述第一引脚与所述第二引脚电连接,所述电源管理芯片用于同时向所述第一共享放电棒和所述第二共享放电棒输出极性相反的电压,所述电源管理芯片用于在每帧的消隐时间区间内在所述第一引脚的电平信号的控制下将所述第一共享放电棒的电压和所述第二共享放电棒的电压的极性反转;
其中,所述电源管理芯片还包括:
解码器,所述解码器的输入端与所述第二引脚电连接;
电压转换电路,所述电压转换电路包括第一信号控制端、电源接入端、第一电压输出端和第二电压输出端,所述第一信号控制端与所述解码器的输出端电连接,所述第一电压输出端与所述第一共享放电棒电连接,所述第二电压输出端与所述第二共享放电棒电连接;
其中,所述解码器包括:
第二信号控制端,所述第二信号控制端与脉冲信号产生模块电连接;
所述解码器用于在所述第二信号控制端的信号控制下将所述第一引脚的电平信号解码后输送至所述第一信号控制端。
2.根据权利要求1所述的驱动电路,其特征在于,所述时序控制器包括:
控制模块;
寄存器,所述控制模块与所述寄存器电连接,所述寄存器与所述第一引脚电连接。
3.根据权利要求2所述的驱动电路,其特征在于,所述时序控制器还包括:
脉冲信号产生模块,所述脉冲信号产生模块与所述控制模块电连接。
4.一种基于如权利要求1至3任一所述的驱动电路的驱动方法,其特征在于,包括以下步骤:
在每帧的消隐时间区间内,所述时序控制器控制所述第一引脚的电平信号在高电平和低电平之间切换;
所述电源管理芯片在每帧的消隐时间区间内根据所述第一引脚的电平信号控制所述第一共享放电棒的电压和所述第二共享放电棒的电压的极性反转。
5.根据权利要求4所述的驱动方法,其特征在于,在每帧的消隐时间区间内,所述时序控制器控制所述第一引脚的电平信号在高电平和低电平之间切换,包括:
所述时序控制器在每帧的帧起始信号的控制下将所述第一引脚的电平信号在高电平和低电平之间切换。
6.根据权利要求4所述的驱动方法,其特征在于,所述电源管理芯片在每帧的消隐时间区间内根据所述第一引脚的电平信号控制所述第一共享放电棒的电压和所述第二共享放电棒的电压的极性反转,包括:
在每帧的消隐时间区间内,所述第一引脚的电平信号为高电平时,所述电源管理芯片向所述第一共享放电棒输出正极性电压,所述电源管理芯片向所述第二共享放电棒输出负极性电压;所述第一引脚的电平信号为低电平时,所述电源管理芯片向所述第一共享放电棒输出负极性电压,所述电源管理芯片向所述第二共享放电棒输出正极性电压。
7.根据权利要求4所述的驱动方法,其特征在于,所述电源管理芯片在每帧的消隐时间区间内根据所述第一引脚的电平信号控制所述第一共享放电棒的电压和所述第二共享放电棒的电压的极性反转,包括:
在每帧的消隐时间区间内,所述第一引脚的电平信号为高电平时,所述电源管理芯片向所述第一共享放电棒输出负极性电压,所述电源管理芯片向所述第二共享放电棒输出正极性电压;所述第一引脚的电平信号为低电平时,所述电源管理芯片向所述第一共享放电棒输出正极性电压,所述电源管理芯片向所述第二共享放电棒输出负极性电压。
8.一种显示面板,其特征在于,所述显示面板包括多个呈阵列排布的子像素和如权利要求1至3任一所述的驱动电路,所述驱动电路的第一共享放电棒与第一列子像素电连接,所述驱动电路的第二共享放电棒与第二列子像素电连接。
CN202210633861.8A 2022-06-06 2022-06-06 驱动电路、驱动方法及显示面板 Active CN114822368B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210633861.8A CN114822368B (zh) 2022-06-06 2022-06-06 驱动电路、驱动方法及显示面板
PCT/CN2022/102999 WO2023236290A1 (zh) 2022-06-06 2022-06-30 驱动电路、驱动方法及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210633861.8A CN114822368B (zh) 2022-06-06 2022-06-06 驱动电路、驱动方法及显示面板

Publications (2)

Publication Number Publication Date
CN114822368A CN114822368A (zh) 2022-07-29
CN114822368B true CN114822368B (zh) 2023-06-30

Family

ID=82520738

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210633861.8A Active CN114822368B (zh) 2022-06-06 2022-06-06 驱动电路、驱动方法及显示面板

Country Status (2)

Country Link
CN (1) CN114822368B (zh)
WO (1) WO2023236290A1 (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011170048A (ja) * 2010-02-17 2011-09-01 Casio Computer Co Ltd 画像データ生成装置、液晶表示装置、及び表示駆動方法
CN104635362A (zh) * 2013-11-08 2015-05-20 群创光电股份有限公司 显示面板及使用该显示面板的显示设备
CN110837195B (zh) * 2019-10-22 2022-06-10 Tcl华星光电技术有限公司 八畴像素结构
CN111681621B (zh) * 2020-06-04 2022-04-08 Tcl华星光电技术有限公司 一种时序控制器与电源管理芯片的通讯方法及驱动结构
CN112198726A (zh) * 2020-10-30 2021-01-08 Tcl华星光电技术有限公司 多畴垂直配向模式显示面板及其显示装置
CN114299891B (zh) * 2021-12-23 2023-04-25 长沙惠科光电有限公司 显示面板驱动方法、驱动器及显示装置
CN114333727B (zh) * 2021-12-29 2023-07-04 Tcl华星光电技术有限公司 显示面板

Also Published As

Publication number Publication date
WO2023236290A1 (zh) 2023-12-14
CN114822368A (zh) 2022-07-29

Similar Documents

Publication Publication Date Title
US8416173B2 (en) Display system with frame buffer and power saving sequence
US8847867B2 (en) Data driving circuit and data driving method for liquid crystal display
CN100485766C (zh) 图像显示装置及其驱动方法
USRE39366E1 (en) Liquid crystal driver and liquid crystal display device using the same
US5347294A (en) Image display apparatus
US9001089B2 (en) Data driving apparatus and method for liquid crystal display device
US8159436B2 (en) Data driver using a gamma selecting signal, a flat panel display with the same and a driving method therefor
CN101256291B (zh) 液晶显示装置及其驱动方法
US20090058789A1 (en) Digital play system, LCD display module and display control method
CN101887676A (zh) 源极驱动器
US20110216052A1 (en) Signal line driving method for display apparatus, display apparatus and signal line driving method
KR19990077658A (ko) 액정표시 제어장치, 그것을 사용한 액정표시장치 및 정보처리장치
CN101770755A (zh) 源极驱动器、显示装置与源极驱动器的驱动方法
CN101517628A (zh) 显示装置以及该显示装置的驱动电路和驱动方法
CN103208265A (zh) 液晶显示器件极性反转驱动方法、装置及液晶显示器件
CN114822368B (zh) 驱动电路、驱动方法及显示面板
TW201602992A (zh) 一種液晶顯示器之驅動顯示方法
JP3669514B2 (ja) 液晶表示装置の駆動回路
CN113053284A (zh) 显示驱动装置
CN105529004A (zh) 省电显示***和方法
JPH02170784A (ja) 液晶パネルを駆動するためのラインメモリ回路
KR100275954B1 (ko) 엘시디 패널 구동회로
JP2003208133A (ja) 液晶表示装置及びその駆動方法
CN112068374B (zh) 显示面板、显示装置及驱动方法
JP5434507B2 (ja) 表示ドライバー、表示モジュール、及び電子機器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant