CN114691574B - 热插拔控制方法、装置、重定时器、扩展卡及电子设备 - Google Patents

热插拔控制方法、装置、重定时器、扩展卡及电子设备 Download PDF

Info

Publication number
CN114691574B
CN114691574B CN202110407429.2A CN202110407429A CN114691574B CN 114691574 B CN114691574 B CN 114691574B CN 202110407429 A CN202110407429 A CN 202110407429A CN 114691574 B CN114691574 B CN 114691574B
Authority
CN
China
Prior art keywords
hot plug
retimer
root complex
pluggable
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110407429.2A
Other languages
English (en)
Other versions
CN114691574A (zh
Inventor
邓舒勇
付泽强
李翰康
廖宇翔
刘新
付玉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Montage Electronics Shanghai Co Ltd
Original Assignee
Montage Electronics Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Montage Electronics Shanghai Co Ltd filed Critical Montage Electronics Shanghai Co Ltd
Priority to CN202110407429.2A priority Critical patent/CN114691574B/zh
Priority to US17/564,146 priority patent/US11748286B2/en
Publication of CN114691574A publication Critical patent/CN114691574A/zh
Application granted granted Critical
Publication of CN114691574B publication Critical patent/CN114691574B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/40Bus coupling
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Stored Programmes (AREA)
  • Small-Scale Networks (AREA)

Abstract

本申请提供一种热插拔控制方法、装置、重定时器、扩展卡及电子设备。所述热插拔控制方法包括:通过第二端从可插拔设备接收数据,并通过第一端将所述数据发送给RC,所述RC支持热插拔;发送检测信号至所述第二端以检测所述可插拔设备与所述第二端的连接状态;当检测到所述可插拔设备自所述第二端热分离时,停止发送所述数据至所述RC,并发送第一控制信号至所述RC,以使所述RC根据所述第一控制信号来处理停止发送所述数据的异常状态。本申请提供的所述热插拔控制方法并不需要在位信号即可实现可插拔设备的热插拔,因而能够避免在没有在位信号的情况下设备无法实现热插拔的问题。

Description

热插拔控制方法、装置、重定时器、扩展卡及电子设备
技术领域
本申请涉及一种控制方法,特别是涉及一种热插拔控制方法、装置、重定时器、扩展卡及电子设备。
背景技术
随着技术的不断发展,越来越多的服务器厂商使用Retimer(重定时器)来为用户提供可扩展的高性能PCIe(Peripheral Component Interconnect express,高速串行计算机扩展总线)互连解决方案。在使用Retimer的过程中,诸如NVME(Non-Volatile Memoryexpress,非易失性存储器总线)SSD(Solid State Disk,固态硬盘)、GPU BOX(图形处理器箱)等设备存在热插拔的需求。然而,发明人在实际应用中发现,相关技术主要利用在位信号来实现热插拔,如果***在设计时没有考虑在位信号,则有可能导致设备无法实现热插拔,此时需要重启设备而会降低设备的使用体验。
发明内容
鉴于以上所述相关技术的缺点,本申请的目的在于提供一种热插拔控制方法、装置、重定时器、扩展卡及电子设备,用于解决相关技术中在没有在位信号的情况下设备无法实现热插拔的问题。
为实现上述目的及其他相关目的,本申请的第一方面提供一种热插拔控制方法,应用于重定时器,所述重定时器的第一端与根复合体相连,所述重定时器的第二端用于与可插拔设备相连,所述热插拔控制方法包括:通过所述第二端从所述可插拔设备接收数据,并通过所述第一端将所述数据发送给所述根复合体,所述根复合体支持热插拔;发送检测信号至所述第二端以检测所述可插拔设备与所述第二端的连接状态;当检测到所述可插拔设备自所述第二端热分离时,停止发送所述数据至所述根复合体,并发送第一控制信号至所述根复合体,以使所述根复合体根据所述第一控制信号来处理停止发送所述数据的异常状态。
于所述第一方面的一实施例中,所述热插拔控制方法还包括:当检测到所述可插拔设备热***所述第二端时,发送第二控制信号至所述根复合体,以控制所述根复合体进入连接状态。
于所述第一方面的一实施例中,当检测到所述可插拔设备自所述第二端热分离时,所述重定时器与所述根复合体保持连接,且所述根复合体处于中断状态。
于所述第一方面的一实施例中,所述重定时器在检测到所述可插拔设备自所述第二端热分离时,产生所述第一控制信号。
本申请的第二方面提供一种热插拔控制装置,应用于重定时器,所述重定时器的第一端与根复合体相连,所述重定时器的第二端用于与可插拔设备相连,所述热插拔控制装置包括:数据收发模块,用于通过所述第二端从所述可插拔设备接收数据,并通过所述第一端将所述数据发送给所述根复合体,所述根复合体支持热插拔;检测模块,用于发送检测信号至所述第二端以检测所述可插拔设备与所述第二端的连接状态;控制模块,与所述数据收发模块和所述检测模块相连,当所述检测模块检测到所述可插拔设备自所述第二端热分离时,所述控制模块控制所述数据收发模块停止发送所述数据至所述根复合体,并发送第一控制信号至所述根复合体,以使所述根复合体根据所述第一控制信号来处理停止发送所述数据的异常状态。
于所述第二方面的一实施例中,当所述检测模块检测到所述可插拔设备热***所述第二端时,所述控制模块发送第二控制信号至所述根复合体,以控制所述根复合体进入连接状态。
于所述第二方面的一实施例中,当所述检测模块检测到所述可插拔设备自所述第二端热分离时,所述重定时器与所述根复合体保持连接,且所述根复合体处于中断状态。
于所述第二方面的一实施例中,所述重定时器在检测到所述可插拔设备自所述第二端热分离时,产生所述第一控制信号。
本申请的第三方面提供一种重定时器,所述重定时器用于采用本申请第一方面任一项所述的热插拔控制方法进行热插拔控制。
本申请的第四方面提供一种扩展卡,所述扩展卡包括金手指和重定时器,所述重定时器用于采用本申请第一方面任一项所述的热插拔控制方法进行热插拔控制。
本申请的第五方面提供一种电子设备,所述电子设备包括:根复合体;重定时器,其第一端与所述根复合体相连,其第二端用于与可插拔设备相连,且所述重定时器用于采用本申请第一方面任一项所述的热插拔控制方法进行热插拔控制。
如上所述,本申请所述热插拔控制方法、装置、重定时器、扩展卡及电子设备的一个技术方案具有以下有益效果:
所述热插拔控制方法利用检测信号来获取可插拔设备与重定时器的第二端的连接状态,并基于检测到的连接状态实现对RC(Root Complex,根复合体)的控制,从而避免所述RC在热插拔过程中出现异常,进而实现所述可插拔设备的热插拔。与相关技术相比,所述热插拔控制方法并不需要在位信号即可实现可插拔设备的热插拔,因而能够避免在没有在位信号的情况下设备无法实现热插拔的问题。
附图说明
图1A显示为本申请所述热插拔控制方法于一具体实施例中的设备连接关系示意图。
图1B显示为本申请所述热插拔控制方法于一具体实施例中的流程图。
图2显示为本申请所述热插拔控制装置于一具体实施例中的结构示意图。
元件标号说明
1         RC
2         热插拔控制装置
21        数据收发模块
22        检测模块
23        控制模块
3         可插拔设备
S11~S14  步骤
具体实施方式
以下通过特定的具体实例说明本申请的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本申请的其他优点与功效。本申请还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本申请的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。
需要说明的是,以下实施例中所提供的图示仅以示意方式说明本申请的基本构想,图示中仅显示与本申请中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。此外,在本文中,诸如“第一”、“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。
当PCIe方案中采用重定时器时,相关技术主要利用在位信号来实现设备的热插拔,如果***在设计时没有考虑在位信号,或者在位信号不可靠,亦或者在位信号的检测存在延迟等情况都有可能导致在位信号无法使用,因而会导致设备无法实现热插拔,此时需要重启设备而会降低设备的使用体验。针对这一问题,本申请的一个实施例提供一种热插拔控制方法,所述热插拔控制方法利用检测信号来获取可插拔设备与所述第二端的连接状态,并基于检测到的连接状态实现对RC的控制,从而避免所述RC在热插拔过程中出现异常,进而实现所述可插拔设备的热插拔。与相关技术相比,所述热插拔控制方法并不需要在位信号即可实现可插拔设备的热插拔,因而能够避免在没有在位信号的情况下设备无法实现热插拔的问题。
于本申请的一实施例中,请参阅图1A,所述热插拔控制方法应用于重定时器,所述重定时器的第一端与RC相连,所述重定时器的第二端用于与可插拔设备相连,所述可插拔设备例如为NVME SSD、GPU BOX等,其中,TXP/N是指发送差分对,用于发送差分信号。需要说明的是,所述重定时器的第二端用于与可插拔设备相连,是指:所述重定时器的第二端可用于与所述可插拔设备直接相连,此时所述重定时器的第二端例如可以设置有插槽;或者,所述重定时器的第二端可用于通过连接装置与所述可插拔设备间接相连,其中,所述连接装置例如为设置有插槽的连接器、插座等。
具体地,请参阅图1B,本实施例中所述热插拔控制方法包括:
S11,通过所述第二端从所述可插拔设备接收数据,并通过所述第一端将所述数据发送给所述RC,所述RC支持热插拔。
S12,发送检测信号至所述第二端以检测所述可插拔设备与所述第二端的连接状态。
可选地,步骤S12可以包括周期性地发送所述检测信号至所述第二端,从而周期性地检测所述可插拔设备与所述第二端的连接状态。
可选地,步骤S12可以利用PCIe的链路训练与状态机(Link Training and StatusState Machine,LTSSM)来实现,其中,LTSSM的第一个状态为检测(Detect)状态,在该状态下需要完成端接检测(termination detect)任务以确认对端有几条数据通路(lane)放置有电阻,该过程例如可以通过比较RC时间常数的大小来实现。基于所述检测状态,步骤S12能够获取所述可插拔设备与所述第二端的连接状态。
S13,当检测到所述可插拔设备自所述第二端热分离时,停止发送所述数据至所述RC,并发送第一控制信号至所述RC,以使所述RC根据所述第一控制信号来处理所述重定时器停止发送所述数据的异常状态。
可选地,所述第一控制指令为一区别于正常传输数据的特殊序列。
可选地,本实施例所述热插拔控制方法还包括:
S14,当检测到所述可插拔设备热***所述第二端时,发送第二控制信号至所述RC,以控制所述RC进入连接状态。具体地,当所述可插拔设备热***所述第二端以后,所述检测信号的电平值会发生变化,例如,所述检测信号的电平值会降低;基于所述检测信号的变化,步骤S14通过控制所述重定时器的内部逻辑来发送所述第二控制信号至所述RC,以强制所述RC进入正常连接状态。
根据以上描述可知,本实施例所述热插拔控制方法无需在位信号即可实现可插拔设备的热插拔,因而能够避免在没有在位信号的情况下设备无法实现热插拔的问题。
此外,本实施例中,所述重定时器与所述RC之间传输的数据受所述可插拔设备与所述第二端的连接状态控制:当检测到所述可插拔设备自所述第二端热分离时,停止发送所述数据至所述RC,并发送第一控制信号至所述RC;当检测到所述可插拔设备热***所述第二端时,发送第二控制信号至所述RC。
进一步地,本实施例所述热插拔控制方法可以通过PCIe的LTSSM来获取所述可插拔设备与所述第二端的连接状态,此时,所述热插拔控制方法利用所述重定时器内检测电路的检测结果来控制数据通道的发送序列,从而可以通过数据通路、利用PCIe带内信号来实现稳定可靠的热插拔方案。
于本申请的一实施例中,当检测到所述可插拔设备3自所述第二端热分离时,所述重定时器与所述RC保持连接,且所述RC处于中断状态。
于本申请的一实施例中,所述重定时器在检测到所述可插拔设备自所述第二端热分离时,会产生所述第一控制信号。其后,通过步骤S13将所述第一控制信号发送至所述RC。
本申请还提供一种热插拔控制装置。请参阅图2,于本申请的一实施例中,所述热插拔控制装置2应用于重定时器,所述重定时器的第一端与RC 1相连,所述重定时器的第二端用于与可插拔设备3相连,所述可插拔设备3例如为NVME SSD、GPU BOX等。需要说明的是,所述第二端用于与所述可插拔设备3相连,是指:所述第二端可用于与所述可插拔设备3直接相连,此时,所述第二端例如可以设置有插槽;或者,所述第二端可用于通过连接装置与所述可插拔设备3间接相连,其中,所述连接装置例如为设置有插槽的连接器、插座等。本实施例中,所述热插拔控制装置2包括数据收发模块21、检测模块22和控制模块23。
所述数据收发模块21与所述RC 1和所述可插拔设备3相连,用于通过所述第二端从所述可插拔设备3接收数据,并通过所述第一端将所述数据发送给所述RC 1,所述RC 1支持热插拔。
所述检测模块22与所述可插拔设备3和所述控制模块23相连,用于发送检测信号至所述第二端以检测所述可插拔设备3与所述第二端的连接状态。
可选地,所述检测模块22周期性地发送所述检测信号至所述第二端,从而周期性地检测所述可插拔设备3与所述第二端的连接状态。
可选地,所述检测模块22可以利用PCIe的链路训练与状态机来实现对所述连接状态的检测。其中,所述链路训练与状态机的第一个状态为检测状态,在该状态下需要完成端接检测任务以确认对端有几条数据通路放置有电阻,该过程例如可以通过比较RC时间常数的大小实现。基于所述检测状态,所述检测模块22能够获取所述可插拔设备3与所述第二端的连接状态。
所述控制模块23与所述数据收发模块21、所述检测模块22和所述RC 1相连。当所述检测模块22检测到所述可插拔设备3自所述第二端热分离时,所述控制模块23控制所述数据收发模块21停止发送所述数据至所述RC 1,并且,所述控制模块23发送第一控制信号至所述RC 1,以使所述RC 1根据所述第一控制信号来处理所述重定时器停止发送所述数据的异常状态。
可选地,所述第一控制指令为一区别于正常传输数据的特殊序列。
可选地,本实施例中,当所述检测模块22检测到所述可插拔设备3热***所述第二端时,所述控制模块23还用于发送第二控制信号至所述RC 1,以控制所述RC 1进入连接状态。具体地,当所述可插拔设备3热***所述第二端以后,所述检测信号的电平值会发生变化,例如,所述检测信号的电平值会降低;基于所述检测信号的变化,所述控制模块23通过控制所述重定时器的内部逻辑来发送所述第二控制信号至所述RC 1,以强制所述RC 1进入正常连接状态。
于本申请的一实施例中,当所述检测模块22检测到所述可插拔设备3自所述第二端热分离时,所述重定时器与所述RC 1保持连接,且所述RC 1处于中断状态。
于本申请的一实施例中,所述重定时器在检测到所述可插拔设备自所述第二端热分离时,会产生所述第一控制信号。其后,所述控制模块23将所述第一控制信号发送至所述RC 1。
基于以上对所述热插拔控制方法的描述,本申请还提供一种重定时器,所述重定时器用于采用图1B所示的热插拔控制方法进行热插拔控制。
基于以上对所述热插拔控制方法的描述,本申请还提供一种扩展卡,所述扩展卡包括金手指和重定时器。具体地,所述扩展卡的一端为所述金手指,所述金手指用于连接主板的PCIe信号和时钟复位信号以及I2C(Inter-Integrated Circuit)信号至所述重定时器。所述重定时器的一端与所述金手指相连,另一端可用于连接需要热插拔的设备,且所述重定时器用于采用图1B所示的热插拔控制方法进行热插拔控制。需要说明的是,所述另一端可用于连接需要热插拔的设备,是指:所述另一端可用于与所述需要热插拔的设备直接相连,此时所述另一端例如可以设置有插槽;或者,所述另一端可用于通过连接装置与所述需要热插拔的设备间接相连,其中,所述连接装置例如为设置有插槽的连接器、插座等。
基于以上对所述热插拔控制方法的描述,本申请还提供一种电子设备,所述电子设备包括RC和重定时器。所述重定时器的第一端与所述RC相连,其第二端用于与可插拔设备相连,且所述重定时器用于采用图1B所示的热插拔控制方法进行热插拔控制。需要说明的是,所述第二端用于与所述可插拔设备相连,是指:所述第二端可用于与所述可插拔设备直接相连,此时所述第二端例如可以设置有插槽;或者,所述第二端可用于通过连接装置与所述可插拔设备间接相连,其中,所述连接装置例如为设置有插槽的连接器、插座等。
本申请所述的热插拔控制方法的保护范围不限于本实施例列举的步骤执行顺序,凡是根据本申请的原理所做的现有技术的步骤增减、步骤替换所实现的方案都包括在本申请的保护范围内。
本申请还提供一种热插拔控制装置,所述热插拔控制装置可以实现本申请所述的热插拔控制方法,但本申请所述的热插拔控制方法的实现装置包括但不限于本实施例列举的热插拔控制装置的结构,凡是根据本申请的原理所做的现有技术的结构变形和替换,都包括在本申请的保护范围内。
本申请中,所述热插拔控制方法利用检测信号来获取可插拔设备与重定时器的第二端的连接状态,并基于检测到的连接状态实现对RC的控制,从而避免所述RC在热插拔过程中出现异常,进而实现所述可插拔设备的热插拔。与相关技术相比,所述热插拔控制方法并不需要在位信号即可实现可插拔设备的热插拔,因而能够避免在没有在位信号的情况下设备无法实现热插拔的问题。
综上所述,本申请有效克服了现有技术中的种种缺点而具高度产业利用价值。
上述实施例仅例示性说明本申请的原理及其功效,而非用于限制本申请。任何熟悉此技术的人士皆可在不违背本申请的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本申请所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本申请的权利要求所涵盖。

Claims (11)

1.一种热插拔控制方法,其特征在于,应用于重定时器,所述重定时器的第一端与根复合体相连,所述重定时器的第二端用于与可插拔设备相连,所述热插拔控制方法包括:
通过所述第二端从所述可插拔设备接收数据,并通过所述第一端将所述数据发送给所述根复合体,所述根复合体支持热插拔;
发送检测信号至所述第二端以检测所述可插拔设备与所述第二端的连接状态;
当检测到所述可插拔设备自所述第二端热分离时,停止发送所述数据至所述根复合体,并发送第一控制信号至所述根复合体,以使所述根复合体根据所述第一控制信号来处理停止发送所述数据的异常状态;
其中,发送检测信号至所述第二端以检测所述可插拔设备与所述第二端的连接状态包括:通过PCIe的链路训练与状态机来获取所述插拔设备与所述第二端的连接状态,所述链路训练与状态机的第一个状态为检测状态,在所述检测状态中所述重定时器通过执行端接检测任务来确认对端放置有电阻的数据通路的数量。
2.根据权利要求1所述的热插拔控制方法,其特征在于,所述热插拔控制方法还包括:
当检测到所述可插拔设备热***所述第二端时,发送第二控制信号至所述根复合体,以控制所述根复合体进入连接状态。
3.根据权利要求1所述的热插拔控制方法,其特征在于:当检测到所述可插拔设备自所述第二端热分离时,所述重定时器与所述根复合体保持连接,且所述根复合体处于中断状态。
4.根据权利要求1所述的热插拔控制方法,其特征在于:所述重定时器在检测到所述可插拔设备自所述第二端热分离时,产生所述第一控制信号。
5.一种热插拔控制装置,其特征在于,应用于重定时器,所述重定时器的第一端与根复合体相连,所述重定时器的第二端用于与可插拔设备相连,所述热插拔控制装置包括:
数据收发模块,用于通过所述第二端从所述可插拔设备接收数据,并通过所述第一端将所述数据发送给所述根复合体,所述根复合体支持热插拔;
检测模块,用于发送检测信号至所述第二端以检测所述可插拔设备与所述第二端的连接状态;
控制模块,与所述数据收发模块和所述检测模块相连,当所述检测模块检测到所述可插拔设备自所述第二端热分离时,所述控制模块控制所述数据收发模块停止发送所述数据至所述根复合体,并发送第一控制信号至所述根复合体,以使所述根复合体根据所述第一控制信号来处理停止发送所述数据的异常状态;
其中,所述检测模块发送检测信号至所述第二端以检测所述可插拔设备与所述第二端的连接状态包括:通过PCIe的链路训练与状态机来获取所述插拔设备与所述第二端的连接状态,所述链路训练与状态机的第一个状态为检测状态,在所述检测状态中所述重定时器通过执行端接检测任务来确认对端放置有电阻的数据通路的数量。
6.根据权利要求5所述的热插拔控制装置,其特征在于:当所述检测模块检测到所述可插拔设备热***所述第二端时,所述控制模块发送第二控制信号至所述根复合体,以控制所述根复合体进入连接状态。
7.根据权利要求5所述的热插拔控制装置,其特征在于:当所述检测模块检测到所述可插拔设备自所述第二端热分离时,所述重定时器与所述根复合体保持连接,且所述根复合体处于中断状态。
8.根据权利要求5所述的热插拔控制装置,其特征在于:所述重定时器在检测到所述可插拔设备自所述第二端热分离时,产生所述第一控制信号。
9.一种重定时器,其特征在于:所述重定时器用于采用权利要求1-4任一项所述的热插拔控制方法进行热插拔控制。
10.一种扩展卡,其特征在于:所述扩展卡包括金手指和重定时器,所述重定时器用于采用权利要求1-4任一项所述的热插拔控制方法进行热插拔控制。
11.一种电子设备,其特征在于,所述电子设备包括:
根复合体;
重定时器,其第一端与所述根复合体相连,其第二端用于与可插拔设备相连,且所述重定时器用于采用权利要求1-4任一项所述的热插拔控制方法进行热插拔控制。
CN202110407429.2A 2021-04-15 2021-04-15 热插拔控制方法、装置、重定时器、扩展卡及电子设备 Active CN114691574B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202110407429.2A CN114691574B (zh) 2021-04-15 2021-04-15 热插拔控制方法、装置、重定时器、扩展卡及电子设备
US17/564,146 US11748286B2 (en) 2021-04-15 2021-12-28 Hot-plugging control method, device and retimer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110407429.2A CN114691574B (zh) 2021-04-15 2021-04-15 热插拔控制方法、装置、重定时器、扩展卡及电子设备

Publications (2)

Publication Number Publication Date
CN114691574A CN114691574A (zh) 2022-07-01
CN114691574B true CN114691574B (zh) 2023-05-09

Family

ID=82136008

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110407429.2A Active CN114691574B (zh) 2021-04-15 2021-04-15 热插拔控制方法、装置、重定时器、扩展卡及电子设备

Country Status (2)

Country Link
US (1) US11748286B2 (zh)
CN (1) CN114691574B (zh)

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4624171B2 (ja) * 2005-04-27 2011-02-02 Necインフロンティア株式会社 情報処理装置、情報処理システムおよびプログラム
JP4810349B2 (ja) * 2006-08-11 2011-11-09 日本電気株式会社 I/o装置及び方法
US8769343B2 (en) * 2011-06-10 2014-07-01 Nxp B.V. Compliance mode detection from limited information
US20140149609A1 (en) * 2012-11-29 2014-05-29 Kok Hong Chan Detecting device disconnect in a repeater
JP6089835B2 (ja) * 2013-03-19 2017-03-08 富士通株式会社 情報処理装置及び制御方法
MY184148A (en) * 2015-12-25 2021-03-23 Intel Corp Power management system
CN105701051B (zh) * 2016-01-15 2019-10-15 华为技术有限公司 一种热插拔方法、主机控制器、主机及PCIe桥设备
US10339093B2 (en) * 2016-03-29 2019-07-02 Intel Corporation USB interface using repeaters with guest protocol support
CN106776421A (zh) * 2016-11-18 2017-05-31 郑州云海信息技术有限公司 一种带Retimer的PCIE IOBOX及其热插拔方法
US10509758B1 (en) * 2017-09-28 2019-12-17 Amazon Technologies, Inc. Emulated switch with hot-plugging
US11409649B2 (en) * 2018-01-22 2022-08-09 Panasonic Avionics Corporation Removable direct attached storage for vehicle entertainment systems
TWI665554B (zh) * 2018-01-22 2019-07-11 緯穎科技服務股份有限公司 熱插拔控制電路及相關儲存伺服器系統
US10545773B2 (en) * 2018-05-23 2020-01-28 Intel Corporation System, method, and apparatus for DVSEC for efficient peripheral management
CN109388604B (zh) * 2018-11-01 2022-02-18 郑州云海信息技术有限公司 一种基于PCIe的热插拔控制方法、装置及存储介质

Also Published As

Publication number Publication date
US20220334993A1 (en) 2022-10-20
US11748286B2 (en) 2023-09-05
CN114691574A (zh) 2022-07-01

Similar Documents

Publication Publication Date Title
US11567895B2 (en) Method, apparatus and system for dynamic control of clock signaling on a bus
US9870336B2 (en) Implementing sideband control structure for PCIE cable cards and IO expansion enclosures
CN112673363B (zh) DisplayPort Alternate模式通信的检测
JP5096905B2 (ja) サーバ装置及びそのリンク回復処理方法
CN107066746B (zh) 基于i2c接口通过cpld来实现pca9555功能的方法
CN111881074B (zh) 电子***、主机端装置及控制方法
CN114691574B (zh) 热插拔控制方法、装置、重定时器、扩展卡及电子设备
CN100414526C (zh) 自动调整总线宽度的方法及装置
US6675250B1 (en) Fault tolerant communications using a universal serial bus
CN110323644B (zh) 转接器及其讯号传输方法
CN113806273B (zh) 快速周边组件互连数据传输控制***
US8069285B2 (en) Methods and systems for improving communication throughput of storage links
CN107783862B (zh) 一种基于pca9555的8路服务器主从bmc复位控制方法
CN112463695A (zh) 一种热插拔控制方法、装置及设备
CN107704403B (zh) 一种优化主背板信号传输的装置及方法
CN101493800B (zh) 利用通用输入输出实现多个输入输出卡通信的***及方法
CN112000189A (zh) 一种基于s2500处理器的服务器主板
CN111769863B (zh) 一种用于tpcm通信的中继方法及中继板卡
CN105760325A (zh) 支持usb存储设备在dos***下热插拔的***及方法
CN210091162U (zh) 一种m.2设备转接卡
CN217718676U (zh) Gpio通信电路及板卡、电子设备
CN113032317B (zh) 一种基于服务器pcie信号扩展的方法及设备
CN221200334U (zh) 一种双路服务器
US20060248255A1 (en) Interface Circuit For A Central Processing Unit
TWI719883B (zh) 電子裝置以及初始化方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant