CN114664230A - 显示驱动芯片和led显示板 - Google Patents

显示驱动芯片和led显示板 Download PDF

Info

Publication number
CN114664230A
CN114664230A CN202011528641.6A CN202011528641A CN114664230A CN 114664230 A CN114664230 A CN 114664230A CN 202011528641 A CN202011528641 A CN 202011528641A CN 114664230 A CN114664230 A CN 114664230A
Authority
CN
China
Prior art keywords
synchronous
circuit
double
display
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011528641.6A
Other languages
English (en)
Other versions
CN114664230B (zh
Inventor
田征
王伙荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xi'an Ti Pt Sr Electronic Technology Co ltd
Original Assignee
Xi'an Ti Pt Sr Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xi'an Ti Pt Sr Electronic Technology Co ltd filed Critical Xi'an Ti Pt Sr Electronic Technology Co ltd
Priority to CN202011528641.6A priority Critical patent/CN114664230B/zh
Publication of CN114664230A publication Critical patent/CN114664230A/zh
Application granted granted Critical
Publication of CN114664230B publication Critical patent/CN114664230B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明实施例公开了一种显示驱动芯片和LED显示板。所述显示驱动芯片包括:同步信号输入接口;灰度时钟产生电路;驱动控制电路,连接所述灰度时钟产生电路;双同步电路,连接所述灰度时钟产生电路、所述驱动控制电路以及所述同步信号输入接口;恒流驱动电路,连接所述驱动控制电路。本发明实施例通过在显示驱动芯片内增加双同步电路,使得显示驱动芯片输出的显示画面能够达到同步效果,改善工作条件以及显示驱动芯片制作的影响,从而提升显示效果。

Description

显示驱动芯片和LED显示板
技术领域
本发明涉及显示控制技术领域,尤其涉及一种显示驱动芯片和一种LED显示板。
背景技术
目前LED显示装置因其成本低、功耗小、可视性高、组装自由等优点被应用到各种领域。同时,随着LED显示装置应用的普及,人们对其显示质量的要求也越来越高,因此如何提升LED显示装置的显示质量已成为该领域的研究热点。随着LED的应用场景越来越多,LED的显示画面的同步性越来越被关注。
LED显示控制卡将上位机发送的帧同步信号传递给驱动芯片,并控制驱动芯片输出,以此保证每一帧的显示画面同步显示。但是,由于驱动芯片的制造的差异和驱动芯片的工作条件有差异,不同的驱动芯片产生的灰度时钟周期会有所偏差。在该灰度时钟控制下,不同驱动芯片产生的脉宽调制信号和换行信号将导致不同驱动芯片之间无法同步,最终导致显示画面的不同步,从而造成显示效果变差。
发明内容
因此,为克服现有技术中的至少部分缺陷和不足,本发明实施例提供一种显示驱动芯片和一种LED显示板,以提升显示效果。
一方面,本发明实施例提供的一种显示驱动芯片,包括:同步信号输入接口;灰度时钟产生电路;驱动控制电路,连接所述灰度时钟产生电路;双同步产生电路,连接所述灰度时钟产生电路、所述驱动控制电路和所述同步信号输入接口;恒流驱动电路,连接所述驱动控制电路;其中,所述灰度时钟产生电路用于产生灰度时钟信号;所述驱动控制电路用于接收显示数据以及配置信息,并根据所述配置信息以及所述灰度时钟信号产生子同步信息;所述双同步电路通过所述同步信号输入接口接收帧同步信号,并根据所述灰度时钟信号、所述帧同步信号和所述子同步信息产生双同步信号;所述驱动控制电路根据所述双同步信号、所述配置信息和所述显示数据产生脉宽调制信号并发送所述脉宽调制信号至所述恒流驱动电路;所述恒流驱动电路根据所述脉宽调制信号产生驱动电流并输出。
上述技术方案通过驱动控制电路接收配置信息和显示数据,然后通过驱动控制电路发送子同步信息给双同步电路,双同步电路根据子同步信息、帧同步信号以及灰度时钟信号生成双同步信号,并将双同步信号发送至驱动控制电路产生脉宽调制信号,进而控制恒流驱动电路产生恒定的电流输出,从而控制显示驱动芯片的输出,增加了显示驱动芯片的同步次数,改善了由于驱动芯片的灰度时钟偏差,导致的显示画面不同步,以及显示效果变差的问题。
在本发明的一个实施例中,所述显示驱动芯片还包括:同步信号输出接口,用于将所述双同步信号电路产生的所述双同步信号输出至级联的至少一个下一级显示驱动芯片。
在本发明的一个实施例中,所述双同步电路包括:帧同步检测电路,连接所述同步信号输入接口接收所述帧同步信号;子同步信号产生电路,连接所述驱动控制电路;双同步信号产生电路,连接所述子同步信号产生电路和所述帧同步检测电路;双同步检测电路,连接所述双同步信号产生电路和所述同步信号输入接口;以及同步方式选择电路,连接所述帧同步检测电路、所述双同步检测电路和所述驱动控制电路;其中,所述子同步信号产生电路用于根据所述子同步信息与所述灰度时钟信号生成子同步信号;所述帧同步检测电路用于根据所述帧同步信号与所述灰度时钟信号生成内部帧同步信号;所述双同步信号产生电路用于将所述子同步信号和所述内部帧同步信号进行叠加处理得到所述双同步信号;所述双同步检测电路用于检测并识别所述双同步信号;所述同步方式选择电路用于根据所述驱动控制电路传输的所述配置信息选择所述识别后的双同步信号或所述内部帧同步信号,并发送所述双同步信号或所述内部帧同步信号至所述驱动控制电路。
在本发明的一个实施例中,所述驱动控制电路还用于根据所述配置信息确定所述显示驱动芯片的第一工作模式;当所述显示驱动芯片的第一工作模式为帧同步模式时,所述同步方式选择电路将所述帧同步检测电路生成的内部帧同步信号输出至所述驱动控制电路;当所述显示驱动芯片的第一工作模式为双同步模式时,所述同步方式选择电路将所述双同步检测电路识别的双同步信号输出至所述驱动控制电路。
在本发明的一个实施例中,所述驱动控制电路还用于根据所述配置信息确定所述显示驱动芯片的第二工作模式;当所述显示驱动芯片的第二工作模式为主驱动模式时,所述双同步检测电路对所述双同步信号产生的所述双同步信号进行识别后发送至所述同步方式选择电路,所述同步方式选择电路根据将所述双同步检测电路识别的双同步信号通过所述同步信号输出接口输出至与主显示驱动芯片级联的至少一个从显示驱动芯片;当所述显示驱动芯片的第二工作模式为从驱动模式时,所述至少一个从显示驱动芯片中的双同步检测电路对级联的所述主显示驱动芯片输出的双同步信号进行识别后发送至所述至少一个从显示驱动芯片中的同步方式选择电路,所述至少一个从显示驱动芯片中的同步方式选择电路根据将所述至少一个从显示驱动芯片中的双同步检测电路识别的双同步信号输出至所述至少一个从显示驱动芯片的驱动控制电路。
在本发明的一个实施例中,所述驱动控制电路还用于:根据所述灰度时钟信号和所述配置信息确定所述显示驱动芯片的子刷新次数,并根据所述子刷新次数生成子同步信息,并将所述子同步信息发送至所述双同步电路。
另一方面,本发明实施例提供的一种LED显示板,包括:LED像素阵列,包括多个LED像素点且每一个所述LED像素点包括多个LED;以及多个如前述实施例中所述的显示驱动芯片,其中所述显示驱动芯片的所述恒流驱动电路连接所述LED像素阵列。
在本发明的一个实施例中,所述多个显示驱动芯片通过同步信号输出接口级联;其中,所述多个显示驱动芯片包括一个主显示驱动芯片和至少一个从显示驱动芯片,所述主显示驱动芯片的同步信号输出接口连接至少一个所述从显示驱动芯片的同步信号输入接口。
在本发明的一个实施例中,所述多个显示驱动芯片通过同步信号输出接口级联;其中,所述多个显示驱动芯片包括多个主显示驱动芯片和多个从显示驱动芯片,每个所述主显示驱动芯片的同步信号输出接口连接至少一个所述从显示驱动芯片的同步信号输入接口。
上述技术方案可以具有如下优点或有益效果:本发明实施例先通过驱动控制电路接收配置信息和显示数据,然后通过驱动控制电路发送子同步信息给双同步电路,双同步电路根据子同步信息、内部帧同步信号以及灰度时钟信号生成双同步信号,并将双同步信号发送至驱动控制电路产生脉宽调制信号,进而控制恒流驱动电路产生恒定的电流输出,从而控制显示驱动芯片的输出,增加了显示驱动芯片的同步次数,改善了由于驱动芯片的灰度时钟偏差,导致的显示画面不同步,以及显示效果变差的问题。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1A为本发明实施例提供的一种显示驱动芯片的电路结构示意图。
图1B为本发明实施例提供的另一种显示驱动芯片的电路结构示意图。
图2本发明实施例提供的一种双同步产生电路的具体电路结构示意图。
图3A为本发明实施例提供的一种双同步产生电路在双同步模式下主显示驱动芯片的具体电路示意图。
图3B为本发明实施例提供的一种双同步产生电路在帧同步模式下主显示驱动芯片的具体电路示意图。
图4为本发明实施例提供的一种双同步产生电路在双同步模式下从显示驱动芯片的具体电路示意图。
图5为本发明实施例提供的一种双同步产生电路在帧同步模式下从显示驱动芯片的具体电路示意图。
图6为本发明实施例提供的一种显示驱动芯片的具体电路结构示意图。
图7为本发明实施例中的双同步信号和帧同步信号的时序输出图。
图8为本发明实施例提供的一种LED显示板的部分结构示意图。
图9为本申请实施例提供的另一种LED显示单元的部分结构示意图。
图10为本申请实施例提供的再一种LED显示单元的部分结构示意图。
附图说明:10:显示驱动芯片;11:灰度时钟产生电路;12:驱动控制电路;13:双同步电路;14:恒流驱动电路:15:同步信号输入接口;16:同步信号输出接口;20:扫描芯片;111:倍频电路;121:命令处理电路;122:移位暂存电路;123:缓存电路;124:计数器;125:灰度打散处理电路;126:通道控制电路;131:帧同步检测电路;132:子同步信号产生电路:133:双同步信号产生电路;134:同步方式选择电路;135:双同步检测电路;300:LED显示板;400:LED显示板;401:LED像素阵列;402;主显示驱动芯片;403:从显示驱动芯片。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
【第一实施例】
图1A为本发明实施例提供的一种显示驱动芯片10的结构示意图。如图1A所示,所述显示驱动芯片10例如包括:灰度时钟产生电路11、驱动控制电路12、双同步电路13、恒流驱动电路14以及同步信号输入接口15。
其中,所述驱动控制电路12连接所述灰度时钟产生电路11;所述双同步电路13连接所述灰度时钟产生电路11、所述驱动控制电路12和所述同步信号输入接口15;所述恒流驱动电路14连接所述驱动控制电路12。
其中,所述配置信息、显示数据(如图1A中DIN[2:0]所示)可通过显示驱动芯片的其他接口例如数据输入接口进行接收;所述配置信息、所述显示数据可以通过与数据输入接口相连的其他芯片发送,例如前端控制卡(也叫接收卡)或者上位机等等,具体此处不做限定。
其中,所述同步信号输入接口15用于接收帧同步信号,所述帧同步信号可以通过与同步信号输入接口15相连的其他芯片发送,例如前端控制卡(也叫接收卡)或者上位机等等,具体此处不做限定。所述同步信号输入接口15还可以接收其它的信号,例如双同步信号或者内部帧同步信号等等,可以根据显示驱动芯片的实际连接状态确定同步信号输入接口15接收的信号,具体此处不做限定。
其中,所述灰度时钟产生电路11用于产生灰度时钟信号、并将所述灰度时钟信号传输给所述驱动控制电路12和所述双同步电路13;其中,所述灰度时钟产生电路11可以内部自动产生灰度时钟信号,也可以通过数据输入接口15接收时钟信号,具体此处不做限定。
所述驱动控制电路12可以通过数据输入接口获取显示数据DIN[2:0]和配置信息,并根据所述配置信息以及灰度时钟信号产生子同步信息,并将所述子同步信息发送给所述双同步电路13。
其中,所述配置信息包括配置显示驱动芯片的工作模式例如包括第一工作模式,其中第一工作模式包括当前显示驱动芯片自身的工作模式例如帧同步模式和双同步模式等等,在其它实施例中,所述配置信息还可以包括在多个显示驱动芯片的情况下,配置显示驱动芯片的其他工作模式例如驱动方式等等,具体此处不做限定;所述配置信息可以是主控电路下发的也可以是接收卡(也称显示控制卡)或者是上位机下发的信息。
所述双同步电路13通过所述同步信号输入接口15接收所述帧同步信号以及接收所述驱动控制电路12发送的所述子同步信息,并根据所述灰度时钟信号、所述帧同步信号以及所述子同步信息产生所述双同步信号,并发送所述双同步信号给所述驱动控制电路12。
其中,所述显示驱动芯片10对当前控制显示的区域在每一帧中进行一次完整刷新或者对LED显示屏的每一帧中进行多次完整刷新,每次完整刷新叫做子刷新,所述子同步信息包括所述显示驱动芯片对当前控制显示的区域完成一帧完整显示需要完整刷新的子刷新次数信息;所述配置信息中还包括有子刷新的次数,然后驱动控制电路根据配置信息确定子刷新的次数例如当前控制显示的区域完成一帧完整显示需要完整刷新的次数为4次,然后根据子刷新的次数、显示数据以及灰度时钟信号生成子同步信息,例如子同步信息为所述显示驱动芯片10对当前控制显示的区域完成一帧完整显示需要完整刷新4次的信息。
所述驱动控制电路12还用于根据所述双同步信号、所述显示数据和所述配置信息产生脉宽调制信号发送至所述恒流驱动电路14;
所述恒流驱动电路14用于接收所述脉宽调制信号,并产生驱动电流,同时驱动多个通道(如图1A所示的DOUT)输出驱动电流。
本实施例工作原理如下:显示驱动芯片10上电,然后灰度时钟产生电路11产生灰度时钟信号,并将灰度时钟信号传输给所述驱动控制电路12和所述双同步电路13;同时,所述驱动控制电路12接收显示数据以及配置信息,然后所述驱动控制电路12根据所述灰度时钟信号以及所述配置信息产生子同步信息发送给所述双同步电路13,并根据所述配置信息控制所述双同步电路13通过同步信号输入接口15接收帧同步信号,然后所述双同步电路13根据接收到的所述子同步信息以及所述帧同步信号产生双同步信号,并根据驱动控制电路传输的所述配置信息将所述双同步信号发送至所述驱动控制电路12,当显示驱动芯片10根据配置信息确定第一工作模式为双同步模式时,所述驱动控制电路12根据所述双同步信号、所述配置信息和所述显示数据产生脉宽调制信号发送至所述恒流驱动电路14,所述恒流驱动电路14根据所述脉宽调制信号产生驱动电流输出。
本发明实施例通过对显示驱动芯片10进行设计,先通过驱动控制电路12接收配置信息和显示数据,然后通过驱动控制电路发送子同步信息给双同步电路,双同步电路根据子同步信息、帧同步信号以及灰度时钟信号生成双同步信号,并将双同步信号发送至驱动控制电路12,驱动控制电路12根据双同步信号、配置信息以及显示数据产生脉宽调制信号,进而控制恒流驱动电路14产生恒定的电流输出,从而控制显示驱动芯片的输出,增加了显示驱动芯片的同步次数,改善了由于驱动芯片的灰度时钟偏差,导致的显示画面不同步,以及显示效果变差的问题。
进一步地,如图1B所示,所述显示驱动芯片10还包括同步信号输出接口16,用于将所述双同步信号电路13产生的所述双同步信号输出至级联的至少一个下一级显示驱动芯片。
通过在显示驱动芯片10上设置同步信号输出接口16,可以将双同步信号发送至与当前显示驱动芯片连接的下一级的其他显示驱动芯片,这样相互连接的显示驱动芯片之间,在上一级显示驱动芯片输出的双同步信号到来时,进行显示同步,当其他同步信号通过同步信号输出接口输出时,也能使得相互连接的显示驱动芯片达到同步的效果,并且减少了布线。
更进一步地,如图6所示,所述灰度时钟产生电路11包括:倍频电路111,所述倍频电路111可以通过数据输入接口来获取输入时钟信号,也可以内部生成灰度时钟信号,具体此处不做限定。当从数据输入接口获取到输入时钟信号后,对数据时钟信号进行倍频处理得到灰度时钟信号GCLK。
更进一步地,如图6所示,所述驱动控制电路12包括:命令处理电路121、移位暂存电路122、缓存电路123、计数器124、灰度打散处理电路125和通道控制电路126。
其中,所述移位暂存电路122连接所述命令处理电路121;所述缓存电路123连接所述移位暂存电路122;所述计数器124连接所述命令处理电路121和所述灰度时钟产生电路11;所述灰度打散处理电路125连接所述命令处理电路121和所述计数器124;所述通道控制电路126连接所述命令处理电路121、所述计数器124、所述灰度打散处理电路125、所述缓存电路123和所述双同步电路13。
所述命令处理电路121连接所述移位暂存电路122且接受所述灰度时钟信号GCLK的控制以及接收所述移位暂存电路122输出的配置信息。
所述移位暂存电路122且用于接入显示数据DIN[2:0]以及配置信息。所述移位暂存电路122用于接收所述显示数据和所述配置信息并将所述配置信息发送至所述命令处理电路121。举例来说,本实施例的移位暂存电路122包括移位暂存器(Shift Register)和命令响应及数据传输(比如DMA传输)用电路逻辑。此处的DMA为Direct Memory Access的缩写,中文名称为直接存储器存取。
所述缓存电路123连接所述移位暂存电路122以获取并存储所述显示数据。举例来说,本实施例的缓存电路123包括SRAM(Static Random Access Memory,静态随机存取存储器)缓冲存储器以及RAM控制器(RAM Controller)。
所述计数器124连接所述命令处理电路121和所述倍频电路111,用于接收灰度时钟信号GCLK、并在所述灰度时钟信号GCLK的控制下产生灰度时钟计数值。
所述灰度打散处理电路125连接所述命令处理电路121和所述计数器124,用于接受所述命令处理电路121的控制,进而控制所述计数器124的计数操作以及产生灰度分组控制信号。
所述通道控制电路126连接所述命令处理电路121、所述计数器124、所述缓存电路123、恒流驱动电路14和所述双同步电路13,用于根据所述灰度时钟计数值、所述灰度分组控制信号、所述双同步信号、所述缓存电路123获取的所述显示数据以及所述配置信息生成脉宽调制信号,并将所述脉宽调制信号发送至恒流驱动电路14,所述恒流驱动电路14根据所述脉宽调制信号产生驱动电流并输出到多个输出通道(如图3所示的DOUT[95:0])上。本实施例中,所述显示驱动芯片10作为一种LED显示驱动芯片,其例如具有96个输出通道DOUT[95:0],从而可以带载96列LED灯点;以RGB三个LED灯点构成一个LED像素点为例,则其可以带载32列RGB全彩LED像素点,也即96个输出通道DOUT[95:0]区分为32个红色(R)分量输出通道、32个绿色(G)分量输出通道和32个蓝色(B)分量输出通道。
所述通道控制电路126还用于根据所述灰度时钟计数值、所述灰度分组控制信号和所述缓存电路123存储的所述配置信息生成子同步信息,并将所述子同步信息发送至所述双同步电路13。
更进一步地,如图2所示,所述双同步电路13包括:帧同步检测电路131、子同步信号产生电路132、双同步信号产生电路133、同步方式选择电路134以及双同步检测电路135。
其中,所述帧同步检测电路131连接所述灰度时钟产生电路11和所述同步信号输入接口15且通过同步信号输入接口15接收帧同步信号;所述子同步信号产生电路132连接所述灰度时钟产生电路11和所述驱动控制电路12;所述双同步信号产生电路133连接所述子同步信号产生电路132、所述灰度时钟产生电路11、所述帧同步检测电路131和所述双同步检测电路135;所述同步方式选择电路134连接所述帧同步检测电路131、所述双同步信号产生电路133、所述灰度时钟产生电路11、所述驱动控制电路12和所述双同步检测电路135,所述双同步检测电路连接所述同步信号输入接口15、所述灰度时钟产生电路11、双同步产生电路133和同步方式选择电路134;需要说明的是,图1A和图1B中示出了双同步电路和灰度时钟产生电路11连接的关系,即灰度时钟产生电路11向双同步电路13中的每个模块都提供了灰度时钟信号,因此图2中没有示出双同步电路13中各个模块与灰度时钟产生电路的连接关系,但并不代表双同步电路13中各个模块与灰度时钟产生电路11没有连接。
其中,所述帧同步检测电路131用于通过所述同步信号输入接口15获取帧同步信号,在检测到所述帧同步信号输入后,根据所述帧同步信号和灰度时钟信息产生内部帧同步信号,并输出所述内部帧同步信号至所述双同步信号产生电路133;其中,所述内部帧同步信号为适应当前显示驱动芯片的帧同步信号,所述内部帧同步信号与所述帧同步信号的不同之处仅仅在两者的时序不同或者两者之间的脉宽不同。
所述子同步信号产生电路131用于接收所述驱动控制电路12发送的子同步信息以及接收灰度时钟产生电路11产生的灰度时钟信号,根据所述子同步信息以及所述灰度时钟信号产生子同步信号,并输出所述子同步信号至所述双同步信号产生电路133;其中所述子同步信息例如为所述显示驱动芯片对当前控制显示的区域完成一帧完整显示需要完整刷新4次的信息;然后所述子同步信号产生电路131根据所述子同步信息以及所述灰度时钟信号产生子同步信号,即产生4个子同步信号。
所述双同步信号产生电路133用于接收所述内部帧同步信号和所述子同步信号,将所述内部帧同步信号和所述子同步信号叠加生成所述双同步信号,并输出所述双同步信号至所述同步方式选择电路134;
所述双同步检测电路135用于检测双同步产生电路发送的双同步信号并识别出所述双同步信号中的内部帧同步信号以及子同步信号,并将识别后的所述双同步信号发送至所述同步方式选择电路。如图5中所示,所述双同步信号包括内部帧同步信号和子同步信号,则识别出有2个内部帧同步信号以及4个子同步信号。其中,所述双同步检测电路135还可以用于通过同步信号输入接口15接收双同步信号。
所述双同步检测电路135还可以用于通过同步信号输入接口15接收上一级显示驱动芯片发送的双同步信号,并识别出该双同步信号中的内部帧同步信号以及子同步信号,并将识别后的所述双同步信号发送至所述同步方式选择电路。
所述同步方式选择电路134用于接收所述识别后的双同步信号或者内部帧同步信号,并将所述双同步信号中识别的双同步信号或者内部帧同步输出至所述驱动控制电路12。
所述双同步信号为子同步信号与内部帧同步信号叠加生成的双同步信号,显示驱动芯片在帧同步信号到来时完成显示同步,在子同步信号到来时,也会进行显示同步。如图7所示,所述双同步信号除了包含帧同步信号以外,还在两个帧同步信号之间增加了多个子同步信号,子同步信号的周期和数量可以通过驱动控制电路12进行配置,即用户可以自行设置,然后放至配置信息中,也可以通过驱动控制电路12自行配置,具体此处不做限定,然后驱动控制电路12根据配置信息以及灰度时钟信号产生子同步信息,然后子同步信号产生电路131根据子同步信息以及所述灰度时钟信号生成子同步信号,例如说子同步信息为所述显示驱动芯片对当前控制显示的区域完成一帧完整显示需要完整刷新4次的信息,则根据所述子同步信息以及所述灰度时钟信号产生4个子同步信号并发送至所述双同步信号产生电路133。然后双同步信号产生电路133将所述内部帧同步信号和所述4个子同步信号叠加生成所述双同步信号,所述双同步信号即为两个帧同步信号之间叠加4个子同步信号的信号(如图7中双同步信号时序图所示),由于显示驱动芯片10内的灰度时钟产生电路11因工作环境或者制作工艺的不同导致的差异性,在两次帧同步信号之间通过多次子同步信号的刷新与同步,使得产生的积累误差会被及时清零。
为便于更清楚地理解本实施例的显示驱动控制电路10,下面将结合图1A、图1B、图2、图3A、图3B、图6和图7对其工作原理进行举例说明。
当显示驱动芯片10开始正常上电后,显示驱动芯片10通过组合命令接收配置信息以及显示数据并送入驱动控制电路12内部的移位暂存电路122。
所述灰度时钟产生电路11的倍频电路111通过内部或者从外部接入时钟信号来产生灰度时钟信号,并将所述灰度时钟信号传输给所述驱动控制电路12中的计数器124和所述双同步电路13。
所述移位暂存电路122接收配置信息以及显示数据DIN[2:0];并将所述配置信息发送至命令处理电路121。
所述计数器124用于接收所述灰度时钟信号、并在所述灰度时钟信号的控制下产生灰度时钟计数值;然后所述灰度打散处理电路125用于接受所述命令处理电路的控制以控制所述计数器124的计数操作以及产生灰度分组控制信号;然后通道控制电路126从移位暂存电路122中获取配置信息以及所述灰度时钟计数值和灰度分组控制信号,并根据所述配置信息、所述灰度时钟计数值和灰度分组控制信号生成子同步信息,并将所述子同步信息发送之所述子同步信号产生电路。
然后所述子同步信号产生电路132根据所述子同步信息和灰度时钟信号生成子同步信号发送至双同步信号产生电路133,同时,所述帧同步检测电路131通过同步信号输入接口15接收帧同步信号,并根据所述帧同步信号和灰度时钟信号生成内部帧同步信号发送至所述双同步信号产生电路133,所述双同步信号产生电路133将所述子同步信号和所述内部帧同步信号叠加得到所述双同步信号,并将所述双同步信号发送至所述双同步检测电路135;所述双同步检测电路135检测并识别所述双同步信号中的内部帧同步信号以及子同步信号,并将识别后的得到的内部帧同步信号以及子同步信号发送至所述同步方式选择电路134中,当显示驱动芯片10根据配置信息确定第一工作模式为双同步模式时,所述同步方式选择电路134根据所述配置信息选择识别后的所述双同步信号(也即识别后的得到的内部帧同步信号以及子同步信号)发送至所述驱动控制电路12上,同时通过同步信号输出接口16输出至与当前显示驱动芯片10级联的下一级显示驱动芯片上。
其中,所述双同步信号时序图如图7所示,双同步信号除了包含帧同步信号以外,还在两个帧同步信号之间增加了多次子同步信号,子同步信号的周期可以灵活设置,所述显示驱动芯片10对当前控制显示的区域在每一帧中进行一次完整刷新或者对LED显示屏的每一帧中进行多次完整刷新,每次完整刷新叫做子刷新,所述子同步信息包括所述显示驱动芯片对当前控制显示的区域完成一帧完整显示需要完整刷新的子刷新次数信息,然后根据子刷新的次数、显示数据以及灰度时钟信号生成子同步信息,例如子同步信息为所述显示驱动芯片10对当前控制显示的区域完成一帧完整显示需要完整刷新4次的信息。就可以在一个帧同步信号的周期内实现多次的子刷新。然后命令处理电路111接收到双同步信号后会清零对倍频电路111产生的灰度时钟信号GCLK进行脉冲计数的计数器124的灰度时钟计数值。
然后所述缓存电路123从所述移位暂存电路122中获取并存储显示数据,然后将显示数据发送至通道控制电路126;
此时驱动控制电路12已经接收到双同步信号,然后通道控制电路126根据所述灰度时钟计数值、所述灰度分组控制信号、所述双同步信号、所述显示数据和所述配置信息生成脉宽调制信号,并将所述脉宽调制信号发送至恒流驱动电路14。
所述恒流驱动电路14根据所述脉宽调制信号产生驱动电流,并通过输出通道DOUT[95:0]输出。
另外,所述第一工作模式还包括有帧同步模式,当所述驱动控制电路12根据配置信息确定第一工作模式为帧同步模式时,同步方式选择电路134根据配置信息选择所述内部帧同步信号输入至驱动控制电路12上,并通过同步信号输出接口16将所述内部帧同步信号输出至与当前显示驱动芯片级联的下一级显示驱动芯片。
此时驱动控制电路12已经接收到所述内部帧同步信号,然后通道控制电路126根据所述灰度时钟计数值、所述灰度分组控制信号、所述内部帧同步信号、所述显示数据和所述配置信息生成目标脉宽调制信号,并将所述目标脉宽调制信号发送至恒流驱动电路14。
所述恒流驱动电路14根据所述目标脉宽调制信号产生目标驱动电流,并通过输出通道DOUT[95:0]输出
综上所述,本发明实施例先通过驱动控制电路接收配置信息和显示数据,然后通过驱动控制电路发送子同步信息给双同步电路,双同步电路根据子同步信息以及灰度时钟信号生成双同步信号,并将双同步信号发送至驱动控制电路产生脉宽调制信号,进而控制恒流驱动电路产生恒定的电流输出,从而控制显示驱动芯片的输出,增加了显示驱动芯片的同步次数,改善了由于驱动芯片的灰度时钟偏差,导致的显示画面不同步,以及显示效果变差的问题。
【第二实施例】
图8为本发明实施例提供的一种LED显示板300的部分结构示意图。如图8所示,LED显示板300包括:多个LED像素阵列PA、多个显示驱动芯片10(图中以一个示例说明)。
其中,每个LED像素阵列PA包含32列像素P、且每一个像素P包含多个LED比如R、G、B三基色LED灯点,从而LED像素阵列PA具有96列LED灯点。每个96列LED灯点分别连接每个显示驱动芯片10中的96个输出通道DOUT0~DOUT95,每一列中的像素P连接所述恒流驱动电路14的相邻三个输出通道。再者,所述像素阵列PA包含32行像素P,且这32行像素P分别连接所述扫描控制芯片20的32个输出通道LINE0~LINE31。
其中,多个显示驱动芯片为如图1A所述的包括同步信号输入接口15的显示驱动芯片,每个显示驱动芯片连接在显示控制卡和LED像素阵列之间。
本实施例的扫描控制芯片20例如包括行译码芯片,其可以配合显示驱动芯片10在每一轮32扫过程中依序产生32个行扫描信号(或称扫描驱动信号)。需要说明的是,本实施例的扫描控制芯片20的输出通道并不限于32个,也可以是其他数量比如64个等,具体数量可以根据实际应用需求确定。
其中,本实施例的显示驱动芯片接收显示数据DIN[2:0]、配置信息和帧同步信号的输入。
【第三实施例】
图9为本发明实施例提供的另一种LED显示板400,所述LED显示板400包括:多个LED像素阵列401以及多个显示驱动芯片10;所述多个LED像素阵列401如上第二实施例所述的多个LED像素阵列PA,具体此处不再赘述。
其中,所述多个显示驱动芯片中的每个显示驱动芯片中的恒流驱动电路连接所述多个LED像素阵列中的每个LED像素阵列。
其中,多个显示驱动芯片为如图1B所述的包括同步信号输入接口15和同步信号输出接口16的显示驱动芯片,且多个显示驱动芯片通过同步信号输出接口级联。
其中,如图9所示,所述多个显示驱动芯片包括一个主显示驱动芯片402和至少一个从显示驱动芯片403。所述主显示驱动芯片402和所述从显示驱动芯片403可以通过配置信息来确定,所述配置信息包括第二工作模式,所述第二工作模式为当前显示驱动芯片相较于其他显示驱动芯片的不同工作状态,例如所述第二工作模式包括主驱动模式和从驱动模式,然后当前显示驱动芯片根据配置信息中的第二工作模式中的主驱动磨死和从驱动模式来确定显示驱动芯片为主显示驱动芯片或从显示驱动芯片例如当第二工作模式为主驱动模式时,则当前显示驱动芯片根据配置信息确定自身为主显示驱动芯片,当第二工作模式为从驱动模式时,则当前显示驱动芯片根据配置信息确定自身为从显示驱动芯片。
其中,每个主显示驱动芯片的同步信号输出接口连接至少一个所述从显示驱动芯片的同步信号输入接口。
为便于更清楚地理解本实施例的LED显示板400,下面将结合图3A-图5和图9对其工作原理进行举例说明。
LED显示板400上电,多个显示驱动芯片根据配置信息中的第二工作模式确定一个主显示驱动芯片402和至少一个从显示驱动芯片403,其中,所述主显示驱动芯片的同步输出接口连接至少一个从显示驱动芯片的同步输入接口;如图3A、图3B和图9所示,所述当前显示驱动芯片根据第二工作模式确定为主显示驱动芯片时,主显示驱动芯片中的驱动控制电路根据配置信息以及灰度时钟信号产生子同步信息发送至双同步电路中,所述双同步电路产生双同步信号或者内部帧同步信号发送至主显示驱动芯片中的驱动控制电路,同时将双同步信号或者内部帧同步信号通过同步信号输出接口发送至与主显示驱动芯片连接的至少一个从显示驱动芯片的同步信号输入接口上。即主显示驱动芯片发送双同步信号或者内部帧同步信号到与主显示驱动芯片有连接关系的从显示驱动芯片上,当从显示驱动芯片与主显示驱动芯片没有连接关系时,则该从显示驱动芯片不会接收到双同步信号或者内部帧同步信号。
如图4和图9所示,当当前显示驱动芯片根据第二工作模式确定为从显示驱动芯片时,且根据所述配置信息确定当前从显示驱动芯片为双同步模式,所述当前从显示驱动芯片中的双同步电路13中的双同步信号检测电路135通过同步信号输入接口15接收与从显示驱动芯片级联的主显示驱动芯片通过同步信号输出接口16发送的双同步信号。如图5所示,所述当前从显示驱动芯片根据所述配置信息确定为帧同步模式所述当前从显示驱动芯片中的帧同步信号检测电路通过同步信号输入接口16接收内部帧同步信号至与从显示驱动芯片级联的上一级主显示驱动芯片的同步信号输出接口15上。即当当前显示驱动芯片为从显示驱动芯片时,当前显示驱动芯片接收到的信号通过上一级的与当前显示驱动芯片有连接关系的主显示驱动芯片发送过来。
其中,多个显示驱动芯片根据第一工作模式确定为帧同步模式或者双同步模式的工作原理与上述第一实施例所述的显示驱动芯片工作原理类似,具体此处不再赘述。
更进一步地,如图10所示,所述多个显示驱动芯片根据配置信息确定为多个主显示驱动芯片402和多个从显示驱动芯片403,多个主显示驱动芯片402中的每个所述主显示驱动芯片402的同步信号输出接口连接至少一个所述从显示驱动芯片403的同步信号输入接口,即每一个主显示驱动芯片连接至少一个从显示驱动芯片,并通过主显示驱动芯片的同步信号输出接口输出双同步信号或者内部帧同步信号至于所述主显示驱动芯片级联的至少一个从显示驱动芯片。
多个主显示驱动芯片402中每个主显示驱动芯片分别与至少一个从显示驱动芯片403连接,且多个主显示驱动芯片和多个从显示驱动芯片的工作原理如前述图9中单个主显示驱动芯片和与单个主显示驱动芯片连接的至少一个从显示驱动芯片的工作原理类似,具体此处不再赘述。
其中,所述帧同步信号例如通过显示控制卡下发的;所述显示控制卡可以用于输出显示数据、配置信息以及帧同步信号,其例如采用LED显示控制技术领域成熟的接收卡、扫描卡或模组控制器相似的硬件结构,也即采用可编程逻辑器件比如FPGA(FieldProgrammable Gate Array,现场可编程门阵列)器件。
另外,可以理解的是,前述各个实施例仅为本发明的示例性说明,在技术特征不冲突、结构不矛盾、不违背本发明的发明创造目的前提下,各个实施例的技术方案可以任意组合、搭配使用。
再者,值得说明的是,本发明前述实施例是以单个显示驱动电路能够完成多颜色分量的灰度实现作为举例进行描述,但本发明实施例并不以此为限,也可以将单个显示驱动电路设计成只完成单颜色分量的灰度实现,这样对于R、G、B三种颜色分量的灰度数据可以分别采用三个不同的显示驱动电路来实现。
此外,值得说明的是,在本发明所提供的几个实施例中,应该理解到,所揭露的***,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多路单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (10)

1.一种显示驱动芯片,其特征在于,包括:
同步信号输入接口;
灰度时钟产生电路;
驱动控制电路,连接所述灰度时钟产生电路;
双同步电路,连接所述灰度时钟产生电路、所述驱动控制电路以及所述同步信号输入接口;
恒流驱动电路,连接所述驱动控制电路;
其中,所述灰度时钟产生电路用于产生灰度时钟信号;
所述驱动控制电路用于接收显示数据以及配置信息,并根据所述配置信息以及所述灰度时钟信号产生子同步信息;
所述双同步电路通过所述同步信号输入接口接收帧同步信号,并根据所述灰度时钟信号、所述帧同步信号和所述子同步信息产生双同步信号;
所述驱动控制电路根据所述双同步信号、所述配置信息和所述显示数据产生脉宽调制信号并发送所述脉宽调制信号至所述恒流驱动电路;
所述恒流驱动电路根据所述脉宽调制信号产生驱动电流。
2.根据权利要求1所述的显示驱动芯片,其特征在于,所述显示驱动芯片还包括:
同步信号输出接口,用于将所述双同步信号电路产生的所述双同步信号输出至级联的至少一个下一级显示驱动芯片。
3.根据权利要求2所述的显示驱动芯片,其特征在于,所述双同步电路包括:
帧同步检测电路,通过所述同步信号输入接口接收所述帧同步信号;
子同步信号产生电路,连接所述驱动控制电路;
双同步信号产生电路,连接所述子同步信号产生电路和所述帧同步检测电路;
双同步检测电路,连接所述双同步信号产生电路和所述同步信号输入接口;以及
同步方式选择电路,连接所述帧同步检测电路、所述双同步检测电路和所述驱动控制电路;
其中,所述子同步信号产生电路用于根据所述子同步信息与所述灰度时钟信号生成子同步信号;所述帧同步检测电路用于根据所述帧同步信号与所述灰度时钟信号生成内部帧同步信号;所述双同步信号产生电路用于将所述子同步信号和所述内部帧同步信号进行叠加处理得到所述双同步信号;所述双同步检测电路用于检测并识别所述双同步信号;所述同步方式选择电路用于根据所述驱动控制电路传输的所述配置信息选择所述识别后的双同步信号或所述内部帧同步信号,并发送所述双同步信号或所述内部帧同步信号至所述驱动控制电路。
4.根据权利要求3所述的显示驱动芯片,其特征在于,
所述驱动控制电路还用于根据所述配置信息确定所述显示驱动芯片的第一工作模式;
当所述显示驱动芯片的第一工作模式为帧同步模式时,所述同步方式选择电路将所述帧同步检测电路生成的内部帧同步信号输出至所述驱动控制电路;
当所述显示驱动芯片的第一工作模式为双同步模式时,所述同步方式选择电路将所述双同步检测电路识别的双同步信号输出至所述驱动控制电路。
5.根据权利要求3所述的显示驱动芯片,其特征在于,
所述驱动控制电路还用于根据所述配置信息确定所述显示驱动芯片的第二工作模式;
当所述显示驱动芯片的第二工作模式为主驱动模式时,所述双同步检测电路对所述双同步信号产生的所述双同步信号进行识别后发送至所述同步方式选择电路,所述同步方式选择电路根据将所述双同步检测电路识别的双同步信号通过所述同步信号输出接口输出至与主显示驱动芯片级联的至少一个从显示驱动芯片;
当所述显示驱动芯片的第二工作模式为从驱动模式时,所述至少一个从显示驱动芯片中的双同步检测电路对级联的所述主显示驱动芯片输出的双同步信号进行识别后发送至所述至少一个从显示驱动芯片中的同步方式选择电路,所述至少一个从显示驱动芯片中的同步方式选择电路根据将所述至少一个从显示驱动芯片中的双同步检测电路识别的双同步信号输出至所述至少一个从显示驱动芯片的驱动控制电路。
6.根据权利要求1至5任一项所述的显示驱动芯片,其特征在于,所述驱动控制电路还用于:根据所述灰度时钟信号和所述配置信息确定所述显示驱动芯片的子刷新次数,并根据所述子刷新次数生成子同步信息,并将所述子同步信息发送至所述双同步电路。
7.一种LED显示板,其特征在于,包括:
LED像素阵列,包括多个LED像素点且每一个所述LED像素点包括多个LED;以及
多个如权利要求1或6任一项所述的显示驱动芯片,其中所述显示驱动芯片的所述恒流驱动电路连接所述LED像素阵列。
8.一种LED显示板,其特征在于,包括:
LED像素阵列,包括多个LED像素点且每一个所述LED像素点包括多个LED;以及
多个如权利要求2-5任一项所述的显示驱动芯片,其中所述显示驱动芯片的所述恒流驱动电路连接所述LED像素阵列。
9.根据权利要求8所述的LED显示板,其特征在于,所述多个显示驱动芯片通过同步信号输出接口级联;
其中,所述多个显示驱动芯片包括一个主显示驱动芯片和至少一个从显示驱动芯片,所述主显示驱动芯片的同步信号输出接口连接至少一个所述从显示驱动芯片的同步信号输入接口。
10.根据权利要求8所述的LED显示板,其特征在于,所述多个显示驱动芯片通过同步信号输出接口级联;
其中,所述多个显示驱动芯片包括多个主显示驱动芯片和多个从显示驱动芯片,每个所述主显示驱动芯片的同步信号输出接口连接至少一个所述从显示驱动芯片的同步信号输入接口。
CN202011528641.6A 2020-12-22 2020-12-22 显示驱动芯片和led显示板 Active CN114664230B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011528641.6A CN114664230B (zh) 2020-12-22 2020-12-22 显示驱动芯片和led显示板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011528641.6A CN114664230B (zh) 2020-12-22 2020-12-22 显示驱动芯片和led显示板

Publications (2)

Publication Number Publication Date
CN114664230A true CN114664230A (zh) 2022-06-24
CN114664230B CN114664230B (zh) 2023-11-14

Family

ID=82024628

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011528641.6A Active CN114664230B (zh) 2020-12-22 2020-12-22 显示驱动芯片和led显示板

Country Status (1)

Country Link
CN (1) CN114664230B (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1190748A (zh) * 1996-12-17 1998-08-19 卡西欧计算机株式会社 具有双稳态向列液晶的液晶显示器及其驱动方法
CN1386259A (zh) * 2000-07-28 2002-12-18 日亚化学工业株式会社 显示装置、显示驱动电路以及显示驱动方法
CN1410963A (zh) * 2001-09-28 2003-04-16 佳能株式会社 驱动信号发生装置和图像显示装置
CN1489125A (zh) * 2002-08-27 2004-04-14 精工爱普生株式会社 显示驱动电路及显示装置
CN1691111A (zh) * 2004-04-27 2005-11-02 东北先锋电子股份有限公司 发光显示装置及其驱动控制方法
CN103137087A (zh) * 2011-12-01 2013-06-05 乐金显示有限公司 使输入和输出同步信号同步的方法和电路、使用该方法和电路的背光驱动器
EP2693422A2 (en) * 2012-08-03 2014-02-05 InnoLux Corporation Display apparatus and image control method thereof
CN109166543A (zh) * 2018-09-26 2019-01-08 北京集创北方科技股份有限公司 数据同步方法、驱动装置以及显示装置
CN209496615U (zh) * 2018-09-26 2019-10-15 北京集创北方科技股份有限公司 驱动装置和显示装置
CN111586937A (zh) * 2020-06-29 2020-08-25 深圳匠明科技有限公司 Led驱动芯片及级联驱动电路
CN111599305A (zh) * 2020-06-04 2020-08-28 南京达斯琪数字科技有限公司 一种柔性透明屏led驱动电路

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1190748A (zh) * 1996-12-17 1998-08-19 卡西欧计算机株式会社 具有双稳态向列液晶的液晶显示器及其驱动方法
CN1386259A (zh) * 2000-07-28 2002-12-18 日亚化学工业株式会社 显示装置、显示驱动电路以及显示驱动方法
CN1410963A (zh) * 2001-09-28 2003-04-16 佳能株式会社 驱动信号发生装置和图像显示装置
CN1489125A (zh) * 2002-08-27 2004-04-14 精工爱普生株式会社 显示驱动电路及显示装置
CN1691111A (zh) * 2004-04-27 2005-11-02 东北先锋电子股份有限公司 发光显示装置及其驱动控制方法
CN103137087A (zh) * 2011-12-01 2013-06-05 乐金显示有限公司 使输入和输出同步信号同步的方法和电路、使用该方法和电路的背光驱动器
EP2693422A2 (en) * 2012-08-03 2014-02-05 InnoLux Corporation Display apparatus and image control method thereof
CN109166543A (zh) * 2018-09-26 2019-01-08 北京集创北方科技股份有限公司 数据同步方法、驱动装置以及显示装置
CN209496615U (zh) * 2018-09-26 2019-10-15 北京集创北方科技股份有限公司 驱动装置和显示装置
CN111599305A (zh) * 2020-06-04 2020-08-28 南京达斯琪数字科技有限公司 一种柔性透明屏led驱动电路
CN111586937A (zh) * 2020-06-29 2020-08-25 深圳匠明科技有限公司 Led驱动芯片及级联驱动电路

Also Published As

Publication number Publication date
CN114664230B (zh) 2023-11-14

Similar Documents

Publication Publication Date Title
US8884938B2 (en) Data driving apparatus and operation method thereof and display using the same
US10762827B2 (en) Signal supply circuit and display device
US20210295759A1 (en) Driving method of display panel, display panel, and display device
US9417682B2 (en) Display unit driving device with reduced power consumption
WO2019024657A1 (zh) 显示装置及其驱动方法
CN115862515A (zh) 一种源极驱动电路、显示设备、电子设备及驱动芯片
US9466249B2 (en) Display and operating method thereof
JP2001324967A (ja) 液晶表示装置
CN114664230A (zh) 显示驱动芯片和led显示板
US9311840B2 (en) Display and operating method thereof
CN202205428U (zh) 一种隧道广告
CN109410894B (zh) 生成差分输出信号的方法及模块、显示装置
CN114822377A (zh) 显示驱动电路、显示模组、显示屏的驱动方法及电子设备
US20240257708A1 (en) Display system and display device
CN111899683A (zh) 一种显示面板及显示装置
CN115841799B (zh) 一种有源Micro-LED显示控制***
CN115148136B (zh) 显示面板及显示装置
KR101064477B1 (ko) 유기전계발광표시장치 및 그의 구동방법
JPH10187087A (ja) マトリクス表示装置の駆動信号を発生させる装置
CN117079586B (zh) 实像素显示屏瞎点修复装置、方法、控制***和电子设备
WO2022236808A1 (zh) 一种显示***及显示设备
CN101355656B (zh) 一种图像叠加装置及其方法
CN115938266A (zh) 信号传输方法、装置和电子设备
CN115862559A (zh) 信号传输方法、控制器、源驱动器和电子设备
JP2001042840A (ja) 液晶表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant