CN114650024A - 功率放大方法、装置、电子设备及存储介质 - Google Patents

功率放大方法、装置、电子设备及存储介质 Download PDF

Info

Publication number
CN114650024A
CN114650024A CN202011496648.4A CN202011496648A CN114650024A CN 114650024 A CN114650024 A CN 114650024A CN 202011496648 A CN202011496648 A CN 202011496648A CN 114650024 A CN114650024 A CN 114650024A
Authority
CN
China
Prior art keywords
power amplifier
signal
path
signals
doherty
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011496648.4A
Other languages
English (en)
Inventor
彭瑞敏
魏伟伟
张晓毅
王晖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN202011496648.4A priority Critical patent/CN114650024A/zh
Publication of CN114650024A publication Critical patent/CN114650024A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

本申请实施例涉及一种功率放大方法、装置、电子设备及存储介质。其中,功率放大包括:获取基带信号;对基带信号进行分离和调整处理,形成第一路信号和第二路信号;将第一路信号输出到至少两个Doherty功率放大器的主路功放;将第二路信号输出到至少两个Doherty功率放大器的辅路功放。本申请实施例通过对基带信号分离和调整处理,形成两路信号分别输入到至少两个Doherty功率放大器的主路功放和辅路功放,使得功率放大器整体处于高效率放大的状态,同时使得功率放大器的功率容量得到有效提升。

Description

功率放大方法、装置、电子设备及存储介质
技术领域
本申请实施例涉及功率放大技术领域,尤其涉及一种功率放大方法、装置、电子设备及存储介质。
背景技术
随着通信技术的发展,通信发射机架构中对射频功率放大器(Power Amplifier,PA)效率指标及功率容量的要求逐渐增加。
通信发射机功放的主流应用为多赫尔蒂(Doherty)功率放大器。目前,多赫尔蒂(Doherty)功率放大器存在以下问题:
(1)效率较低。例如,采用单输入架构的Doherty功率放大器,维持高效率工作的功率回退范围较小,当放大更大峰均比(Peak to Average Power Ratio,PAPR)信号时会面临较大的平均效率衰退。
(2)功率容量较小。
发明内容
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
本申请实施例提供一种功率放大方法、装置、电子设备及存储介质,能够提高功放效率,且有效提升功放的功率容量。
第一方面,本申请实施例提供功率放大方法,包括:
获取基带信号;
对基带信号进行分离和调整处理,形成第一路信号和第二路信号;
将第一路信号输出到至少两个多赫尔蒂Doherty功率放大器的主路功放;
将第二路信号输出到至少两个所述多赫尔蒂Doherty功率放大器的辅路功放。
第二方面,本申请实施例还提供功率放大装置,包括:
获取模块,用于获取基带信号;
分离调整模块,用于对基带信号进行分离和调整处理,形成第一路信号和第二路信号;
输出模块,用于将第一路信号输出到至少两个多赫尔蒂Doherty功率放大器的主路功放,将第二路信号输出到至少两个所述多赫尔蒂Doherty功率放大器的辅路功放。
第三方面,本申请实施例还提供电子设备,包括:
存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如第一方面所述的功率放大方法。
第四方面,本申请实施例还提供计算机可读存储介质,存储有计算机可执行指令,所述计算机可执行指令用于执行第一方面所述的功率放大方法。
本申请实施例提供一种功率放大方法、装置、电子设备及存储介质。其中,功率放大包括:获取基带信号;对基带信号进行分离和调整处理,形成第一路信号和第二路信号;将第一路信号输出到至少两个Doherty功率放大器的主路功放;将第二路信号输出到至少两个Doherty功率放大器的辅路功放。本申请实施例通过对基带信号分离和调整处理,形成两路信号分别输入到至少两个Doherty功率放大器的主路功放和辅路功放,使得功率放大器整体处于高效率放大的状态,同时使得功率放大器的功率容量得到有效提升。
可以理解的是,上述第二方面至第九方面与相关技术相比存在的有益效果与上述第一方面与相关技术相比存在的有益效果相同,可以参见上述第一方面中的相关描述,在此不再赘述。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请实施例的一些实施例,对于本领域普通技术人员来说,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本申请一个实施例提供的用于执行功率放大方法的***架构的示意图;
图2是本申请另一个实施例提供用于执行功率放大方法的***架构的示意图;
图3是本申请一个实施例提供的功率放大方法流程图;
图4是本申请另一个实施例提供的功率放大方法流程图;
图5是本申请另一个实施例提供用于执行功率放大方法的***架构的示意图;
图6是本申请另一个实施例提供的功率放大方法流程图;
图7是本申请另一个实施例提供用于执行功率放大方法的***架构的示意图;
图8是本申请一个实施例提供的功率放大装置的模块框图;
图9是本申请一个实施例提供的用于执行功率放大方法的***架构的示意图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定***结构、技术之类的具体细节,以便透彻理解本申请实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本申请实施例。在其它情况中,省略对众所周知的***、装置、电路以及方法的详细说明,以免不必要的细节妨碍本申请实施例的描述。
需要说明的是,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于流程图中的顺序执行所示出或描述的步骤。说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
还应当理解,在本申请实施例说明书中描述的参考“一个实施例”或“一些实施例”等意味着在本申请实施例的一个或多个实施例中包括结合该实施例描述的特定特征、结构或特点。由此,在本说明书中的不同之处出现的语句“在一个实施例中”、“在一些实施例中”、“在其他一些实施例中”、“在另外一些实施例中”等不是必然都参考相同的实施例,而是意味着“一个或多个但不是所有的实施例”,除非是以其他方式另外特别强调。术语“包括”、“包含”、“具有”及它们的变形都意味着“包括但不限于”,除非是以其他方式另外特别强调。
本申请实施例提供一种功率放大方法、装置、电子设备及存储介质。其中,功率放大包括:获取基带信号;对基带信号进行分离和调整处理,形成第一路信号和第二路信号;将第一路信号输出到至少两个Doherty功率放大器的主路功放;将第二路信号输出到至少两个Doherty功率放大器的辅路功放。本申请通过对基带信号分离和调整处理,形成两路信号分别输入到至少两个Doherty功率放大器的主路功放和辅路功放,使得功率放大器整体处于高效率放大的状态,同时使得功率放大器的功率容量得到有效提升。
本申请实施例围绕应用双输入技术提升Doherty功率放大器效率的基础上提升功率放大器功率容量的核心思想,提出双输入Doherty功率放大器***架构。相对于目前如图2所示的单输入通信发射机***架构,本申请实施例一方面,通过增加一个数字处理模块,该数字处理模块将一路输入信号分离为两路输出信号输入双输入Doherty功率放大器中,数字处理模块对信号的分离和处理方式为依据为功放高效率工作信息将输入信号分离为两路信号;另一方面,分离后的两路双频信号完成数模转换后馈入改进型的双输入Doherty功率放大器。
下面结合附图,对本申请实施例作进一步阐述。
如图1所示,图1是本申请一个实施例提供的用于执行功率放大方法的***架构的示意图。在图1的示例中,该***架构包括数字处理模块100和Doherty功放模块200。
其中,数字处理模块100的输出端与Doherty功放模块200的输入端连接,数字处理模块100用于接收基带信号,并对基带信号分离和调整处理,形成两路信号分别输入到Doherty功放模块200的两个输入端。第一路信号输出到至少两个Doherty功率放大器的主路功放;将第二路信号输出到至少两个Doherty功率放大器的辅路功放。例如,如图2所示,数字处理模块100输出的第一路信号RFin1输入并联的第一主路功放Carrier1与第二主路功放Carrier2,数字处理模块100输出的第二路信号RFin2输入并联的第一辅路功放Peak1与第二辅路功放Peak2,同时第一主路功放Carrier1与第一辅路功放Peak1的输出端重新组合成第一Doherty功率放大器Doherty1,第二主路功放Carrier2与第二辅路功放Peak2的输出端重新组合成第二Doherty功率放大器Doherty2,需要指出的第一路信号RFin1与第二路信号RFin2是图1中数字处理模块100处理后的两路输入射频信号。
Doherty功放模块200的输入端与数字处理模块100的输出端连接,用于根据来自数字处理模块100的两路信号,产生功率放大信号并输出。Doherty功放模块200包括至少两个Doherty功率放大器,每个Doherty功率放大器均包含主路功放和辅路功放,主路功放用于根据来自数字处理模块100的第一路信号,产生功率放大信号并输出,辅路功放用于根据来自数字处理模块100的第二路信号,产生功率放大信号并输出。例如,如图2所示,Doherty功放模块200包括两个Doherty功率放大器,分别为第一Doherty功率放大器和第二Doherty功率放大器。第一Doherty功率放大器包括第一主路功放Carrier1和第一辅路功放Peak1;第二Doherty功率放大器包括第二主路功放Carrier2和第二辅路功放Peak2。第一主路功放Carrier1和第二主路功放Carrier2受第一路信号驱动;第一辅路功放Peak1和第二辅路功放Peak2受第二路信号驱动。第一主路功放Carrier1与第一辅路功放Peak1的输出端重新组合成第一Doherty功率放大器Doherty1,第二主路功放Carrier2与第二辅路功放Peak2的输出端重新组合成第二Doherty功率放大器Doherty2。在一些实施例中,第一Doherty功率放大器的输出端和第二Doherty功率放大器的输出端通过不限于隔离/非隔离合路器(Combiner)形式合路。
本申请实施例描述的***架构以及应用场景是为了更加清楚的说明本申请实施例的技术方案,并不构成对于本申请实施例提供的技术方案的限定,本领域技术人员可知,随着***架构的演变和新应用场景的出现,本申请实施例提供的技术方案对于类似的技术问题,同样适用。
本领域技术人员可以理解的是,图1中示出的***架构并不构成对本申请实施例的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
在图1所示的***架构中,数字处理模块可以调用其储存的功率放大程序,以执行功率放大方法。
基于上述***架构,提出本申请实施例的功率放大方法的各个实施例。
功率放大方法,参照图3,包括:
步骤S1100,获取基带信号;
步骤S1200,对基带信号进行分离和调整处理,形成第一路信号和第二路信号;
步骤S1300,将第一路信号输出到至少两个多赫尔蒂Doherty功率放大器的主路功放;
步骤S1400,将第二路信号输出到至少两个多赫尔蒂Doherty功率放大器的辅路功放。
随着通信技术的发展,通信发射机架构中对射频功率放大器(英文:PowerAmplifier,PA)效率指标及功率容量的要求逐渐增加,支持多载波模式已经普遍应用在通信网络中,因此功率放大器作为通信基站中最主要的耗能设备需要满足在大功率与一定输入功率动态范围场景下支持两个甚至多个频段的高效率工作。
目前通信发射机功放的主流应用为多赫尔蒂Doherty功率放大器,Doherty功率放大器由一个主路(Carrier)功率放大器与至少一个辅路(Peak)功率放大器组成,该型功率放大器通过有源负载调制工作模式在一定程度上提升了功放效率(即回退效率),增加一路输入可有效改善Doherty功率放大器的各种不理想状态导致的效率低下问题。
在一些应用示例中,采用当前单输入架构的Doherty功率放大器,维持高效率工作的功率回退范围较小,当放大更大峰均比(Peak to Average Power Ratio,PAPR)信号时会面临较大的平均效率衰退,同时无法针对宽频/双频信号进行单独配置会导致较差的宽带性能;当改变单输入模式为双输入技术时,Doherty功率放大器功率容量较小,也是需要解决的一个技术问题。本申请实施例提供一种功率放大方法能够提高功放效率,且有效提升功放的功率容量。
步骤S1100,获取基带信号。在一些实施例中,基带信号可以是来自基带单元(Baseband Unit,BBU)的基带信号。基带信号可以是单频信号,也可以是宽频/双频/多频信号,本申请实施例对此不做限定。
步骤S1200,对基带信号进行分离和调整处理,形成第一路信号和第二路信号。步骤S1200通过对基带信号分离和调整处理,形成两路信号分别输入到至少两个Doherty功率放大器的主路功放和辅路功放,使得功率放大器整体处于高效率放大的状态。
在一些实施例中,数字处理模块100完成从一路输入信号到两路输入信号的分离和调整处理,调整过程包含但不限于幅度、相位及功率分配比等信息的调整,通过第一路信号RFin1与第二路信号RFin2之间的相互调整,使得主路功放与辅路功放的负载处于最优状态,
促使功率放大器整体处于高效率放大的状态。
步骤S1300,将第一路信号输出到至少两个多赫尔蒂Doherty功率放大器的主路功放;
步骤S1400,将第二路信号输出到至少两个多赫尔蒂Doherty功率放大器的辅路功放。
在一些实施例中,步骤S1300和步骤S1400通过将两路信号分别输入到至少两个Doherty功率放大器的主路功放和辅路功放,使得功率放大器整体处于高效率放大的状态,同时,采用至少两个多赫尔蒂Doherty功率放大器使得功率放大器的功率容量得到有效提升。
在一些实施例中,步骤S1300和步骤S1400还需要通过将两路信号经过数模转换DAC处理后,再分别输入到至少两个Doherty功率放大器的主路功放和辅路功放。也就是说,步骤S1300中,需要将第一路信号经过数模转换DAC处理后,输出到至少两个多赫尔蒂Doherty功率放大器的主路功放;步骤S1400中,需要将第二路信号经过数模转换DAC处理后,输出到至少两个多赫尔蒂Doherty功率放大器的辅路功放。
本申请实施例通过对基带信号分离和调整处理,形成两路信号分别输入到至少两个Doherty功率放大器的主路功放和辅路功放,使得功率放大器整体处于高效率放大的状态,同时使得功率放大器的功率容量得到有效提升。本申请实施例在具备双输入模式基础上改善Doherty功率放大器性能外提升了双输入Doherty功率放大器所不具备的大功率潜力,通过两路输入分别驱动并联的主路功放Carrier与辅路功放Peak,提升了双输入模式Doherty功率放大器的功率容量。也即是说,本申请实施例提供的功放电路具备双输入型功率放大器灵活配置相位及功率优势的同时,克服了双输入型Doherty电路在功率等级上的应用限制,从而可以实现更大功率等级下的高效率工作。
另外,在一些实施例中,调整处理包括以下的一种或多种:相位调整、功率分配调整、波形和幅度调整等。
在一些实施例中,调整处理包括但不限于相位/增益/功率分配/波形的整理,可通过预设的调整参数或计算得到的调整参数实现,该调整参数代表了Doherty功率放大器工作的高效率信息。例如,可通过动态改变辅路功放Peak与主路功放Carrier的功率分配比,从而优化饱和状态由于Peak的C类偏置而引入的负面影响;可通过数字处理模块灵活补偿相位,使得在两个或多个相距较远的频段上达到模拟电路无法实现的最优的功放性能,从而优化Doherty功放的双频或多频工作性能;可通过数字功率分配与辅路功放Peak的栅压(栅极电压)联合配置改善辅路功放Peak路的开启性能;可通过幅度调整优化辅路功放Peak与主路功放Carrier的合路饱和指标
等等。
另外,需要说明的是,步骤S1200,对基带信号调整处理,实际调整的是Doherty功率放大器中两个功放(主路功放Carrier和辅路功放Peak)相对的信号信息(如相位、功率、幅度、波形等)。因此,对基带信号进行分离形成两路信号后,可以调节其中任意一路的信号信息,以形成对应射频信号驱动主路功放carrier或辅路功放peak;也可以调节两路信号信息,以形成对应射频信号同时驱动主路功放carrier和辅路功放peak。下面分别说明。
在一些实施例中,步骤S1200,对基带信号进行分离和调整处理,形成第一路信号和第二路信号,包括:
步骤S1201,将基带信号分离为两路信号,对其中一路信号做调整处理形成第一路信号,将另一路信号作为第二路信号。
在一些实施例中,可将获取的基带信号分离为两路信号,对其中一路信号做相位/增益/功率分配/波形等的调整,形成第一路信号,将第一路信号输出到至少两个Doherty功率放大器的主路功放Carrier;将另一路信号作为第二路信号,将第二路信号输出到至少两个Doherty功率放大器的辅路功放peak。通过调整主路功放Carrier输入的信号(第一路信号),调整Doherty功率放大器中两个功放(主路功放Carrier和辅路功放Peak)相对的信号信息(如相位、功率、幅度、波形等),使得功率放大器整体处于高效率放大的状态。
在另一些实施例中,步骤S1200,对基带信号进行分离和调整处理,形成第一路信号和第二路信号,包括:
步骤S1202,将基带信号分离为两路信号,对其中一路信号做调整处理形成第二路信号,将另一路信号作为第一路信号;
在一些实施例中,可将获取的基带信号分离为两路信号,对其中一路信号做相位/增益/功率分配/波形等的调整,形成第二路信号,将第二路信号输出到至少两个Doherty功率放大器的辅路功放peak;将另一路信号作为第一路信号,将第一路信号输出到至少两个Doherty功率放大器的主路功放Carrier。通过调整辅路功放peak输入的信号(第二路信号),调整Doherty功率放大器中两个功放(主路功放Carrier和辅路功放Peak)相对的信号信息(如相位、功率、幅度、波形等),使得功率放大器整体处于高效率放大的状态。可以理解的是,通过调整辅路功放peak输入的信号,可以控制辅路功放Peak的功率分配,由于辅路功放Peak的一般处于不连续的工作状态(一般在小信号时关闭,在大信号时开启),通过调整辅路功放peak输入的信号可以更好地调整辅路功放Peak额开启、关闭以及两个状态之间的切换
,从而使得功率放大器整体处于高效率放大的状态。
在另一些实施例中,步骤S1200,对基带信号进行分离和调整处理,形成第一路信号和第二路信号,包括:
步骤S1203,将基带信号分离为两路信号,对其中一路信号做调整处理形成第二路信号,对另一路信号做调整处理形成第二路信号。
在一些实施例中,可将获取的基带信号分离为两路信号,对其中一路信号做相位/增益/功率分配/波形等的调整,形成第一路信号,将第一路信号输出到至少两个Doherty功率放大器的主路功放Carrier;对另一路信号做相位/增益/功率分配/波形等的调整,将第二路信号输出到至少两个Doherty功率放大器的辅路功放peak。通过调整主路功放Carrier输入的信号(第一路信号)和辅路功放Peak输入的信号(第二路信号),调整Doherty功率放大器中两个功放(主路功放Carrier和辅路功放Peak)相对的信号信息(如相位、功率、幅度、波形等),使得功率放大器整体处于高效率放大的状态。
另外,在一些实施例中,调整处理,包括:
步骤S1204,根据基带信号的信号特征信息,通过预设的计算函数计算或通过预设的对应关系表查表,以对对应的信号做调整处理;信号特征信息包括以下的一种或多种:功率、相位、幅度和波形等。
在一些实施例中,可以预先设置好计算函数公式,对经过分离后的一路或两路基带信号代入计算函数公式计算,输出调整后的信号。在另一些实施例中,可以通过预设的对应关系表查表,对应关系表查表中包含有当前信号特征信息和优选的相位、功率分配、波形或幅度的对应关系,通过查表即可对分离后的一路或两路基带信号进行调整,输出调整后的信号。
本申请实施例通过对基带信号分离和调整处理,形成两路信号分别输入到至少两个Doherty功率放大器的主路功放和辅路功放,使得功率放大器整体处于高效率放大的状态,同时使得功率放大器的功率容量得到有效提升。
另外,在一些实施例中,对基带信号进行分离和调整处理,形成第一路信号和第二路信号,包括:
步骤S1205,对对基带信号进行分离、调整和数字上变频DUC(Digital Up-Conversion)处理,形成第一路信号和第二路信号。
在一些实施例中,数字处理模块100在对基带信号进行分离、调整之后,需要经过DUC处理后再输出。DUC处理指的是将具有一定频率的输入信号,通过数字方式改换成具有更高频率的输出信号(通常不改变信号的信息内容和调制方式)的处理过程。例如,在一些实施例中,可将获取的基带信号分离为两路信号,对其中一路信号做相位/增益/功率分配/波形等的调整后,再经过DUC处理,形成第二路信号,将第二路信号输出到至少两个Doherty功率放大器的辅路功放peak;将另一路信号经过DUC处理后作为第一路信号,将第一路信号输出到至少两个Doherty功率放大器的主路功放Carrier。通过调整辅路功放peak输入的信号(第二路信号),调整Doherty功率放大器中两个功放(主路功放Carrier和辅路功放Peak)相对的信号信息(如相位、功率、幅度、波形等),使得功率放大器整体处于高效率放大的状态。
另外,在一些实施例中,获取基带信号,包括:
步骤S1101,获取至少两个频段的基带信号。
在一些实施例中,基带信号可以是宽频/双频/多频信号。例如,参照图5,基带信号为双频基带信号,包括第一频段基带信号Band_1和第二频段基带信号Band_2;或者,基带信号为三频基带信号,包括第一频段基带信号Band_1、第二频段基带信号Band_2和第三频段基带信号Band_3。
参照图4,步骤S1200,对基带信号进行分离和调整处理,形成第一路信号和第二路信号,包括:
步骤S1206,将各个频段的基带信号均分离为两路信号;
步骤S1207,对各个频段基带信号分离得到的两路信号中的一路信号做调整处理,形成多路调整信号和多路未调整信号;
步骤S1208,对多路调整信号进行合路处理得到第二路信号;
步骤S1209,对多路未调整信号进行合路处理得到第一路信号。
参照图5,以基带信号为双频基带信号为例,包括第一频段基带信号Band_1和第二频段基带信号Band_2。通过执行步骤S1206将两个频段的基带信号均分离为两路信号;通过执行步骤S1207,对各个频段基带信号分离得到的两路信号中的一路信号做调整处理,形成两路调整信号和两路未调整信号;通过执行步骤S1208,对两路调整信号进行合路处理得到第二路信号;通过执行步骤S1209,对两路未调整信号进行合路处理得到第一路信号。其中,合路处理步骤可以通过加法器实现。另外,在调整处理之后,还可以对如上述实施例,对信号进行DUC处理,在此不做赘述。
在另一些实施例中,以基带信号为三频基带信号为例,包括第一频段基带信号Band_1、第二频段基带信号Band_2和第三频段基带信号Band_3。通过执行步骤S1206将三个频段的基带信号均分离为三路信号;通过执行步骤S1207,对各个频段基带信号分离得到的三路信号中的一路信号做调整处理,形成三路调整信号和三路未调整信号;通过执行步骤S1208,对三路调整信号进行合路处理得到第二路信号;通过执行步骤S1209,对三路未调整信号进行合路处理得到第一路信号。其中,合路处理步骤可以通过加法器实现。另外,在调整处理之后,还可以对如上述实施例,对信号进行DUC处理,在此不做赘述。
以此类推,四频基带信号、五频基带信号等均可以参照上述实施例方式处理,均在本申请实施例的论述范围内。
本申请实施例通过对基带信号分离和调整处理,形成两路信号分别输入到至少两个Doherty功率放大器的主路功放和辅路功放,优化Doherty功放的双频或多频工作性能,使得功率放大器整体处于高效率放大的状态,同时使得功率放大器的功率容量得到有效提升。
另外,在一些实施例中,获取基带信号,包括:
步骤S1102,获取至少两个频段的基带信号。
在一些实施例中,基带信号可以是宽频/双频/多频信号。例如,参照图5,基带信号为双频基带信号,包括第一频段基带信号Band_1和第二频段基带信号Band_2;或者,基带信号为三频基带信号,包括第一频段基带信号Band_1、第二频段基带信号Band_2和第三频段基带信号Band_3。
参照图6,步骤S1200,对基带信号进行分离和调整处理,形成第一路信号和第二路信号,包括:
步骤S1210,将至少两个频段的基带信号合路处理得到合路基带信号;
步骤S1211,将合路基带信号分离为两路信号;
步骤S1212,将两路信号中的一路信号做调整处理,得到第二路信号;
步骤S1213,将两路信号中的另一路信号输出作为第一路信号。
参照图7,以基带信号为双频基带信号为例,包括第一频段基带信号Band_1和第二频段基带信号Band_2。通过执行步骤S1210,将两个频段的基带信号合路处理得到合路基带信号;通过执行步骤S1211,将合路基带信号分离为两路信号;通过执行步骤S1212,将两路信号中的一路信号做调整处理,得到第二路信号;通过执行步骤S1213,将两路信号中的另一路信号输出作为第一路信号。其中,合路处理步骤可以通过加法器实现。另外,在调整处理之后,还可以对如上述实施例,对信号进行DUC处理,在此不做赘述。
在另一些实施例中,以基带信号为三频基带信号为例,包括第一频段基带信号Band_1、第二频段基带信号Band_2和第三频段基带信号Band_3。通过执行步骤S1210,将三个频段的基带信号合路处理得到合路基带信号;通过执行步骤S1211,将合路基带信号分离为三路信号;通过执行步骤S1212,将三路信号中的一路信号做调整处理,得到第二路信号;通过执行步骤S1213,将三路信号中的另一路信号输出作为第一路信号。其中,合路处理步骤可以通过加法器实现。另外,在调整处理之后,还可以对如上述实施例,对信号进行DUC处理,在此不做赘述。
以此类推,四频基带信号、五频基带信号等均可以参照上述实施例方式处理,均在本申请实施例的论述范围内。
本申请实施例通过对基带信号分离和调整处理,形成两路信号分别输入到至少两个Doherty功率放大器的主路功放和辅路功放,优化Doherty功放的双频或多频工作性能,使得功率放大器整体处于高效率放大的状态,同时使得功率放大器的功率容量得到有效提升。
另外,在一些实施例中,获取基带信号,包括:
步骤S1103,获取基带信号,并对基带信号进行数字预失真DPD处理。
在一些实施例中,数字处理模块100在获取基带信号后,需要先对基带信号进行数字预失真DPD处理,然后再进行分离、调整处理。例如,在一些实施例中,基带信号可以是单频基带信号,可以通过第一DPD处理模块DPD_1对基带信号进行DPD处理后,再进行分离、调整处理。在另一些实施例中,基带信号为双频基带信号,包括第一频段基带信号Band_1和第二频段基带信号Band_2,可以将第一频段基带信号Band_1和第二频段基带信号Band_2输入第一DPD处理模块DPD_1,其中,第一频段基带信号Band_1作为主输入信号,第二频段基带信号Band_2作为线性化处理的参考信号,第一DPD处理模块DPD_1对基带信号进行DPD处理后,输出DPD处理后的第一频段基带信号Band_1,再进行分离、调整处理;可以将第一频段基带信号Band_1和第二频段基带信号Band_2输入第二DPD处理模块DPD_2,其中,第二频段基带信号Band_2作为主输入信号,第一频段基带信号Band_1作为线性化处理的参考信号,第二DPD处理模块DPD_2对基带信号进行DPD处理后,输出DPD处理后的第二频段基带信号Band_2,再进行分离、调整处理。在另一些实施例中,基带信号为三频基带信号,包括第一频段基带信号Band_1、第二频段基带信号Band_2和第三频段基带信号Band_3,可以将第一频段基带信号Band_1、第二频段基带信号Band_2和第三频段基带信号Band_3输入第一DPD处理模块DPD_1,其中,第一频段基带信号Band_1作为主输入信号,第二频段基带信号Band_2和第三频段基带信号Band_3作为线性化处理的参考信号,第一DPD处理模块DPD_1对基带信号进行DPD处理后,输出DPD处理后的第一频段基带信号Band_1,再进行分离、调整处理;将第一频段基带信号Band_1、第二频段基带信号Band_2和第三频段基带信号Band_3输入第二DPD处理模块DPD_2,其中,第二频段基带信号Band_2作为主输入信号,第一频段基带信号Band_1和第三频段基带信号Band_3作为线性化处理的参考信号,第二DPD处理模块DPD_2对基带信号进行DPD处理后,输出DPD处理后的第二频段基带信号Band_2,再进行分离、调整处理;将第一频段基带信号Band_1、第二频段基带信号Band_2和第三频段基带信号Band_3输入第三DPD处理模块DPD_3,其中,第三频段基带信号Band_3作为主输入信号,第一频段基带信号Band_1和第二频段基带信号Band_2作为线性化处理的参考信号,第三DPD处理模块DPD_3对基带信号进行DPD处理后,输出DPD处理后的第三频段基带信号Band_3,再进行分离、调整处理。
另外,参照图8,本申请实施例还提供功率放大装置300,包括:
获取模块310,用于获取基带信号;
分离调整模块320,用于对基带信号进行分离和调整处理,形成第一路信号和第二路信号;
输出模块330,用于将第一路信号输出到至少两个多赫尔蒂Doherty功率放大器的主路功放,将第二路信号输出到至少两个多赫尔蒂Doherty功率放大器的辅路功放。
需要说明的是,本实施例中的功率放大装置300,可以应用于如图1所示实施例的***架构;另外,本实施例中的功率放大装置300,可以执行如图3所示实施例中的功率放大方法。即,本实施例中的功率放大装置300和如图1所示实施例的***架构,以及如图3所示实施例中的功率放大方法,均属于相同的发明构思,因此这些实施例具有相同的实现原理以及技术效果,此处不再详述。
以上所描述的装置实施例仅仅是示意性的,其中作为分离部件说明的单元可以是或者也可以不是物理上分开的,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
另外,本申请实施例的一个实施例还提供了一种电子设备,该电子设备包括:存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序。
处理器和存储器可以通过总线或者其他方式连接。
存储器作为一种非暂态计算机可读存储介质,可用于存储非暂态软件程序以及非暂态性计算机可执行程序。此外,存储器可以包括高速随机存取存储器,还可以包括非暂态存储器,例如至少一个磁盘存储器件、闪存器件、或其他非暂态固态存储器件。在一些实施方式中,存储器可选包括相对于处理器远程设置的存储器,这些远程存储器可以通过网络连接至该处理器。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
需要说明的是,本实施例中的电子设备,可以应用为如图1所示实施例的***架构,本实施例中的电子设备和如图1所示实施例的***架构具有相同的发明构思,因此这些实施例具有相同的实现原理以及技术效果,此处不再详述。
实现上述实施例的功率放大方法所需的非暂态软件程序以及指令存储在存储器中,当被处理器执行时,执行上述实施例中的功率放大方法,例如,执行以上描述的图3中的方法步骤S1100至S1400。
在一些实施例中,电子设备还包括:
至少两个Doherty功率放大器,至少两个所述Doherty功率放大器均与所述处理器连接;
合路模块(合路器Combiner),分别与至少两个Doherty功率放大器的输出端连接,用于将至少两个Doherty功率放大器的输出信号合路处理后输出。
在一些实施例中,电子设备包括数字处理模块100和Doherty功放模块200。
其中,数字处理模块100的输出端与Doherty功放模块200的输入端连接,数字处理模块100用于接收基带信号,并对基带信号分离和调整处理,形成两路信号分别输入到Doherty功放模块200的两个输入端。第一路信号输出到至少两个Doherty功率放大器的主路功放;将第二路信号输出到至少两个Doherty功率放大器的辅路功放。例如,如图2所示,数字处理模块100输出的第一路信号RFin1输入并联的第一主路功放Carrier1与第二主路功放Carrier2,数字处理模块100输出的第二路信号RFin2输入并联的第一辅路功放Peak1与第二辅路功放Peak2,同时第一主路功放Carrier1与第一辅路功放Peak1的输出端重新组合成第一Doherty功率放大器Doherty1,第二主路功放Carrier2与第二辅路功放Peak2的输出端重新组合成第二Doherty功率放大器Doherty2,需要指出的第一路信号RFin1与第二路信号RFin2是图1中数字处理模块100处理后的两路输入射频信号。
Doherty功放模块200的输入端与数字处理模块100的输出端连接,用于根据来自数字处理模块100的两路信号,产生功率放大信号并输出。Doherty功放模块200包括至少两个Doherty功率放大器,每个Doherty功率放大器均包含主路功放和辅路功放,主路功放用于根据来自数字处理模块100的第一路信号,产生功率放大信号并输出,辅路功放用于根据来自数字处理模块100的第二路信号,产生功率放大信号并输出。例如,如图2所示,Doherty功放模块200包括两个Doherty功率放大器和合路模块(合路器Combiner),分别为第一Doherty功率放大器和第二Doherty功率放大器。第一Doherty功率放大器包括第一主路功放Carrier1和第一辅路功放Peak1;第二Doherty功率放大器包括第二主路功放Carrier2和第二辅路功放Peak2。第一主路功放Carrier1和第二主路功放Carrier2受第一路信号驱动;第一辅路功放Peak1和第二辅路功放Peak2受第二路信号驱动。第一主路功放Carrier1与第一辅路功放Peak1的输出端重新组合成第一Doherty功率放大器Doherty1,第二主路功放Carrier2与第二辅路功放Peak2的输出端重新组合成第二Doherty功率放大器Doherty2。合路模块包括隔离/非隔离合路器(Combiner),在一些实施例中,第一Doherty功率放大器的输出端和第二Doherty功率放大器的输出端通过不限于隔离/非隔离合路器(Combiner)形式合路输出给辐射天线。
参照图2,在一些实施例中,至少两个Doherty功率放大器包括:
第一Doherty功率放大器,第一Doherty功率放大器包括第一主路功放和第一辅路功放;所述第一主路功放用于接收和处理所述第一路信号,所述第一辅路功放用于接收和处理所述第二路信号。
第二Doherty功率放大器,第二Doherty功率放大器包括第二主路功放和第二辅路功放;所述第二主路功放用于接收和处理所述第一路信号,所述第二辅路功放用于接收和处理所述第二路信号。
在一些实施例中,如图2所示,Doherty功放模块200包括两个Doherty功率放大器,分别为第一Doherty功率放大器和第二Doherty功率放大器。第一Doherty功率放大器包括第一主路功放Carrier1和第一辅路功放Peak1;第二Doherty功率放大器包括第二主路功放Carrier2和第二辅路功放Peak2。第一主路功放Carrier1和第二主路功放Carrier2受第一路信号驱动;第一辅路功放Peak1和第二辅路功放Peak2受第二路信号驱动。第一主路功放Carrier1与第一辅路功放Peak1的输出端重新组合成第一Doherty功率放大器Doherty1,第二主路功放Carrier2与第二辅路功放Peak2的输出端重新组合成第二Doherty功率放大器Doherty2。在一些实施例中,第一Doherty功率放大器的输出端和第二Doherty功率放大器的输出端通过不限于隔离/非隔离合路器(Combiner)形式合路。
参照图9,在一些实施例中,至少两个Doherty功率放大器包括:
第三Doherty功率放大器Doherty3,第三Doherty功率放大器Doherty3包括第三主路功放Carrier3、第三辅路功放Peak3和第四辅路功放Peak4;第三主路功放Carrier3和第三辅路功放Peak3均用于接收和处理第一路信号,第四辅路功放Peak4用于接收和处理第二路信号。
第四Doherty功率放大器Doherty4,第四Doherty功率放大器Doherty4包括第四主路功放Carrier4、第五辅路功放Peak5和第六辅路功放Peak6;第四主路功放Carrier4和第五辅路功放Peak5均用于接收和处理第一路信号,第六辅路功放Peak6用于接收和处理第二路信号。
在一些实施例中,将第一路信号输出到至少两个Doherty功率放大器的主路功放,包括:
将第一路信号分别输出到第三主路功放Carrier3、第三辅路功放Peak3、第四主路功放Carrier4和第五辅路功放Peak5,以驱动第三主路功放Carrier3、第三辅路功放Peak3、第四主路功放Carrier4和第五辅路功放Peak5;
将第二路信号输出到至少两个Doherty功率放大器的辅路功放,包括:
将第二路信号分别输出到第四辅路功放Peak4和第六辅路功放Peak6,以驱动第四辅路功放和第六辅路功放Peak6。
在一些实施例中,如图9所示,Doherty功放模块200包括两个Doherty功率放大器,分别为第三Doherty功率放大器Doherty3和第四Doherty功率放大器Doherty4。第三Doherty功率放大器Doherty3包括第三主路功放Carrier3、第三辅路功放Peak3和第四辅路功放Peak4;第四Doherty功率放大器Doherty4包括第四主路功放Carrier4、第五辅路功放Peak5和第六辅路功放Peak6。可以理解为,第三主路功放Carrier3与第三辅路功放Peak3组成一个嵌套Doherty功率放大器电路,作为主路功放嵌套在第三Doherty功率放大器Doherty3中;第四主路功放Carrier4与第五辅路功放Peak5组成一个嵌套Doherty功率放大器电路,作为主路功放嵌套在第四Doherty功率放大器Doherty4中。第三主路功放Carrier3、第三辅路功放Peak3、第四主路功放Carrier4和第五辅路功放Peak5受第一路信号驱动;第四辅路功放Peak4和第六辅路功放Peak6受第二路信号驱动。在一些实施例中,第一Doherty功率放大器的输出端和第二Doherty功率放大器的输出端通过不限于隔离/非隔离合路器(Combiner)形式合路。
本申请通过对基带信号分离和调整处理,形成两路信号分别输入到至少两个Doherty功率放大器的主路功放和辅路功放,使得功率放大器整体处于高效率放大的状态,同时使得功率放大器的功率容量得到有效提升。
下面以四个示例,阐述本申请实施例的技术方案。
示例一
参照图5,为示例一的***架构,基带信号为双频基带信号,包括第一频段基带信号Band_1和第二频段基带信号Band_2,对基带信号完成双频DPD处理后分别输入到信号分离SCS(Signal Component Seperator)模块,需要指出的是第一DPD处理模块DPD-1与第二DPD处理模块DPD-2的输出信号仍分别为第一频段基带信号Band_1和第二频段基带信号Band_2两个频段的信号。第一DPD处理模块DPD-1输出信号分为两路,一路经过上变频通过加法器与DPD-2输出的一路信号经数字上变频DUC的信号合成后完成数模转换DAC处理后,作为第一路信号馈入双输入Doherty功放模块200的第一个输入端口RFin1,第一DPD处理模块DPD-1输出的另一路信号通过Adjustment模块调整后通过加法器与第二DPD处理模块DPD-2输出的经过Adjustment模块调整处理的另一路输出信号合成后,完成数模转换DAC,然后作为第二路信号馈入双输入Doherty功放模块200的第二个输入端口RFin2,简单描述为双频信号两个单频分开进行信号波形调整处理分离后进行双频段合路输入双输入功率放大器,该种方案优点在于可以根据两个频段功放不同的特性来调整Adjustment模块中的相应参数,从而获取更优异的性能。需要指出的是当仅输入一个频段信号时,该架构可视一个单频双输入Doherty功率放大器架构。
参照图2,为图5中Doherty功放模块200内部结构示意图,两个并联的2-WayDoherty功放单元,且两个Doherty功率放大器通过不限于隔离/非隔离合路器(Combiner)形式合路,数字处理模块100的输出第一路信号RFin1输入并联的第一主路功放Carrier1与第二主路功放Carrier2,数字处理模块100的输出的第二路信号RFin2输入并联的第一辅路功放Peak1与第二辅路功放Peak2,同时第一主路功放Carrier1与第一辅路功放Peak1的输出端重新组合成第一Doherty功率放大器Doherty1,第二主路功放Carrier2与第二辅路功放Peak2的输出端重新组合成第二Doherty功率放大器Doherty2,需要指出的第一路信号RFin1与第二路信号RFin2是图5中数字处理模块100处理后的两路输入射频信号。
数字处理模块100完成从一路输入信号到两路输入信号的分离和调整处理,调整过程包含但不限于幅度、相位及功率分配比等信息的调整,通过第一路信号RFin1与第二路信号RFin2之间的相互调整,使得主路功放与辅路功放的负载处于最优状态,
促使功率放大器整体处于高效率放大的状态。
示例二
参照图5,为示例一的***架构,基带信号为双频基带信号,包括第一频段基带信号Band_1和第二频段基带信号Band_2,对基带信号完成双频DPD处理后分别输入到信号分离SCS(Signal Component Seperator)模块,需要指出的是第一DPD处理模块DPD-1与第二DPD处理模块DPD-2的输出信号仍分别为第一频段基带信号Band_1和第二频段基带信号Band_2两个频段的信号。第一DPD处理模块DPD-1输出信号分为两路,一路经过上变频通过加法器与DPD-2输出的一路信号经数字上变频DUC的信号合成后完成数模转换DAC处理后,作为第一路信号馈入双输入Doherty功放模块200的第一个输入端口RFin1,第一DPD处理模块DPD-1输出的另一路信号通过Adjustment模块调整后通过加法器与第二DPD处理模块DPD-2输出的经过Adjustment模块调整处理的另一路输出信号合成后,完成数模转换DAC,然后作为第二路信号馈入双输入Doherty功放模块200的第二个输入端口RFin2,简单描述为双频信号两个单频分开进行信号波形调整处理分离后进行双频段合路输入双输入功率放大器,该种方案优点在于可以根据两个频段功放不同的特性来调整Adjustment模块中的相应参数,从而获取更优异的性能。需要指出的是当仅输入一个频段信号时,该架构可视一个单频双输入Doherty功率放大器架构。
在一些实施例中,如图9所示,Doherty功放模块200包括三个并联的3-WayDoherty功率放大器,分别为第三Doherty功率放大器和第四Doherty功率放大器。两个Doherty功率放大器通过不限于隔离/非隔离合路器(Combiner)形式合路。第三Doherty功率放大器包括第三主路功放Carrier3、第三辅路功放Peak3和第四辅路功放Peak4;第四Doherty功率放大器包括第四主路功放Carrier4、第五辅路功放Peak5和第六辅路功放Peak6。可以理解为,第三主路功放Carrier3与第三辅路功放Peak3组成一个嵌套Doherty功率放大器电路,作为主路功放嵌套在第三Doherty功率放大器中;第四主路功放Carrier4与第五辅路功放Peak5组成一个嵌套Doherty功率放大器电路,作为主路功放嵌套在第四Doherty功率放大器中。第三主路功放Carrier3、第三辅路功放Peak3、第四主路功放Carrier4和第五辅路功放Peak4受第一路信号驱动;第四辅路功放Peak4和第六辅路功放Peak6受第二路信号驱动。在一些实施例中,第一Doherty功率放大器的输出端和第二Doherty功率放大器的输出端通过不限于隔离/非隔离合路器(Combiner)形式合路。
数字处理模块100完成从一路输入信号到两路输入信号的分离和调整处理,调整过程包含但不限于幅度、相位及功率分配比等信息的调整,通过第一路信号RFin1与第二路信号RFin2之间的相互调整,使得主路功放与辅路功放的负载处于最优状态,
促使功率放大器整体处于高效率放大的状态。
示例三
参照图7,为示例三的***架构,基带信号为双频基带信号,包括第一频段基带信号Band_1和第二频段基带信号Band_2,两个频段的基带信号完成双频DPD处理后合路输入信号分离(SCS,Signal Component Seperator)模块,需要指出的是第一DPD处理模块DPD-1与第二DPD处理模块DPD-2的输出信号仍分别为第一频段基带信号Band_1和第二频段基带信号Band_2两个频段的信号。信号分离(SCS,Signal Component Seperator)模块通过加法器将第一频段基带信号Band_1和第二频段基带信号Band_2两个频段的信号合路后再将信号分为两路,一路完成数字上变频DUC后,通过数模转换DAC后作为第一路信号馈入双输入Doherty功放模块200的第一个输入端口RFin1;第二路通过Adjustment模块调整处理后完成数字上变频DUC,再经过数模转换DAC后作为第二路信号馈入双输入Doherty功放模块200的第二个输入端口RFin2。该示例的优势在于相较于双频段分开处理方案较为简单,将双频信号看做一个整体进行调整处理。需要指出的是当仅输入一个频段信号时,该架构可视一个单频双输入架构。
参照图2,为图7所示中Doherty功放模块200内部结构示意图,两个并联的2-WayDoherty功放单元,且两个Doherty功率放大器通过不限于隔离/非隔离合路器(Combiner)形式合路,数字处理模块100的输出第一路信号RFin1输入并联的第一主路功放Carrier1与第二主路功放Carrier2,数字处理模块100的输出的第二路信号RFin2输入并联的第一辅路功放Peak1与第二辅路功放Peak2,同时第一主路功放Carrier1与第一辅路功放Peak1的输出端重新组合成第一Doherty功率放大器Doherty1,第二主路功放Carrier2与第二辅路功放Peak2的输出端重新组合成第二Doherty功率放大器Doherty2,需要指出的第一路信号RFin1与第二路信号RFin2是图7中数字处理模块100处理后的两路输入射频信号。
数字处理模块100完成从一路输入信号到两路输入信号的分离和调整处理,调整过程包含但不限于幅度、相位及功率分配比等信息的调整,通过第一路信号RFin1与第二路信号RFin2之间的相互调整,使得主路功放与辅路功放的负载处于最优状态,
促使功率放大器整体处于高效率放大的状态。
示例四
参照图7,为示例四的***架构,基带信号为双频基带信号,包括第一频段基带信号Band_1和第二频段基带信号Band_2,两个频段的基带信号完成双频DPD处理后合路输入信号分离(SCS,Signal Component Seperator)模块,需要指出的是第一DPD处理模块DPD-1与第二DPD处理模块DPD-2的输出信号仍分别为第一频段基带信号Band_1和第二频段基带信号Band_2两个频段的信号。信号分离(SCS,Signal Component Seperator)模块通过加法器将第一频段基带信号Band_1和第二频段基带信号Band_2两个频段的信号合路后再将信号分为两路,一路完成数字上变频DUC后,通过数模转换DAC后作为第一路信号馈入双输入Doherty功放模块200的第一个输入端口RFin1;第二路通过Adjustment模块调整处理后完成数字上变频DUC,再经过数模转换DAC后作为第二路信号馈入双输入Doherty功放模块200的第二个输入端口RFin2。该示例的优势在于相较于双频段分开处理方案较为简单,将双频信号看做一个整体进行调整处理。需要指出的是当仅输入一个频段信号时,该架构可视一个单频双输入架构。
在一些实施例中,如图9所示,Doherty功放模块200包括三个并联的3-WayDoherty功率放大器,分别为第三Doherty功率放大器和第四Doherty功率放大器。两个Doherty功率放大器通过不限于隔离/非隔离合路器(Combiner)形式合路。第三Doherty功率放大器包括第三主路功放Carrier3、第三辅路功放Peak3和第四辅路功放Peak4;第四Doherty功率放大器包括第四主路功放Carrier4、第五辅路功放Peak5和第六辅路功放Peak6。可以理解为,第三主路功放Carrier3与第三辅路功放Peak3组成一个嵌套Doherty功率放大器电路,作为主路功放嵌套在第三Doherty功率放大器中;第四主路功放Carrier4与第五辅路功放Peak5组成一个嵌套Doherty功率放大器电路,作为主路功放嵌套在第四Doherty功率放大器中。第三主路功放Carrier3、第三辅路功放Peak3、第四主路功放Carrier4和第五辅路功放Peak4受第一路信号驱动;第四辅路功放Peak4和第六辅路功放Peak6受第二路信号驱动。在一些实施例中,第一Doherty功率放大器的输出端和第二Doherty功率放大器的输出端通过不限于隔离/非隔离合路器(Combiner)形式合路。
数字处理模块100完成从一路输入信号到两路输入信号的分离和调整处理,调整过程包含但不限于幅度、相位及功率分配比等信息的调整,通过第一路信号RFin1与第二路信号RFin2之间的相互调整,使得主路功放与辅路功放的负载处于最优状态,
促使功率放大器整体处于高效率放大的状态。
此外,本申请的一个实施例还提供了一种计算机可读存储介质,该计算机可读存储介质存储有计算机可执行指令,该计算机可执行指令被一个处理器或控制器执行,例如,被上述电子设备实施例中的一个处理器执行,可使得上述处理器执行上述实施例中的功率放大方法,例如,执行以上描述的图3中的方法步骤S1100至S1400。
需要说明的是,本申请实施例提供的功率放大方法、装置、电子设备和存储介质均可以在基站(如4G、5G基站)上进行应用,例如,可以应用于基站的射频拉远单元(RemoteRadio Unit,RRU)上。
本领域普通技术人员可以理解,上文中所公开方法中的全部或某些步骤、***可以被实施为软件、固件、硬件及其适当的组合。某些物理组件或所有物理组件可以被实施为由处理器,如中央处理器、数字信号处理器或微处理器执行的软件,或者被实施为硬件,或者被实施为集成电路,如专用集成电路。这样的软件可以分布在计算机可读介质上,计算机可读介质可以包括计算机存储介质(或非暂时性介质)和通信介质(或暂时性介质)。如本领域普通技术人员公知的,术语计算机存储介质包括在用于存储信息(诸如计算机可读指令、数据结构、程序模块或其他数据)的任何方法或技术中实施的易失性和非易失性、可移除和不可移除介质。计算机存储介质包括但不限于RAM、ROM、EEPROM、闪存或其他存储器技术、CD-ROM、数字多功能盘(DVD)或其他光盘存储、磁盒、磁带、磁盘存储或其他磁存储装置、或者可以用于存储期望的信息并且可以被计算机访问的任何其他的介质。此外,本领域普通技术人员公知的是,通信介质通常包含计算机可读指令、数据结构、程序模块或者诸如载波或其他传输机制之类的调制数据信号中的其他数据,并且可包括任何信息递送介质。
以上是对本申请实施例的较佳实施进行了具体说明,但本申请实施例并不局限于上述实施方式,熟悉本领域的技术人员在不违背本申请实施例精神的前提下还可作出种种的等同变形或替换,这些等同的变形或替换均包含在本申请实施例权利要求所限定的范围内。

Claims (14)

1.功率放大方法,包括:
获取基带信号;
对所述基带信号进行分离和调整处理,形成第一路信号和第二路信号;
将所述第一路信号输出到至少两个多赫尔蒂Doherty功率放大器的主路功放;
将所述第二路信号输出到至少两个所述多赫尔蒂Doherty功率放大器的辅路功放。
2.根据权利要求1所述的方法,其特征在于,所述调整处理包括以下的一种或多种:相位调整、功率分配调整、波形和幅度调整。
3.根据权利要求1或2所述的方法,其特征在于,所述对所述基带信号进行分离和调整处理,形成第一路信号和第二路信号,包括:
将所述基带信号分离为两路信号,对其中一路信号做调整处理形成所述第一路信号,将另一路信号作为所述第二路信号;
或者,
将所述基带信号分离为两路信号,对其中一路信号做调整处理形成所述第二路信号,将另一路信号作为所述第一路信号;
或者,
将所述基带信号分离为两路信号,对其中一路信号做调整处理形成所述第一路信号,对另一路信号做调整处理形成所述第二路信号。
4.根据权利要求1或2所述的方法,其特征在于,所述调整处理,包括:
根据所述基带信号的信号特征信息,通过预设的计算函数计算或通过预设的对应关系表查表,以对对应的信号做调整处理;所述信号特征信息包括以下的一种或多种:功率、相位、幅度和波形。
5.根据权利要求1或2所述的方法,其特征在于,所述对所述基带信号进行分离和调整处理,形成第一路信号和第二路信号,包括:
对所述基带信号进行分离、调整和数字上变频DUC处理,形成第一路信号和第二路信号。
6.根据权利要求1所述的方法,其特征在于,所述获取所述基带信号,包括:
获取至少两个频段的所述基带信号;
所述对所述基带信号进行分离和调整处理,形成第一路信号和第二路信号,包括:
将各个频段的所述基带信号均分离为两路信号;
对各个频段所述基带信号分离得到的两路信号中的一路信号做调整处理,形成多路调整信号和多路未调整信号;
对多路所述调整信号进行合路处理得到所述第二路信号;
对多路所述未调整信号进行合路处理得到所述第一路信号。
7.根据权利要求1所述的方法,其特征在于,所述获取所述基带信号,包括:
获取至少两个频段的所述基带信号;
所述对所述基带信号进行分离和调整处理,形成第一路信号和第二路信号,包括:
将至少两个频段的所述基带信号合路处理得到合路基带信号;
将所述合路基带信号分离为两路信号;
将两路信号中的一路信号做调整处理,得到所述第二路信号;
将两路信号中的另一路信号输出作为所述第一路信号。
8.根据权利要求1、6或7所述的方法,其特征在于,所述获取所述基带信号,包括:
获取所述基带信号,并对所述基带信号进行数字预失真DPD处理。
9.功率放大装置,包括:
获取模块,用于获取基带信号;
分离调整模块,用于对所述基带信号进行分离和调整处理,形成第一路信号和第二路信号;
输出模块,用于将所述第一路信号输出到至少两个多赫尔蒂Doherty功率放大器的主路功放,将所述第二路信号输出到至少两个所述多赫尔蒂Doherty功率放大器的辅路功放。
10.电子设备,包括:
存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1至8任意一项所述的功率放大方法。
11.根据权利要求10所述的电子设备,其特征在于,还包括:
至少两个所述Doherty功率放大器,至少两个所述Doherty功率放大器均与所述处理器连接;
合路模块,分别与至少两个所述Doherty功率放大器的输出端连接,用于将至少两个所述Doherty功率放大器的输出信号合路处理后输出。
12.根据权利要求11所述的电子设备,其特征在于,
至少两个所述Doherty功率放大器包括:
第一Doherty功率放大器,所述第一Doherty功率放大器包括第一主路功放和第一辅路功放;所述第一主路功放用于接收和处理所述第一路信号,所述第一辅路功放用于接收和处理所述第二路信号;
第二Doherty功率放大器,所述第二Doherty功率放大器包括第二主路功放和第二辅路功放;所述第二主路功放用于接收和处理所述第一路信号,所述第二辅路功放用于接收和处理所述第二路信号。
13.根据权利要求11所述的电子设备,其特征在于,
至少两个所述Doherty功率放大器包括:
第三Doherty功率放大器,所述第三Doherty功率放大器包括第三主路功放、第三辅路功放和第四辅路功放;所述第三主路功放和所述第三辅路功放均用于接收和处理所述第一路信号,所述第四辅路功放用于接收和处理所述第二路信号;
第四Doherty功率放大器,所述第四Doherty功率放大器包括第四主路功放、第五辅路功放和第六辅路功放;所述第四主路功放和所述第五辅路功放均用于接收和处理所述第一路信号,所述第六辅路功放用于接收和处理所述第二路信号。
14.计算机可读存储介质,存储有计算机可执行指令,所述计算机可执行指令用于执行权利要求1至8中任意一项所述的功率放大方法。
CN202011496648.4A 2020-12-17 2020-12-17 功率放大方法、装置、电子设备及存储介质 Pending CN114650024A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011496648.4A CN114650024A (zh) 2020-12-17 2020-12-17 功率放大方法、装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011496648.4A CN114650024A (zh) 2020-12-17 2020-12-17 功率放大方法、装置、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN114650024A true CN114650024A (zh) 2022-06-21

Family

ID=81989870

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011496648.4A Pending CN114650024A (zh) 2020-12-17 2020-12-17 功率放大方法、装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN114650024A (zh)

Similar Documents

Publication Publication Date Title
US10778152B2 (en) Methods for amplifying signals using a Doherty amplifier
KR101936664B1 (ko) 전력 증폭기, 무선 원격 유닛 및 기지국
US9853603B2 (en) Power amplifier for amplifying radio frequency signal
CN107078698B (zh) 具有可调谐输入网络的多赫蒂功率放大器
EP2521257A1 (en) Doherty amplifier circuit
US9590564B2 (en) Multiband power amplification apparatus
US11368176B2 (en) Transmission unit
JP6481618B2 (ja) 送信装置および送信方法
EP3309959B1 (en) Amplification system and enodeb
US20220045649A1 (en) Signal processing method, apparatus, and system
KR102075813B1 (ko) 증폭기 어셈블리
CN109905092B (zh) 一种功率放大装置及信号处理方法
JP2019103130A (ja) 送信ユニット
CN210327513U (zh) 功率放大电路
US11128259B2 (en) Power amplification apparatus, remote radio unit, and base station
KR20110037033A (ko) 2단 연결 바이어스 혼합 전력 증폭 장치
EP2475094A1 (en) Doherty amplifier
CN114650024A (zh) 功率放大方法、装置、电子设备及存储介质
Boumaiza et al. Multispectrum signal transmitters: Advances in broadband high-efficiency power amplifiers for carrier aggregated signals
EP2728741B1 (en) Amplifier
KR101686351B1 (ko) 3-웨이 도허티 전력증폭기 장치
JP7292529B1 (ja) ドハティ増幅器
US9479119B2 (en) Amplifier circuit and operation method thereof
KR20150000966A (ko) 비대칭 도허티 전력 증폭기
KR20120139335A (ko) 삽입형 바이어스 혼합 전력 증폭장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20220621

WD01 Invention patent application deemed withdrawn after publication