CN114500767B - 输入视频源调节方法、装置、视频输入卡和视频处理设备 - Google Patents
输入视频源调节方法、装置、视频输入卡和视频处理设备 Download PDFInfo
- Publication number
- CN114500767B CN114500767B CN202011262889.2A CN202011262889A CN114500767B CN 114500767 B CN114500767 B CN 114500767B CN 202011262889 A CN202011262889 A CN 202011262889A CN 114500767 B CN114500767 B CN 114500767B
- Authority
- CN
- China
- Prior art keywords
- clock
- video source
- data
- clock phase
- input video
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 44
- 238000012545 processing Methods 0.000 title claims description 11
- 238000001514 detection method Methods 0.000 claims abstract description 205
- 238000005070 sampling Methods 0.000 claims abstract description 94
- 238000012360 testing method Methods 0.000 claims abstract description 88
- 230000001360 synchronised effect Effects 0.000 claims description 48
- 238000004891 communication Methods 0.000 claims description 20
- 230000003750 conditioning effect Effects 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 7
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/268—Signal distribution or switching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Controls And Circuits For Display Device (AREA)
- Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
Abstract
本发明实施例涉及一种输入视频源调节方法,包括:获取输入视频源的时钟周期并根据所述时钟周期确定连续的多个时钟相位;依次调节所述输入视频源的时钟相位为所述多个时钟相位并基于所述多个时钟相位中的当前时钟相位对所述输入视频源进行采样,以得到多个采样数据组;获取测试参考源的测试参考数据;根据所述测试参考数据分别对所述多个采样数据组进行检测得到对应的多个检测结果;根据所述多个检测结果确定目标时钟相位;以及调整所述输入视频源的时钟相位至所述目标时钟相位;本实施例通过确定多个时钟相位并检测,根据检测结果得到目标时钟相位,从而实现输入视频源时钟相位的动态调节。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种输入视频源调节方法、一种输入视频源调节装置、一种视频输入卡和一种视频处理设备。
背景技术
在LED行业中,视频源通过接入视频输入卡,再通过视频输入卡输出到输出卡,再通过输出卡输出到LED显示屏上显示。
当需要更换不同的视频源时,则需要用户来手动修改视频输入卡的时钟相位,达到视频源能够稳定的输出到LED显示屏上,而在现有技术中,首先需要对视频源先进行上屏效果测试,通过人为的来判断是否有问题,然后再通过修改视频输入卡的时钟相位,来测试出最佳时钟相位,然后将最佳时钟相位当做当前视频输入卡的时钟相位,并不再进行变动。
但是,由于视频输入卡的时钟相位固定,当切换成不同的视频源时,不同的视频源通过视频输入卡输出后可能会存在兼容性问题,输出到LED显示屏上的质量不达标或者不够稳定,而且无法实时的进行调节,导致视频输入卡的兼容性很差。
发明内容
因此,为克服现有技术中的至少部分缺陷和不足,本发明实施例提出一种输入视频源调节方法、一种输入视频源调节装置、一种视频输入卡和一种视频处理设备。
一方面,本发明实施例提出的一种输入视频源调节方法,包括:获取所述输入视频源的时钟周期并根据所述时钟周期确定连续的多个时钟相位;依次调节所述输入视频源的时钟相位为所述多个时钟相位并基于所述多个时钟相位中的当前时钟相位对所述输入视频源进行采样,以得到多个采样数据组;获取测试参考源的测试参考数据;根据所述测试参考数据分别对所述多个采样数据组进行检测得到一一对应的多个检测结果;根据所述多个检测结果确定目标时钟相位;以及调整所述输入视频源的时钟相位至所述目标时钟相位。
由于现有技术中需要通过人工确定并固定时钟相位,当改变输入源后,出现兼容性问题后,无法动态的进行调节,兼容性差。本发明首先通过获取输入视频源时钟周期,并确定多个时钟相位,再对多个时钟相位依次分别进行采样后检测,最后通过检测结果是否正确得到目标时钟相位,该目标时钟相位即输入视频源的最佳时钟相位,从而实现输入视频源时钟相位的动态调节,提高视频输入卡的兼容性。
在本发明的一个实施例中,所述多个时钟相位包括第一时钟相位,所述多个采样数据组包括第一采样数据组,所述第一采样数据组包括第一视频数据和第一同步信号;所述依次调节所述输入视频源的时钟相位为所述多个时钟相位并基于所述多个时钟相位中的当前时钟相位对所述输入视频源进行采样,以得到多个采样数据组包括:调节所述输入视频源的所述当前时钟相位为所述第一时钟相位;根据所述第一时钟相位对所述输入视频源进行采样得到所述第一视频数据和所述第一同步信号。
在本发明的一个实施例中,所述多个检测结果包括第一检测结果;所述根据所述测试参考数据分别对所述多个采样数据组进行检测得到一一对应的多个检测结果,包括:对比所述测试参考数据与所述第一视频数据是否相同得到第一视频数据检测结果;判断所述第一采样数据组中的所述第一同步信号的多帧连续画面的分辨率是否相同和/或帧率是否相同得到第一个同步信号检测结果;以及根据所述第一视频数据检测结果和所述第一同步信号检测结果确定所述第一检测结果。
在本发明的一个实施例中,所述根据所述多个检测结果确定目标时钟相位包括:判断所述多个检测结果是否正确并对连续正确的检测结果进行计数得到计数值;当所述计数值达到正确的检测结果数量阈值,将所述连续正确的检测结果中的目标检测结果对应的时钟相位作为所述目标时钟相位。
在本发明的一个实施例中,所述时钟周期通过所述输入视频源的分辨率以及接口芯片输出模式生成的时钟周期。
另一方面,本发明实施例提出了一种输入视频源调节装置,适于执行如前述任意一项所述的输入视频源调节方法,且包括:时钟周期获取模块,用于获取输入视频源的时钟周期并根据所述时钟周期确定连续的多个时钟相位;采样数据得到模块,用于依次调节所述输入视频源的时钟相位为所述多个时钟相位并基于所述多个时钟相位中的当前时钟相位对所述输入视频源进行采样,以得到多个采样数据组;参考数据获取模块,用于获取测试参考源测试参考数据;检测结果得到模块,用于根据所述测试参考数据分别对所述多个采样数据组进行检测得到一一对应的多个检测结果;时钟相位确定模块,用于根据所述多个检测结果确定目标时钟相位;以及时钟相位调整模块,用于调整所述输入视频源的时钟相位至所述目标时钟相位。
再一方面,本发明实施例提供了第一视频输入接口,用于接入输入视频源和测试参考源;通信接口,用于接收输入视频源调节指令;可编程逻辑器件,连接所述第一视频输入接口和所述通信接口;其中,所述可编程逻辑器件用于执行如前述任意一项所述的输入视频源调节方法。
在本发明的一个实施例中,所述可编程逻辑器件包括:混合时钟管理模块、数据采样模块、数据检测模块以及混合时钟管理配置模块;其中,所述混合时钟管理配置模块用于通过所述通信接口获取所述输入视频源调节指令,获取所述输入视频源的所述时钟周期、并根据所述时钟周期确定连续的所述多个时钟相位;所述混合时钟管理模块用于依次调节所述输入视频源的所述时钟相位为所述多个时钟相位;所述数据采样模块用于基于所述多个时钟相位中的所述当前时钟相位对所述输入视频源进行采样,以得到所述多个采样数据组,并通过所述第一视频输入接口获取所述测试参考源的所述测试参考数据;所述数据检测模块用于根据所述测试参考数据分别对所述多个采样数据组进行检测得到一一对应的所述多个检测结果;所述混合时钟管理配置模块还用于根据所述多个检测结果确定所述目标时钟相位;所述混合时钟管理模块还用于调整所述输入视频源的时钟相位至所述目标时钟相位。
在本发明的一个实施例中,所述数据检测模块包括视频数据检测单元和同步信号检测单元;其中,所述视频数据检测单元用于根据所述测试参考数据逐一对比所述多个采样数据组中的视频数据是否相同得到多个视频数据检测结果;所述同步信号检测单元用于逐一判断所述多个采样数据组中的同步信号的多帧连续画面的分辨率是否相同和/或帧率是否相同得到多个同步信号检测结果。
还一方面,本发明实施例提供一种视频处理设备,包括:前述任意一项所述的视频输入卡;主控卡,连接所述视频输入卡的所述通信接口。
又一方面,本发明实施例提出了一种输入视频源处理***,包括:处理器和连接所述处理器的存储器;其中所述存储器存储有所述处理器执行的指令,且所述指令使得所述处理器执行操作以进行前述任意一种输入视频源调节方法。
再又一方面,本发明实施例提出了一种计算机可读存储介质,其为非易失性存储器且存储有程序代码,当所述程序代码被计算机执行时实现前述任意一种输入视频源调节方法。
由上可知,本发明上述技术特征可以具有如下一个或多个有益效果:
1、本发明实施例首先通过获取输入视频源时钟周期,并确定多个时钟相位,再对多个时钟相位依次分别进行采样后检测,最后通过检测结果得到目标时钟相位,该目标时钟相位即输入视频源的最佳时钟相位,从而实现输入视频源的时钟相位的动态调节,提高视频输入卡的兼容性;
2、在本发明实施例中,视频输入卡通过接入不同的输入视频源可使用不同的时钟相位,从而有效提高视频输入卡的兼容性。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明第一实施例的一种输入视频源调节方法的步骤流程图。
图2为图1所示的输入视频源调节方法中步骤S102的具体步骤流程图。
图3为图1所示的输入视频源调节方法中步骤S104的一种具体步骤流程图。
图4为图1所示的输入视频源调节方法中步骤S105的一种具体步骤流程图。
图5为本发明具体实施例涉及的输入视频源调节方法。
图6为本发明第二实施例的一种输入视频源调节装置的模块示意图。
图7A为本发明第三实施例的一种视频输入卡的结构示意图。
图7B为本发明第三实施例的一种可编程逻辑器件的结构示意图。
图8为本发明第四实施例的一种视频处理设备的结构示意图。
图9为本发明第五实施例的一种输入视频源调节***的结构示意图。
图10为本发明第六实施例的一种计算机可读存储介质的结构示意图
【附图标号说明】
S101-S106、S201-S202、S301-S303、S401-S402:输入视频源调节方法步骤;
600:输入视频源调节装置;601:时钟周期获取模块;602:采样数据得到模块;603:参考数据获取模块;604:检测结果得到模块;605:时钟相位确定模块;606:时钟相位调整模块;6021:时钟相位调节单元;6022:视频源采样单元;6041:视频数据得到单元;6042:同步信号得到单元;6043:检测结果确定单元;6051:计数值得到单元;6052:时钟相位确定单元;
700:视频输入卡;701:第一视频输入接口;703:通信接口;704:可编程逻辑器件;7041:混合时钟管理模块;7042:数据采样模块;7043:数据检测模块;7044:混合时钟管路配置模块;70431:视频数据检测单元;70432:同步信号检测单元;
800:视频处理设备;801:视频输入卡;802:主控卡;8011:通信接口;
900:输入视频源调节***;901:处理器;903:存储器;
1000:计算机可读存储介质。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本实施例中输入视频源调节方法均在视频输入卡中运行。所述视频输入卡包括多个接口、接口芯片、可编程逻辑器件。
其中,所述多个接口包括有视频输入接口以及通信接口,所述视频输入接口用于接入多个输入视频源,所述通信接口用于接收输入视频源调节指令;在本实施例中,所述调节指令为时钟相位调节指令,在其他实施例中,所述调节指令可以是调节频率指令或者是其他的调节功能指令,可以根据实际情况设置不同的调节指令,具体此处不做限定。
所述接口芯片用于将视频输入接口接入的视频源转化成视频数据,然后输入至可编程逻辑器件,所述可编程逻辑器件用于执行本实施例中的输入视频源调节方法。
【第一实施例】
如图1所示,本发明第一实施例提供的一种输入视频源调节方法,例如包括:
S101、获取输入视频源的时钟周期并根据所述时钟周期确定连续的多个时钟相位;
S102、依次调节所述输入视频源的时钟相位为所述多个时钟相位并基于所述多个时钟相位中的当前时钟相位对所述输入视频源进行采样,以得到多个采样数据组;
S103、获取测试参考源的测试参考数据;
S104、根据所述测试参考数据分别对所述多个采样数据组进行检测得到一一对应的多个检测结果;
S105、根据所述多个检测结果确定目标时钟相位;
S106、调整所述输入视频源的时钟相位至所述目标时钟相位。
由于现有技术中需要通过人工确定并固定时钟相位,当改变输入源后,出现兼容性问题后,无法动态调节,兼容性差。本发明首先通过获取输入视频源时钟周期,并确定多个时钟相位,再对多个时钟相位依次分别进行采样后检测,最后通过检测结果得到目标时钟相位,该目标时钟相位即输入视频源的最佳时钟相位,从而实现输入视频源的时钟相位的动态调节,提高兼容性。
此处值得一提的是,对于输入视频源和测试参考源的接入先后,其可例如是在对时钟相位调节和输入视频源的数据采样之前,先通过视频输入接口接入测试参考源并在初始时钟相位下获取测试参考数据并存储至视频输入卡上例如其上的非易失性存储器上或者直接保存在视频输入卡中的可编程逻辑器件内例如其内部RAM上,然后通过视频输入接口再接入输入视频源,并开始对输入视频源进行数据采样,并根据采样得到的测试参考源的测试参考数据和输入视频源的采样数据进行时钟相位的动态调节;当然,其也可以是先通过所述视频输入接口接入输入视频源,对输入视频源进行时钟相位划分得到多个时钟相位后并调节至多个时钟相位中的当前时钟相位并基于当前时钟相位对输入视频源进行数据采样并记录采样数据,然后再通过所述视频输入接口接入测试参考源,并在初始时钟相位下获取测试参考数据并存储至视频输入卡上,最后根据采样得到的测试参考源的测试参考数据和输入视频源的采样数据进行检测和时钟相位动态调节;甚至还可以是通过一个视频输入接口接入输入视频源,并开始对输入视频源进行时钟相位划分得到多个时钟相位后并调节至多个时钟相位中的当前时钟相位并基于当前时钟相位对输入视频源进行数据采样并记录采样数据,并通过另一个接口接入测试参考源,并在初始时钟相位下获取测试参考数据并存储至视频输入卡上,根据采样得到的测试参考源的测试参考数据和输入视频源的采样数据进行时钟相位的动态调节,本发明不以此为限。
其中,本实施例中的输入视频源调节方法有多个应用场景,例如在出厂前对视频输入卡做第一次校正的时候以及在接入视频源的时候发现视频输入卡有兼容性问题。
其中,在步骤S101中,获取输入视频源的时钟周期并根据所述时钟周期确定连续的多个时钟相位,在本实施例中,根据输入视频源的时钟周期将一个时钟周期等分成多个相等时钟相位;在其它实施例中根据输入视频源的时钟周期将一个时钟周期等分成多个不等的时钟相位,具体此处不做限定。所述时钟周期为可编程逻辑器件根据所述输入视频源的分辨率以及接口芯片输出模式生成的时钟周期。
其中,在步骤S102中,多个采样数据组例如包括多个视频数据和多个同步信号,所述同步信号包括:场同步信号VS、行同步信号HS和有效显示数据信号DE。所述视频数据例如是输入视频源的图像数据,例如以RGB格式表示的数据。
其中,在步骤S104中,多个检测结果例如包括:视频数据检测结果和同步信号检测结果。
其中,在步骤S106中,调整所述输入视频源的时钟相位至所述目标时钟相位,当确定好目标时钟相位后,由于需要将等分的多个时钟相位都要进行检测,最后在调节时,当前时钟相位为多个时钟相位中的最后一个时钟相位,即从最后一个时钟相位一步调节到目标时钟相位。例如说将时钟周期等分为32个时钟相位,然后经过多个检测结果得到目标时钟相位为第18时钟相位,则将时钟周期从多个时钟相位中的最后一个时钟相位即第32时钟相位直接调整到第18时钟相位,相当于将时钟周期从第32时钟相位的位置挪移到第18时钟相位的位置,完成调节相位工作。
在另一个具体的实施方案中,如图2所示,所述多个时钟相位包括第一时钟相位,所述多个采样数据组包括第一采样数据组,所述第一采样数据组包括第一视频数据和第一同步信号,前述步骤S102例如包括:
S201、调节所述输入视频源的所述当前时钟相位为所述第一时钟相位;
S202、根据所述第一时钟相位对所述输入视频源进行采样得到所述第一视频数据和所述第一同步信号。
在另一个具体的实施方案中,如图3所示,所述多个检测结果包括第一检测结果,前述步骤104例如包括:
S301、对比所述测试参考数据与所述第一视频数据是否相同得到第一视频数据检测结果;
S302、判断所述第一采样数据组中的所述第一同步信号的多帧连续画面的分辨率是否相同和/或帧率是否相同得到第一个同步信号检测结果;
S303、根据所述第一视频数据检测结果和所述第一同步信号检测结果确定所述第一检测结果。
其中,判断所述第一采样数据组中的所述第一同步信号包括对第一同步信号中的场同步信号VS、行同步信号HS和有效显示数据信号DE这三个信号进行判断,判断场同步信号VS、行同步信号HS和有效显示数据信号DE在多帧连续的画面下的分辨率是否相同和/或帧率是否相同;其中,所述多帧连续画面的分辨率包括:帧画面数据的行(又叫水平分辨率)和/或帧画面数据的列(又叫垂直分辨率)中的像素点,判断多帧连续画面的分辨率是否相同即判断帧画面数据的行和/或帧画面数据的列中像素点的数据以及数量是否相同,并得到第一个同步信号检测结果;判断帧率是否相同包括:在连续的时间例如250毫秒内,对输入视频源中的预设数量个相邻帧画面之间的时间间隔进行比较,例如第一帧画面和第二帧画面之间的时间间隔与第二帧画面和第三帧画面之间的时间间隔进行对比,判断两个时间间隔是否相同。
在另一个具体的实施方案中,如图4所示,前述步骤S105例如包括:
S401、判断所述多个检测结果是否正确并对连续正确的检测结果进行计数得到计数值;
S402、当所述计数值达到正确的检测结果数量阈值,将所述连续正确的检测结果中的目标检测结果对应的时钟相位作为所述目标时钟相位。
其中,在步骤S401中,所述第一检测结果由第一视频数据检测结果和第一同步信号检测结果确定,当即视频数据检测结果为相同,且同步信号检测结果也为相同时,第一检测结果为正确否则第一检测结果为不正确。
其中,在步骤S402中,所述正确的检测结果数量阈值可以通过人为的来进行设置,也可以通过上位机或者其他主控卡发送的命令来设置,其例如为确定多个时钟相位的数量的15%作为正确的检测结果数量阈值,比如说确定时钟相位为32个,则正确的检测结果数量阈值为5个。
其中,在步骤S402中,所述目标检测结果为所述连续正确的检测结果中处于中间位置的检测结果,例如说,连续正确的检测结果的计数为5个计数值,则目标检测结果为中间的第三个检测结果,即连续正确的检测结果的计数值为奇数时,目标检测结果取计数值中的中间值;若连续正确的检测结果的计数为6个计数值,则目标检测结果从中间的第三个和第四个检测结果中任选一个当做目标检测结果,即连续正确的检测结果的计数值为偶数时,目标检测结果取计数值中的中间两个值中的任意一个值即可。
为便于更清楚地理解本实施例,下面结合图5具体实施例对本实施例的所述的输入视频源调节方法的进行详细说明。
本实施例中,执行主体为视频输入卡中的可编程逻辑器件(又叫FPGA)。下面,将对本发明实施例提供的输入视频源调节方法的实现予以详细说明。
如图5所示,本发明实施例提供了一种具体的输入视频源调节方法,例如包括:
FPGA获取到输入视频源调节指令,所述输入视频源调节指令可以是上位机发送的,也可以是主控卡下发的调节指令,可以根据实际情况确定,具体此处不做限定。
然后根据所述输入视频源调节指令获取所述输入视频源的时钟周期,并将所述时钟周期等分成连续的多个时钟相位,在本实施例中,将输入视频源的时钟周期等分成连续的多个时钟相位,例如说将输入视频源的一个时钟周期等分成连续的32个时钟相位,例如第一时钟相位、第二时钟相位、第三时钟相位等等。
FPGA将输入视频源的时钟相位依次调节成这个32个连续的时钟相位,并基于32个时钟相位中的当前时钟相位对所述输入视频源进行视频数据采样和同步信号采样,例如说调节成第一个时钟相位,然后基于第一时钟相位对输入视频源分别进行采样得到第一视频数据和第一同步信号,然后调节成第二个时钟相位,然后基于第二时钟相位采样得到第二视频数据和第二同步信号,对32个时钟相位依次采样,得到32个采样数据组并记录,所述每个采样数据组包括视频数据以及同步信号。其中采样同步信号为采集的场同步信号VS、行同步信号HS和有效显示数据信号DE这三个信号,在其他实施例中,采集的同步信号可以是其他的同步信号,具体此处不做限定。视频数据为输入视频源的图像数据,例如以RGB格式表示的图像数据。
FPGA在基于32个时钟相位中的当前时钟相位对所述输入视频源进行视频数据采样和同步信号采样后,对当前时钟相位进行判断,判断当前时钟相位是否完成了32个时钟相位的检测,例如说当前时钟相位为第32个时钟相位,FPGA基于第32个时钟相位对所述输入视频源进行视频数据采样和同步信号采样后,判断当前的第32个时钟相位是完成了32个时钟相位的检测,则FPGA根据32个检测结果确定目标时钟相位,否则,FPGA则继续调节输入视频源的时钟相位并进行检测。
FPGA获取测试参考源的测试参考数据。此次的测试参考源可例如为通过外部例如上位机发送的测试图像的图像数据,且存储在视频输入卡上例如其上的非易失性存储器。所述测试图像可例如为一幅静态图像,其用于检测采样得到的多个采样数据组中的视频数据。所述测试参考数据为测试参考源通过32个时钟相位中的第一时钟相位采集得到的视频数据,然后对比输入视频源通过32个时钟相位采集得到的多个视频数据分别与测试参考数据是否相同,得到视频数据检测结果,所述视频数据检测结果包括:当前视频数据与测试参考数据相同或者当前视频数据与测试参考数据相同,所述当前视频数据即通过32个时钟相位中的当前时钟相位对输入视频源进行采样得到的,例如说当前视频数据为01010101,测试参考数据为01010111,对比当前视频数据和测试参考数据得到当前视频数据检测结果为不相同,若得到当前视频数据为01010101,测试参考数据为01010101,对比当前视频数据和测试参考数据得到当前视频数据检测结果则为相同。
然后将采样得到的三种同步信号进行帧率和/或分辨率等等进行判断,然后得到同步信号检测结果,所述帧率的判断例如为在连续的250毫秒内,对输入视频源中的预设数量个相邻帧画面之间的时间间隔进行比较,例如第一帧画面和第二帧画面之间的时间间隔与第二帧画面和第三帧画面之间的时间间隔进行对比,看两者的时间间隔是否相同,若一致,则同步信号检测结果为相同,即同步信号稳定;若不相同,则判断同步信号检测结果为不相同,即同步信号不稳定,其中两者的时间间隔的误差在0.01%内,则认为两者的时间间隔相同,否则,为不相同;其中,所述250毫秒的时间可以通过用户进行设置,也可以通过上位机或者主控卡下发的设置时间;所述分辨率包括水平分辨率和垂直分辨率,判断多帧连续的画面的分辨率是否相同可以判断多帧连续的画面的水平分辨率和/或垂直分辨率,可根据实际的情况设置判断条件,具体此处不做限定。所述分辨率的判断条件为连续多帧画面下,帧画面数据的行和/或帧画面数据的列中的像素点的数据以及数量是否相同,若相同,则判断同步信号检测结果为相同,即同步信号稳定;若不相同,则判断同步信号检测结果为不相同,即同步信号不稳定。所述同步信号的判断结果为相同时,即上述时间间隔相同以及帧画面数据的行和/或帧画面数据的列的像素点相同即可;所述同步信号的判断结果为不相同时,即上述时间间隔不相同或者帧画面数据的行和/或帧画面数据的列的像素点不相同即可得到;然后根据所述视频数据检测结果和所述同步信号检测结果确定所述检测结果,当检测结果为正确时,即视频数据检测结果相同,且同步信号检测结果也为相同;当检测结果为不正确时,即视频数据检测结果或者同步信号检测结果两者中任意一个检测结果不相同即可。
FPGA得到检测结果后,判断检测结果是否正确,例如,当视频数据检测结果为相同,且同步信号检测结果也为相同时,则判断出检测结果是正确的;当视频数据检测结果或者同步信号检测结果两者中任意一个检测结果不相同时,则判断出检测结果为不正确。
当判断出检测结果是正确时,对正确的检测结果进行计数得到计数值,并当所述计数值达到正确的检测结果数量阈值,将连续正确的检测结果中的目标检测结果对应的时钟相位作为所述目标时钟相位,其中,所述目标检测结果为所述连续正确的检测结果中处于中间位置的检测结果;正确的检测结果数量阈值可以通过人为的来进行设置,也可以通过上位机或者其他主控卡发送的命令来设置,其例如为确定多个时钟相位的数量的15%作为正确的检测结果数量阈值,比如说确定的时钟相位为32个,则正确的检测结果数量阈值为5个,则当判断出检测结果为正确且连续5个检测结果都为正确时,将连续5个检测结果中的中间结果对应的时钟相位作为目标时钟相位,当连续正确的检测结果为5个时,则目标检测结果为中间的第三个检测结果,目标时钟相位为第三个检测结果对应的时钟相位,连续正确的检测结果的计数值为奇数时,目标检测结果取计数值中的中间值;若连续正确的检测结果的计数为6个计数值,则目标检测结果从中间的第三个和第四个检测结果中任选一个当做目标检测结果,即连续正确的检测结果的计数值为偶数时,目标检测结果取计数值中的中间两个值中的任意一个值即可。
FPGA得到目标时钟相位后,FPGA将时钟周期调节至目标时钟相位上,由于需要将等分的多个时钟相位都要进行检测,最后在调节时,当前时钟相位为多个时钟相位中的最后一个时钟相位,即从最后一个时钟相位一步调节到目标时钟相位。例如说将时钟周期等分为32个时钟相位,然后经过32个时钟相位得到32个检测结果,并从32个检测结果中确定目标时钟相位为第18时钟相位,则将时钟周期从32个时钟相位中的最后一个时钟相位即第32时钟相位直接调整到第18时钟相位,相当于将时钟周期从第32时钟相位的位置挪移到第18时钟相位的位置,从而完成动态调节时钟相位的过程。综上所述,本发明首先通过获取输入视频源时钟周期,并根据时钟周期确定连续多个时钟相位,再对连续多个时钟相位依次分别进行采样后检测,最后通过检测结果得到目标时钟相位,该目标时钟相位即FPGA输出的最佳时钟相位,从而实现对时钟相位的动态调节过程,提高视频输入卡的兼容性,同时通过自动调节的过程达到降低人工成本的效果。
【第二实施例】
如图6所示,本发明第二实施例提供了一种输入视频源调节装置600,例如包括:时钟周期获取模块601、采样数据得到模块602、参考数据获取模块603、检测结果得到模块604、时钟相位确定模块605以及时钟相位调整模块606。
其中,时钟周期获取模块601,用于获取输入视频源的时钟周期并根据所述时钟周期确定连续的多个时钟相位;采样数据得到模块602,用于依次调节所述输入视频源的时钟相位为所述多个时钟相位并基于所述多个时钟相位中的当前时钟相位对所述输入视频源进行采样,以得到多个采样数据组;参考数据获取模块603,用于获取测试参考源测试参考数据;检测结果得到模块604,用于根据所述测试参考数据分别对所述多个采样数据组进行检测得到一一对应的多个检测结果;时钟相位确定模块605,用于根据所述多个检测结果确定目标时钟相位;以及时钟相位调整模块606,用于调整所述输入视频源的时钟相位至所述目标时钟相位。
进一步地,本实施例提供了一种采样数据得到模块602,所述多个时钟相位包括第一时钟相位,所述多个采样数据组包括第一采样数据组,所述第一采样数据组包括第一视频数据和第一同步信号,所述采样数据得到模块602具体用于:调节所述输入视频源的所述当前时钟相位为所述第一时钟相位;根据所述第一时钟相位对所述输入视频源进行采样得到所述第一视频数据和所述第一同步信号。
进一步地,本实施例提供了一种检测结果得到模块604,所述多个检测结果包括第一检测结果,所述检测结果得到模块604具体用于:对比所述测试参考数据与所述第一视频数据是否相同得到第一视频数据检测结果;判断所述第一采样数据组中的所述第一同步信号的多帧连续画面的分辨率是否相同和/或帧率是否相同得到第一个同步信号检测结果;以及根据所述第一视频数据检测结果和所述第一同步信号检测结果确定所述第一检测结果。
进一步地,本实施例提供了一种时钟相位确定模块605,具体用于:判断所述多个检测结果是否正确并对连续正确的检测结果进行计数得到计数值;当所述计数值达到正确的检测结果数量阈值,将所述连续正确的检测结果中的目标检测结果对应的时钟相位作为所述目标时钟相位。其中,所述目标检测结果为所述连续正确的检测结果中处于中间位置的检测结果。
进一步地,所述时钟周期通过所述输入视频源的分辨率以及接口芯片输出模式生成的时钟周期。
本实施例公开的输入视频源调节装置600所实现的输入视频源调节方法如前述第一实施例所述,故在此不再进行详细讲述。可选地,第二实施例中的各个模块和上述其他操作或功能分别为了实现本发明第一实施例中的方法,且本实施例的有益效果可参见所述第一实施例的有益效果的描述,在此不再赘述。
【第三实施例】
如图7A所示,本发明第三实施例提供了一种视频输入卡700,包括:第一视频输入接口701、通信接口703和可编程逻辑器件704。
其中,第一视频输入接口701用于接入输入视频源以及接入测试参考源;其中,对于输入视频源和测试参考源的接入从第一视频输入接口701的接入,可例如在进行时钟相位调节和输入视频源的数据采样之前,先接入测试参考源并在初始时钟相位下获取测试参考数据并存储至视频输入卡上例如其与可编程逻辑器件704连接的非易失性存储器上或者直接保存在可编程逻辑器件704内例如其内部RAM上,然后通过第一视频输入接口701再接入输入视频源,并开始对输入视频源进行数据采样,并根据采样得到的测试参考源的测试参考数据和输入视频源的采样数据进行时钟相位的动态调节;当然,其也可以是通过第一视频输入接口701接入输入视频源,并开始对输入视频源进行时钟相位划分并调节至多个时钟相位中的当前时钟相位,并基于当前时钟相位对输入视频源进行数据采样并记录采样数据,然后通过第一视频输入接口701接入测试参考源,并在初始时钟相位下获取测试参考数据并存储至视频输入卡上例如其与可编程逻辑器件704连接的非易失性存储器上或者直接保存在可编程逻辑器件704内例如其内部RAM上,最后根据采样得到的测试参考源的测试参考数据和输入视频源的采样数据进行时钟相位的动态调节;甚至还可以是通过第一视频输入接口701接入输入视频源,并开始对输入视频源进行时钟相位划分并调节至多个时钟相位中的当前时钟相位,并基于当前时钟相位对输入视频源进行数据采样并记录采样数据,并通过另一个接口例如视频输入接口或通信接口接入测试参考源,并在初始时钟相位下获取测试参考数据并存储至视频输入卡上例如其与可编程逻辑器件704连接的非易失性存储器上或者直接保存在可编程逻辑器件704内例如其内部RAM上,根据采样得到的测试参考源的测试参考数据和输入视频源的采样数据进行时钟相位的动态调节,本发明不以此为限。
所述通信接口703用于接收输入视频源调节指令;所述可编程逻辑器件704连接所述第一视频输入接口701和所述通信接口703。
其中,所述可编程逻辑器件用于执行如上第一实施例中所述的输入视频源调节方法。
其中,所述视频输入卡700中还可以包括有第二视频输入接口和第三视频输入接口等等,可以根据实际的需要在视频输入卡700上设置多个视频输入接口,具体此处不做限定。
更进一步地,如图7B所示,所述可编程逻辑器件704包括:混合时钟管理模块7041、数据采样模块7042、数据检测模块7043以及混合时钟管理配置模块7044。
其中,所述混合时钟管理配置模块7044用于通过所述通信接口703获取所述输入视频源调节指令,获取所述输入视频源的所述时钟周期、并根据所述时钟周期确定连续的所述多个时钟相位;所述混合时钟管理模块7041用于依次调节所述输入视频源的所述时钟相位为所述多个时钟相位;所述数据采样模块7042用于基于所述多个时钟相位中的所述当前时钟相位对所述输入视频源进行采样,以得到多个采样数据组,并通过所述第一视频输入接口获取所述测试参考源的所述测试参考数据;所述数据检测模块7043用于根据所述测试参考数据分别对所述多个采样数据组进行检测得到一一对应的所述多个检测结果;所述混合时钟管理配置模块7044还用于根据所述多个检测结果确定所述目标时钟相位;所述混合时钟管理模块7041还用于调整所述输入视频源的时钟相位至所述目标时钟相位。
更进一步地,如图7B所示,所述数据检测模块7043包括视频数据检测单元70431和同步信号检测单元70432;其中,所述视频数据检测单元70431用于根据所述测试参考数据逐一对比所述多个采样数据组中的视频数据是否相同得到多个视频数据检测结果;所述同步信号检测单元70432用于逐一判断所述多个采样数据组中的同步信号的多帧连续画面的分辨率是否相同和/或帧率是否相同得到多个同步信号检测结果。
【第四实施例】
如图8所示,本发明第四实施例提供的一种视频处理设备800,包括:视频输入卡801;主控卡802,连接所述视频输入卡801的所述通信接口8011;
其中,所述视频输入卡801例如采用前述第三实施例中的视频输入卡。
【第五实施例】
如图9所示,本发明第五实施例提供的一种输入视频源调节***900,包括:处理器901和存储器903;其中,存储器903存储由处理器901执行的指令,且处理器901执行所述指令以进行前述第一实施例所述的输入视频源调节方法。
【第六实施例】
如图10所示,本发明第六实施例提供的一种计算机可读存储介质1000,其为非易失性存储器且存储有计算机可读指令,当所述计算机可读指令被一个或多个处理器执行以进行前述第一实施例所述的输入视频源调节方法。
另外,可以理解的是,前述各个实施例仅为本发明的示例性说明,在技术特征不冲突、结构不矛盾、不违背本发明的发明目的前提下,各个实施例的技术方案可以任意组合、搭配使用。
在本发明所提供的几个实施例中,应该理解到,所揭露的***,装置和/或方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元/模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多路单元或模块可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元/模块可以是或者也可以不是物理上分开的,作为单元/模块显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多路网络单元上。可以根据实际的需要选择其中的部分或者全部单元/模块来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元/模块可以集成在一个处理单元/模块中,也可以是各个单元/模块单独物理存在,也可以两个或两个以上单元/模块集成在一个单元/模块中。上述集成的单元/模块既可以采用硬件的形式实现,也可以采用硬件加软件功能单元/模块的形式实现。
上述以软件功能单元/模块的形式实现的集成的单元/模块,可以存储在一个计算机可读取存储介质中。上述软件功能单元存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)的一个或多个处理器执行本发明各个实施例所述方法的部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,简称ROM)、随机存取存储器(Random Access Memory,简称RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
Claims (10)
1.一种输入视频源调节方法,其特征在于,包括:
获取输入视频源的时钟周期并根据所述时钟周期确定连续的多个时钟相位;
依次调节所述输入视频源的时钟相位为所述多个时钟相位并基于所述多个时钟相位中的当前时钟相位对所述输入视频源进行采样,以得到多个采样数据组;
获取测试参考源的测试参考数据;其中,所述测试参考数据为所述测试参考源通过所述多个时钟相位中的第一个时钟相位采集得到的视频数据;
根据所述测试参考数据分别对所述多个采样数据组进行检测得到一一对应的多个检测结果;
根据所述多个检测结果确定目标时钟相位;以及
调整所述输入视频源的时钟相位至所述目标时钟相位;
其中,所述调整所述输入视频源的时钟相位至所述目标时钟相位包括:
确定当前时钟周期为所述多个时钟相位的最后一个时钟周期,将所述最后一个时钟周期的位置挪移到所述目标时钟相位的位置。
2.根据权利要求1所述的输入视频源调节方法,其特征在于,所述多个时钟相位包括第一时钟相位,所述多个采样数据组包括第一采样数据组,所述第一采样数据组包括第一视频数据和第一同步信号;所述依次调节所述输入视频源的时钟相位为所述多个时钟相位并基于所述多个时钟相位中的当前时钟相位对所述输入视频源进行采样,以得到多个采样数据组包括:
调节所述输入视频源的所述当前时钟相位为所述第一时钟相位;
根据所述第一时钟相位对所述输入视频源进行采样得到所述第一视频数据和所述第一同步信号。
3.根据权利要求2所述的输入视频源调节方法,其特征在于,所述多个检测结果包括第一检测结果;所述根据所述测试参考数据分别对所述多个采样数据组进行检测得到一一对应的多个检测结果,包括:
对比所述测试参考数据与所述第一视频数据是否相同得到第一视频数据检测结果;
判断所述第一采样数据组中的所述第一同步信号的多帧连续画面的分辨率是否相同和/或帧率是否相同得到第一个同步信号检测结果;以及
根据所述第一视频数据检测结果和所述第一同步信号检测结果确定所述第一检测结果。
4.根据权利要求1所述的输入视频源调节方法,其特征在于,所述根据所述多个检测结果确定目标时钟相位包括:
判断所述多个检测结果是否正确并对连续正确的检测结果进行计数得到计数值;
当所述计数值达到正确的检测结果的数量阈值,将所述连续正确的检测结果中的目标检测结果对应的时钟相位作为所述目标时钟相位。
5.根据权利要求1所述的输入视频源调节方法,其特征在于,所述时钟周期通过所述输入视频源的分辨率以及接口芯片输出模式生成的时钟周期。
6.一种输入视频源调节装置,其特征在于,用于实现如权利要求1至5任意一项所述的输入视频源调节方法且包括:
时钟周期获取模块,获取输入视频源的时钟周期并根据所述时钟周期确定连续的多个时钟相位;
采样数据得到模块,用于依次调节所述输入视频源的时钟相位为所述多个时钟相位并基于所述多个时钟相位中的当前时钟相位对所述输入视频源进行采样,以得到多个采样数据组;
参考数据获取模块,用于获取测试参考源的测试参考数据;
检测结果得到模块,用于根据所述测试参考数据分别对所述多个采样数据组进行检测得到一一对应的多个检测结果;
时钟相位确定模块,用于根据所述多个检测结果确定目标时钟相位;以及
时钟相位调整模块,用于调整所述输入视频源的时钟相位至所述目标时钟相位。
7.一种视频输入卡,其特征在于,包括:
第一视频输入接口,用于接入输入视频源和测试参考源;
通信接口,用于接收输入视频源调节指令;
可编程逻辑器件,连接所述第一视频输入接口和所述通信接口;
其中,所述可编程逻辑器件用于执行如上权利要求1至5中任一项所述的输入视频源调节方法。
8.根据权利要求7所述的视频输入卡,其特征在于,所述可编程逻辑器件包括:混合时钟管理模块、数据采样模块、数据检测模块以及混合时钟管理配置模块;
其中,所述混合时钟管理配置模块用于通过所述通信接口获取所述输入视频源调节指令,获取所述输入视频源的所述时钟周期、并根据所述时钟周期确定连续的所述多个时钟相位;
所述混合时钟管理模块用于依次调节所述输入视频源的所述时钟相位为所述多个时钟相位;
所述数据采样模块用于基于所述多个时钟相位中的所述当前时钟相位对所述输入视频源进行采样,以得到所述多个采样数据组,并通过所述第一视频输入接口获取所述测试参考源的所述测试参考数据;
所述数据检测模块用于根据所述测试参考数据分别对所述多个采样数据组进行检测得到一一对应的所述多个检测结果;
所述混合时钟管理配置模块还用于根据所述多个检测结果确定所述目标时钟相位;
所述混合时钟管理模块还用于调整所述输入视频源的时钟相位至所述目标时钟相位。
9.根据权利要求8所述的视频输入卡,其特征在于,所述数据检测模块包括视频数据检测单元和同步信号检测单元;
其中,所述视频数据检测单元用于根据所述测试参考数据逐一对比所述多个采样数据组中的视频数据是否相同得到多个视频数据检测结果;
所述同步信号检测单元用于逐一判断所述多个采样数据组中的同步信号的多帧连续画面的分辨率是否相同和/或帧率是否相同得到多个同步信号检测结果。
10.一种视频处理设备,其特征在于,包括:
如权利要求7-9任意一项所述的视频输入卡;
主控卡,连接所述视频输入卡的所述通信接口。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011262889.2A CN114500767B (zh) | 2020-11-12 | 2020-11-12 | 输入视频源调节方法、装置、视频输入卡和视频处理设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011262889.2A CN114500767B (zh) | 2020-11-12 | 2020-11-12 | 输入视频源调节方法、装置、视频输入卡和视频处理设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114500767A CN114500767A (zh) | 2022-05-13 |
CN114500767B true CN114500767B (zh) | 2024-06-04 |
Family
ID=81490977
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011262889.2A Active CN114500767B (zh) | 2020-11-12 | 2020-11-12 | 输入视频源调节方法、装置、视频输入卡和视频处理设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114500767B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117490838B (zh) * | 2024-01-03 | 2024-03-19 | 成都善思微科技有限公司 | 一种高可靠性的平板探测器数据采集方法、***及计算机 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000501250A (ja) * | 1995-07-28 | 2000-02-02 | リットン システムズ カナダ リミテッド | 特にフラットパネルlcdディスプレイ用にビデオ信号をディジタル化する方法及び装置 |
US6108046A (en) * | 1998-06-01 | 2000-08-22 | General Instrument Corporation | Automatic detection of HDTV video format |
CN1893549A (zh) * | 2005-07-07 | 2007-01-10 | 三星电子株式会社 | 显示装置及其控制方法 |
CN101106669A (zh) * | 2006-07-14 | 2008-01-16 | 索尼株式会社 | 视频信号处理设备及视频信号处理方法 |
CN101510419A (zh) * | 2009-03-27 | 2009-08-19 | 北京海尔集成电路设计有限公司 | 显示器的自动频率和相位调节装置和方法 |
CN101647289A (zh) * | 2007-03-26 | 2010-02-10 | Lg电子株式会社 | Dtv接收***和处理dtv信号的方法 |
US9369263B1 (en) * | 2015-06-30 | 2016-06-14 | International Business Machines Corporation | Calibration of sampling phase and aperature errors in multi-phase sampling systems |
CN106791276A (zh) * | 2016-12-20 | 2017-05-31 | 湖南国科微电子股份有限公司 | 一种视频及图形信号自动相位检测方法及装置 |
CN108965819A (zh) * | 2018-08-08 | 2018-12-07 | 深圳市昊源科技有限公司 | 一种同步信号处理方法、装置及视频传输*** |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8310595B2 (en) * | 2008-04-21 | 2012-11-13 | Cisco Technology, Inc. | Phase determination for resampling video |
-
2020
- 2020-11-12 CN CN202011262889.2A patent/CN114500767B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000501250A (ja) * | 1995-07-28 | 2000-02-02 | リットン システムズ カナダ リミテッド | 特にフラットパネルlcdディスプレイ用にビデオ信号をディジタル化する方法及び装置 |
US6108046A (en) * | 1998-06-01 | 2000-08-22 | General Instrument Corporation | Automatic detection of HDTV video format |
CN1893549A (zh) * | 2005-07-07 | 2007-01-10 | 三星电子株式会社 | 显示装置及其控制方法 |
CN101106669A (zh) * | 2006-07-14 | 2008-01-16 | 索尼株式会社 | 视频信号处理设备及视频信号处理方法 |
CN101647289A (zh) * | 2007-03-26 | 2010-02-10 | Lg电子株式会社 | Dtv接收***和处理dtv信号的方法 |
CN101510419A (zh) * | 2009-03-27 | 2009-08-19 | 北京海尔集成电路设计有限公司 | 显示器的自动频率和相位调节装置和方法 |
US9369263B1 (en) * | 2015-06-30 | 2016-06-14 | International Business Machines Corporation | Calibration of sampling phase and aperature errors in multi-phase sampling systems |
CN106791276A (zh) * | 2016-12-20 | 2017-05-31 | 湖南国科微电子股份有限公司 | 一种视频及图形信号自动相位检测方法及装置 |
CN108965819A (zh) * | 2018-08-08 | 2018-12-07 | 深圳市昊源科技有限公司 | 一种同步信号处理方法、装置及视频传输*** |
Also Published As
Publication number | Publication date |
---|---|
CN114500767A (zh) | 2022-05-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9240163B2 (en) | Video wall | |
US9832421B2 (en) | Apparatus and method for converting a frame rate | |
CN111105392B (zh) | 显示性能测试方法、装置及存储介质 | |
CN102426514A (zh) | 一种大屏幕拼接墙同步显示方法及装置 | |
CN113205779B (zh) | 适用于电子墨水屏的多屏同步控制方法、装置及*** | |
US20180152664A1 (en) | Display apparatus, control method therefor, and storage medium | |
CN114500767B (zh) | 输入视频源调节方法、装置、视频输入卡和视频处理设备 | |
US9030609B1 (en) | Segmented video data processing | |
CN111026595B (zh) | 一种多屏***同步显示测试方法、装置和设备 | |
CN112422888B (zh) | 视频拼接方法、装置、电子设备及计算机可读存储介质 | |
CN110798682B (zh) | 一种延时测试*** | |
US20240184737A1 (en) | Image data reception via non-video interface | |
CN114217752B (zh) | 多屏同步显示的控制方法、装置、电子设备和存储介质 | |
US8744797B2 (en) | Test system and test method thereof | |
CN104581134A (zh) | 一种视频信号分辨率检测装置及方法 | |
CN112309311B (zh) | 显示控制方法、装置和显示控制卡以及计算机可读介质 | |
CN112188259B (zh) | 用于音视频同步测试和校正的方法、装置及电子设备 | |
CN110830678B (zh) | 一种多通道视频信号同步输出方法、装置、***及介质 | |
CN101834979A (zh) | 一种视频信号开窗响应方法及其装置、一种视频显示*** | |
EP3306462A1 (en) | Display device, and display signal input system and display signal input method thereof | |
US9740319B2 (en) | Touch display device and driving method thereof | |
CN113938631B (zh) | 一种基准监视器、图像帧截取方法及*** | |
US10965841B2 (en) | Receiving device, video recording system and method for reducing video latency in video recording system | |
CN114866829A (zh) | 同步播放的控制方法及装置 | |
CN113784067A (zh) | 字符叠加方法及装置、存储介质、电子装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20240710 Address after: 01A, 12th Floor, No. 8 Caihefang Road, Haidian District, Beijing, 100000 Patentee after: PIXELHUE TECHNOLOGY Ltd. Country or region after: China Address before: Def101, zero one square, Xi'an Software Park, 72 Keji 2nd Road, high tech Zone, Xi'an City, Shaanxi Province, 710075 Patentee before: XI'AN NOVASTAR TECH Co.,Ltd. Country or region before: China |