CN114499500A - 晶体振荡器起振电路、功能模块以及电子设备 - Google Patents
晶体振荡器起振电路、功能模块以及电子设备 Download PDFInfo
- Publication number
- CN114499500A CN114499500A CN202210107062.7A CN202210107062A CN114499500A CN 114499500 A CN114499500 A CN 114499500A CN 202210107062 A CN202210107062 A CN 202210107062A CN 114499500 A CN114499500 A CN 114499500A
- Authority
- CN
- China
- Prior art keywords
- oscillation
- module
- unit
- feedback
- crystal oscillator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010355 oscillation Effects 0.000 title claims abstract description 267
- 239000013078 crystal Substances 0.000 title claims abstract description 93
- 239000003990 capacitor Substances 0.000 claims description 55
- 230000003111 delayed effect Effects 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 24
- 230000003321 amplification Effects 0.000 description 10
- 238000003199 nucleic acid amplification method Methods 0.000 description 10
- 238000004458 analytical method Methods 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000010363 phase shift Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L3/00—Starting of generators
Landscapes
- Oscillators With Electromechanical Resonators (AREA)
Abstract
本发明实施例公开了一种晶体振荡器起振电路、功能模块以及电子设备。该晶体振荡器起振电路包括:振荡模块,振荡模块用于生成振荡信号;起振控制模块,振荡模块与起振控制模块连接;起振控制模块用于根据振荡信号调节振荡模块的反馈系数,以缩短振荡模块的起振时间。本方案通过调节振荡模块的反馈系数,缩短振荡模块的起振时间,从而使振荡模块更快的达到稳定振荡,可以更有效的避免振荡器不能启振的发生,进而降低了晶体振荡器的起振功耗。
Description
技术领域
本发明实施例涉及振荡技术领域,尤其涉及一种晶体振荡器起振电路、功能模块以及电子设备。
背景技术
晶体振荡器技术己经日渐成熟,晶振作为一种高精度和高稳定度的振荡器,被广泛应用于彩电、计算机、遥控器等各类振荡电路中,以及通信***中用于频率发生器、为数据处理设备产生时钟信号和为特定***提供基准信号。
现有的晶体振荡器的起振时间通常都在毫秒级,在需要频繁启停并且只需要短时工作的***中,晶体振荡器从起振到稳定所占据的时间在整个***工作时间段中占据了很大的比例,因此起振能耗所占的比例较大。由此可知晶体振荡电路中起振功耗取决于晶振的起振时间,快速起振的晶振电路可以降低起振功耗。目前晶振电路使用的晶体振荡器起振电路,只能在谐振频率上提供固定的环路增益,因此晶振电路的起振速度受到限制。
现有的晶体振荡器存在的起振时间过长的问题,成为业内亟待解决的问题。
发明内容
本发明实施例提供一种晶体振荡器起振电路、功能模块以及电子设备,以解决晶体振荡器存在的起振时间过长的问题,提高晶体振荡器的起振速度。
第一方面,本发明实施例提供了一种晶体振荡器起振电路,其包括:
振荡模块,振荡模块用于生成振荡信号;
起振控制模块,振荡模块与起振控制模块连接;起振控制模块用于根据振荡信号调节振荡模块的反馈系数,以缩短振荡模块的起振时间。
可选地,振荡模块包括:放大单元和反馈单元;
放大单元的第一输入端用于输入电源信号,放大单元的输出端分别与反馈单元的输入端和起振控制模块的输入端连接,反馈单元的输出端与放大单元的第二输入端连接,起振控制模块的输出端与反馈单元的控制端连接;
放大单元用于放大放大单元的第二输入端的输入信号,并生成振荡信号;反馈单元用于接收振荡信号,并将振荡信号反馈给放大单元的第二输入端。
可选地,起振控制模块包括:
状态识别单元,状态识别单元的第一端作为起振控制模块的输入端,状态识别单元的第二端与反馈单元的控制端连接;
状态识别单元用于根据振荡模块输出的振荡信号,生成第一控制信号或第二控制信号;
第一控制信号和第二控制信号用于调节振荡模块的反馈系数,以缩短振荡模块的起振时间。
可选地,状态识别单元包括:
比较器,比较器的第一端作为状态识别单元的第一端,比较器的第二端与基准电源连接,比较器的第三端作为状态识别单元的第二端;
比较器用于将振荡信号与基准电源输入的基准电压进行比较,并根据比较结果生成第一控制信号或第二控制信号。
可选地,起振控制模块还包括:
延时器,延时器的第一端与比较器的第三端连接,延时器的第二端作为起振控制模块的输出端;延时器用于将第一控制信号或第二控制信号延迟预设时间后传输给反馈单元的控制端。
可选地,放大单元包括:
第一开关管、第二开关管以及第一电阻;
第一开关管的控制端、第一电阻的第一端以及第二开关管的控制端连接,并作为放大单元的第二输入端;第一开关管的第一端作为放大单元的第一输入端,并与外部电源连接;第一开关管的第二端、第一电阻的第二端以及第二开关管的第一端连接,并作为放大单元的输出端,第二开关管的第三端接地。
可选地,反馈单元包括晶体、第一电容、第二电容、第二电阻以及第三开关管;
晶体的第一端和第一电容的第一端连接,并作为反馈单元的输出端;第一电容的第二端接地,晶体的第二端、第二电容的第一端以及第二电阻的第一端连接,第二电阻的第二端作为反馈单元的输入端;第二电容的第二端与第三开关管的第一端连接,第三开关管的第二端接地,第三开关管的控制端作为反馈单元的控制端;
第三开关管用于根据第一控制信号关断,调节反馈单元的反馈系数为第一反馈系数;或者,第三开关管根据第二控制信号导通,调节反馈单元的反馈系数为第二反馈系数。
可选地,第一反馈系数F1通过如下公式计算:
第二反馈系数F2通过如下公式计算:
其中,ZY为晶体的阻抗,ZC1为第一电容的阻抗,ZC2为第二电容的阻抗,R2为第二电阻的电阻。
可选地,反馈单元还包括第三电容;
第三电容的第一端与晶体的第二端、第二电容的第一端以及第二电阻的第一端连接,第三电容的第二端接地。
第二方面,本发明实施例还提供了一种功能模块,其包括如第一方面中任一项的晶体振荡器起振电路。
第三方面,本发明实施例还提供了一种电子设备,其包括如第一方面中任一项的晶体振荡器起振电路,或者,包括如第二方面中的功能模块。
本发明实施例提供的技术方案通过振荡模块生成振荡信号,并将所述振荡信号传输至起振控制模块;起振控制模块根据接收到的振荡信号调节振荡模块的反馈系数提高,缩短了振荡模块的起振时间,从而使振荡模块更快地达到稳定振荡,可以更有效的避免振荡器不能启振的发生,进而降低晶体振荡器的起振功耗。
附图说明
图1为本发明实施例提供的一种晶体振荡器起振电路的结构示意图;
图2为本发明实施例提供的一种振荡模块的结构示意图;
图3为本发明实施例提供的另一种晶体振荡器起振电路的结构示意图;
图4为本发明实施例提供的又一种晶体振荡器起振电路的结构示意图;
图5为本发明实施例提供的又一种晶体振荡器起振电路的结构示意图;
图6为本发明实施例提供的又一种晶体振荡器起振电路的结构示意图;
图7为本发明实施例提供的又一种晶体振荡器起振电路的结构示意图;
图8为本发明实施例提供的一种振荡模块等效电路的结构示意图;
图9为本发明实施例提供的另一种晶体振荡器起振电路的结构示意图。
图10为本发明实施例提供的一种功能模块的结构示意图;
图11为本发明实施例提供的一种电子设备的结构示意图;
图12为本发明实施例提供的另一种电子设备的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供了一种晶体振荡器起振电路,图1为本发明实施例提供的一种晶体振荡器起振电路的结构示意图。如图1所示,晶体振荡器起振电路包括:振荡模块100,振荡模块100用于生成振荡信号;起振控制模块200,振荡模块100与起振控制模块200连接;起振控制模块200用于根据振荡信号调节振荡模块100的反馈系数,以缩短振荡模块100的起振时间。
具体地,振荡模块100主要由放大单元110和反馈单元120组成,振荡模块100能够振荡起来,并维持稳定的振荡,可以从环路形成正反馈的角度分析。图2为本发明实施例提供的一种振荡模块的结构示意图,如图2所示,振荡模块100由放大单元110和反馈单元120组成。放大单元110将输入信号Ui放大,其放大系数为Ai,反馈单元120将放大单元110输出的信号UO按照反馈系数Fi,反馈给放大单元110的输入。输入信号Ui经过放大单元110后,相位移动180度,经过反馈单元120后,会再次产生180度的相位移动,由此反馈单元120实现了对放大单元110的正反馈调节。如果整个呈闭环连接结构的振荡模块100的增益AiFi大于1,那该振荡模块100会将其本身的噪声不断放大,从而形成自激振荡。而振荡模块100的增益AiFi越大,振荡模块100形成稳定的自激振荡的时间越短。由此,可以通过调节振荡模块100的增益AiFi,从而调节振荡模块100形成稳定的自激振荡的时间。
根据上述分析,本方案可以通过对晶体振荡器的增益进行调节,从而可以缩短晶体振荡器形成稳定的自激振荡的时间。由于晶体振荡器的起振速度是由晶体振荡器的增益所决定的,而晶体振荡器的放大系数是由振荡模块100里的放大器件的本身特性所决定的,也就是晶体振荡器的放大系数是固定的。由此起振控制模块200可以通过调节振荡模块100的反馈系数,对晶体振荡器的增益进行调节。例如,在振荡模块100的起振阶段,起振控制模块200可以通过调节振荡模块100的反馈系数增大,从而使晶体振荡器的增益增大,以缩短振荡模块100的起振时间;在振荡模块100起振后,起振控制模块200可以通过调节振荡模块100的反馈系数减小,从而使振荡模块100的振荡频率达到预设的频率精度。
具体地,振荡模块100为晶体振荡器起振电路产生振荡信号的部分,起振控制模块200为晶体振荡器起振电路调节振荡模块100起振速度的部分。振荡模块100与起振控制模块200连接,振荡模块100可以将生成的振荡信号传输给起振控制模块200,起振控制模块200可以根据振荡信号调节振荡模块100的反馈系数增大,以缩短振荡模块100的起振时间。
本实施例提供的技术方案通过振荡模块生成振荡信号,并传输给起振控制模块;起振控制模块根据接收到的振荡信号调节振荡模块的反馈系数,若振荡模块的反馈系数增大,可以使晶体振荡器的增益增大,从而缩短振荡模块的起振时间,使振荡模块更快地达到稳定振荡,可以更有效的避免振荡器不能启振的发生,进而降低晶体振荡器的起振功耗。
图3为本发明实施例提供的另一种晶体振荡器起振电路的结构示意图。如图3所示,振荡模块100可以包括:放大单元110和反馈单元120;放大单元110的第一输入端用于输入电源信号,放大单元110的输出端分别与反馈单元120的输入端和起振控制模块200的输入端连接,反馈单元120的输出端与放大单元110的第二输入端连接,起振控制模块200的输出端与反馈单元120的控制端连接;放大单元110用于放大放大单元110的第二输入端的输入信号,并生成振荡信号;反馈单元120用于接收振荡信号,并将振荡信号反馈给放大单元110的第二输入端。
具体的,放大单元110具有放大的作用,反馈单元120用于将放大单元110输出的信号再反馈给放大单元110的第二输入端,需要注意的是反馈单元120对放大单元110所起的作用是正反馈。
放大单元110的第一输入端与外部电源300连接,外部电源300可以给振荡电路提供电源信号,使放大单元110可以正常工作。放大单元110的输出端与反馈单元120的输入端连接,反馈单元120的输出端与放大单元110的第二输入端连接。反馈单元120与放大单元110形成闭环连接,反馈单元120可以将放大单元110所生成的振荡信号传输到放大单元110的第二输入端,放大单元110会对其第二输入端的输入信号不断地进行放大。
放大单元110的第二输入端的输入信号包括放大单元110内部器件产生的噪声信号和放大单元110每次放大产生的振荡信号。放大单元110的输出端还与起振控制模块200的输入端连接,基于反馈单元120对放大单元110的正反馈作用,使得放大单元110输出的振荡信号的振荡幅度呈逐渐变大的趋势,由此起振控制模块200可以接收到放大单元110产生的振动幅值不断变大的振荡信号。起振控制模块200的输出端与反馈单元120的控制端连接,起振控制模块200可以根据具体接收到的振荡信号,控制反馈单元120的反馈系数大小,进而缩短振荡模块100的起振时间。
图4为本发明实施例提供的又一种晶体振荡器起振电路的结构示意图。如图4所示,起振控制模块200包括:状态识别单元210,状态识别单元210的第一端作为起振控制模块200的输入端,状态识别单元210的第二端与反馈单元120的控制端连接;状态识别单元210用于根据振荡模块100输出的振荡信号,生成第一控制信号或第二控制信号;第一控制信号和第二控制信号用于调节振荡模块100的反馈系数,以缩短振荡模块100的起振时间。
具体地,状态识别单元210的第一端作为起振控制模块200的输入端,也就是状态识别单元210的第一端与放大单元110的输出端连接,状态识别单元210可以识别放大单元110输出的振荡信号的振荡幅值大小,并根据振荡信号的振荡幅值大小生成第一控制信号或第二控制信号。
示例性的,若状态识别单元210识别到放大单元110输出的振荡信号的振荡幅值小于状态识别单元210的预设幅值,状态识别单元210则产生第一控制信号;若状态识别单元210识别到放大单元110输出的振荡信号的振荡幅值大于状态识别单元210的预设幅值,状态识别单元210则产生第二控制信号。
状态识别单元210的第二端与反馈单元120的控制端连接,状态识别单元210可以输出其根据振荡信号生成的第一控制信号或第二控制信号,从而使得反馈单元120根据第一控制信号或第二控制信号调节振荡模块100的反馈系数,实现调节振荡模块100的起振时间。
图5为本发明实施例提供的又一种晶体振荡器起振电路的结构示意图。如图5所示,状态识别单元210可以包括:比较器211,比较器211的第一端作为状态识别单元210的第一端,比较器211的第二端与基准电源400连接,比较器211的第三端作为状态识别单元210的第二端;比较器211用于将振荡信号与基准电源400输入的基准电压进行比较,并根据比较结果生成第一控制信号或第二控制信号。
具体地,比较器211具有两个信号输入端,其可以对两个信号输入端输入的信号进行比较,并根据比较结果输出不同的信号。比较器211的第一端作为状态识别单元210的第一端,也就是比较器211的第一端与放大单元110的输出端连接,由此比较器211的第一端可以接收到放大单元110产生的振荡信号。比较器211的第二端与基准电源400连接,由此比较器211的第二端可以接收到基准电源400产生的基准电压。
比较器211第一端接收到振荡信号后,会将振荡信号的幅值与其第二端接收到的基准电压进行比较,并根据比较结果生成第一控制信号或第二控制信号。例如,振荡信号的幅值小于基准电压,比较器211第三端输出第一控制信号;振荡信号的幅值大于基准电压,比较器211第三端输出第二控制信号。比较器211的第三端作为状态识别单元210的第二端,也就是比较器211的第三端与反馈单元120的控制端连接,从而使得反馈单元120可以根据第一控制信号和第二控制信号调节振荡模块100的反馈系数,可以缩短振荡模块100的起振时间。
图6为本发明实施例提供的又一种晶体振荡器起振电路的结构示意图。如图6所示,起振控制模块200还可以包括:延时器220,延时器220的第一端与比较器211的第三端连接,延时器220的第二端作为起振控制模块200的输出端;延时器220用于将第一控制信号或第二控制信号延迟预设时间后传输给反馈单元120的控制端。
具体地,延时器具有延时的作用。延时器220的第一端与比较器211的第三端连接,延时器220的第二端作为起振控制模块200的输出端,也就是延时器的第二端与反馈单元120的控制端连接,延时电路可以将接收到的比较器211输出的第一控制信号或第二控制信号延迟预设时间后传输给反馈单元120,可以确保比较器211输出的第一控制信号或第二控制信号的准确性。
示例性地,延迟器可以采用计数延时器,计数延时器可以通过采集比较器211输出的第一控制信号或第二控制信号的输出时间,当计数延时器采集到第一控制信号或第二控制信号的时长达到预设时长时,计数延时器将第一控制信号或第二控制信号传输给反馈单元120。
图7为本发明实施例提供的又一种晶体振荡器起振电路的结构示意图。如图7所示,放大单元110包括:第一开关管P1、第二开关管P2以及第一电阻R1;第一开关管P1的控制端、第一电阻R1的第一端以及第二开关管P2的控制端连接,并作为放大单元110的第二输入端;第一开关管P1的第一端作为放大单元110的第一输入端,并与外部电源300连接;第一开关管P1的第二端、第一电阻R1的第二端以及第二开关管P2的第一端连接,并作为放大单元110的输出端,第二开关管P2的第三端接地。
具体地,第一开关管P1的控制端、第一电阻R1的第一端以及第二开关管P2的控制端连接,并作为放大单元110的第二输入端,也就是第一开关管P1的控制端、第一电阻R1的第一端以及第二开关管P2的控制端均与反馈单元120的输出端连接。第一开关管P1的第一端作为放大单元110的第一输入端,并与外部电源300连接,可以输入电源信号,以保证放大单元110的正常工作。第一开关管P1的第二端、第一电阻R1的第二端以及第二开关管P2的第一端连接,并作为放大单元110的输出端,也就是分别与反馈单元120的输入端和起振控制模块200的输入端连接。
可选地,继续参考图7,反馈单元120包括晶体Y、第一电容C1、第二电容C2、第二电阻R2以及第三开关管P3;晶体Y的第一端和第一电容C1的第一端连接,并作为反馈单元120的输出端;第一电容C1的第二端接地,晶体Y的第二端、第二电容C2的第一端以及第二电阻R2的第一端连接,第二电阻R2的第二端作为反馈单元120的输入端;第二电容C2的第二端与第三开关管P3的第一端连接,第三开关管P3的第二端接地,第三开关管P3的控制端作为反馈单元120的控制端;第三开关管P3用于根据第一控制信号关断,调节反馈单元120的反馈系数为第一反馈系数;或者,第三开关管P3根据第二控制信号导通,调节反馈单元120的反馈系数为第二反馈系数。
具体地,晶体Y的第一端和第一电容C1的第一端连接,并作为反馈单元120的输出端,与放大单元110的第二输入端连接。第一电容C1的第二端接地,晶体Y的第二端、第二电容C2的第一端以及第二电阻R2的第一端连接,第二电阻R2的第二端作为反馈单元120的输入端,与放大单元110的输出端连接。第二电容C2的第二端与第三开关管P3的第一端连接,第三开关管P3的第二端接地。第三开关管P3的控制端作为反馈单元120的控制端,与起振控制模块200的输出端连接。当第三开关管P3接收到第一控制信号时,第三开关管P3的控制端会根据第一控制信号断开第三开关管P3的第一端和第二端的连接,从而使反馈单元120中第二电容C2的阻抗值为零,进而实现调节反馈单元120的反馈系数为第一反馈系数。当第三开关管P3接收到第二控制信号时,第三开关管P3的控制端会根据第二控制信号导通第三开关管P3的第一端和第二端的连接,从而使反馈单元120中第二电容C2的阻抗值不为零,进而实现调节反馈单元120的反馈系数为第二反馈系数。
可选地,继续参考图7,第一反馈系数F1通过如下公式计算:
第二反馈系数F2通过如下公式计算:
其中,ZY为晶体Y的阻抗,ZC1为第一电容C1的阻抗,ZC2为第二电容C2的阻抗,R2为第二电阻R2的电阻。
具体的,第一开关管P1、第二开关管P2以及第一电阻R1组成的放大单元110在正常工作时等效为负阻,放大单元110的等效负阻可以抵消晶体Y等效内阻的功耗损耗,从而维持整个晶体振荡器的稳定振荡。第二电阻R2为限制电阻,可以防止放大单元110驱动晶体Y的功率过大,对晶体Y造成损坏。
图8为本发明实施例提供的一种振荡模块等效电路的结构示意图。如图7-图8所示,其中ZY为晶体Y在振荡模块振荡时的等效阻抗,ZC1和ZC2为第一电容C1和第二电容C2在振荡模块振荡时的等效阻抗。其中,由第一开关管P1,第二开关管P2和第一电阻R1组成的放大单元110的增益为A1。
当第三开关管P3关断时,晶体Y、第一电容C1、以及第二电阻R2组成的反馈单元120的第一反馈系数F1为:
经分析可知,当第一电容C1的阻抗值ZC1和第二电容C2的阻抗值ZC2都为零时,反馈单元120的反馈系数可取得最大值,但此时反馈单元120环路相位移动达不到正反馈的要求,由此第一电容C1和第二电容C2不能同时为零。当第二电容C2取零,第一电容C1取晶体Y匹配的负载电容值时,反馈单元120可取得较优的反馈系数,并且反馈单元120相位移动可以达到正反馈的要求。由此,我们通过控制第三开关管P3关断,使第三开关管P3的第一端和第二端断开,使第二电容C2的阻抗值ZC2为0,可以得到反馈单元120的较优的反馈系数,从而使振荡模块起振的时间大大缩短,避免振荡模块不能起振。
当第三开关管P3导通时,晶体Y、第一电容C1、第二电容C2以及第二电阻R2组成的反馈网络的反馈系数为:
在振荡模块启振成功后,第二电容C2作为振荡器的负载电容不能为零,需要将第二电容C2重新连接入反馈单元120中,从而使振荡模块的振荡频率达到预设的频率精度。
图9为本发明实施例提供的又一种晶体振荡器起振电路的结构示意图。如图9所示,反馈单元120还包括第三电容C3;第三电容C3的第一端与晶体Y的第二端、第二电容C2的第一端以及第二电阻R2的第一端连接,第三电容C3的第二端接地。
其中,可以通过第三开关管P3关闭使一部分负载电容失效(第二电容C2),剩余一部分的负载电容(第三电容C3),从而使振荡模块的环路增益得到提高,从而使振荡模块达到稳定振荡的时间更短,并且更有效的避免振荡模块不能启振。
图10为本发明实施例提供的一种功能模块的结构示意图,如图10所示,该功能模块002包括上述实施例中任一项的晶体振荡器起振电路001。本发明实施例提供的功能模块002包括本发明上述任意实施例提供的晶体振荡器起振电路001,因此具有本发明实施例提供的晶体振荡器起振电路001的有益效果,此处不再赘述。
图11为本发明实施例提供的一种电子设备的结构示意图,图12为本发明实施例提供的另一种电子设备的结构示意图,如图11-图12所示,该电子设备003包括上述任意实施例中提出的晶体振荡器起振电路001,或者,包括上述任意实施例中提出的功能模块002。本实施例提供的电子设备003包括本发明任意实施例提供的晶体振荡器起振电路001或功能模块002,因此具有本发明实施例提供的晶体振荡器起振电路001的有益效果,此处不再赘述。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
Claims (11)
1.一种晶体振荡器起振电路,其特征在于,包括:
振荡模块,所述振荡模块用于生成振荡信号;
起振控制模块,所述振荡模块与所述起振控制模块连接;所述起振控制模块用于根据所述振荡信号调节所述振荡模块的反馈系数,以缩短所述振荡模块的起振时间。
2.根据权利要求1所述的晶体振荡器起振电路,其特征在于,所述振荡模块包括:放大单元和反馈单元;
所述放大单元的第一输入端用于输入电源信号,所述放大单元的输出端分别与所述反馈单元的输入端和所述起振控制模块的输入端连接,所述反馈单元的输出端与所述放大单元的第二输入端连接,所述起振控制模块的输出端与所述反馈单元的控制端连接;
所述放大单元用于放大所述放大单元的第二输入端的输入信号,并生成所述振荡信号;所述反馈单元用于接收所述振荡信号,并将所述振荡信号反馈给所述放大单元的第二输入端。
3.根据权利要求2所述的晶体振荡器起振电路,其特征在于,所述起振控制模块包括:
状态识别单元,所述状态识别单元的第一端作为所述起振控制模块的输入端,所述状态识别单元的第二端与所述反馈单元的控制端连接;
所述状态识别单元用于根据所述振荡模块输出的所述振荡信号,生成第一控制信号或第二控制信号;
所述第一控制信号和所述第二控制信号用于调节所述振荡模块的反馈系数,以缩短所述振荡模块的起振时间。
4.根据权利要求3所述的晶体振荡器起振电路,其特征在于,所述状态识别单元包括:
比较器,所述比较器的第一端作为所述状态识别单元的第一端,所述比较器的第二端与基准电源连接,所述比较器的第三端作为所述状态识别单元的第二端;
所述比较器用于将所述振荡信号与所述基准电源输入的基准电压进行比较,并根据比较结果生成所述第一控制信号或所述第二控制信号。
5.根据权利要求4所述的晶体振荡器起振电路,其特征在于,所述起振控制模块还包括:
延时器,所述延时器的第一端与所述比较器的第三端连接,所述延时器的第二端作为所述起振控制模块的输出端;所述延时器用于将所述第一控制信号或第二控制信号延迟预设时间后传输给所述反馈单元的控制端。
6.根据权利要求2所述的晶体振荡器起振电路,其特征在于,所述放大单元包括:
第一开关管、第二开关管以及第一电阻;
所述第一开关管的控制端、所述第一电阻的第一端以及所述第二开关管的控制端连接,并作为所述放大单元的第二输入端;所述第一开关管的第一端作为所述放大单元的第一输入端,并与外部电源连接;所述第一开关管的第二端、所述第一电阻的第二端以及所述第二开关管的第一端连接,并作为所述放大单元的输出端,所述第二开关管的第三端接地。
7.根据权利要求6所述的晶体振荡器起振电路,其特征在于,所述反馈单元包括晶体、第一电容、第二电容、第二电阻以及第三开关管;
所述晶体的第一端和所述第一电容的第一端连接,并作为所述反馈单元的输出端;所述第一电容的第二端接地,所述晶体的第二端、所述第二电容的第一端以及所述第二电阻的第一端连接,所述第二电阻的第二端作为所述反馈单元的输入端;所述第二电容的第二端与所述第三开关管的第一端连接,所述第三开关管的第二端接地,所述第三开关管的控制端作为所述反馈单元的控制端;
所述第三开关管用于根据所述第一控制信号关断,调节所述反馈单元的反馈系数为第一反馈系数;或者,所述第三开关管根据所述第二控制信号导通,调节所述反馈单元的反馈系数为第二反馈系数。
9.根据权利要求7所述的晶体振荡器起振电路,其特征在于,所述反馈单元还包括第三电容;
所述第三电容的第一端与所述晶体的第二端、所述第二电容的第一端以及所述第二电阻的第一端连接,所述第三电容的第二端接地。
10.一种功能模块,其特征在于,包括权利要求1-9任一项所述的晶体振荡器起振电路。
11.一种电子设备,其特征在于,包括权利要求1-9任一项所述的晶体振荡器起振电路,或者,包括权利要求10所述的功能模块。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210107062.7A CN114499500A (zh) | 2022-01-28 | 2022-01-28 | 晶体振荡器起振电路、功能模块以及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210107062.7A CN114499500A (zh) | 2022-01-28 | 2022-01-28 | 晶体振荡器起振电路、功能模块以及电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114499500A true CN114499500A (zh) | 2022-05-13 |
Family
ID=81477062
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210107062.7A Pending CN114499500A (zh) | 2022-01-28 | 2022-01-28 | 晶体振荡器起振电路、功能模块以及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114499500A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114911299A (zh) * | 2022-07-18 | 2022-08-16 | 深圳市英特瑞半导体科技有限公司 | 用于晶振温度补偿的高阶函数产生电路及装置 |
-
2022
- 2022-01-28 CN CN202210107062.7A patent/CN114499500A/zh active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114911299A (zh) * | 2022-07-18 | 2022-08-16 | 深圳市英特瑞半导体科技有限公司 | 用于晶振温度补偿的高阶函数产生电路及装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI313962B (en) | Method and apparatus for a crystal oscillator to achieve fast start-up time, low power and frequency calibration | |
US6819195B1 (en) | Stimulated quick start oscillator | |
US10965249B2 (en) | Crystal oscillator circuit and method for starting up a crystal oscillator | |
TWI650958B (zh) | 無線接收機裝置、喚醒式接收機以及頻帶校正方法 | |
CN108233545B (zh) | 一种无线充电接收电路、电子设备及无线充电方法 | |
US9571070B2 (en) | Clock circuit for a microprocessor | |
KR102406824B1 (ko) | 인터페이스 시스템 | |
US8653901B2 (en) | Oscillator and control circuit thereof | |
US9946322B2 (en) | Wake-up detector | |
WO2007076666A1 (fr) | Avertisseur electronique adaptatif intelligent | |
CN114499500A (zh) | 晶体振荡器起振电路、功能模块以及电子设备 | |
JPH1075119A (ja) | 発振器 | |
TWI485975B (zh) | 數位式控制電容值之裝置 | |
CN104038156A (zh) | 晶体振荡器 | |
US10218309B2 (en) | Fast start-up single pin crystal oscillation apparatus and operation method thereof | |
JP3619712B2 (ja) | 水晶発振器 | |
JP2021129444A (ja) | 無線給電装置 | |
JPH0555828A (ja) | 発振器 | |
CN117630464A (zh) | 一种自适应调整的晶体振荡器幅度检测电路及其检测方法 | |
JP2007533234A (ja) | 発振ループを制御するための回路および方法 | |
US20240223165A1 (en) | Oscillation device and method for oscillation thereof | |
CN114336875B (zh) | 一种用于无线充电的电流解调电路 | |
JP2003198250A (ja) | 発振回路およびこれを用いた電子機器 | |
JP2004032143A (ja) | 電圧制御発振器 | |
KR0152900B1 (ko) | 반도체 소자의 발진회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |