CN114497159A - 显示面板及显示装置 - Google Patents
显示面板及显示装置 Download PDFInfo
- Publication number
- CN114497159A CN114497159A CN202210106900.9A CN202210106900A CN114497159A CN 114497159 A CN114497159 A CN 114497159A CN 202210106900 A CN202210106900 A CN 202210106900A CN 114497159 A CN114497159 A CN 114497159A
- Authority
- CN
- China
- Prior art keywords
- transistor
- overlapping area
- substrate base
- light emitting
- display panel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/35—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Geometry (AREA)
- Control Of El Displays (AREA)
Abstract
本公开提供一种显示面板及显示装置,属于显示技术领域,其可解决现有的显示面板的黑态画质显示效果降低,影响用户使用体验的问题。本公开的显示面板包括:衬底基板、及位于衬底基板上的驱动电路层;驱动电路层包括:像素驱动电路;像素驱动电路至少包括:阈值补偿晶体管、驱动晶体管和数据写入晶体管;驱动电路层还包括:位于阈值补偿晶体管靠近衬底基板一侧的第一电极板;阈值补偿晶体管位于数据写入晶体管背离衬底基板的一侧;连接走线位于阈值补偿晶体管背离衬底基板的一侧;连接走线、阈值补偿晶体管的源极及第一电极板中的至少一者在衬底基板上的正投影与第二扫描信号线在衬底基板上的正投影至少部分交叠。
Description
技术领域
本公开属于显示技术领域,具体涉及一种显示面板及显示装置。
背景技术
有机电致发光二极管(Organic Light Emitting Diode,OLED)是一种利用有机固态半导体作为发光材料的发光器件,由于其具有制备工艺简单、成本低、功耗低、发光亮度高、工作温度适应范围广等优点,因而有着广阔的应用前景。
目前的显示面板中可以采用低温多晶硅(Low Temperature Poly-Silicon,LTPS)薄膜晶体管构成的像素驱动电路来驱动其中的发光器件以实现显示功能,但是由于LTPS像素驱动电路中的漏电流较大,低温多晶硅氧化物(Low Temperature PolycrystallineOxide,LTPO)薄膜晶体管构成的像素驱动电路应运而生,其可以解决目前的漏电流较大的问题。同时,为了提高显示面板的黑态画质显示效果,在像素驱动电路中往往形成维持电容,以提高驱动晶体管栅极的数据电压。但是,由于像素驱动电路中的低温多晶硅薄膜晶体管和氧化物薄膜晶体管的开启电压不同,二者所形成的维持电容相互影响,导致驱动晶体管栅极的数据电压不能达到预期效果,导致显示面板的黑态画质显示效果降低,影响用户使用体验。
发明内容
本公开旨在至少解决现有技术中存在的技术问题之一,提供一种显示面板及显示装置。
第一方面,本公开实施例提供一种显示面板,所述显示面板包括:衬底基板、及位于所述衬底基板上的驱动电路层;所述驱动电路层包括:像素驱动电路;所述像素驱动电路至少包括:阈值补偿晶体管、驱动晶体管和数据写入晶体管;其中,所述阈值补偿晶体管为氧化物薄膜晶体管,所述数据写入晶体管为低温多晶硅薄膜晶体管;所述驱动电路层还包括:位于所述阈值补偿晶体管靠近所述衬底基板一侧的第一电极板;
所述阈值补偿晶体管的栅极连接第一扫描信号线,所述驱动晶体管的栅极通过所述连接走线连接所述阈值补偿晶体管的源极,所述数据写入晶体管的栅极连接第二扫描信号线;所述第一电极板连接所述连接走线;
所述阈值补偿晶体管位于所述数据写入晶体管背离所述衬底基板的一侧;所述连接走线位于所述阈值补偿晶体管背离所述衬底基板的一侧;
所述连接走线在所述衬底基板上的正投影与所述第一扫描信号线在所述衬底基板上的正投影至少部分交叠;
所述连接走线、所述阈值补偿晶体管的源极及所述第一电极板中的至少一者在所述衬底基板上的正投影与所述第二扫描信号线在所述衬底基板上的正投影至少部分交叠。
可选地,所述连接走线、所述阈值补偿晶体管的源极及所述第一电极板中的至少一者在所述衬底基板上的正投影与所述第二扫描信号线在所述衬底基板上的正投影之间的交叠面积大于所述连接走线在所述衬底基板上的正投影与所述第一扫描信号线在所述衬底基板上的正投影之间的交叠面积。
可选地,所述驱动电路层还包括:与所述第一电极板同层设置的第二电极板;
所述第二电极板在所述衬底基板上的正投影与所述驱动晶体管的栅极在所述衬底基板上的正投影至少部分交叠。
可选地,所述驱动电路层还包括:存储电容;
所述驱动晶体管的栅极用作所述存储电容的第一极板;所述第二电极板用作所述存储电容的第二极板。
可选地,所述驱动电路层包括:沿着背离所述衬底基板方向依次设置的第一半导体层、第一导电层、第二导电层、第二半导体层、第三导电层及第四导电层;
所述第一半导体层包括:所述驱动晶体管的有源层、源极和漏极及所述数据写入晶体管的有源层、源极和漏极;
所述第一导电层包括:所述驱动晶体管的栅极、所述数据写入晶体管的栅极及所述第二扫描信号线;
所述第二导电层包括:所述第一电极板和所述第二电极板;
所述第二半导体层包括:所述阈值补偿晶体管的有源层、源极和漏极;
所述第三导电层包括:所述阈值补偿晶体管的栅极及所述第一扫描信号线;
所述第四导电层包括:所述连接走线。
可选地,所述阈值补偿晶体管包括:N型晶体管;所述数据写入晶体管包括:P型晶体管。
可选地,所述显示面板还包括:位于所述驱动电路层背离所述衬底基板一侧的发光器件层;
所述发光器件层包括:多个发光器件;所述发光器件包括:红色发光器件、绿色发光器件和蓝色发光器件。
可选地,所述红色发光器件、所述绿色发光器件和所述蓝色发光器件对应的所述像素驱动电路中,所述连接走线在所述衬底基板上的正投影与所述第二扫描信号线在所述衬底基板上的正投影之间的交叠面积分别为第一交叠面积、第二交叠面积和第三交叠面积;
其中,所述第一交叠面积大于所述第三交叠面积,且所述第二交叠面积大于所述第三交叠面积。
可选地,所述红色发光器件、所述绿色发光器件和所述蓝色发光器件对应的所述像素驱动电路中,所述阈值补偿晶体管的源极在所述衬底基板上的正投影与所述第二扫描信号线在所述衬底基板上的正投影之间的交叠面积分别为第四交叠面积、第五交叠面积和第六交叠面积;
其中,所述第四交叠面积大于所述第六交叠面积,且所述第五交叠面积大于所述第六交叠面积。
可选地,所述红色发光器件、所述绿色发光器件和所述蓝色发光器件对应的所述像素驱动电路中,所述第一电极板在所述衬底基板上的正投影与所述第二扫描信号线在所述衬底基板上的正投影之间的交叠面积分别为第七交叠面积、第八交叠面积和第九交叠面积;
其中,所述第七交叠面积大于所述第九交叠面积,且所述第八交叠面积大于所述第九交叠面积。
第二方面,本公开实施例提供一种显示装置,所述显示装置包括如上述提供的显示面板。
附图说明
图1为一种示例性的像素驱动电路的结构示意图;
图2为一种示例性的显示面板的结构示意图;
图3为另一种示例性的显示面板的结构示意图;
图4为本公开实施例提供的一种显示面板的结构示意图;
图5为本公开实施例提供的另一种显示面板的结构示意图;
图6为本公开实施例提供的又一种显示面板的结构示意图。
具体实施方式
为使本领域技术人员更好地理解本公开的技术方案,下面结合附图和具体实施方式对本公开作进一步详细描述。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
图1为一种示例性的像素驱动电路的结构示意图,如图1所示,该像素驱动电路包括:复位晶体管T1、阈值补偿晶体管T2、驱动晶体管T3、数据写入晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、初始化晶体管T7、存储电容Cst、第一维持电容C1和第二维持电容C2。其中,复位晶体管T1可以利用复位信号线Reset的复位信号,对第一节点N1的电压进行复位。其中,第一节点N1为复位晶体管T1、阈值补偿晶体管T2、驱动晶体管T3、存储电容Cst、第一维持电容C1、第二维持电容C2之间的连接节点。阈值补偿晶体管T2可以利用第一节点N1的数据电压,对驱动晶体管T3的阈值电压进行补偿。驱动晶体管T3可以将第一电源电压端VDD的电压信号转化为电流信号以驱动发光器件D发光。数据写入晶体管T4可以将数据信号线Vdata的数据信号写入第一节点N1。第一发光控制晶体管T5和第二发光控制晶体管T6可以利用发光控制信号控制发光器件D发光。初始化晶体管T7可以利用初始化信号线Vinit的初始化信号对发光器件D的阳极电压进行初始化。存储电容Cst可以存储第一节点N1的数据信号。第一维持电容C1和第二维持电容C2可以对第一节点N1的数据信号的电压进行维持。发光器件D的阳极连接第二发光控制晶体管T6和初始化晶体管T7的漏极,阴极连接第二电源电压端VSS。
具体地,复位晶体管T1的栅极连接复位信号线Reset,源极连接初始化信号线Vinit,漏极连接第一节点N1。第一节点N1为复位晶体管T1、阈值补偿晶体管T2、驱动晶体管T3、存储电容Cst、第一维持电容C1、第二维持电容C2之间的连接节点。阈值补偿晶体管T2的栅极连接扫描信号线Gate,源极连接第一节点N1,漏极连接驱动晶体管T3的漏极。驱动晶体管T3的栅极连接第一节点N1,源极连接第一发光控制晶体管T5的漏极,漏极连接第二发光控制晶体管T6的源极。数据写入晶体管T4的栅极连接扫描信号线Gate,源极连接数据信号线Vdata,漏极连接驱动晶体管T3的源极。第一发光控制晶体管T5的栅极连接发光控制信号线EM,源极连接第一电源电压端VDD,漏极连接驱动晶体管T3的源极。第二发光控制晶体管T6的栅极连接发光控制信号线EM,源极连接驱动晶体管T3的漏极,漏极连接发光器件D的阳极。初始化晶体管T7的栅极连接扫描信号线Gate,源极连接初始化信号线Vinit,漏极连接发光器件D的阳极。存储电容Cst的一端连接第一节点N1,另一端连接第一电源电压端VDD。第一维持电容C1的第一端连接阈值补偿晶体管T2的栅极,另一端连接第一节点N1。第二维持电容C2的一端连接数据写入晶体管T4的栅极,另一端连接第一节点N1。
图2为一种示例性的显示面板的结构示意图,如图2所示,该显示面板包括:衬底基板101、及位于衬底基板上的驱动电路层102;驱动电路层包括:像素驱动电路;像素驱动电路至少包括:阈值补偿晶体管T2、驱动晶体管T3和数据写入晶体管(图中未示出),各个晶体管之间可以通过连接走线1021连接,其具体电路连接结构可以如图1所示。其中,各个晶体管均为低温多晶硅薄膜晶体管,且均为P型晶体管,整个像素驱动电路中仅需要一条扫描信号线1022提供扫描信号,即可控制相应的晶体管打开与闭合。由于各个晶体管的类型相同,各个晶体管中的相同部件可以同层设置。连接走线1021可以与扫描信号线1022相交叠,二者之间可以形成第一维持电容C1和第二维持电容C2。在数据写入晶体管T4写入数据信号关闭后,扫描信号线上的电压置高,以拉升第一节点N1的电压,从而降低黑态显示时的数据信号的电压,进而提高黑态显示效果。
但是,在由低温多晶硅薄膜晶体管和氧化物薄膜晶体管共同构成的像素驱动电路中,情况就有所不同的。图3为另一种示例性的显示面板的结构示意图,如图3所示,该显示面板包括:衬底基板101、及位于衬底基板上的驱动电路层102;驱动电路层包括:像素驱动电路;像素驱动电路至少包括:阈值补偿晶体管T2、驱动晶体管T3和数据写入晶体管(图中未示出),各个晶体管之间可以通过连接走线1021连接,其具体电路连接结构可以如图1所示。图3所示的显示面板中的像素驱动电路的结构也可以如图1所示。图3所示的显示面板中的像素驱动电路与图2所示的显示面板中的像素驱动电路的不同之处在于,图3所示的显示面板中的像素驱动电路中至少阈值补偿晶体管T2为氧化物薄膜晶体管,为N型晶体管,数据写入晶体管T4为低温多晶硅薄膜晶体管,为P型晶体管,由于像素驱动电路中有两种不同类型的晶体管,需要两条扫描信号线来提供扫描信号,即第一扫描信号线1022A和第二扫描信号线1022B。驱动晶体管T3与阈值补偿晶体管T2通过连接走线1021电连接,即连接形成第一节点N1。其中,阈值补偿晶体管T2位于数据写入晶体管T4背离衬底基板101的一侧;连接走线1021位于氧化物薄膜晶体管背离衬底基板101的一侧。第一维持电容C1由连接走线1021与第一扫描信号线1022A相交叠形成,第二维持电容C2由连接走线1021与第二扫描信号线1022B相交叠形成。
在数据信号写入时,阈值补偿晶体管T2与数据写入晶体管均T4打开,但是阈值补偿晶体管T2与数据写入晶体管T4的栅极信号分别为高电平信号与低电平信号,与连接走线1021所形成的第一维持电容C1和第二维持电容C2对第一节点N1的作用正好相反。从结构上来看,也是有差异的,由于阈值补偿晶体管T2的有源层沟道与数据写入晶体管T4的有源层沟道不在同一层,且第一节点N1通过连接走线1021连接,因此连接走线1021与第一扫描信号线1022A和第二扫描信号线1022B之间的距离会不同,所形成的第一维持电容C1和第二维持电容C2的大小也会不同,尤其是与第二扫描信号线1022B的距离增大,第二维持电容C2的电容值减小,因此,该显示面板不能实现原有的黑态画质效果,影响用户的使用体验。
为了至少解决上述的技术问题之一,本公开实施例提供了一种显示面板及显示装置,下面将结合附图和具体实施方式对本公开实施例提供的显示面板及显示装置进行进一步详细描述。
本公开实施例提供了一种显示面板,图4为本公开实施例提供的一种显示面板的结构示意图,如图4所示,显示面板包括:衬底基板101、及位于衬底基板上的驱动电路层102;驱动电路层包括:像素驱动电路;像素驱动电路至少包括:阈值补偿晶体管T2、驱动晶体管T3和数据写入晶体管(图中未示出)。阈值补偿晶体管T2为氧化物薄膜晶体管,数据写入晶体管为低温多晶硅薄膜晶体管。图4所示的显示面板中的像素驱动电路的结构与图1中的像素驱动电路结构基本相同。阈值补偿晶体管T2的栅极T20连接第一扫描信号线1022A,驱动晶体管T3的栅极T30通过连接走线1021连接阈值补偿晶体管T2的源极T21,数据写入晶体管的栅极(图中未示出)连接第二扫描信号线1022B;阈值补偿晶体管T2位于数据写入晶体管T4背离衬底基板101的一侧;连接走线1021位于阈值补偿晶体管T2背离衬底基板101的一侧。其中,连接走线1021在衬底基板101上的正投影与第一扫描信号线1022A在衬底基板101上的正投影至少部分交叠;连接走线1021在衬底基板101上的正投影与第二扫描信号线1022B在衬底基板101上的正投影至少部分交叠。图5为本公开实施例提供的另一种显示面板的结构示意图,如图5所示,该显示面板中的阈值补偿晶体管T2的源极T21在衬底基板101上的正投影与第二扫描信号线1022B在衬底基板101上的正投影至少部分交叠。图6为本公开实施例提供的又一种显示面板的结构示意图,如图6所示,该显示面板还包括:位于阈值补偿晶体管T2靠近衬底基板101一侧的第一电极板1023;第一电极板1023在衬底基板101上的正投影与第二扫描信号线1022B在衬底基板101上的正投影至少部分交叠。
图4中所示的显示面板与图3所示的显示面板不同之处在于,图4所示的显示面板中,连接走线1021在衬底基板101上的正投影与第二扫描信号线1022B在衬底基板101上的正投影至少部分交叠,可以通过增大第二扫描信号线1022B的线宽等方式,使得连接走线1021与第二扫描信号线1022B之间的交叠面积设置的相对较大,以增大第二维持电容C2的电容值。
图5中所示的显示面板与图3中的显示面板不同之处在于,图5所示的显示面板中,阈值补偿晶体管T2的源极T20朝着靠近数据写入晶体管T4的栅极的方向进行了延伸,并且阈值补偿晶体管T2的源极T20在衬底基板101上的正投影与第二扫描信号线1022B在衬底基板101上的正投影至少部分交叠。由于阈值补偿晶体管T2的源极T20与连接走线1021连接,可以将连接走线1021的电压传导至阈值补偿晶体管T2的源极T20,这样阈值补偿晶体管T2的源极T20与第二扫描信号线1022B交叠可以形成第二维持电容C2,较图3所示的显示面板,图5所示的显示面板中的阈值补偿晶体管T2的源极T20与第二扫描信号线1022B之间的距离明显小于图3所示的显示面板中连接走线1021与扫描信号线1022之间的距离,因此可以增大第二维持电容C2的电容值。
图6所示的显示面板与图3所示的显示面板的不同之处在于,图6所示的显示面板中,第一电极板1023位于阈值补偿晶体管T2靠近衬底基板101的一侧,并且第一电极板1023与连接走线1021电连接,可以将连接走线1021的电压传导至第一电极板1023,这样第一电极板1023与第二扫描信号线1022B之间的距离明显小于图3所示的显示面板中连接走线1021与第二扫描信号线1022B之间的距离,因此可以增大第二维持电容C2的电容值。
在数据信号写入时,阈值补偿晶体管T2与数据写入晶体管均T4打开,虽然阈值补偿晶体管T2与数据写入晶体管T4的栅极信号分别为高电平信号与低电平信号,所形成的第一维持电容C1和第二维持电容C2对第一节点N1的作用正好相反,但是由于所形成的第二维持电容C2的两个极板之间的交叠面积明显增大或者二者之间的距离明显减小,使得第二维持电容C2的电容值明显增大,第二维持电容C2对于第一节点N1的电压拉高作用可以完全抵消第一维持电容C1对于第一节点N1的电压拉低作用,较大电容值的第二维持电容C2可以保证第一节点N1的电压被有效拉高,从而可以保证显示面板的黑态画质效果,从而可以提高用户使用体验。
在一些实施例中,如图4至图6所示,连接走线1021、阈值补偿晶体管T2的源极T20及第一电极板1023中的至少一者在衬底基板101上的正投影与第二扫描信号线1022B在衬底基板101上的正投影之间的交叠面积大于连接走线1021在衬底基板101上的正投影与第一扫描信号线1022A在衬底基板101上的正投影之间的交叠面积。
连接走线1021与第一扫描信号线1022A之间可以形成第一维持电容C1,连接走线1021、阈值补偿晶体管T2的源极T20及第一电极板1023中的至少一者可以与第二扫描信号线1022B形成第二维持电容C2,通过降低第二维持电容C2的两个极板之间的距离可以明显增大第二维持电容C2的电容值,为了进一步保证第二维持电容C2的电容值大于第一维持电容C1的电容值,需要设置第二维持电容C2的两个极板之间的交叠面积大于第一维持电容C1的两个极板之间的交叠面积,进而使得较大电容值的第二维持电容C2可以保证第一节点N1的电压被有效拉高,从而可以保证显示面板的黑态画质效果,从而可以提高用户使用体验。
在一些实施例中,如图4所示,驱动电路层102还包括:与第一电极板1023同层设置的第二电极板1024;第二电极板1024在衬底基板101上的正投影与驱动晶体管T3的栅极T30在衬底基板101上的正投影至少部分交叠。
第二电极板1024在衬底基板101上的正投影与驱动晶体管T3的栅极T30在衬底基板101上的正投影至少部分交叠可以形成电容结构,用作如图1所示的像素驱动电路中的存储电容Cst,其中,驱动晶体管T3的栅极T30用作存储电容Cst的第一极板;第二电极板1024用作存储电容Cst的第二极板。第一电极板1023和第二电极板1024可以采用相同材料,同一工艺制备形成,不必增加额外的掩膜板,即可形成具有较大电容值的第二维持电容C2,从而可以减少制备步骤,节约制备成本。
在一些实施例中,如图4所示,驱动电路层102包括:沿着背离衬底基板101方向依次设置的第一半导体层Active1、第一导电层Gate1、第二导电层Gate2、第二半导体层Active2、第三导电层Gate3及第四导电层SD1;第一半导体层Active1包括:驱动晶体管T3的有源层T33、源极T31和漏极T32及数据写入晶体管(图中未示出)的有源层、源极和漏极;第一导电层Gate1包括:驱动晶体管T3的栅极T30、数据写入晶体管(图中未示出)的栅极及第二扫描信号线1022B;第二导电层Gate2包括:第一电极板1023和第二电极板1024;第二半导体层Active2包括:阈值补偿晶体管T2的有源层T23、源极T21和漏极T22;第三导电层Gate3包括:阈值补偿晶体管T2的栅极T20及第一扫描信号线1022A;第四导电层SD1包括:连接走线1021。
在实际应用中,各个低温多晶硅晶体管(例如数据写入晶体管T4)的有源层、源极和漏极可以采用相同材料,同一制备工艺形成,以节约制备成本。其中,有源层可以采用半导体材料制成,可以采用离子注入或重掺杂的方式将有源层的两端进行导体化处理,使得有源层的两端导体化,以形成低温多晶硅薄膜晶体管的源极和漏极。各个氧化物薄膜晶体管(例如阈值补偿晶体管T2)的栅极可以采用相同材料,同一制备工艺形成,以节约制备成本。并且,第一扫描信号线1022A可以与各个氧化物薄膜晶体管(例如阈值补偿晶体管T2)的栅极同层设置,第二扫描信号线1022B可以与各个低温多晶硅薄膜晶体管(例如数据写入晶体管T4)的栅极同层设置。同样地,第一电极板1023和第二电极板1024可以采用相同材料,同一制备工艺形成;各个氧化物薄膜晶体管的有源层、源极和漏极可以采用相同材料,同一制备工艺形成;像素驱动电路中的各个连接走线1021可以采用相同材料,同一制备工艺形成,以节约制备成本。
在一些实施例中,如图3和图4所示,显示面板还包括:位于驱动电路层102背离衬底基板101一侧的发光器件层103;发光器件层103包括:多个发光器件1031;发光器件包括:红色发光器件、绿色发光器件和蓝色发光器件。
发光器件层103中设置有多个发光器件1031,并且每个发光器件1031对应连接一个像素驱动电路,可以通过像素驱动电路为各个发光器件1031提供数据信号,以使得各个红色发光器件、绿色发光器件和蓝色发光器件分别发出红色光线、绿色光线和蓝色光线,实现多彩显示功能。
在一些实施例中,红色发光器件、绿色发光器件和蓝色发光器件对应的像素驱动电路中,连接走线1021在衬底基板101上的正投影与第二扫描信号线1022B在衬底基板101上的正投影之间的交叠面积分别为第一交叠面积S1、第二交叠面积S2和第三交叠面积S3;其中,第一交叠面积S1大于第三交叠面积S3,且第二交叠面积S2大于第三交叠面积S3。
显示面板中的红色发光器件、绿色发光器件和蓝色发光器件的起亮电压是不同的,其中,红色发光器件的起亮电压与绿色发光器件的起亮电压基本相同,并且大于蓝色发光器件的起亮电压。在实际应用中,可以将红色发光器件、绿色发光器件和蓝色发光器件分别所对应的第一交叠面积S1、第二交叠面积S2和第三交叠面积S3的关系设置为S1>S2>S3,或者S2>S1>S3,这样可以保证红色发光器件、绿色发光器件和蓝色发光器件分别所对应的第二维持电容C2不同,保证第一节点N1的电压可以被拉高到预设值,以满足显示面板中不同的发光器件的发光需求,从而提高显示效果。
在一些实施例中,红色发光器件、绿色发光器件和蓝色发光器件对应的像素驱动电路中,阈值补偿晶体管T2的源极T20在衬底基板101上的正投影与第二扫描信号线1022B在衬底基板101上的正投影之间的交叠面积分别为第四交叠面积S4、第五交叠面积S5和第六交叠面积S6;其中,第四交叠面积S4大于第六交叠面积S6,且第五交叠面积S5大于第六交叠面积S6。
显示面板中的红色发光器件、绿色发光器件和蓝色发光器件的起亮电压是不同的,其中,红色发光器件的起亮电压与绿色发光器件的起亮电压基本相同,并且大于蓝色发光器件的起亮电压。在实际应用中,可以将红色发光器件、绿色发光器件和蓝色发光器件分别所对应的第四交叠面积S4、第五交叠面积S5和第六交叠面积S6的关系设置为S4>S5>S6,或者S5>S4>S6,这样可以保证红色发光器件、绿色发光器件和蓝色发光器件分别所对应的第二维持电容C2不同,保证第一节点N1的电压可以被拉高到预设值,以满足显示面板中不同的发光器件的发光需求,从而提高显示效果。
在一些实施例中,红色发光器件、绿色发光器件和蓝色发光器件对应的像素驱动电路中,第一电极板1023在衬底基板101上的正投影与第二扫描信号线1022B在衬底基板101上的正投影之间的交叠面积分别为第七交叠面积S7、第八交叠面积S8和第九交叠面积S9;其中,第七交叠面积S7大于第九交叠面积S9,且第八交叠面积S8大于第九交叠面积S9。
显示面板中的红色发光器件、绿色发光器件和蓝色发光器件的起亮电压是不同的,其中,红色发光器件的起亮电压与绿色发光器件的起亮电压基本相同,并且大于蓝色发光器件的起亮电压。在实际应用中,可以将红色发光器件、绿色发光器件和蓝色发光器件分别所对应的第七交叠面积S7、第八交叠面积S8和第九交叠面积S9的关系设置为S7>S8>S9,或者S8>S7>S9,这样可以保证红色发光器件、绿色发光器件和蓝色发光器件分别所对应的第二维持电容C2不同,保证第一节点N1的电压可以被拉高到预设值,以满足显示面板中不同的发光器件的发光需求,从而提高显示效果。
在此需要说明的是,如图4至图6所示,在连接走线1021与第二扫描信号线1022B之间还设置有缓冲层、层间绝缘层、平坦化层等其他膜层,各个膜层可以采用相关技术中的工艺及材料制成,在此不再进行详述。本公开实施例还可以通过减小连接走线1021与第二扫描信号线1022B之间的各个膜层的厚度,来使得连接走线1021与第二扫描信号线1022B之间的距离减小,使得第二维持电容C2的电容值明显增大,第二维持电容C2对于第一节点N1的电压拉高作用可以完全抵消第一维持电容C1对于第一节点N1的电压拉低作用,较大电容值的第二维持电容C2可以保证第一节点N1的电压被有效拉高,从而可以保证显示面板的黑态画质效果,从而可以提高用户使用体验。
本公开实施例还提供了一种显示装置,该显示装置包括如上述任一实施例提供的显示面板,该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件,其实现原理及有益效果与上述的显示面板的实现原理及有益效果相同,在此不再进行赘述。
可以理解的是,以上实施方式仅仅是为了说明本公开的原理而采用的示例性实施方式,然而本公开并不局限于此。对于本领域内的普通技术人员而言,在不脱离本公开的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本公开的保护范围。
Claims (11)
1.一种显示面板,其特征在于,所述显示面板包括:衬底基板、及位于所述衬底基板上的驱动电路层;所述驱动电路层包括:像素驱动电路;所述像素驱动电路至少包括:阈值补偿晶体管、驱动晶体管和数据写入晶体管;其中,所述阈值补偿晶体管为氧化物薄膜晶体管,所述数据写入晶体管为低温多晶硅薄膜晶体管;所述驱动电路层还包括:位于所述阈值补偿晶体管靠近所述衬底基板一侧的第一电极板;
所述阈值补偿晶体管的栅极连接第一扫描信号线,所述驱动晶体管的栅极通过所述连接走线连接所述阈值补偿晶体管的源极,所述数据写入晶体管的栅极连接第二扫描信号线;所述第一电极板连接所述连接走线;
所述阈值补偿晶体管位于所述数据写入晶体管背离所述衬底基板的一侧;所述连接走线位于所述阈值补偿晶体管背离所述衬底基板的一侧;
所述连接走线在所述衬底基板上的正投影与所述第一扫描信号线在所述衬底基板上的正投影至少部分交叠;
所述连接走线、所述阈值补偿晶体管的源极及所述第一电极板中的至少一者在所述衬底基板上的正投影与所述第二扫描信号线在所述衬底基板上的正投影至少部分交叠。
2.根据权利要求1所述的显示面板,其特征在于,所述连接走线、所述阈值补偿晶体管的源极及所述第一电极板中的至少一者在所述衬底基板上的正投影与所述第二扫描信号线在所述衬底基板上的正投影之间的交叠面积大于所述连接走线在所述衬底基板上的正投影与所述第一扫描信号线在所述衬底基板上的正投影之间的交叠面积。
3.根据权利要求1所述的显示面板,其特征在于,所述驱动电路层还包括:与所述第一电极板同层设置的第二电极板;
所述第二电极板在所述衬底基板上的正投影与所述驱动晶体管的栅极在所述衬底基板上的正投影至少部分交叠。
4.根据权利要求3所述的显示面板,其特征在于,所述驱动电路层还包括:存储电容;
所述驱动晶体管的栅极用作所述存储电容的第一极板;所述第二电极板用作所述存储电容的第二极板。
5.根据权利要求3所述的显示面板,其特征在于,所述驱动电路层包括:沿着背离所述衬底基板方向依次设置的第一半导体层、第一导电层、第二导电层、第二半导体层、第三导电层及第四导电层;
所述第一半导体层包括:所述驱动晶体管的有源层、源极和漏极及所述数据写入晶体管的有源层、源极和漏极;
所述第一导电层包括:所述驱动晶体管的栅极、所述数据写入晶体管的栅极及所述第二扫描信号线;
所述第二导电层包括:所述第一电极板和所述第二电极板;
所述第二半导体层包括:所述阈值补偿晶体管的有源层、源极和漏极;
所述第三导电层包括:所述阈值补偿晶体管的栅极及所述第一扫描信号线;
所述第四导电层包括:所述连接走线。
6.根据权利要求1所述的显示面板,其特征在于,所述阈值补偿晶体管包括:N型晶体管;所述数据写入晶体管包括:P型晶体管。
7.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括:位于所述驱动电路层背离所述衬底基板一侧的发光器件层;
所述发光器件层包括:多个发光器件;所述发光器件包括:红色发光器件、绿色发光器件和蓝色发光器件。
8.根据权利要求7所述的显示面板,其特征在于,所述红色发光器件、所述绿色发光器件和所述蓝色发光器件对应的所述像素驱动电路中,所述连接走线在所述衬底基板上的正投影与所述第二扫描信号线在所述衬底基板上的正投影之间的交叠面积分别为第一交叠面积、第二交叠面积和第三交叠面积;
其中,所述第一交叠面积大于所述第三交叠面积,且所述第二交叠面积大于所述第三交叠面积。
9.根据权利要求7所述的显示面板,其特征在于,所述红色发光器件、所述绿色发光器件和所述蓝色发光器件对应的所述像素驱动电路中,所述阈值补偿晶体管的源极在所述衬底基板上的正投影与所述第二扫描信号线在所述衬底基板上的正投影之间的交叠面积分别为第四交叠面积、第五交叠面积和第六交叠面积;
其中,所述第四交叠面积大于所述第六交叠面积,且所述第五交叠面积大于所述第六交叠面积。
10.根据权利要求7所述的显示面板,其特征在于,所述红色发光器件、所述绿色发光器件和所述蓝色发光器件对应的所述像素驱动电路中,所述第一电极板在所述衬底基板上的正投影与所述第二扫描信号线在所述衬底基板上的正投影之间的交叠面积分别为第七交叠面积、第八交叠面积和第九交叠面积;
其中,所述第七交叠面积大于所述第九交叠面积,且所述第八交叠面积大于所述第九交叠面积。
11.一种显示装置,其特征在于,所述显示装置包括如权利要求1-10任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210106900.9A CN114497159A (zh) | 2022-01-28 | 2022-01-28 | 显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210106900.9A CN114497159A (zh) | 2022-01-28 | 2022-01-28 | 显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114497159A true CN114497159A (zh) | 2022-05-13 |
Family
ID=81475856
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210106900.9A Pending CN114497159A (zh) | 2022-01-28 | 2022-01-28 | 显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114497159A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115188309A (zh) * | 2022-06-29 | 2022-10-14 | 武汉天马微电子有限公司 | 显示面板及显示装置 |
-
2022
- 2022-01-28 CN CN202210106900.9A patent/CN114497159A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115188309A (zh) * | 2022-06-29 | 2022-10-14 | 武汉天马微电子有限公司 | 显示面板及显示装置 |
US11990084B2 (en) | 2022-06-29 | 2024-05-21 | Wuhan Tianma Microelectronics Co., Ltd. | Display panel and display device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107274829B (zh) | 一种有机电致发光显示面板及显示设备 | |
CN110910825B (zh) | 一种显示面板及显示装置 | |
US20220319438A1 (en) | Display substrate and display device | |
CN114974131A (zh) | 像素电路、像素驱动方法和显示装置 | |
CN113035133A (zh) | 像素驱动电路、像素驱动电路的驱动方法和显示面板 | |
CN114550653B (zh) | 像素驱动电路以及显示装置 | |
CN113224123A (zh) | 显示面板、显示装置 | |
US20220044627A1 (en) | Pixel circuit, driving method thereof, and display panel | |
CN114026630B (zh) | 显示面板和显示装置 | |
US20220199734A1 (en) | Display panel and display device | |
US20240046862A1 (en) | Display panel | |
US20240233601A9 (en) | Pixel circuit, driving method thereof, display substrate and display device | |
TW202327077A (zh) | 顯示面板和包含該顯示面板的電子裝置 | |
CN210837108U (zh) | 显示面板和显示装置 | |
CN114093320A (zh) | 像素电路、像素驱动方法及显示装置 | |
CN113811940A (zh) | 显示面板和显示装置 | |
CN114530495A (zh) | 双栅晶体管、像素驱动电路和显示面板 | |
WO2022041227A1 (zh) | 显示面板及显示装置 | |
CN114497159A (zh) | 显示面板及显示装置 | |
JP2024522324A (ja) | 表示基板及び表示パネル | |
CN114842802B (zh) | 像素驱动电路、显示面板及显示装置 | |
CN113571013B (zh) | 像素驱动电路、阵列基板及其制备方法、显示装置 | |
CN215342598U (zh) | 显示基板及显示装置 | |
US8476628B2 (en) | Device using oxide semiconductor, display device, and electronic apparatus | |
CN113611247A (zh) | 一种显示基板和显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |