CN114365405A - 具有多级多相降压架构的稳压器 - Google Patents

具有多级多相降压架构的稳压器 Download PDF

Info

Publication number
CN114365405A
CN114365405A CN202080063488.6A CN202080063488A CN114365405A CN 114365405 A CN114365405 A CN 114365405A CN 202080063488 A CN202080063488 A CN 202080063488A CN 114365405 A CN114365405 A CN 114365405A
Authority
CN
China
Prior art keywords
buck converter
stage buck
coupled
node
pull
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202080063488.6A
Other languages
English (en)
Inventor
J·B·弗莱彻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Apple Inc
Original Assignee
Apple Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Apple Inc filed Critical Apple Inc
Publication of CN114365405A publication Critical patent/CN114365405A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1584Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load with a plurality of power processing stages connected in parallel

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

公开了具有多级多相架构的稳压器。电路包括各自耦接到输出节点的两级降压转换器和N级降压转换器,其中N是三或更大的整数值。在操作期间,两级降压转换器向第一电感器提供两个可能电压中的一个。在操作期间,N级降压转换器向第二电感器提供N个电压中的一个。第一电感器和第二电感器各自分别将接收电压转换为电流,电流被提供给公共输出节点。控制电路以这样的方式控制两级降压转换器和N级降压转换器中的每一者中的晶体管的激活,以使输出节点上的电压保持在期望的水平。

Description

具有多级多相降压架构的稳压器
背景
技术领域
本公开涉及电子电路,并且更具体地涉及稳压器电路。
背景技术
稳压器通常用于多种电路以便向特定电路提供期望的电压。为此,有多种稳压器电路可用于满足各种应用。线性稳压器用于许多不同的应用中,其中可用的供电电压超出待供电电路的合适的值。另一种类型的稳压器是开关模式稳压器,更通常地称为开关电源,或另选地称为DC-DC转换器。开关电源可被细分成两类:降压转换器和升压转换器。降压转换器从其电源到其负载逐步降低输入电压,同时逐步升高电流。升压转换器从其电源到其负载逐步升高输入电压,同时逐步降低电流。
基本的开关电源包括开关、储能元件(诸如电感器)和二极管。基本的开关电源中的操作包括接通状态(当开关处于闭合状态时)和断开状态(当开关处于打开状态时)。在接通状态期间,储能元件开始存储能量。例如,当储能元件为电感器时,电流增大并且响应于此,电感器在其两端子上产生相反的电压。在断开状态期间,开关打开并且电感器成为电流源。随时间推移,开关电源的变化电压被平均化为基本上直流电压。
发明内容
公开了具有多级多相架构的稳压器。在一个实施方案中,电路包括各自耦接到输出节点的两级降压转换器和N级降压转换器,其中N是三或更大的整数值。在操作期间,两级降压转换器向第一电感器提供两个可能电压中的一个。在操作期间,N级降压转换器向第二电感器提供N个电压中的一个。第一电感器和第二电感器各自分别将接收电压转换为电流,电流被提供给公共输出节点。控制电路以这样的方式控制两级降压转换器和N级降压转换器中的每一者中的晶体管的激活,以使输出节点上的电压保持在期望的水平。
在各个实施方案中,电路可以包括两级降压转换器、N级降压转换器或两者的多个实例。一些实施方案还可以包括耦接到输出节点的一个或多个M级降压转换器,其中M是三或更大且不同于N的整数值。
附图说明
下面的详细描述参照附图,现在对这些附图进行简要说明。
图1是具有两级降压转换器和N级降压转换器的混合降压转换器的一个实施方案的框图。
图2是具有两级降压转换器和N级降压转换器的混合转换器的一个实施方案的示意图。
图3示出了降压转换器的各个实施方案的操作时序。
图4是混合降压转换器的另一实施方案的框图。
图5是混合降压转换器的另一实施方案的框图。
图6是示出了混合降压转换器的一个实施方案的操作的流程图。
图7是示例性***的一个实施方案的框图。
尽管本文所公开的实施方案易受各种修改形式和替代形式的影响,但本发明的特定实施方案在附图中以举例的方式示出并在本文中详细描述。然而,应该理解,附图和对其的详细描述并非旨在将权利要求的范围限制于所公开的特定形式。相反,本申请旨在覆盖落入由所附权利要求限定的本申请的公开内容的精神和范围内的所有修改、等同物和另选方案。
本公开包括对“一个实施方案”、“特定实施方案”、“一些实施方案”、“各种实施方案”或“实施方案”的引用。出现短语“在一个实施方案中”、“在特定实施方案中”、“在一些实施方案中”、“在各种实施方案中”或“在实施方案中”并不一定是指同一个实施方案。特定特征、结构或特性可以与本公开一致的任何合适的方式被组合。
在本公开内,不同实体(其可被不同地称为“单元”、“电路”、其他部件等)可被描述或声称成“被配置为”执行一个或多个任务或操作。此表达方式—被配置为[执行一个或多个任务]的[实体]—在本文中用于指代结构(即,物理的事物,诸如电子电路)。更具体地,此表达方式用于指示此结构被布置成在操作期间执行一个或多个任务。结构可被说成“被配置为”执行某个任务,即使该结构当前并非正***作。“被配置为将积分分发到多个处理器内核的积分分发电路”旨在涵盖例如具有在操作期间执行该功能的电路的集成电路,即使所涉及的集成电路当前并非正被使用(例如电源未连接到它)。因此,被描述或表述为“被配置为”执行某个任务的实体指代用于实施该任务的物理的事物,诸如设备、电路、存储有可执行程序指令的存储器等。此短语在本文中不被用于指代无形的事物。
术语“被配置为”并不旨在意指“可配置为”。例如,未经编程的FPGA不会被认为是“被配置为”执行某个特定功能,虽然在编程之后其可能“可配置为”执行该功能。
所附权利要求书中的表述结构“被配置为”执行一个或多个任务明确地旨在对该权利要求要素援引35U.S.C.§112(f)。于是,所提交的本申请中没有任何权利要求旨在要被解释为具有装置-加-功能要素。如果申请人在申请过程中想要援引112(f)部分,则其将使用“用于[执行功能]的装置”结构来表述权利要求的要素。
如本文所用,术语“基于”用于描述影响确定的一个或多个因素。此术语不排除可能有附加因素可影响确定。也就是说,确定可仅基于指定的因素或基于所指定的因素及其他未指定的因素。考虑短语“基于B确定A”。此短语指定B是用于确定A的因素或者B影响A的确定。此短语并不排除A的确定也可基于某个其他因素诸如C。此短语也旨在覆盖A仅基于B来确定的实施方案。如本文所用,短语“基于”与短语“至少部分地基于”是同义的。
如本文所用,短语“响应于”描述触发效果的一个或多个因素。该短语并未排除其他因素可能影响或以其他方式触发效果的可能性。也就是说,效果可以仅仅响应于这些因素,或者可以响应于指定的因素以及其他未指定的因素。考虑短语“响应于B执行A”。该短语指定B是触发A的性能的因素。该短语不排除执行A也可能响应于某些其他因素,诸如C。该短语还旨在涵盖其中仅响应于B而执行A的实施方案。
如本文所用,术语“第一”、“第二”等充当其之后的名词的标签,并且不暗指任何类型的排序(例如,空间的、时间的、逻辑的等),除非另有说明。例如,在具有八个寄存器的寄存器文件中,术语“第一寄存器”和“第二寄存器”可用于指八个寄存器中的任两个,而不是例如仅逻辑寄存器0和1。
在权利要求书中使用时,术语“或”被用作包含性的或,而不是排他性的或。例如,短语“x、y或z中的至少一个”表示x、y和z中的任何一个以及它们的任何组合。
在以下描述中,阐述了许多具体细节,以提供对所述实施方案的透彻理解。然而,本领域的普通技术人员应当认识到,可在没有这些具体细节的情况下实践所公开的实施方案的方面。在一些情况下,未详细示出熟知的电路、结构、信号、计算机程序指令和技术,以免模糊所公开的实施方案。
具体实施方式
本公开涉及一种混合降压转换器,包括多相和多级元件。传统的多相降压转换器是两级降压转换器,其取决于其中的开关的状态而驱动电感器中两个不同电压电平。两级降压转换器的多个实例可以在相同的稳压器中实施以形成多相降压转换器。这些转化器可以在转化器的全电流范围内提供平的效率。输出三个或更多个电平的多级降压转换器在低电流下可能更有效。本文公开了具有两级降压转换器和N级降压转换器(其中N是三或更大的整数值)两者的混合稳压器的各个实施方案。本公开还考虑了实施方案,在这些实施方案中,与两级公开内容结合的N级和M级(其中M是三或更大且不等于N的整数值)也是可能的且预期的。
图1是包括两级降压转换器和N级降压转换器的混合稳压器的一个实施方案的框图。在所示的实施方案中,稳压器100包括各自耦接到输出节点的两级降压转换器102、N级降压转换器104(其中N是三或更大的整数值),输出电压Vout在该输出节点上输送。2级降压转换器102和N级降压转换器104两者被耦接以接收供电电压Vdd并且还耦接到接地节点(其也可以称为Vss)。稳压器100还包括控制电路106,其被耦接以控制所示实施方案中的降压转换器中每一者中的切换操作。反馈电路108耦接在输出电压节点与控制电路106之间,并且被配置为生成反馈信号Vfb。稳压器100还包括耦接在输出节点与接地之间的电容器VC。由稳压器100生成的电压被提供给负载电路121,该负载电路可以实际上是可以由经调节的供电电压供电的任何类型的电路。
所示实施方案中的两级降压转换器102被配置为根据其中开关的状态生成两个不同电压中的一个并且将这些电压提供给电感器。电感器将电压集成为被输送到输出节点上的电流。N级降压转换器104生成N(例如,三个)不同电压中的一个,并且将这些电压提供给其中的对应电感器。类似于两级降压转换器102,其中的电感器将这些电压转换为被输送到输出节点上的对应电流。这些电流在输出节点上被求和,并且继而通过电容器VC转换回电压。
反馈电路108被配置为将输出电压Vout转换成反馈信号Vfb。可以使用各种电路拓扑来实施反馈电路108。一个示例性拓扑包括电阻分压器和误差放大器。误差放大器可以在一个输入端上接收来自电阻分压器的电压并且在另一输入端上接收参考电压。参考电压可以对应于期望的输出电压Vout。误差放大器可以输出反馈信号Vfb,该反馈信号可以指示期望输出电压和实际输出电压之间的差异。
所示实施方案中的控制电路106可以基于接收到的反馈信号来控制两级降压转换器102和N级降压转换器104中的各个晶体管的切换。更具体地,可以以此方式控制每个晶体管接通/断开时间的占空比,以便调整输出电压Vout并且将其保持在期望的值。每个降压转换器中的晶体管的切换可以通过被提供给控制电路106的时钟信号Clk来同步。控制电路106可以使用各种类型的电路来实施,包括(但不限于)顺序逻辑电路、组合逻辑电路、模拟电路和混合信号电路。
图2是具有两级降压转换器和N级降压转换器的混合转换器的一个实施方案的示意图。在所示的实施方案中,N级降压转换器是三级降压转换器204,但是本公开不限于这个数量级。
所示实施方案中的两级降压转换器102包括上拉晶体管P1和下拉晶体管N1。上拉晶体管P1包括耦接到lx1的漏极端子和耦接到电压供应节点Vdd的源极端子。下拉晶体管N1包括耦接到节点lx1的漏极端子和耦接到接地(或Vss)的源极端子。P1的栅极端子(节点pg)耦接到任选的缓冲器B1的输出,而N1的栅极端子(ng)耦接到另一任选的缓冲器B3的输出。缓冲器B2和B3两者耦接到另一任选的缓冲器B1的输出,所述另一任选的缓冲器具有耦接到控制电路106内的其它电路的输入。两级降压转换器102的电感器L1在一个端子处耦接到节点lx1,并且在另一端子处耦接到输出节点Vout。
所示实施方案中的三级降压转换器204包括具有晶体管P2和P3的上拉堆叠以及具有晶体管N2和N3的下拉堆叠。P3的漏极端子耦接到节点lx2,而P3的源极端子和P2的漏极端子彼此耦接。P2的源极端子耦接到供电电压节点Vdd。关于下拉堆叠,N2的漏极端子耦接到节点lx2,而N2的源极端子耦接到N3的漏极端子。N3的源极端子耦接到接地或Vss。电感器L2具有耦接到节点lx2的第一端子和耦接到输出节点Vout的第二端子。三级降压转换器204还包括耦接在P3的源极端子与N2的源极端子之间的电容器Cfly。
在两级降压转换器102的操作期间,仅晶体管P1或P2中的一个在任何给定时间都是活动的。当将高输入到缓冲器B1中(并且因此传播到P1和N1的栅极端子)时,晶体管N1是活动的,而P1是不活动的。当N1是活动的时,节点lx1上的电压被拉低到接地/Vss。存储在电感器L1中的能量可以通过N1被放电到接地/Vss。同时,跨电感器L1产生相反的电压。当将低输入到缓冲器B1中时,晶体管P1被激活,而晶体管N1被关闭。当P1是活动的时,将节点lx1朝向Vdd拉高。电感器L1将电流放电到输出节点,而相反的电压在两者间产生。
控制电路106可以通过调整其占空比(例如通过改变每个晶体管活动的给定循环内的时间量)来将由两级降压102提供的电流调整到输出节点。这可能导致对输出节点Vout上的电压的对应调整。
所示实施方案中的三级降压转换器204可以基于电容器Cfly上的电压来输出三个不同电压中的一个-零伏特、Vdd和第三电压。当下拉堆叠的两个晶体管N2和N3都是活动的时,节点lx2上的电压可以朝向接地/Vss下拉。当上拉堆叠的两个晶体管P2和P3都是活动的时,节点lx2上的电压可以朝向Vdd拉动。当三级降压转换器的晶体管以50%的占空比切换时,lx2上的第三电压(跨Cfly的电压)是Vdd/2。如下面将进一步详细讨论的,可以通过改变三级降压转换器204中晶体管的占空比来调整该第三电压。与上文所论述的实施方案一样,进入lx2的电流可在任何给定时间随节点上的电压而变化。类似地,电感器L2可以根据晶体管的切换状态在一个方向上或另一方向上释放电流,其中在其上产生相反的电压。
由两级降压转换器102和三级降压转换器204生成的电流在输出节点Vout上被求和。由于电容器VC的存在,电流以及因此该节点上的电压可以平均为提供给负载电路121的DC电压。
图3中示出了上文讨论的降压转换器的实施方案的操作时序。在最上面的时序图中,示出了以50%占空比操作的两级降压转换器的实施方案的时序。底部两个时序图示出了三级降压转换器的实施方案的操作,其中占空比小于50%以及大于50%。
在示意图顶部处的两级降压示例中,节点pg和ng分别对应于图2所示的两级降压转换器102的实施方案的晶体管P1和N1的栅极端子。还示出了由这些切换状态产生的节点lx1上的电压。当pg和ng均为低时,晶体管P1是活动的,并且N1是非活动的。因此,lx1上的电压朝向Vdd上拉。当pg和ng均为高时,晶体管P1被关闭,而晶体管N1被打开。因此,lx1上的电压朝向接地/Vss下拉。
关于针对三级降压转换器的图示,应注意所描绘的脉冲的宽度不一定按比例绘制。然而,所示的状态是电路在其分别标记的占空比下经历的那些状态。
对应于三级降压转换器204的输出的三级状态如下。第一状态SA对应于节点lx2等于Vdd-VCfly(VCfly是跨电容器Cfly的电压),其中电流流从Vdd通过Cfly和L2到输出节点Vout。SB状态对应于lx2等于Vss,其中电流路径从Vss通过L2到Vout。SC状态对应于跨lx2的电压等于跨Cfly的电压,其中电流路径从Vss通过Cfly和L2到Vout。SD状态对应于lx2上的电压等于Vdd,其中电流路径从Vdd通过L2到Vout。也可以根据特定晶体管配置(开/关)来描述状态。例如,SB状态对应于晶体管N2和N3被打开,P2和P3被关闭(并且因此,下拉路径被完全激活)。类似地,SD状态对应于晶体管N2和N3被关闭,而P2和P3均被打开(并且因此,上拉路径被完全激活)。这些晶体管配置在时序图中结合其相应状态进行描述。
在对应于小于50%的占空比的时序图中,节点lx2上的电压在低的Vss与Vdd-VCfly之间变化,其中VCfly是在这种情况下小于Vdd/2的第三电压电平。当晶体管P2和N2两者被打开,而P3和N3被关闭时,SA状态出现。当P2和P3被关闭,而N2和N3均被打开时,下一状态SB出现。当P2和N2被关闭,而P3和N3被打开时,随后SC状态出现。循环中的最终状态是SB。此后,循环可以随着操作的继续而重复。
在对应于大于50%的占空比的时序图中,循环如下。循环中产生的第一状态是SD循环,其在P2和P3被打开而N2和N3被关闭时出现。下一状态是SA状态,其中P2和N2被打开,而P3和N3被关闭。SA状态之后是SD状态。此序列中的最终状态是SC状态,其在晶体管P2和N2被关闭而P3和N3被打开时出现。
图4是具有两级降压转换器和N级降压转换器两者的多个实例的稳压器的另一实施方案的框图。在所示实施方案中,稳压器400包括两级降压转换器102的两个实例和N级降压转换器104的两个实例。一般而言,根据本公开的稳压器可以用任何数量的2级降压转换器102和任何数量的N级降压转换器来实施。此外,此类实施方案中的控制电路106可以独立地控制降压转换器中的每一个的切换顺序,降压转换器可以彼此独立地切换。因此,两级降压转换器可以是彼此使用不同占空比的开关。类似地,两个N级降压转换器104可以相对于彼此以不同的占空比进行切换。根据使用稳压器400的特定具体实施的说明,可以在各个实施方案中实施任何数量的两级降压转换器102和任何数量的N级降压转换器。
图5是稳压器的另一实施方案。在该特定实施方案中,除了多个两级降压转换器102之外,还包括N级降压转换器104和M级降压转换器504。在此示例中,M也是三或更大的整数,并且也不同于N。例如,N可以等于三,而M可以等于五,并且因此对应的实施方案将包括三级降压转换器和五级降压转换器两者以及本文所示的两级降压转换器102。此外,包括N级降压转换器104、M级降压转换器504或两者(除了两级降压转换器102之外)的多个实例的实施方案也是可能的和预期的。
图6是示出了混合降压转换器的一个实施方案的操作的流程图。可使用如上文所述且图1至图5中所示的稳压器的各个实施方案来执行方法600。本公开中未明确论述的稳压器的实施方案可以落入本公开的范围内。
方法600包括在输出节点上提供第一电流,其中所述第一电流通过第一两级降压转换器交替地生成两个电压电平中的一个并且使用第一电感器将所述两个电压电平转换为所述第一电流而生成(框605)。该方法还包括在所述输出节点上提供第二电流,其中所述第二电流通过第一N级降压转换器以预定义顺序生成N个电压电平中的一个并且使用第二电感器将所述N个电压电平转换为所述第二电流而生成,其中N是至少为三的整数值(框610)。在该方法的执行期间,控制电路基于期望电压和基于所述输出节点上存在的电压的反馈信号来控制所述第一两级降压转换器和所述第一N级降压转换器中每一者中的晶体管的相应占空比(框615)。
在各个实施方案中,该方法包括所述控制电路改变所述第一两级降压转换器和所述第一N级降压控制器中各个晶体管的激活的占空比。在一些实施方案中,多个两级降压转换器在所述输出节点上提供相应电流,所述多个两级降压包括所述第一两级降压转换器。下述实施方案也是可能的和预期的,其中包括第一N级降压转换器的多个N级降压转换器在输出节点上提供相应电流,并且具有至少一个M级降压转换器的那些在输出节点上提供相应电流,其中M是三或更大的整数值,并且其中M不等于N。
接下来转向图7,其示出了***150的一个实施方案的框图。在例示的实施方案中,该***150包括耦接至外部存储器158的集成电路10的至少一个实例。该集成电路10可包括耦接至外部存储器158的存储器控制器。该集成电路10耦接到一个或多个***设备154、以及外部存储器158。还提供了向集成电路10供应供电电压并且向存储器158和/或***设备154供应一个或多个供电电压的电源156。在一些实施方案中,可包括集成电路10的多于一个实例(也可包括多于一个外部存储器158)。
根据***150的类型,***设备154可包括任何期望的电路。例如,在一个实施方案中,***150可以是移动设备(例如个人数字助理(PDA)、智能电话等),并且***设备154可包括用于各种类型的无线通信的设备,诸如WiFi、蓝牙、蜂窝、全球定位***等。***设备154还可包括附加存储装置,该附加存储装置包括RAM存储装置、固态存储装置或磁盘存储装置。***设备154可包括用户界面设备诸如显示屏,该用户界面设备包括触摸显示屏或多触摸显示屏、键盘或其他输入设备、麦克风、扬声器等。在其他实施方案中,***150可以是任何类型的计算***(例如,台式个人计算机、膝上型电脑、工作站、平板电脑等)。
在各个实施方案中,集成电路10和/或***设备154可以包括上文在图1至图5中讨论的混合DC-DC转换器的具体实施。
外部存储器158可包括任何类型的存储器。例如,外部存储器158可以是SRAM、动态RAM(DRAM)(诸如同步DRAM(SDRAM))、双数据速率(DDR、DDR2、DDR3、LPDDR1、LPDDR2等)SDRAM、RAMBUS DRAM等。该外部存储器158可包括存储器设备被安装到的一个或多个存储器模块,诸如单列直插存储器模块(SIMM)、双列直插存储器模块(DIMM)等。
一旦充分了解了上面的公开,许多变型和修改对于本领域的技术人员而言将变得显而易见。本公开旨在使以下权利要求书被阐释为包含所有此类变型和修改。

Claims (20)

1.一种电路,包括:
第一两级降压转换器,所述第一两级降压转换器被配置为生成两个电压电平中的一个,所述第一两级降压转换器包括第一电感器,所述第一电感器被耦接以接收所述两个电压电平中的一个并且被配置为在输出节点上提供对应的第一电流;
第一N级降压转换器,所述第一N级降压转换器被配置为生成N个电压电平中的一个,其中N是三或更大的整数值,并且其中所述N级降压转换器包括第二电感器,所述第二电感器被耦接以接收所述N个电压电平中的一个并且被配置为在所述输出节点上提供对应的第二电流;和
控制电路,所述控制电路被耦接以接收基于所述输出节点上存在的电压的反馈信号,并且被配置为控制所述第一两级降压转换器和所述第一N级降压转换器中的晶体管的相应状态,以使得所述输出节点上的所述电压保持在期望值。
2.根据权利要求1所述的电路,其中所述第一两级降压转换器包括耦接在电压供应节点与所述第一电感器的第一端子之间的上拉晶体管和耦接在所述第一电感器的所述第一端子与接地节点之间的下拉晶体管。
3.根据权利要求1所述的电路,其中所述N级降压转换器包括:
上拉堆叠,所述上拉堆叠具有串联耦接在所述第二电感器的第一端子与电压供应节点之间的至少两个晶体管;
下拉堆叠,所述下拉堆叠具有串联耦接在所述第二电感器的所述第一端子与接地节点之间的至少两个晶体管;和
电容器,所述电容器耦接在所述上拉堆叠与所述下拉堆叠之间。
4.根据权利要求3所述的电路,其中所述N级降压转换器是三级降压转换器,其中:
所述上拉堆叠包括串联耦接在所述第二电感器的所述第一端子与所述电压供应节点之间的第一晶体管和第二晶体管,所述第一晶体管具有耦接到所述电压供应节点的源极端子,并且所述第二晶体管具有耦接到所述第二电感器的所述第一端子的漏极端子;
所述下拉堆叠包括串联耦接在所述第二电感器的所述第一端子与所述接地节点之间的第三晶体管和第四晶体管,所述第三晶体管具有耦接到所述第二电感器的所述第一端子的漏极端子,并且所述第四晶体管具有耦接到所述接地节点的源极端子;并且
其中所述电容器耦接在所述第一晶体管的所述漏极端子与所述第四晶体管的所述漏极端子之间。
5.根据权利要求1所述的电路,还包括耦接在所述输出节点与接地节点之间的输出电容器。
6.根据权利要求1所述的电路,还包括耦接在所述输出节点与所述控制电路之间的反馈电路,其中所述反馈电路被配置为基于所述输出节点上存在的所述电压来生成所述反馈信号。
7.根据权利要求1所述的电路,还包括包含所述第一两级降压转换器的多个两级降压转换器,其中所述多个两级降压转换器中的每一个耦接到所述输出节点。
8.根据权利要求1所述的电路,还包括各自被配置为向所述输出节点提供对应电流的多个N级降压转换器,其中所述多个N级降压转换器包括所述第一N级降压转换器。
9.根据权利要求1所述的电路,还包括被配置为向所述输出节点提供对应电流的至少一个M级降压转换器,其中M是三或更大的整数值,并且其中M不同于N。
10.一种方法,包括:
在输出节点上提供第一电流,其中所述第一电流通过第一两级降压转换器交替地生成两个电压电平中的一个并且使用第一电感器将所述两个电压电平转换为所述第一电流而生成;
在所述输出节点上提供第二电流,其中所述第二电流通过第一N级降压转换器以预定义顺序生成N个电压电平中的一个并且使用第二电感器将所述N个电压电平转换为所述第二电流而生成,其中N是至少为三的整数值;以及
控制电路基于期望电压和基于所述输出节点上存在的电压的反馈信号来控制所述第一两级降压转换器和所述第一N级降压转换器中每一者中的晶体管的相应占空比。
11.根据权利要求10所述的方法,还包括所述控制电路改变所述第一两级降压转换器和所述第一N级降压控制器中各个晶体管的激活的占空比。
12.根据权利要求10所述的方法,还包括在所述输出节点上提供相应电流的多个两级降压转换器,所述多个两级降压包括所述第一两级降压转换器。
13.根据权利要求10所述的方法,还包括在所述输出节点上提供相应电流的多个N级降压转换器,所述多个N级降压转换器包括所述第一N级降压转换器。
14.根据权利要求10所述的方法,还包括在所述输出节点上提供相应电流的至少一个M级降压转换器,其中M是三或更大的整数值,并且其中M不等于N。
15.一种电路,包括:
第一两级降压转换器,所述第一两级降压转换器包括:
耦接到第一节点的第一上拉晶体管;
耦接到所述第一节点的第一下拉晶体管,和
耦接在所述第一节点与输出节点之间的第一电感器;
其中所述两级降压转换器被配置为将两个电压电平中的一个输出到所述第一节点上;和
第一N级降压转换器,其中N是三或更大的整数值,其中所述N级降压转换器包括:
包括串联耦接在供电电压节点与第二节点之间的两个或更多个晶体管的第一上拉堆叠;
包括串联耦接在所述第二节点与接地节点之间的两个或更多个晶体管的第一下拉堆叠;
耦接在所述第一上拉堆叠与所述第一下拉堆叠之间的第一电容器;和
耦接在所述第二节点与所述输出节点之间的第二电感器;
控制电路,所述控制电路被配置为基于期望的输出电压和所述输出节点上存在的电压来控制所述两级降压转换器中的每个晶体管和所述N级降压转换器中的每个晶体管的激活。
16.根据权利要求15所述的电路,还包括被配置为基于所述输出节点上存在的所述电压来生成反馈信号的反馈电路,其中所述控制电路被耦接以接收所述反馈信号。
17.根据权利要求15所述的电路,其中:
所述第一上拉堆叠包括第二上拉晶体管和第三上拉晶体管,所述第二上拉晶体管具有耦接到所述第二节点的漏极端子,所述第三上拉晶体管具有耦接到所述第二上拉晶体管的源极端子的漏极端子和耦接到所述供电电压节点的源极端子;
所述第一下拉堆叠包括第二下拉晶体管和第三下拉晶体管,所述第二下拉晶体管具有耦接到所述第二节点的漏极端子,所述第三下拉晶体管具有耦接到所述接地节点的源极端子和耦接到所述第二下拉晶体管的源极端子的漏极端子;并且
其中所述第一电容器耦接在所述第二晶体管的所述源极端子与所述第二下拉晶体管的所述源极端子之间。
18.根据权利要求15所述的电路,其中所述控制电路被配置为响应于所述输出节点上存在的所述电压的变化而改变所述第一两级降压转换器中的晶体管和所述第一N级降压转换器中的晶体管的激活的相应占空比。
19.根据权利要求15所述的电路,还包括包含所述第一两级降压转换器的多个两级降压转换器,其中所述多个两级降压转换器中的每一个耦接到所述输出节点。
20.根据权利要求15所述的电路,还包括各自耦接到所述输出节点的多个N级降压转换器,其中所述多个N级降压转换器包括所述第一N级降压转换器。
CN202080063488.6A 2019-09-13 2020-07-20 具有多级多相降压架构的稳压器 Pending CN114365405A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US16/570,805 2019-09-13
US16/570,805 US10886851B1 (en) 2019-09-13 2019-09-13 Voltage regulator with multi-level, multi-phase buck architecture
PCT/US2020/042764 WO2021050163A1 (en) 2019-09-13 2020-07-20 Voltage regulator with multi-level multi-phase buck architecture

Publications (1)

Publication Number Publication Date
CN114365405A true CN114365405A (zh) 2022-04-15

Family

ID=72039664

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202080063488.6A Pending CN114365405A (zh) 2019-09-13 2020-07-20 具有多级多相降压架构的稳压器

Country Status (4)

Country Link
US (3) US10886851B1 (zh)
CN (1) CN114365405A (zh)
DE (1) DE112020004326T5 (zh)
WO (1) WO2021050163A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11422617B2 (en) * 2019-09-03 2022-08-23 Dell Products L.P. Systems and methods for providing peak current assistance to a voltage regulator using a switched capacitor converter
US11831241B2 (en) * 2021-06-30 2023-11-28 Qualcomm Incorporated Three-level buck converter configurable for two-level buck converter mode operation
US11983063B2 (en) * 2022-08-31 2024-05-14 Apple Inc. Scalable power delivery system

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8330439B2 (en) 2009-06-23 2012-12-11 Intersil Americas Inc. System and method for PFM/PWM mode transition within a multi-phase buck converter
US8743553B2 (en) * 2011-10-18 2014-06-03 Arctic Sand Technologies, Inc. Power converters with integrated capacitors
TWI483529B (zh) * 2012-12-24 2015-05-01 Upi Semiconductor Corp 多相直流對直流電源轉換器
US9219369B2 (en) 2013-03-15 2015-12-22 Qualcomm Incorporated Multiphase charger
JP6162510B2 (ja) 2013-07-03 2017-07-12 株式会社ソニー・インタラクティブエンタテインメント 降圧dc/dcコンバータ、そのコントローラおよび制御方法、ならびにそれを用いた電子機器
US9577532B2 (en) 2013-07-25 2017-02-21 Gazelle Semiconductor, Inc. Switching regulator circuits and methods
WO2015108613A1 (en) 2014-01-15 2015-07-23 Abb Technology Ag Interleaved multi-channel, multi-level, multi-quadrant dc-dc converters
US9548648B2 (en) 2014-04-25 2017-01-17 Texas Instruments Incorporated Switched reference MOSFET drive assist circuit
US9419509B2 (en) 2014-08-11 2016-08-16 Texas Instruments Incorporated Shared bootstrap capacitor for multiple phase buck converter circuit and methods
US9793804B2 (en) 2014-10-23 2017-10-17 Qualcomm Incorporated Circuits and methods for controlling a three-level buck converter
KR102381085B1 (ko) * 2015-02-27 2022-04-01 삼성전자주식회사 전압 컨버터, 그것을 갖는 충전 집적회로 및 전자 장치, 및 그것의 배터리 충전 방법
US9923465B2 (en) * 2016-08-16 2018-03-20 Mediatek Inc. Power conversion circuit and associated operating method
US10340689B2 (en) * 2016-10-21 2019-07-02 Nxp B.V. System and method for power management
US10615697B1 (en) * 2019-02-27 2020-04-07 Dialog Semiconductor (Uk) Limited Multi-level switching converter with flying capacitor voltage regulation

Also Published As

Publication number Publication date
US20210234463A1 (en) 2021-07-29
US10886851B1 (en) 2021-01-05
US11431250B2 (en) 2022-08-30
DE112020004326T5 (de) 2022-05-25
US11742761B2 (en) 2023-08-29
WO2021050163A1 (en) 2021-03-18
US20230048248A1 (en) 2023-02-16

Similar Documents

Publication Publication Date Title
USRE49763E1 (en) Feedback control for hybrid regulator including a buck converter and a switched capacitor converter
US11431250B2 (en) Voltage regulator with multi-level, multi-phase buck architecture
TWI747896B (zh) 用於可重新組態狄克生星形切換電容式電壓調節器之裝置、系統與方法
JP4567719B2 (ja) デジタルpwfmを備える変換回路、その方法、および、付随するコントローラ
KR101194940B1 (ko) 통합된 응용을 위한 ldo 레귤레이터
US7880446B2 (en) Adaptive frequency compensation for DC-to-DC converter
US8212541B2 (en) Power converter with capacitive energy transfer and fast dynamic response
KR101873137B1 (ko) 션트 내장 전압 레귤레이터
US11381172B2 (en) Control system with voltage-to-time converter for combined buck-boost converter using a single inductor
US10256728B1 (en) Multiphase interleaved pulse frequency modulation for a DC-DC converter
EP3014770A1 (en) Pulse width modular for voltage regulator
US20220302827A1 (en) Hybrid Buck-Boost Power Converter with Embedded Charge Pump
US11152846B2 (en) Method and apparatus for providing adaptive inductor peak current in DC-DC converter
KR102193987B1 (ko) 벅-부스트 컨버터 및 이를 포함하는 전원 관리 집적 회로
US8008964B1 (en) Variable input voltage charge pump
US20190326816A1 (en) Apparatus for Power Converter with Efficient Switching and Associated Methods
US11402414B2 (en) Direct current sensing for coupled inductors
US11264900B2 (en) PFM control method for boost converters
CN115378243A (zh) 升降压电荷泵的模式切换电路以及电压管理电路
JP2006352398A (ja) 遅延回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination