CN114360421A - 显示面板及使用该显示面板的显示装置 - Google Patents

显示面板及使用该显示面板的显示装置 Download PDF

Info

Publication number
CN114360421A
CN114360421A CN202110930154.0A CN202110930154A CN114360421A CN 114360421 A CN114360421 A CN 114360421A CN 202110930154 A CN202110930154 A CN 202110930154A CN 114360421 A CN114360421 A CN 114360421A
Authority
CN
China
Prior art keywords
pixel
pixels
pixel region
luminance
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110930154.0A
Other languages
English (en)
Other versions
CN114360421B (zh
Inventor
吴承泽
赵成镐
姜玟成
徐辅健
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN114360421A publication Critical patent/CN114360421A/zh
Application granted granted Critical
Publication of CN114360421B publication Critical patent/CN114360421B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0232Special driving of display border areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0686Adjustment of display parameters with two or more screen areas displaying information with different brightness or colours
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/60OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
    • H10K59/65OLEDs integrated with inorganic image sensors

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本公开内容涉及一种显示面板及使用该显示面板的显示装置。在具有不同每英寸像素数量(PPI)的第一像素区域与第二像素区域之间设置有具有与第一像素区域相同PPI的第三像素区域。在第三像素区域,一些像素发光而作为开启像素,并且除开启像素以外的其余背景像素被驱动为关闭像素或低亮度像素。

Description

显示面板及使用该显示面板的显示装置
相关申请的交叉引用
本申请要求享有于2020年10月12日提交的韩国专利申请第10-2020-0131112号的优先权和权益,其全部公开内容通过引用结合于此。
技术领域
本公开内容涉及一种具有局部不同的分辨率或每英寸像素数量(PPI)的显示面板及使用该显示面板的显示装置。
背景技术
根据发光层的材料,电致发光显示装置大致分为无机发光显示装置和有机发光显示装置。有源矩阵型的有机发光显示装置包括自身发光的有机发光二极管(下文中称为“OLED”),其优点在于,响应时间快并且发光效率、亮度和视角大。在有机发光显示装置中,在每个像素中形成有OLED。有机发光显示装置具有快速响应速度、优异的发光效率、亮度和视角,并且由于其能够在全黑状态下呈现黑色灰度而具有优异的对比度和色再现性。
移动终端的多媒体功能已得到改进。例如,相机默认内置到智能手机中,并且相机的分辨率逐渐增加到常规数码相机的水平。智能手机的前置相机限制了屏幕设计,使得难以设计屏幕。为了减小相机占用的空间,在智能手机中已采用了包括切口或打孔的屏幕设计,但是由于相机,屏幕尺寸仍受到限制,从而不能实现全屏显示。
发明内容
本公开内容的目的是解决上述需求和/或问题。
本公开内容提供一种其中实现了全屏显示并且不会在视觉上识别到具有不同像素分辨率或不同每英寸像素数量(PPI)的像素区域之间的边界线的显示面板及使用该显示面板的显示装置。
应当注意,本公开内容的目的不限于上述目的,通过以下描述,本公开内容的其他目的对于本领域技术人员将是明显的。
根据本公开内容实施方式的显示面板包括:第一像素区域,在所述第一像素区域中布置有像素;第二像素区域,在所述第二像素区域中以比所述第一像素区域的每英寸像素数量(PPI)低的每英寸像素数量布置有像素;和设置在所述第一像素区域与所述第二像素区域之间的第三像素区域,在所述第三像素区域中以与所述第一像素区域的每英寸像素数量相同的每英寸像素数量布置有像素。
所述第三像素区域中的所述像素中的一些像素发光而作为开启像素。所述第三像素区域中的除所述开启像素以外的其余背景像素被驱动为关闭像素或低亮度像素。像素数据被写入所述开启像素和所述低亮度像素中,并且所述低亮度像素的亮度低于所述开启像素的亮度。所述关闭像素关闭以显示黑色灰度级。
本公开内容的显示装置包括:显示面板,所述显示面板包括:第一像素区域,在所述第一像素区域中布置有像素;第二像素区域,在所述第二像素区域中以比所述第一像素区域的每英寸像素数量(PPI)低的每英寸像素数量布置有像素;和设置在所述第一像素区域与所述第二像素区域之间的第三像素区域,在所述第三像素区域中以与所述第一像素区域的每英寸像素数量相同的每英寸像素数量布置有像素;以及边界像素区域控制单元,所述边界像素区域控制单元配置为将所述第三像素区域中的所述像素中的一些像素控制为开启像素,并且将所述第三像素区域中的除所述开启像素以外的其余背景像素控制为关闭的关闭像素或低亮度像素。
在本公开内容中,由于在设置有传感器的第二像素区域中布置有像素,所以可实现全屏显示。
在本公开内容中,可在具有不同分辨率或PPI的第一像素区域与第二像素区域之间的边界处设置预定尺寸的第三像素区域,并且可通过电开启/关闭的像素调节第三像素区域的PPI,由此在不改变像素阵列的设计或显示面板的工艺的情况下,使第一像素区域与第二像素区域之间的亮度差最小化并且防止可看到像素区域之间的边界线。
在本公开内容中,第三像素区域中的开启像素之间的背景像素被驱动为低亮度像素,使得可在像素区域之间的边界处平稳地控制亮度变化,并且可防止看到像素区域之间的边界线。
在本公开内容中,第三像素区域中的开启像素之间的背景像素被驱动为低亮度像素,使得可在其中帧频降低的低速驱动模式中防止第三像素区域中的闪烁。
本公开内容的效果不限于上述效果,通过权利要求的描述,本领域技术人员将清楚理解到未提及的其他效果。
附图说明
通过参照附图详细描述其示例性实施方式,本公开内容的上述和其他目的、特征和优点将对于本领域普通技术人员变得更加显然,其中:
图1示意性示出根据本公开内容实施方式的显示面板的剖面图;
图2是示出显示面板的屏幕中的设置有传感器模块的区域的平面图;
图3是示出第一像素区域中的像素布置的示图;
图4是示出第二像素区域的像素布置的示图;
图5至图7是示出可应用于本公开内容的各种像素电路的电路图;
图8是示出图7中所示的像素电路的驱动方法的波形图;
图9是示出根据本公开内容实施方式的显示装置的框图;
图10是示出其中根据本公开内容实施方式的显示装置应用于移动装置的示例的示图;
图11是示出其中在第一像素区域与第二像素区域之间的边界线处可看到亮线和暗线的示例的示图;
图12是示意性示出第一像素区域与第二像素区域之间的第三像素区域的示图;
图13是示出第二像素区域和第三像素区域的各种形状的示图;
图14是示出第一像素区域至第三像素区域中的像素布置的示图;
图15和图16是示出在第三像素区域中开启的开启像素的示例的示图;
图17至图22是示出其中在第三像素区域中开启的开启像素的位置以预定时间周期移动的示图;
图23和图24是示出在第三像素区域中开启的开启像素和低亮度像素的示例的示图;
图25是示出边界像素区域控制单元的框图。
具体实施方式
参照以下与附图一起详细描述的实施方式,本公开内容的优点和特征及其实现方法将变得显然。然而,本公开内容不限于以下描述的实施方式,而是可以以各种不同的形式实施。而是,提供这些实施方式是为了使本公开内容完整,并且将本发明的范围充分传达给本公开内容所属领域的普通技术人员,本公开内容仅由所附权利要求的范围限定。
为了解释本公开内容的实施方式而在附图中公开的形状、尺寸、比例、角度、数量等是示例性的,因而本公开内容不限于示出的事项。本文中使用的相同的参考标记表示相同的部件。此外,在描述本公开内容时,当确定相关已知技术的详细描述可能不必要地使本公开内容的主题模糊不清时,将省略其详细描述。
当本文中使用诸如“包括”、“具有”和“由……组成”之类的术语时,可添加其他部分,除非使用了“仅”。在以单数表示部件的情况下,其包括复数的情况,除非另有明确说明。
在解释部件时,即使没有明确描述,其也被解释为包括误差范围。
在描述位置关系的情况下,例如,当两个部分的位置关系被描述为诸如“在……上”、“在……上方”、“在……下方”和“在……旁边”之类的术语时,一个或多个其他部分可位于这两个部分之间,除非使用了“正好”或“直接”。
在描述实施方式时,使用第一、第二等来描述各部件,但这些部件不受这些术语限制。这些术语仅用来将一个部件与另一个部件区分开。因此,在本公开内容的技术精神内,以下提到的第一部件可以是第二部件。
本文中使用的相同的参考标记表示相同的部件。
各实施方式的特征可彼此部分地或整体地结合或组合,各种联系和驱动在技术上是可能的,并且这些实施方式可彼此单独地实施或者可以以相关的关系一起实施。
在本公开内容的显示装置中,像素电路可包括多个晶体管。晶体管可实现为包括氧化物半导体的氧化物薄膜晶体管(TFT)、包括低温多晶硅(LTPS)的LTPS TFT等。每个晶体管可实现为p沟道TFT或n沟道TFT。
晶体管是包括栅极、源极和漏极的三电极元件。源极是给晶体管提供载流子的电极。在晶体管中,载流子从源极开始流动。漏极是载流子离开晶体管的电极。在晶体管中,载流子从源极流到漏极。在n沟道晶体管的情况下,由于载流子是电子,所以源极电压低于漏极电压,使得电子可从源极流到漏极。在n沟道晶体管中,电流从漏极流到源极。在p沟道晶体管的情况下,由于载流子是空穴,所以源极电压高于漏极电压,使得空穴可从源极流到漏极。在p沟道晶体管中,由于空穴从源极流到漏极,所以电流从源极流到漏极。应当注意,晶体管的源极和漏极不是固定的。例如,源极和漏极可根据施加的电压而变化。因此,本公开内容不因晶体管的源极和漏极而受到限制。在以下描述中,晶体管的源极和漏极将被称为第一电极和第二电极。
栅极信号在栅极导通电压与栅极截止电压之间摆动。栅极导通电压设为比晶体管的阈值电压高的电压,栅极截止电压设为比晶体管的阈值电压低的电压。晶体管响应于栅极导通电压导通,而响应于栅极截止电压截止。在n沟道晶体管的情况下,栅极导通电压可以是栅极高电压VGH/VEH,栅极截止电压可以是栅极低电压VGL/VEL。在p沟道晶体管的情况下,栅极导通电压可以是栅极低电压VGL/VEL,栅极截止电压可以是栅极高电压VGH/VEH。
下文中,将参照附图详细描述本公开内容的各实施方式。
参照图1和图2,显示面板100包括再现输入图像的屏幕。屏幕可划分为具有不同分辨率的第一像素区域DA和第二像素区域CA。
第一像素区域DA和第二像素区域CA的每一个包括布置有像素的像素阵列,像素被写入输入图像的像素数据。第二像素区域CA可以是具有比第一像素区域DA的分辨率低的分辨率的像素区域。第一像素区域DA的像素阵列可包括以较高的每英寸像素数量(PPI)布置的像素。第二像素区域CA的像素阵列可包括以较低的PPI布置的像素。如图2中所示,第二像素区域CA与第一像素区域DA之间的边界线可具有各种形状,例如,椭圆形、矩形、八边形、或圆形的形状。
如图2中所示,可在显示面板100的下部设置面对第二像素区域CA的一个或多个传感器模块SS1和SS2。例如,可在显示面板100的第二像素区域CA的下部设置诸如包括图像传感器的成像模块、红外传感器模块和照度传感器模块之类的各种传感器。第二像素区域CA可包括透光部,以增加被引导至传感器模块的光的透射率。
由于第一像素区域DA和第二像素区域CA包括像素,所以可在第一像素区域DA和第二像素区域CA中显示输入图像。
第一像素区域DA和第二像素区域CA中的每个像素包括具有不同颜色以实现图像的颜色的子像素。子像素包括红色子像素(下文中称为“R子像素”)、绿色子像素(下文中称为“G子像素”)和蓝色子像素(下文中称为“B子像素”)。尽管未示出,但每个像素可进一步包括白色子像素(下文中称为“W子像素”)。每个子像素可包括驱动发光元件的像素电路。
可对具有比第一像素区域DA的PPI低的PPI的第二像素区域CA应用用于补偿像素的亮度和色坐标的图像质量补偿算法。
在本公开内容的显示装置中,由于在设置有传感器的第二像素区域CA中布置有像素,所以屏幕的显示区域不会由于诸如相机之类的成像模块而受到限制。因此,本公开内容的显示装置可实现全屏显示。
显示面板100具有X轴方向上的宽度、Y轴方向上的长度和Z轴方向上的厚度。显示面板100可包括设置在基板上的电路层12、和设置在电路层12上的发光元件层14。可在发光元件层14上设置偏振片18,并且可在偏振片18上设置覆盖玻璃20。
电路层12可包括:与诸如数据线、栅极线和电源线之类的配线连接的像素电路;以及与栅极线连接的栅极驱动器。电路层12可包括实现为薄膜晶体管(TFT)的晶体管和诸如电容器之类的电路元件。电路层12的配线和电路元件可由多个绝缘层、在之间具有绝缘层的情况下分离的两个或更多个金属层、以及包括半导体材料的有源层实现。
发光元件层14可包括由像素电路驱动的发光元件。发光元件可由OLED实现。OLED包括形成在阳极与阴极之间的有机化合物层。有机化合物层可包括空穴注入层HIL、空穴传输层HTL、发光层EML、电子传输层ETL和电子注入层EIL,但不限于此。当电压施加至OLED的阳极和阴极时,经过空穴传输层HTL的空穴和经过电子传输层ETL的电子移动至发光层EML而形成激子,结果,从发光层EML发射可见光。发光元件层14可设置在选择性地透射红色波长、绿色波长和蓝色波长的像素上并且可进一步包括滤色器阵列。
发光元件层14可被钝化层覆盖,并且钝化层可被封装层覆盖。钝化层和封装层可具有其中有机膜和无机膜交替堆叠的结构。无机膜阻挡水分或氧气的渗透。有机膜将无机膜的表面平坦化。当有机膜和无机膜以多层堆叠时,水分或氧气的移动路径变得比单层的移动路径长,使得可有效地阻挡影响发光元件层14的水分/氧气的渗透。
偏振片18可附接至封装层。偏振片18提高显示装置的户外可视性。偏振片18减少从显示面板100的表面反射的光并且阻挡从电路层12的金属反射的光,从而提高像素的亮度。偏振片18可实现为其中线偏振片和相位延迟膜相结合的偏振片、或者圆偏振片。
图3是图解第一像素区域DA中的像素布置的示例的示图。图4是图解第二像素区域CA中的透光部和像素的示例的示图。在图3和图4中,省略了与像素连接的配线。
参照图3,第一像素区域DA包括以较高的PPI布置的像素PIX1和PIX2。像素PIX1和PIX2的每一个可实现为其中三原色的R子像素、G子像素和B子像素构成一个像素的实型像素(real type pixel)。像素PIX1和PIX2的每一个可进一步包括图中省略的W子像素。
每个像素可使用子像素渲染算法由两个子像素构成。例如,第一像素PIX1可由R子像素和第一G子像素构成,第二像素PIX2可由B子像素和第二G子像素构成。可通过相邻像素之间的相应颜色数据的平均值补偿第一像素PIX1和第二像素PIX2的每一个中的不充分的颜色表现。
第一像素区域DA中的像素可被限定为具有预定尺寸的单位像素组PG1和PG2。单位像素组PG1和PG2是包括四个子像素的预定尺寸的像素区域。单位像素组PG1和PG2在第一方向(X轴)上、在垂直于第一方向的第二方向(Y轴)上、以及在第一方向与第二方向之间的倾斜方向(θx轴和θy轴)上重复布置。θx和θy分别表示X轴和Y轴旋转45°形成的倾斜轴的方向。
单位像素组PG1和PG2可以是平行四边形形状的像素区域PG1或菱形形状的像素区域PG2。单位像素组PG1和PG2应当被解释为包括矩形形状、正方形形状等。
单位像素组PG1和PG2的子像素包括第一颜色的子像素、第二颜色的子像素和第三颜色的子像素,其中包括了第一至第三颜色中的任意一种颜色的两个子像素。例如,单位像素组PG1和PG2可包括一个R子像素、两个G子像素和一个B子像素。在单位像素组PG1和PG2的子像素中,对于每个颜色来说,发光元件的发光效率可不同。考虑到该情况,子像素的尺寸可针对每个颜色而不同。例如,在R子像素、G子像素和B子像素之中,B子像素可最大,G子像素可最小。
参照图4,第二像素区域CA包括间隔开预定距离的像素组PG和设置在相邻像素组PG之间的透光部AG。外部光通过透光部AG被传感器模块的透镜接收。透光部AG可包括具有高透射率而不具有金属的透明介质,使得光可以以最小的光损耗入射。换句话说,透光部AG可由不包括金属配线或像素的透明绝缘材料形成。由于透光部AG,第二像素区域CA的PPI低于第一像素区域DA的PPI。
第二像素区域CA的像素组PG可包括一个或两个像素。像素组的每个像素可包括两个至四个子像素。例如,像素组中的一个像素可包括R子像素、G子像素和B子像素,或者可包括两个子像素,并且进一步包括W子像素。在图4的示例中,第一像素PIX1由R子像素和G子像素构成,第二像素PIX2由B子像素和G子像素构成,但本公开内容不限于此。
透光部AG的形状在图4中被示出为圆形,但不限于此。例如,透光部AG可被设计成各种形状,诸如圆形、椭圆形和多边形。
由于在显示面板的制造过程中导致的工艺偏差和元件特性偏差,在像素之间驱动元件的电特性可能存在不同,随着像素的驱动时间流逝,这种不同会增大。为了补偿像素之间驱动元件的电特性的偏差,可对有机发光显示装置应用内部补偿技术或外部补偿技术。
内部补偿技术通过使用实现在每个像素电路中的内部补偿电路感测每个子像素的驱动元件的阈值电压,并且通过阈值电压补偿驱动元件的栅极-源极电压Vgs。外部补偿技术通过使用外部补偿电路实时感测根据驱动元件的电特性而变化的驱动元件的电流或电压。外部补偿技术按照针对每个像素感测的驱动元件的电特性的偏差(或变化)调制输入图像的像素数据(数字数据),由此实时补偿每个像素中的驱动元件的电特性偏差(或变化)。
图5至图7是示出可应用于本公开内容的各种像素电路的电路图.
参照图5,像素电路包括:发光元件OLED;用于给发光元件OLED提供电流的驱动元件DT;用于响应于扫描脉冲SCAN连接数据线DL的开关元件M01;和连接至驱动元件DT的栅极电极的电容器Cst。驱动元件DT和开关元件M01可由n沟道晶体管实现。
通过电源线PL给驱动元件DT的第一电极施加像素驱动电压ELVDD。驱动元件DT通过根据栅极-源极电压Vgs给发光元件OLED提供电流来驱动发光元件OLED。当阳极电极与阴极电极之间的正向电压大于或等于阈值电压时,发光元件OLED开启并发光。电容器Cst连接在驱动元件DT的栅极电极与源极电极之间,以保持驱动元件DT的栅极-源极电压Vgs。
图6是与外部补偿电路连接的像素电路的示例。
参照图6,像素电路进一步包括第二开关元件M02,第二开关元件M02连接在基准电压线REFL与驱动元件DT的第二电极(或源极电极)之间。在该像素电路中,驱动元件DT以及开关元件M01和M02可实现为n沟道晶体管。
第二开关元件M02响应于扫描脉冲SCAN或单独的感测脉冲SENSE施加基准电压VREF。基准电压VREF通过基准电压线REFL施加至像素电路。
在感测模式中,通过基准电压线REFL感测流过驱动元件DT的沟道的电流或驱动元件DT与发光元件OLED之间的电压。流过基准电压线REFL的电流通过积分器转换为电压并且通过模数转换器(ADC)转换为数字数据。该数字数据是包括与驱动元件DT的阈值电压或迁移率有关的信息的感测数据。感测数据被传输至数据运算单元。数据运算单元可从ADC接收感测数据并且将基于感测数据选择的补偿值与像素数据相加或相乘,由此补偿像素的驱动偏差和劣化。
图7是示出其中应用外部补偿电路的像素电路的示例的电路图。图8是示出图7中所示的像素电路的驱动方法的波形图。
参照图7和图8,像素电路包括发光元件OLED、用于给发光元件OLED提供电流的驱动元件DT、和开关电路,开关电路用于切换施加至发光元件OLED和驱动元件DT的电压。
开关电路连接至被施加像素驱动电压ELVDD、低电位电源电压ELVSS和初始化电压Vini的电源线PL1、PL2和PL3;以及栅极线GL1、GL2和GL3,并且响应于扫描脉冲SCAN(N-1)和SCAN(N)以及EM脉冲EM(N)切换施加至发光元件OLED和驱动元件DT的电压。
开关电路包括内部补偿电路,内部补偿电路使用多个开关元件M1至M6采样驱动元件DT的阈值电压Vth,以将阈值电压Vth存储在电容器Cst1中,并且将驱动元件DT的栅极电压补偿驱动元件DT的阈值电压Vth。驱动元件DT和开关元件M1至M6的每一个可由p沟道TFT实现。
如图8中所示,像素电路的驱动时段可划分为初始化时段Tini、采样时段Tsam和发光时段Tem。
在采样时段Tsam期间第N扫描脉冲SCAN(N)生成为栅极导通电压VGL并且施加至第一扫描线GL1。在采样时段之前的初始化时段Tini期间,第(N-1)扫描脉冲SCAN(N-1)生成为栅极导通电压VGL并且施加至第二扫描线GL2。在初始化时段Tini和采样时段Tsam期间,EM脉冲EM(N)生成为栅极截止电压VGH并且施加至第三栅极GL3。
在初始化时段Tini期间,第(N-1)扫描脉冲SCAN(N-1)生成为栅极导通电压VGL,并且第N扫描脉冲SCAN(N)和EM脉冲EM(N)的每一个的电压为栅极截止电压VGH。在采样时段Tsam期间,第N扫描脉冲SCAN(N)生成为栅极导通电压VGL的脉冲,并且第(N-1)扫描脉冲SCAN(N-1)和EM脉冲EM(N)的每一个的电压为栅极截止电压VGH。在发光时段Tem的至少一部分期间,EM脉冲EM(N)生成为栅极导通电压VGL,并且第(N-1)扫描脉冲SCAN(N-1)和第N扫描脉冲SCAN(N)的每一个的电压为栅极截止电压VGH。
在初始化时段Tini期间,第五开关元件M5响应于第(N-1)扫描脉冲SCAN(N-1)的栅极导通电压VGL导通,以将像素电路初始化。在采样时段Tsam期间,第一开关元件M1和第二开关元件M2响应于第N扫描脉冲SCAN(N)的的栅极导通电压VGL导通,使得被补偿了驱动元件DT的阈值电压的数据电压Vdata存储在电容器Cst1中。同时,第六开关元件M6在采样时段Tsam期间导通,以将第四节点n4的电压降低至基准电压VREF,由此抑制发光元件OLED的发光。
在发光时段Tem期间,第三开关元件M3和第四开关元件M4导通,使得发光元件OLED发光。在发光时段Tem期间,为了准确表现低灰度级的亮度,EM脉冲EM(N)的电压电平可在栅极导通电压VGL与栅极截止电压VGH之间以预定占空比反转。在这种情况下,在发光时段Tem期间第三开关元件M3和第四开关元件M4可以以EM脉冲EM(N)的占空比重复导通/截止。
发光元件OLED的阳极电极连接至第四开关元件M4与第六开关元件M6之间的第四节点n4。第四节点n4连接至发光元件OLED的阳极、第四开关元件M4的第二电极、以及第六开关元件M6的第二电极。发光元件OLED的阴极电极连接至被施加低电位电源电压VSS的VSS线PL3。发光元件OLED利用根据驱动元件DT的栅极-源极电压Vgs流动的电流Ids发光。通过第三开关元件M3和第四开关元件M4切换发光元件OLED的电流路径。
存储电容器Cst1连接在VDD线PL1与第二节点n2之间。被补偿了驱动元件DT的阈值电压Vth的数据电压Vdata被充在电容器Cst1中。由于在每个子像素中数据电压Vdata被补偿了驱动元件DT的阈值电压Vth,所以在各子像素中驱动元件DT的电特性的偏差得到补偿。
第一开关元件M1响应于第N扫描脉冲SCAN(N)的栅极导通电压VGL导通,从而将第二节点n2连接至第三节点n3。第二节点n2连接至驱动元件DT的栅极电极、电容器Cst1的第一电极、以及第一开关元件M1的第一电极。第三节点n3连接至驱动元件DT的第二电极、第一开关元件M1的第二电极、以及第四开关元件M4的第一电极。第一开关元件M1的栅极电极连接至第一栅极线GL1,以接收第N扫描脉冲SCAN(N)。第一开关元件M1的第一电极连接至第二节点n2,并且第一开关元件M1的第二电极连接至第三节点n3。
由于在一个帧时段中第一开关元件M1仅在其中第N扫描脉冲SCAN(N)生成为栅极导通电压VGL的非常短的一个水平时段1H中导通,所以在截止状态中可能发生漏电流。为了抑制第一开关元件M1中的漏电流,第一开关元件M1可由具有其中两个晶体管串联连接的双栅结构的晶体管实现。
第二开关元件M2响应于第N扫描脉冲SCAN(N)的栅极导通电压VGL导通,从而将数据电压Vdata提供至第一节点n1。第二开关元件M2的栅极电极连接至第一栅极线GL1,以接收第N扫描脉冲SCAN(N)。第二开关元件M2的第一电极连接至第一节点n1。第二开关元件M2的第二电极连接至被施加数据电压Vdata的数据线DL。第一节点n1连接至第二开关元件M2的第一电极、第三开关元件M3的第二电极、以及驱动元件DT的第一电极。
第三开关元件M3响应于EM脉冲EM(N)的栅极导通电压VGL导通,从而将VDD线PL1连接至第一节点n1。第三开关元件M3的栅极电极连接至第三栅极线GL3,以接收EM脉冲EM(N)。第三开关元件M3的第一电极连接至VDD线PL1。第三开关元件M3的第二电极连接至第一节点n1。
第四开关元件M4响应于EM脉冲EM(N)的栅极导通电压VGL导通,从而将第三节点n3连接至发光元件OLED的阳极。第四开关元件M4的栅极电极连接至第三栅极线GL3,以接收EM脉冲EM(N)。第四开关元件M4的第一电极连接至第三节点n3,并且其第二电极连接至第四节点n4。
第五开关元件M5响应于第(N-1)扫描脉冲SCAN(N-1)的栅极导通电压VGL导通,从而将第二节点n2连接至Vini线PL2。第五开关元件M5的栅极电极连接至第二栅极线GL2,以接收第(N-1)扫描脉冲SCAN(N-1)。第五开关元件M5的第一电极连接至第二节点n2,并且其第二电极连接至Vini线PL2。为了抑制第五开关元件M5中的漏电流,第五开关元件M5由具有其中两个晶体管串联连接的双栅结构的晶体管实现。
第六开关元件M6响应于第N扫描脉冲SCAN(N)的栅极导通电压VGL导通,从而将Vini线PL2连接至第四节点n4。第六开关元件M6的栅极电极连接至第一栅极线GL1,以接收第N扫描脉冲SCAN(N)。第六开关元件M6的第一电极连接至Vini线PL2,并且其第二电极连接至第四节点n4。
在另一实施方式中,第五开关元件M5和第六开关元件M6的栅极电极可共同连接至被施加第(N-1)扫描脉冲SCAN(N-1)的第二栅极线GL2。在这种情况下,第五开关元件M5和第六开关元件M6可响应于第(N-1)扫描脉冲SCAN(N-1)同时导通。
驱动元件DT通过根据栅极-源极电压Vgs控制流过发光元件OLED的电流来驱动发光元件OLED。驱动元件DT包括与第二节点n2连接的栅极电极、与第一节点n1连接的第一电极、以及与第三节点n3连接的第二电极。
在初始化时段Tini期间,第(N-1)扫描脉冲SCAN(N-1)生成为栅极导通电压VGL。在初始化时段Tini期间第N扫描脉冲SCAN(N)和EM脉冲EM(N)保持栅极截止电压VGH。因此,在初始化时段Tini期间,第五开关元件M5导通,使得第二节点n2和第四节点n4被初始化为Vini。可在初始化时段Tini与采样时段Tsam之间设置保持时段。在保持时段期间,扫描脉冲SCAN(N-1)和SCAN(N)为栅极截止电压。
在采样时段Tsam期间,第N扫描脉冲SCAN(N)生成为栅极导通电压VGL。第N扫描脉冲SCAN(N)的脉冲与第N像素行的数据电压Vdata同步。在采样时段Tsam期间第(N-1)扫描脉冲SCAN(N-1)和EM脉冲EM(N)保持栅极截止电压VGH。因此,在采样时段Tsam期间第一开关元件M1和第二开关元件M2导通。
在采样时段Tsam期间,驱动元件DT的栅极电压DTG由于流过第一开关元件M1和第二开关元件M2的电流而升高。当驱动元件DT截止时,栅极电压DTG为Vdata-|Vth|。在这种情况下,第一节点n1的电压也为Vdata-|Vth|。在采样时段Tsam期间,驱动元件DT的栅极-源极电压Vgs表示为|Vgs|=Vdata-(Vdata-|Vth|)=|Vth|。
在发光时段Tem期间,EM脉冲EM(N)可生成为栅极导通电压VGL。在发光时段Tem期间,EM脉冲EM(N)的电压可以以预定占空比反转。因此,EM脉冲EM(N)可在发光时段Tem的至少一部分期间生成为栅极导通电压VGL。
当EM脉冲EM(N)为栅极导通电压VGL时,在ELVDD与发光元件OLED之间流动电流,使得发光元件OLED可发光。在发光时段Tem期间,第(N-1)扫描脉冲SCAN(N-1)和第N扫描脉冲SCAN(N)保持栅极截止电压VGH。在发光时段Tem期间,第三开关元件M3和第四开关元件M4根据EM脉冲EM(N)的栅极导通电压导通。当EM脉冲EM(N)为栅极导通电压VGL时,第三开关元件M3和第四开关元件M4导通,使得电流流过发光元件OLED。此时,驱动元件DT的Vgs表示为|Vgs|=VDD-(Vdata-|Vth|),并且流过发光元件OLED的电流为K(VDD-Vdata)2。K是由驱动元件DT的电荷迁移率、寄生电容、沟道容量等确定的常数值。
图9是示出根据本公开内容实施方式的显示装置的框图。
参照图9,根据本公开内容实施方式的显示装置包括:显示面板100、用于向显示面板100的像素P写入输入图像的像素数据的显示面板驱动器110和120、用于控制显示面板驱动器的时序控制器130、以及用于产生驱动显示面板100所需的电力的电源单元150。
显示面板100包括在屏幕上显示输入图像的像素阵列。如上所述,像素阵列可划分为第一像素区域DA、和具有比第一像素区域DA低的分辨率或PPI的第二像素区域CA。由于第一像素区域DA包括较高的分辨率和较高的PPI的像素P并且因而第一像素区域DA在尺寸上大于第二像素区域CA,所以在第一像素区域DA上显示大部分图像信息。像素阵列的每个子像素可通过使用如图5至图7中的像素电路驱动发光元件OLED。
可在显示面板100的屏幕上设置触摸传感器。触摸传感器可以以盒上型(on-celltype)或外挂型(add-on type)设置在显示面板的屏幕上,或者触摸传感器可实现为结合在像素阵列中的盒内型(in-cell type)触摸传感器。
显示面板100可实现为其中像素P布置在诸如塑料基板或金属基板之类的柔性基板上的柔性显示面板。在柔性显示器中,屏幕的尺寸和形状可通过卷绕、折叠或弯折柔性显示面板而变化。柔性显示器可包括可滑动显示器、可卷曲显示器、可弯折显示器、可折叠显示器等。
显示面板驱动器可通过应用内部补偿技术和/或外部补偿技术驱动像素P。
显示面板驱动器通过给子像素写入输入图像的像素数据在显示面板100的屏幕上再现输入图像。显示面板驱动器包括数据驱动器110和栅极驱动器120。显示面板驱动器可进一步包括设置在数据驱动器110与数据线DL之间的解多路复用器112。
显示面板驱动器可在时序控制器130的控制下在低速驱动模式中操作。在低速驱动模式中,对输入图像进行分析,当输入图像在预设时间段中不变时,可降低显示装置的功耗。在低速驱动模式中,当在一定时间段以上输入静止图像时,降低像素P的刷新率,以将像素P的数据写入时段控制为更长,由此降低功耗。低速驱动模式不限于输入静止图像时。例如,当显示装置在待机模式中操作时或者当在预定时间段以上未对显示面板驱动器输入用户命令或输入图像时,显示面板驱动器可在低速驱动模式中操作。
数据驱动器110使用数模转换器(下文中称为“DAC”)将输入图像的作为数字数据的像素数据转换为伽马补偿电压,以产生数据电压Vdata。数据驱动器110可包括输出伽马补偿电压的分压器电路。分压器电路将来自电源单元150的伽马基准电压分割,以针对每个灰度级产生伽马补偿电压并将其提供至DAC。DAC可将像素数据或补偿数据转换为伽马补偿电压并且输出数据电压和补偿电压。从数据驱动器110的通道输出的数据电压可通过解多路复用器112提供至显示面板100的数据线DL。
解多路复用器112将通过数据驱动器110的通道输出的数据电压Vdata时分地分配至多条数据线DL。由于解多路复用器112,可减少数据驱动器110的通道的数量。可省略解多路复用器112。在这种情况下,数据驱动器110的通道直接连接至数据线DL。
栅极驱动器120可实现为面板内栅极(GIP)电路,GIP电路与像素阵列的TFT阵列一起直接形成在显示面板100的边框区域BZ上。栅极驱动器120在时序控制器130的控制下向栅极线GL输出栅极信号。栅极驱动器120可使用移位寄存器移位栅极信号,从而给栅极线GL顺序地提供栅极信号。栅极信号的电压在栅极截止电压VGH与栅极导通电压VGL之间摆动。栅极信号可包括图5至图7中所示的扫描脉冲、EM脉冲、感测脉冲等。
栅极驱动器120可设置在显示面板100的左边框和右边框的每一个上,从而以双馈送方法(double feeding method)给栅极线GL提供栅极信号。在双馈送方法中,双侧上的栅极驱动器120被同步,使得可给一条栅极线的两端同时施加栅极信号。在另一实施方式中,栅极驱动器120可设置在显示面板100的左边框和右边框之一上,从而以单馈送方法给栅极线GL提供栅极信号。
栅极驱动器120可包括第一栅极驱动器121和第二栅极驱动器122。第一栅极驱动器121输出扫描脉冲和感测脉冲,并且根据移位时钟将扫描脉冲和感测脉冲移位。第二栅极驱动器122输出EM脉冲并且根据移位时钟将EM脉冲移位。在无边框样式的情况下,构成第一栅极驱动器121和第二栅极驱动器122的开关元件中的至少一些开关元件可分散设置在像素阵列中。
时序控制器130从主机***接收输入图像的像素数据和与像素数据同步的时序信号。时序信号包括垂直同步信号Vsync、水平同步信号Hsync、时钟CLK、数据使能信号DE等。垂直同步信号Vsync的一个周期是一个帧周期。水平同步信号Hsync和数据使能信号DE的一个周期是一个水平周期1H。数据使能信号DE的脉冲与要被写入一个像素行的像素P中的一行数据同步。由于可通过对数据使能信号DE计数来获知帧周期和水平周期,所以可省略垂直同步信号Vsync和水平同步信号Hsync。
时序控制器130将输入图像的像素数据传输至数据驱动器110并且将数据驱动器110、解多路复用器112和栅极驱动器120同步。时序控制器130可包括数据运算单元,数据运算单元从应用外部补偿技术的显示面板驱动器接收从像素P获得的感测数据并且调制像素数据。在这种情况下,时序控制器130将由数据运算单元调制的像素数据传输至数据驱动器110。
时序控制器130可将输入帧频乘以i(i是大于0的正整数),从而以输入帧频×i Hz的帧频控制显示面板驱动器110、112和120的操作时序。输入帧频在国家电视标准委员会(NTSC)***中是60Hz,在逐行倒相(PAL)***中是50Hz。在低速驱动模式中,时序控制器130可将帧频降低至1Hz与30Hz之间的频率,以便降低像素P的刷新率。
时序控制器130基于从主机***接收的时序信号Vsync、Hsync和DE,产生用于控制数据驱动器110的操作时序的数据时序控制信号、用于控制解多路复用器112的操作时序的开关控制信号、和用于控制栅极驱动器120的操作时序的栅极时序控制信号。
栅极时序控制信号可包括起始脉冲、移位时钟等。从时序控制器130输出的栅极时序控制信号的电压电平可通过图中省略的电平转换器转换为栅极截止电压VGH/VEH或栅极导通电压VGL/VEL并且可被提供至栅极驱动器120。电平转换器可将栅极时序控制信号的低电平电压转换为栅极导通电压VGL,并且可将栅极时序控制信号的高电平电压转换为栅极截止电压VGH。
电源单元150可包括电荷泵、调节器、降压转换器(buck converter)、升压转换器(boost converter)、可编程伽马IC(P-GMAIC)等。电源单元150可通过调节来自主机***的DC输入电压产生用于驱动显示面板驱动器和显示面板100所需的电力。电源单元150可输出DC电压,诸如伽马基准电压、栅极截止电压VGH/VEH、栅极导通电压VGL/VEL、像素驱动电压ELVDD、低电位电源电压ELVSS、初始化电压Vini和基准电压VREF。可编程伽马IC可根据寄存器设定值改变伽马基准电压。伽马基准电压被提供至数据驱动器110。栅极截止电压VGH/VEH和栅极导通电压VGL/VEL被提供至电平转换器和栅极驱动器120。像素驱动电压ELVDD、低电位电源电压ELVSS、初始化电压Vini和基准电压VREF通过电源线共同提供至像素电路。像素驱动电压ELVDD被设为高于低电位电源电压ELVSS、初始化电压Vini和基准电压VREF的电压。
主机***可以是电视(TV)***、机顶盒、导航***、个人电脑(PC)、车辆***、家庭影院***、移动装置或可穿戴装置的主电路板。在移动装置或可穿戴装置中,时序控制器130、数据驱动器110和电源单元150可如图10中所示集成到一个驱动集成电路(D-IC)中。在图10中,参考标记“200”表示主机***。
第二像素区域CA的分辨率或PPI低于第一像素区域DA的分辨率或PPI。由于该原因,当在相同灰度级下,施加至第二像素区域CA中的像素P的数据电压Vdata与施加至第一像素区域DA中的像素P的数据电压Vdata相等时,由于第二像素区域CA的亮度L2低于第一像素区域DA的亮度L1,所以可在视觉上识别到第一像素区域DA与第二像素区域CA之间的亮度差。
为了补偿第一像素区域DA与第二像素区域CA之间的亮度差,施加至第二像素区域CA中的像素的数据电压可设为高于施加至第一像素区域DA中的像素的数据电压。当以这种方式增加施加至第二像素区域CA中的像素的数据电压时,第二像素区域CA中的单个像素的最大亮度可变得高于第一像素区域DA中的单个像素的最大亮度。例如,当第二像素区域CA的PPI低于第一像素区域DA的PPI的1/4水平时,第二像素区域CA中的单个像素的最大亮度可比第一像素区域DA中的单个像素的最大亮度高四倍。在这种情况下,当第一像素区域DA和第二像素区域CA中的所有像素以最大亮度开启时,第二像素区域CA的平均亮度可变为与第一像素区域DA的平均亮度相同。然而,根据在第一像素区域DA与第二像素区域CA之间的边界线处被开启的像素的位置和数量,如图11中所示,在边界上可看到亮线或暗线。
在本公开内容中,在具有不同分辨率或PPI的第一像素区域DA与第二像素区域CA之间的边界处额外设置用于补偿亮度差的边界像素区域(下文中称为“第三像素区域”),由此防止在第一像素区域DA与第二像素区域CA之间的边界线处可见的亮线和暗线。
图12是示意性示出第一像素区域DA与第二像素区域CA之间的第三像素区域BA的示图。图13是示出第二像素区域CA和第三像素区域BA的各种形状的示图。图14是示出第一像素区域DA至第三像素区域BA中的像素布置的示图。
参照图12至图14,在第三像素区域BA中,像素以与第一像素区域DA的像素相同的布置方式布置,并且像素的密度高于第二像素区域CA的像素的密度。因此,第三像素区域BA的PPI与第一像素区域DA的PPI相同,并且高于第二像素区域CA的PPI。
在第一像素区域DA中,与第二像素区域CA相邻的具有预定尺寸的像素区域可设为第三像素区域BA。第二像素区域CA设置在第三像素区域BA内。第三像素区域BA定义为围绕第二像素区域CA的像素区域。第二像素区域CA与第三像素区域BA之间的边界线可如图13中所示具有矩形、八边形、圆形或椭圆形的形状。第一像素区域DA与第三像素区域BA之间的边界线可如图13中所示具有椭圆形或圆形的形状。
布置在第一像素区域DA中的像素的最大亮度可与布置在第三像素区域BA中的像素的最大亮度大致相同。由于在第二像素区域CA中像素以较低PPI布置,所以布置在第二像素区域CA中的像素的最大亮度可设为高于布置在第一像素区域DA和第三像素区域BA中的像素的最大亮度。
当显示输入图像时,第三像素区域BA防止像素区域之间的边界线被看到,并且防止在视觉上识别到像素区域之间的亮度差。为此,当在第三像素区域BA中显示图像时,能够被开启的所有像素中的一些像素发光,使得以小于或等于第一像素区域DA的PPI并且大于或等于第二像素区域CA的PPI的PPI开启像素。例如,在一帧时段期间第三像素区域BA中开启的像素(下文中称为“开启像素”)的PPI可小于第一像素区域DA的PPI,但可等于或大于第二像素区域CA的PPI。
为了防止看到像素区域DA、CA和BA之间的诸如亮线或暗线之类的边界线,并且减小像素区域之间的平均亮度的差异,可以以预定时间周期改变第三像素区域BA中的开启像素的位置。例如,可在每一帧周期移动第三像素区域BA中的开启像素的位置。这将参照图15至图22详细进行描述。
图15和图16是示出在第三像素区域BA中开启的像素的示例的示图。
第三像素区域BA的PPI与第一像素区域DA的PPI相同。为了防止看到像素区域之间的边界线并且防止在视觉上识别到第一像素区域DA与第二像素区域CA之间的亮度差,第三像素区域BA中的一些像素可被选择作为开启像素并且可以以由像素数据的灰度级值限定的亮度发光。可以以像素组PG为基础选择开启像素。每个开启像素可包括被写入像素数据的两个或三个开启子像素。像素组PG可包括被写入像素数据的一个或两个开启像素,或者可包括被写入像素数据的两个至四个开启子像素。
如图15中所示,第三像素区域BA的像素之中的25%的像素组PG可被选择作为开启像素。在这种情况下,第三像素区域BA的PPI减小至包括能够被开启的所有像素的PPI的1/4。如图16中所示,第三像素区域BA的像素之中的50%的像素组PG可被选择为开启像素。在这种情况下,第三像素区域BA的PPI减小至1/2。当第三像素区域BA的PPI降低时,包括开启像素的像素组PG在之间夹有一个或多个子像素的情况下以相等间隔分隔开。
第三像素区域BA的PPI可根据输入图像的平均亮度而变化。例如,当输入图像的平均亮度较高时,第三像素区域BA中的能够被开启的所有像素的75%至100%可被驱动为开启像素。当输入图像的平均亮度较低时,第三像素区域BA中的能够被开启的所有像素的25%至75%可被驱动为开启像素。
当第三像素区域BA中的像素以较低PPI驱动时,第三像素区域BA中的除开启像素以外的其余像素(下文中称为“背景像素”)可关闭或者以较低亮度驱动。下文中,在背景像素之中,关闭的像素可被称为“关闭像素”,以较低亮度开启的像素被称为“低亮度像素”。开启像素和低亮度像素可利用对其写入的输入图像的像素数据发光。关闭像素因为没有被写入像素数据而不发光。开启像素包括开启子像素。关闭像素包括关闭子像素。低亮度像素可包括低亮度子像素。
主机***200或时序控制器130可包括边界像素区域控制单元。边界像素区域控制单元选择第三像素区域BA中的开启像素和关闭像素并且控制它们的亮度。
边界像素区域控制单元可通过将要被写入第三像素区域BA的像素之中的开启像素和低亮度像素中的像素数据乘以增益来调节开启像素和低亮度像素的亮度。边界像素区域控制单元可将要被写入第三像素区域BA的关闭像素中的灰度级值变为黑色灰度级值,例如,“0(零)”,并且可控制显示面板驱动器,使得在关闭像素中写入具有黑色灰度级的数据。边界像素区域控制单元可根据输入图像的亮度特性和显示装置的驱动模式改变第三像素区域BA中的开启像素和低亮度像素的亮度。
边界像素区域控制单元可如图15至图22中所示选择第三像素区域BA中的开启像素并且根据预设顺序在每一帧周期移动开启像素的位置。开启像素充上像素数据的数据电压并且以与像素数据的灰度级值对应的亮度发光。在第三像素区域BA中开启包括开启像素的像素组PG。开启像素被分组为像素组PG。被开启的每个像素组PG包括一个或两个开启像素,或者包括两个至四个开启子像素。被开启的像素组(下文中称为“开启像素组”)在之间夹有一个或多个关闭子像素的情况下彼此分隔开。
图17至图22是示出其中在第三像素区域BA中开启的像素的位置以预定时间周期移动的示图。
参照图17,边界像素区域控制单元可选择第三像素区域BA中的像素的25%,即,1/4作为开启像素,并且可在每一帧周期将开启像素的位置移动1个像素组。
在第n(n为自然数)个帧周期Fn期间,在第三像素区域BA中开启像素被开启,以显示像素数据。在第n个帧周期Fn期间,第三像素区域BA中的能够被开启的所有像素之中的1/4PPI的开启像素被驱动。
在第(n+1)个帧周期Fn+1期间,开启像素向左移动一个像素组或两个点(或子像素)。在第n个帧周期Fn期间开启的开启像素在第(n+1)个帧周期Fn+1期间被控制为关闭而成为关闭像素。在第(n+1)个帧周期Fn+1期间,第三像素区域BA中的1/4PPI的开启像素被开启以显示像素数据。
在第(n+2)个帧周期Fn+2期间,开启像素向下移动一个像素组或两个点。在第(n+1)个帧周期Fn+1期间开启的开启像素在第(n+2)个帧周期Fn+2期间被控制为关闭而成为关闭像素。在第(n+2)个帧周期Fn+2期间,第三像素区域BA中的1/4PPI的开启像素被开启以显示像素数据。
在第(n+3)个帧周期Fn+3期间,开启像素向右移动一个像素组或两个点。在第(n+2)个帧周期Fn+2期间开启的开启像素在第(n+3)个帧周期Fn+3期间被控制为关闭而成为关闭像素。在第(n+3)个帧周期Fn+3期间,第三像素区域BA中的1/4PPI的开启像素被开启以显示像素数据。
在第(n+4)个帧周期期间,以与第n个帧周期Fn中相同的方式控制开启像素的位置。因而,该实施方式中的开启像素在每一帧周期顺时针旋转。由于开启像素在每一帧周期都移动,所以在第三像素区域BA中识别不到关闭像素,并且看不到像素区域之间的边界线。由于第三像素区域BA的像素之中的1/4PPI的像素被驱动,所以可减小由于PPI差异而导致的第二像素区域CA与第三像素区域BA之间的亮度差。
参照图18和图19,边界像素区域控制单元在每一帧周期以1/4PPI驱动第三像素区域BA,但是在每一帧周期以Z字形方向将开启像素的位置移动一个像素组。
例如,如图18中所示,开启像素的位置在第(n+1)个帧周期Fn+1期间在右方向上移动,并且在第(n+2)个帧周期Fn+2期间在左下方向上移动。随后,开启像素的位置在第(n+3)个帧周期Fn+3期间在右方向上移动,并且在第(n+4)个帧周期期间在左上方向上移动,从而恢复到第n个帧周期的位置。
如图19中所示,开启像素的位置在第(n+1)个帧周期Fn+1期间在右下方向上移动,并且在第(n+2)个帧周期Fn+2期间在左方向上移动。随后,开启像素的位置在第(n+3)个帧周期Fn+3期间在右上方向上移动,并且在第(n+4)个帧周期期间在左方向上移动,从而恢复到第n个帧周期的位置。
包括开启像素的像素组PG可设为具有平行四边形形状,如图20中所示。可如图17至图19中所示根据预设顺序在每一帧周期移动像素组PG的位置。
参照图21和图22,边界像素区域控制单元可选择第三像素区域BA中的像素的50%,即,1/2作为开启像素,并且可在每一帧周期移动开启像素的位置。包括开启像素的像素组PG可以是菱形的或平行四边形的像素组。像素组的位置可通过在每一帧周期移动预设移动宽度而沿圆形、椭圆形、或Z字形方向旋转。
图23和图24是示出在第三像素区域BA中开启的开启像素和低亮度像素的示例的示图。
参照图23和图24,边界像素区域控制单元可选择第三像素区域BA中的像素的1/4或1/2作为开启像素并且在每一帧周期移动开启像素的位置。包括开启像素的像素组PG可以是菱形的或平行四边形的像素组。像素组的位置可通过在每一帧周期移动预设移动宽度而沿圆形、椭圆形、或Z字形方向旋转。
边界像素区域控制单元可将第三像素区域BA中的除开启像素以外的背景像素控制为低亮度像素。关闭像素显示黑色灰度级而不显示像素数据,因而呈现出黑色,而低亮度像素以低亮度显示像素数据。对开启像素和低亮度像素写入像素数据。低亮度像素的亮度低于相同灰度级(尤其是在高灰度级下)的开启像素的最大亮度。当第三像素区域BA的背景像素从关闭像素变为低亮度像素时,可降低开启像素的亮度。
当第三像素区域BA中的开启像素之间的背景像素被驱动为低亮度像素时,可平稳地控制像素区域之间的边界处的亮度变化并且防止在视觉上识别到像素区域之间的边界线。此外,当第三像素区域BA中的开启像素之间的背景像素被驱动为低亮度像素时,可在其中像素的刷新率降低的低速驱动模式中防止其中在视觉上识别到第三像素区域BA中的闪烁的现象。
边界像素区域控制单元可利用像素数据的增益值控制第三像素区域BA中的开启像素、关闭像素和低亮度像素的每一个的亮度。
在第三像素区域BA中,除开启像素以外的背景像素可包括关闭像素和低亮度像素。
图25是示出边界像素区域控制单元的框图。
参照图25,边界像素区域控制单元包括像素区域确定单元250、像素选择单元252、增益设定单元254和亮度调节单元258。
像素区域确定单元250对输入图像的像素数据DATA计数并且确定屏幕内的像素区域DA、CA和BA哪一个中的像素要被写入像素数据DATA。
定义每一帧的开启像素位置的数据存储在像素选择单元252的存储器中。像素选择单元252定义在每一帧周期第三像素区域BA中的开启像素的位置。像素选择单元252可根据预设算法选择第三像素区域BA中的背景像素作为关闭像素或低亮度像素。像素选择单元252对与像素数据同步的时序信号Vsync、Hsync、DE和CLK计数并且在每一帧周期输出用于分出开启像素、关闭像素和低亮度像素的像素位置数据。
增益设定单元254设定要被写入第三像素区域BA的像素中的增益G。增益G可选择为0和1之间的值。增益设定单元254与要被写入开启像素中的像素数据同步地输出第一增益。增益设定单元254与要被写入关闭像素中的像素数据同步地输出第二增益。增益设定单元254与要被写入低亮度像素中的像素数据同步地输出第三增益。第一增益可设为“1”,使得像素数据可原样写入开启像素中。第二增益可设为“0”,使得关闭像素可显示黑色灰度级。
第二增益可设为小于1且大于0的值,以便降低要被写入低亮度像素中的像素数据的亮度。当第三像素区域BA中的背景像素中的至少一些被驱动为低亮度像素时,增益设定单元254可将第一增益设为小于1且大于0.5,以便降低开启像素的亮度。
亮度调节单元258将要被写入第三像素区域BA的像素中的每个像素数据乘以从增益设定单元254输入的增益G,从而调节第三像素区域BA的亮度。结果,要被写入关闭像素中的数据变为黑色灰度级值,并且要被写入低亮度像素中的像素数据的亮度值被调节为比输入亮度值低的值。当所有背景像素都是关闭像素时,要被写入开启像素中的像素数据在原样具有输入亮度值的同时被写入到像素中。另一方面,当背景像素中的至少一些为低亮度像素时,要被写入开启像素中的像素数据的亮度值被调节为比所有背景像素都是关闭像素时的输入亮度值低的值。
增益设定单元254可将低亮度像素的增益设为大于0的值,使得在低速驱动模式中第三像素区域BA中的背景像素被驱动为低亮度像素。
在另一实施方式中,边界像素区域控制单元可进一步包括亮度确定单元256。
亮度确定单元256计算输入图像的平均图像电平(被称为“APL”)并且确定像素区域DA、CA和BA的每一个的平均亮度。
当在第一像素区域DA的平均亮度与第二像素区域CA的平均亮度之间存在差异时,增益设定单元254可设定第三像素区域BA中的开启像素和低亮度像素的增益,使得第三像素区域BA中的像素可以以中间值的平均亮度发光。当第一像素区域DA的平均亮度和第二像素区域CA的平均亮度相同时,增益设定单元254可设定第三像素区域BA中的开启像素和低亮度像素的增益,使得第三像素区域BA中的像素可以以第一像素区域DA和第二像素区域CA中的任意一个的平均亮度发光。因此,第三像素区域BA的平均亮度可以是第一像素区域DA的平均亮度与第二像素区域CA的平均亮度之间的中间值,或者可被控制为与第一像素区域DA或第二像素区域CA的平均亮度相等。
当第一像素区域DA和第二像素区域CA的平均亮度高于预设阈值时,像素选择单元252增加第三像素区域BA中的开启像素的数量。例如,当第一像素区域DA和第二像素区域CA的平均亮度增大至等于或大于阈值的值时,第三像素区域BA中的开启像素的数量可从1/4PPI变为1/2PPI。结果,当输入图像的平均亮度较高并且变化时,可防止其中清楚地看到像素区域之间的亮度差异的现象。
时序控制器130或主机***200包括如图25中所示的边界像素区域控制单元,以在每一帧周期移动第三像素区域BA中的开启像素的位置并且控制第三像素区域BA的亮度。
上述的本公开内容要实现的目的、实现目的的手段和本公开内容的效果未指定权利要求的必要特征,因而权利要求的范围不限于本发明的公开内容。
尽管参照附图更详细描述了本公开内容的实施方式,但本公开内容不限于此,在不背离本公开内容的技术构思的情况下可以以诸多不同的形式实施。因此,仅是为了说明目的提供了本公开内容中公开的实施方式,并不旨在限制本公开内容的技术构思。本公开内容的技术构思的范围不限于此。因此,应当理解,上述实施方式在所有方面都是说明性的,并不限制本公开内容。应当基于随后的权利要求解释本公开内容的保护范围,其等同范围内的所有技术构思都应当解释为落入本公开内容的范围内。

Claims (20)

1.一种显示面板,包括:
第一像素区域,在所述第一像素区域中布置有像素;
第二像素区域,在所述第二像素区域中以比所述第一像素区域的每英寸像素数量(PPI)低的每英寸像素数量布置有像素;和
设置在所述第一像素区域与所述第二像素区域之间的第三像素区域,在所述第三像素区域中以与所述第一像素区域的每英寸像素数量相同的每英寸像素数量布置有像素,
所述第三像素区域中的所述像素中的一些像素发光而作为开启像素,并且
所述第三像素区域中的除所述开启像素以外的其余背景像素被驱动为被关闭的关闭像素或低亮度像素。
2.根据权利要求1所述的显示面板,其中所述关闭像素显示黑色灰度级。
3.根据权利要求1所述的显示面板,其中输入图像的像素数据被写入所述开启像素和所述低亮度像素中,并且所述低亮度像素的亮度低于所述开启像素的亮度。
4.根据权利要求1所述的显示面板,其中所述第二像素区域与所述第三像素区域之间的边界线具有矩形、八边形、圆形和椭圆形中的任意一种的形状,并且
所述第一像素区域与所述第三像素区域之间的边界线具有椭圆形和圆形中的任意一种的形状。
5.根据权利要求1所述的显示面板,其中所述第三像素区域中的所述开启像素的每英寸像素数量大于或等于所述第二像素区域的每英寸像素数量。
6.根据权利要求1所述的显示面板,其中所述第三像素区域中的所述开启像素的每英寸像素数量小于所述第一像素区域的每英寸像素数量并且大于所述第二像素区域的每英寸像素数量。
7.根据权利要求1所述的显示面板,其中所述开启像素的每一个包括被写入像素数据的开启子像素,
所述第三像素区域包括多个像素组,并且
所述多个像素组的每一个包括一个或两个开启像素、或者包括两个至四个开启子像素。
8.根据权利要求1所述的显示面板,其中所述第三像素区域中的所述开启像素的位置在每一帧周期改变。
9.根据权利要求8所述的显示面板,其中所述第三像素区域中的所述开启像素在每一帧周期沿圆形、椭圆形或Z字形方向移动。
10.根据权利要求9所述的显示面板,其中在前一帧周期中被驱动为所述开启像素的像素在下一帧周期中变为所述关闭像素或所述低亮度像素。
11.根据权利要求1所述的显示面板,其中所述第三像素区域的平均亮度是所述第一像素区域的平均亮度与所述第二像素区域的平均亮度之间的中间亮度。
12.根据权利要求1所述的显示面板,其中当所述第三像素区域中的所述背景像素被驱动为所述关闭像素且之后被驱动为所述低亮度像素时,所述开启像素的亮度降低。
13.一种显示装置,包括:
显示面板,所述显示面板包括:第一像素区域,在所述第一像素区域中布置有像素;第二像素区域,在所述第二像素区域中以比所述第一像素区域的每英寸像素数量(PPI)低的每英寸像素数量布置有像素;和设置在所述第一像素区域与所述第二像素区域之间的第三像素区域,在所述第三像素区域中以与所述第一像素区域的每英寸像素数量相同的每英寸像素数量布置有像素;以及
边界像素区域控制单元,所述边界像素区域控制单元配置为将所述第三像素区域中的所述像素中的一些像素控制为开启像素,并且将所述第三像素区域中的除所述开启像素以外的其余背景像素控制为被关闭的关闭像素或低亮度像素。
14.根据权利要求13所述的显示装置,其中所述边界像素区域控制单元通过将要被写入所述开启像素、所述低亮度像素和所述关闭像素中的像素数据乘以不同的增益来控制所述开启像素的亮度和所述低亮度像素的亮度,
所述边界像素区域控制单元通过将要被写入所述开启像素和所述低亮度像素中的像素数据乘以增益,将所述低亮度像素的亮度控制为低于所述开启像素的亮度,并且
所述边界像素区域控制单元将要被写入所述关闭像素中的像素数据的灰度级值变为黑色灰度级值。
15.根据权利要求13所述的显示装置,其中所述边界像素区域控制单元在每一帧周期改变所述第三像素区域中的所述开启像素的位置。
16.根据权利要求15所述的显示装置,其中所述边界像素区域控制单元在每一帧周期沿圆形、椭圆形或Z字形方向移动所述第三像素区域中的所述开启像素的位置。
17.根据权利要求16所述的显示装置,其中所述边界像素区域控制单元通过使用增益将在前一帧周期中被驱动为所述开启像素的像素控制为在下一帧周期中被驱动为所述关闭像素或所述低亮度像素。
18.根据权利要求13所述的显示装置,其中所述边界像素区域控制单元通过使用增益将所述第三像素区域的平均亮度控制为所述第一像素区域的平均亮度与所述第二像素区域的平均亮度之间的中间亮度。
19.根据权利要求18所述的显示装置,其中当所述第一像素区域的平均亮度和所述第二像素区域的平均亮度相同时,所述边界像素区域控制单元将所述第三像素区域的平均亮度控制为所述第一像素区域的平均亮度和所述第二像素区域的平均亮度中的任意一个。
20.根据权利要求19所述的显示装置,其中当所述第一像素区域的平均亮度和所述第二像素区域的平均亮度增大至等于或大于预设阈值的值时,所述边界像素区域控制单元增加所述第三像素区域中的所述开启像素的每英寸像素数量。
CN202110930154.0A 2020-10-12 2021-08-13 显示面板及使用该显示面板的显示装置 Active CN114360421B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020200131112A KR20220048220A (ko) 2020-10-12 2020-10-12 표시패널과 이를 이용한 표시장치
KR10-2020-0131112 2020-10-12

Publications (2)

Publication Number Publication Date
CN114360421A true CN114360421A (zh) 2022-04-15
CN114360421B CN114360421B (zh) 2024-03-08

Family

ID=81077890

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110930154.0A Active CN114360421B (zh) 2020-10-12 2021-08-13 显示面板及使用该显示面板的显示装置

Country Status (3)

Country Link
US (1) US20220115456A1 (zh)
KR (1) KR20220048220A (zh)
CN (1) CN114360421B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220027576A (ko) * 2020-08-27 2022-03-08 엘지디스플레이 주식회사 표시 패널과 이를 포함하는 표시 장치
KR20230074365A (ko) * 2021-11-19 2023-05-30 삼성디스플레이 주식회사 표시 장치
KR20230103703A (ko) * 2021-12-31 2023-07-07 엘지디스플레이 주식회사 휘도차 보정 방법 및 이를 이용한 발광표시장치
KR102474136B1 (ko) * 2022-05-03 2022-12-06 엘지디스플레이 주식회사 표시패널과 이를 포함한 표시장치 및 모바일 단말기

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWM459491U (zh) * 2013-04-02 2013-08-11 Gcsol Tech Co Ltd 具有美容功能的數位化閱讀裝置
CN104580828A (zh) * 2013-10-10 2015-04-29 三星电子株式会社 显示设备及其方法
US20160203748A1 (en) * 2015-01-14 2016-07-14 Nlt Technologies, Ltd. Pixel array, electro optical device, electric apparatus and method of driving pixel array
US20180061368A1 (en) * 2016-08-25 2018-03-01 Japan Display Inc. Display apparatus
CN109508133A (zh) * 2018-11-26 2019-03-22 努比亚技术有限公司 屏幕显示控制的方法、终端及计算机可读存储介质
CN109979336A (zh) * 2017-12-27 2019-07-05 乐金显示有限公司 电致发光显示设备及其驱动方法
CN111258527A (zh) * 2020-01-14 2020-06-09 北京欧铼德微电子技术有限公司 显示调整方法、装置、设备和存储介质
CN111443765A (zh) * 2020-03-16 2020-07-24 维沃软件技术有限公司 电子设备及屏幕显示方法
CN113823662A (zh) * 2020-06-18 2021-12-21 三星显示有限公司 显示设备

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7117131B2 (ja) * 2018-04-10 2022-08-12 Tianma Japan株式会社 表示装置及び表示装置の製造方法
KR20200144193A (ko) * 2019-06-17 2020-12-29 삼성디스플레이 주식회사 표시 장치
CN111243499B (zh) * 2020-03-24 2021-10-15 京东方科技集团股份有限公司 像素驱动电路和显示设备
KR20210120165A (ko) * 2020-03-25 2021-10-07 삼성디스플레이 주식회사 표시 장치

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWM459491U (zh) * 2013-04-02 2013-08-11 Gcsol Tech Co Ltd 具有美容功能的數位化閱讀裝置
CN104580828A (zh) * 2013-10-10 2015-04-29 三星电子株式会社 显示设备及其方法
US20160203748A1 (en) * 2015-01-14 2016-07-14 Nlt Technologies, Ltd. Pixel array, electro optical device, electric apparatus and method of driving pixel array
US20180061368A1 (en) * 2016-08-25 2018-03-01 Japan Display Inc. Display apparatus
CN109979336A (zh) * 2017-12-27 2019-07-05 乐金显示有限公司 电致发光显示设备及其驱动方法
CN109508133A (zh) * 2018-11-26 2019-03-22 努比亚技术有限公司 屏幕显示控制的方法、终端及计算机可读存储介质
CN111258527A (zh) * 2020-01-14 2020-06-09 北京欧铼德微电子技术有限公司 显示调整方法、装置、设备和存储介质
CN111443765A (zh) * 2020-03-16 2020-07-24 维沃软件技术有限公司 电子设备及屏幕显示方法
CN113823662A (zh) * 2020-06-18 2021-12-21 三星显示有限公司 显示设备

Also Published As

Publication number Publication date
CN114360421B (zh) 2024-03-08
US20220115456A1 (en) 2022-04-14
KR20220048220A (ko) 2022-04-19

Similar Documents

Publication Publication Date Title
CN114360421B (zh) 显示面板及使用该显示面板的显示装置
US11735109B2 (en) Display panel and display device using the same
US11741910B2 (en) Display panel and display device using the same
US11893945B2 (en) Display device and electronic device including the same
US20230363229A1 (en) Display Panel and Display Device and Mobile Terminal Including the Same
US20230178033A1 (en) Data driving circuit and display device including the same
US12008965B2 (en) Display panel and display device using the same
CN115881035A (zh) 像素电路及其驱动方法和包括该像素电路的显示装置
US12039942B2 (en) Display device and driving method thereof
KR102682607B1 (ko) 표시패널과 이를 이용한 표시장치
US20230035356A1 (en) Display device and driving method thereof
US11830442B2 (en) Gamma voltage generating circuit for use in display device having first and second pixel areas, and display device including the same
US11776476B2 (en) Pixel circuit and display device including the same
US20240203348A1 (en) Pixel Circuit and Display Device Including the Same
US20240212615A1 (en) Pixel circuit and display device including the same
US20240203350A1 (en) Pixel circuit and display device including the same
US20240203345A1 (en) Pixel circuit and display device including the same
KR20240087315A (ko) 픽셀 회로와 이를 포함한 표시장치
CN117953817A (zh) 显示装置、其劣化补偿方法以及包括其的移动终端

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant