CN114283739B - 像素电路及其驱动方法、显示装置 - Google Patents

像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN114283739B
CN114283739B CN202010982629.6A CN202010982629A CN114283739B CN 114283739 B CN114283739 B CN 114283739B CN 202010982629 A CN202010982629 A CN 202010982629A CN 114283739 B CN114283739 B CN 114283739B
Authority
CN
China
Prior art keywords
transistor
gating
control
electrode
pole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010982629.6A
Other languages
English (en)
Other versions
CN114283739A (zh
Inventor
刘冬妮
玄明花
郑皓亮
肖丽
陈亮
赵蛟
陈昊
韩承佑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010982629.6A priority Critical patent/CN114283739B/zh
Publication of CN114283739A publication Critical patent/CN114283739A/zh
Application granted granted Critical
Publication of CN114283739B publication Critical patent/CN114283739B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明提供一种像素电路及其驱动方法、显示装置,属于像素电路技术领域,其可解决现有的像素电路功耗较高的问题。本发明的像素电路,包括:驱动子电路和发光器件;驱动子电路包括驱动晶体管,驱动子电路与第一电压端及发光器件的第一极连接;发光器件的第二极与第二电压端连接;驱动子电路被配置为:响应于第一扫描信号端的控制,为发光器件提供驱动电流;第二电压端的数量为多个,不同第二电压端提供的电压不同;像素电路还包括:通路选择子电路,通路选择子电路分别与发光器件的第二极以及多个第二电压端连接;通路选择子电路被配置为:响应于第二扫描信号端的控制,根据选通控制信号,控制发光器件的第二极与对应的第二电压端导通。

Description

像素电路及其驱动方法、显示装置
技术领域
本发明属于像素电路技术领域,具体涉及一种像素电路及其驱动方法、显示装置。
背景技术
LED发光器件因具有超高亮度、长寿命、耐高温等优点,被认为是次世代显示面板技术。LED显示技术可包括LED、Mini LED、Micro LED等显示技术,通过驱动电路对相应的LED显示器件输入驱动电流,以实现发光。
在驱动电路中,驱动晶体管的第一极与第一电压端连接,第二极与LED显示器件的一端连接,控制极与控制单元的输出端连接;LED显示器件的另一端与第二电压端连接。在显示阶段,驱动晶体管在控制单元的控制下导通,将驱动电流写入LED显示器件。在Micro/Mini-LED显示技术中,像素驱动电流为μA(微安)级别,当显示灰阶较高时,甚至会达到mA级别。为满足uA级、mA级像素电流,像素电路的驱动晶体管需采用较大的驱动电压,工作于饱和区,为了满足TFT的Vds电压需求,第一电压端、第二电压端的跨压U也比较大,导致显示基板整体的功耗比较大。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一,提供一种功耗更低的像素电路。
解决本发明技术问题所采用的技术方案是一种像素电路,包括:驱动子电路和发光器件;所述驱动子电路包括驱动晶体管,所述驱动子电路与第一电压端及发光器件的第一极连接;所述发光器件的第二极与第二电压端连接;所述驱动子电路被配置为:响应于第一扫描信号端的控制,为发光器件提供驱动电流;其特征在于,
所述第二电压端的数量为多个,不同所述第二电压端提供的电压不同;
所述像素电路还包括:通路选择子电路,所述通路选择子电路分别与所述发光器件的第二极以及多个所述第二电压端连接;
所述通路选择子电路被配置为:响应于第二扫描信号端的控制,根据选通控制信号端的选通控制信号,控制所述发光器件的第二极与对应的所述第二电压端导通。
可选的,所述第二电压端的数量包括两个。
进一步可选的,两个所述第二电压端包括第一负压端和第二负压端;
所述通路选择子电路包括第一选通控制单元、第二选通控制单元、第一选通晶体管和第二选通晶体管;
所述第一选通晶体管的控制极与所述第一选通控制单元的输出端连接;第一极与所述发光单元的第二极连接,第二极与所述第一负压端连接;
所述第二选通晶体管的控制极与所述第二选通控制单元的输出端连接;第一极与所述发光单元的第二极连接,第二极与所述第二负压端连接;
所述第一选通控制单元被配置为:响应于第二扫描信号端的控制,将第一选通控制信号写入第一选通晶体管的控制极,以使所述第一选通晶体管导通或者关断;
所述第二选通控制单元被配置为:响应于第二扫描信号端的控制,将第二选通控制信号写入所述第二选通晶体管的控制极,以使所述第二选通晶体管导通或者关断。
进一步可选的,所述第一选通控制单元包括:第一选通晶体管和第一选通电容;所述第一选通控制晶体管的控制极与所述第二扫描信号连接,第一极与所述第一选通晶体管的控制极连接,第二极与选通控制信号端连接;所述第一选通电容的一极与所述第一选通晶体管的控制极连接,另一极与公共电压端连接;
所述第二选通控制单元包括:第二选通控制晶体管和第二选通电容;所述第二选通控制晶体管的控制极与所述第二扫描信号连接,第一极与所述第二选通晶体管的控制极连接,第二极与选通控制信号端连接;所述第二选通电容的一极与所述第二选通晶体管的控制极连接,另一极与公共电压端连接。
可选的,两个所述第二电压端包括第一负压端和第二负压端;
所述通路选择子电路包括第一选通控制单元、第一选通晶体管和第二选通晶体管;所述第一选通晶体管与所述第二选通晶体管的电学特性相反;
所述第一选通晶体管的第一极与所述发光单元的第二极连接,第二极与所述第一负压端连接;
所述第二选通晶体管的第一极与所述发光单元的第二极连接,第二极与所述第二负压端连接;
所述第一选通晶体管的控制极和第二选通晶体管的控制极与所述第一选通控制单元的输出端连接于选通节点;
所述第一选通控制单元被配置为:响应于第二扫描信号端的控制,将第一选通控制信号写入所述选通节点,以使所述第一选通晶体管或者所述第二选通晶体管导通。
进一步可选的,所述第一选通控制单元包括:第一选通控制晶体管和第一选通电容;
所述第一选通控制晶体管的控制极与所述第二扫描信号端连接,第一极与所述选通节点连接,第二极与第一选通控制信号端连接;
所述第一选通电容的一极与所述选通节点连接,另一极与公共电压端连接。
可选的,所述驱动子电路包括:数据写入晶体管、驱动晶体管和存储电容;所述数据写入晶体管的控制极与第一扫描信号端连接,第一极与数据信号端连接,第二极与所述驱动晶体管的控制极、所述存储电容的一极连接于第一节点;
所述驱动晶体管的第一极与第一电压端连接,第二极与所述发光器件的第一极连接;
所述存储电容的另一极与所述第一电压端连接。
可选的,所述像素电路还包括阈值补偿子电路;所述阈值补偿子电路包括:复位晶体管、阈值补偿晶体管、第一发光控制晶体管和第二发光控制晶体管;
所述驱动子电路包括:数据写入晶体管、驱动晶体管和存储电容;所述数据写入晶体管的控制极与第一扫描信号端连接,第一极与数据信号端连接,第二极与所述驱动晶体管的第一极、所述第一发光控制晶体管的第二极连接;所述第一发光控制晶体管的第一极与第一电压端连接,控制极与发光控制电压端连接;所述存储电容的一极与所述第一电压端连接,另一极与所述驱动晶体管的控制极、所述复位晶体管的第一极、所述阈值补偿晶体管的第一极连接于第一节点;
所述驱动晶体管的第二极与所述发光器件的第一极、所述阈值补偿晶体管的第二极、所述第二发光控制晶体管的第一极连接;
所述阈值补偿晶体管的控制极与所述第一扫描信号端连接;
第二发光控制晶体管的控制极与发光控制信号端连接,第二极与所述发光器件的第一极连接。
解决本发明技术问题所采用的另一技术方案是一种显示装置,包括上述任意一种像素电路。
解决本发明技术问题所采用的另一技术方案是一种应用于上述任意一种像素电路的驱动方法,所述驱动方法包括:
向第一扫描信号端和第二扫描信号端写入有效电平,以使选通控制信号端的选通控制信号写入通路选择子电路,控制所述发光器件的第二极与对应的所述第二电压端导通;
所述选通控制信号与所述发光器件的显示灰阶的数值范围相关。
附图说明
图1为本发明的实施例的像素电路的示意图;
图2为图1中提供的像素电路在高灰阶显示时的信号时序图;
图3为图1中提供的像素电路在低灰阶显示时的信号时序图;
图4为本发明的实施例的另一种像素电路的示意图;
图5为图4中提供的像素电路在高灰阶显示时的信号时序图;
图6为图4中提供的像素电路在低灰阶显示时的信号时序图;
图7为本发明的实施例的另一种像素电路的示意图;
图8为图7中提供的像素电路在高灰阶显示时的信号时序图;
图9为图7中提供的像素电路在低灰阶显示时的信号时序图。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。应当理解的是,此处所描述的具体实施方式仅用于说明和解释本发明,并不用于限制本发明。
除非另作定义,本发明实施例使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
实施例1:
如图1至3所示,本实施例提供一种像素电路,包括:驱动子电路和发光器件D;驱动子电路包括驱动晶体管T2,驱动子电路与第一电压端VDD及发光器件D的第一极连接;发光器件D的第二极与第二电压端连接;驱动子电路被配置为:响应于第一扫描信号端Gate_A的控制,为发光器件D提供驱动电流。其中,发光器件D为电流驱动型发光器件D,具体可为LED(Light Emitting Diode;发光二极管)、Mini LED、Micro LED等。发光器件D的显示灰阶与驱动子电路向其输入的驱动电流有关。像素电路的显示功耗和第一电压端VDD与第二电压端的压差(跨压),以及驱动电流相关。发光器件D的显示灰阶不同,驱动电流不同,像素电路的显示功耗也不同。其中,第一电压端VDD与第二电压端之间压差应满足驱动晶体管T2的驱动电压,保证驱动晶体管T2工作于饱和区中。而驱动电流越大,所需的驱动电压也越大,因此,对跨压的需求也更大。现有技术中,为了保证驱动子电路中能够为发光器件D输入对应各显示灰阶的驱动电流,跨压通常较大的定值,以能够满足包括最大显示灰阶在内的***示灰阶的驱动电流。但是如此设置会导致像素电路的功耗较大。特别的是,本实施例中,第二电压端的数量为多个,不同第二电压端提供的电压不同;同时,像素电路还包括:通路选择子电路,通路选择子电路分别与发光器件D的第二极以及多个第二电压端连接;通路选择子电路被配置为:响应于第二扫描信号端Gate_B的控制,根据选通控制信号端的选通控制信号,控制发光器件D的第二极与对应的第二电压端导通。
其中,第一电压端VDD和第二电压端之一为高压端,另一个为低压端。第一电压端VDD为电压源以输出恒定的第一电压,第一电压为正电压;而第二电压端可以为电压源以输出恒定的第二电压,第二电压可以为负电压等。本实施例中,以第一电压端VDD为正电压,第二电压端为负电压为例进行说明。
本实施例提供的像素电路中,设置提供不同电压值的多个第二电压端,并利用通路选择子电路对通路进行选择,使得像素电路在不同显示灰阶显示时,第一电压端VDD能够与不同的第二电压端导通。基于本实施例提供的像素电路,在进行显示时,可以对应显示灰阶,设置不同第二电压端的电压,并在不同显示灰阶显示时,选择导通对应的第二电压端。其中,第二电压端的电压设置时,只要其与第一电压端VDD的跨压能够满足对应显示灰阶的驱动电压需求即可。因此,本实施例中,第一电压端VDD与第二电压端之间的跨压无需一直满足最大显示灰阶,较低显示灰阶时,跨压可以相对降低,从而能够降低像素电路整体的显示功耗,实现低功耗显示。
可选的,本实施例中,第二电压端的数量为两个。现有技术中,像素电路的常规显示灰阶通常有255级,显示灰阶级数较多。而对应每一显示灰阶均设置一个第二电压端,会造成像素电路结构过于复杂,对于像素电路的实际生产具有一定难度。本实施例的像素电路中,优选可设置两个第二电压端,对应一高一低两个不同范围的显示灰阶。当高灰阶显示时,将发光器件D的第二极与其中一个第二电压端导通,此时,第一电压端VDD与第二电压端的跨压为U0;当低灰阶显示时,将发光器件D的第二极与另一个第二电压端导通,第一电压端VDD与该第二电压端的跨压为U1。其中,跨压U1满足低灰阶低电流驱动电压即可,故U1<U0。假定高灰阶显示时,像素总电流为I0,低灰阶显示像素总电流为I1,则在高灰阶显示时,像素电路的功耗为U0*I0,而低灰阶显示时,像素电路的功耗则为U1*I1,相较于现有技术中,低灰阶显示时,像素电路的功耗则为U0*I1,本实施例提供的像素电路在低灰阶显示时的显示功耗更低,能够明显降低像素电路的显示功耗。
为了对本实施例提供的像素电路进行更为清楚的说明,以下以第二电压端的数量为两个进行说明。当然,可以理解的是,在像素电路中,也可以设置三个、四个等多个第二电压端,对应不同范围的显示灰阶,本实施例中并不限制。
如图1所示,本实施例中,两个第二电压端包括第一负压端VSS0和第二负压端VSS1;通路选择子电路包括第一选通控制单元、第二选通控制单元、第一选通晶体管T3和第二选通晶体管T4;第一选通晶体管T3的控制极与第一选通控制单元的输出端连接;第一极与发光单元的第二极连接,第二极与第一负压端VSS0连接;第二选通晶体管T4的控制极与第二选通控制单元的输出端连接;第一极与发光单元的第二极连接,第二极与第二负压端VSS1连接。
第一选通控制单元被配置为:响应于第二扫描信号端Gate_B的控制,将第一选通控制信号写入第一选通晶体管T3的控制极,以使第一选通晶体管T3导通或者关断;第二选通控制单元被配置为:响应于第二扫描信号端Gate_B的控制,将第二选通控制信号写入第二选通晶体管T4的控制极,以使第二选通晶体管T4导通或者关断。
可选的,第一选通控制单元包括:第一选通晶体管T3和第一选通电容C2;第一选通控制晶体管T5的控制极与第二扫描信号连接,第一极与第一选通晶体管T3的控制极连接,第二极与选通控制信号端Data_T1连接;第一选通电容C2的一极与第一选通晶体管T3的控制极连接,另一极与公共电压端VCOM连接。
第二选通控制单元包括:第二选通控制晶体管T6和第二选通电容C3;第二选通控制晶体管T6的控制极与第二扫描信号连接,第一极与第二选通晶体管T4的控制极连接,第二极与选通控制信号端Data_T1连接;第二选通电容C3的一极与第二选通晶体管T4的控制极连接,另一极与公共电压端VCOM连接。
可选的,如图1所示,驱动子电路包括:数据写入晶体管T1、驱动晶体管T2和存储电容C1;数据写入晶体管T1的控制极与第一扫描信号端Gate_A连接,第一极与数据信号端Data_I连接,第二极与驱动晶体管T2的控制极、存储电容C1的一极连接于第一节点N1;驱动晶体管T2的第一极与第一电压端VDD连接,第二极与发光器件D的第一极连接;存储电容C1的另一极与第一电压端VDD连接。
本实施例中,第一扫描信号、第二扫描信号可以相同,即,数据写入晶体管T1的控制极和选通控制晶体管的控制极可以电连接到同一条信号线,接收相同的信号,并减少信号线的数量。又例如,数据写入晶体管T1的控制极和选通控制晶体管的控制极也可以分别电连接至不同的信号线,分别接收相同的信号。
需要说明的是,第一扫描信号、第二扫描信号和补偿控制信号也可以不相同,从而使得数据写入晶体管T1和选通控制晶体管三者可以被分开单独控制,增加控制像素电路的灵活性。
需要说明的是,本实施例方式中,在进行显示时,根据显示灰阶的不同,通过第一选通控制单元和第二选通控制单元的控制,选择第一选通晶体管T3与第二选通晶体管T4中的一者导通。其中,由于第一选通晶体管T3与第二选通晶体管T4分别被第一选通控制单元和第二选通控制单元控制,故二者的电学特性可相同,也可相反。
下面结合图1至3对本实施例的像素电路的驱动过程进行解释说明。其中,以第一负压端VSS0的电压低于第二负压端VSS1的电压,第一选通晶体管T3和第二选通晶体管T4均为P型晶体管为例进行说明。
在高灰阶显示时,如图1和2所示,向第一扫描端和第二扫描端提供有效电平信号。数据写入晶体管T1将数据信号端Data_I提供的数据信号写入驱动晶体管T2的控制极,驱动晶体管T2导通,向发光器件D提供较大驱动电流,以满足高灰阶显示需求;同时,为了满足较大电流驱动,第一选通控制晶体管T5将第一选通控制信号端Data_T1提供的第一选通控制信号(低电平信号)写入第一选通晶体管T3,控制第一选通晶体管T3导通,以使发光器件D的第二极与第一负压端VSS0导通,实现第一电压端VDD与第二电压端之间的较大跨压;第二选通控制晶体管T6将第二选通控制信号端Data_T2提供的第二选通控制信号(高电平信号)写入第二选通晶体管T4,控制第二选通晶体管T4关断。
在低灰阶显示时,如图1和3所示,向第一扫描端和第二扫描端提供有效电平信号。数据写入晶体管T1将数据信号端Data_I提供的数据信号写入驱动晶体管T2的控制极,驱动晶体管T2导通,向发光器件D提供驱动电流,只要能满足低灰阶显示需求即可;第一选通控制晶体管T5将第一选通控制信号端Data_T1提供的第一选通控制信号(高电平信号)写入第一选通晶体管T3,控制第一选通晶体管T3关断;第二选通控制晶体管T6将第二选通控制信号端Data_T2提供的第二选通控制信号(低电平信号)写入第二选通晶体管T4,控制第二选通晶体管T4导通,以使发光器件D的第二极与第二负压端VSS1导通,第一电压端VDD与第二电压端之间跨压相对较小。
实施例2:
如图4-9所示,本实施例提供一种像素电路,与实施例1提供的像素电路相似,同包括驱动子电路,发光器件D,通路选择子电路等。且第二电压端的数量也为两个,分别为第一负压端VSS0和第二负压端VSS1。特别的是,本实施例中,选通控制单元的数量为一个。
具体的,如图4和7所示,本实施例中,通路选择子电路包括第一选通控制单元、第一选通晶体管T3和第二选通晶体管T4;第一选通晶体管T3与第二选通晶体管T4的电学特性相反;第一选通晶体管T3的第一极与发光单元的第二极连接,第二极与第一负压端VSS0连接;第二选通晶体管T4的第一极与发光单元的第二极连接,第二极与第二负压端VSS1连接;第一选通晶体管T3的控制极和第二选通晶体管T4的控制极与第一选通控制单元的输出端连接于选通节点。
第一选通控制单元被配置为:响应于第二扫描信号端Gate_B的控制,将第一选通控制信号写入选通节点N2,以使第一选通晶体管T3或者第二选通晶体管T4导通。
可选的,本实施方式中,第一选通控制单元包括:第一选通控制晶体管T5和第一选通电容C2;第一选通控制晶体管T5的控制极与第二扫描信号端Gate_B连接,第一极与选通节点N2连接,第二极与第一选通控制信号端Data_T1连接;第一选通电容C2的一极与选通节点N2连接,另一极与公共电压端VCOM连接。
本实施例方式中,基于不同电学特性的选通晶体管,在进行显示时,根据显示灰阶的不同,可响应于第二扫描信号,将第一选通控制信号写入选通节点N2,同时对第一选通晶体管T3与第二选通晶体管T4进行控制,使二者中的一者导通,另一者关断。
作为一种实施方式,如图4所示,驱动子电路包括:数据写入晶体管T1、驱动晶体管T2和存储电容C1;数据写入晶体管T1的控制极与第一扫描信号端Gate_A连接,第一极与数据信号端Data_I连接,第二极与驱动晶体管T2的控制极、存储电容C1的一极连接于第一节点N1;驱动晶体管T2的第一极与第一电压端VDD连接,第二极与发光器件D的第一极连接;存储电容C1的另一极与第一电压端VDD连接。
下面结合图4至6对本实施方式的像素电路的驱动过程进行解释说明。其中,以第一负压端VSS0的电压低于第二负压端VSS1的电压,第一选通晶体管T3为P型晶体管,第二选通晶体管T4为N型晶体管为例进行说明。
在高灰阶显示时,如图4和5所示,向第一扫描端和第二扫描端提供有效电平信号。数据写入晶体管T1将数据信号端Data_I提供的数据信号写入驱动晶体管T2的控制极,驱动晶体管T2导通,向发光器件D提供较大驱动电流,以满足高灰阶显示需求;同时,为了满足较大电流驱动,第一选通控制晶体管T5将第一选通控制信号端Data_T1提供的第一选通控制信号(低电平信号)写入第一选通晶体管T3,控制第一选通晶体管T3导通,以使发光器件D的第二极与第一负压端VSS0导通,实现第一电压端VDD与第二电压端之间的较大跨压;同时,由于第二选通晶体管T4与第一选通晶体管T3电学特性相反,其在第一选通控制信号的控制下关断。
在低灰阶显示时,如图4和6所示,向第一扫描端和第二扫描端提供有效电平信号。数据写入晶体管T1将数据信号端Data_I提供的数据信号写入驱动晶体管T2的控制极,驱动晶体管T2导通,向发光器件D提供较小驱动电流,能够灰阶显示需求即可;同时,第一选通控制晶体管T5将第一选通控制信号端Data_T1提供的第一选通控制信号(高电平信号)写入第一选通晶体管T3,控制第一选通晶体管T3关断;同时,由于第二选通晶体管T4导通,第二负压端VSS1与发光器件D的第二极导通。
作为另一种实施方式,如图7所示,本实施例提供的像素电路还包括阈值补偿子电路;阈值补偿子电路包括:复位晶体管T8、阈值补偿晶体管T7、第一发光控制晶体管T9和第二发光控制晶体管T10;驱动子电路包括:数据写入晶体管T1、驱动晶体管T2和存储电容C1;数据写入晶体管T1的控制极与第一扫描信号端Gate_A连接,第一极与数据信号端Data_I连接,第二极与驱动晶体管T2的第一极、第一发光控制晶体管T9的第二极连接;第一发光控制晶体管T9的第一极与第一电压端VDD连接,控制极与发光控制电压端连接;存储电容C1的一极与第一电压端VDD连接,另一极与驱动晶体管T2的控制极、复位晶体管T8的第一极、阈值补偿晶体管T7的第一极连接于第一节点N1;驱动晶体管T2的第二极与发光器件D的第一极、阈值补偿晶体管T7的第二极、第二发光控制晶体管T10的第一极连接;阈值补偿晶体管T7的控制极与第一扫描信号端Gate_A连接;第二发光控制晶体管T10的控制极与发光控制信号端EM连接,第二极与发光器件D的第一极连接。
本实施例中,第一扫描信号、第二扫描信号和补偿控制信号可以相同,即,数据写入晶体管T1的控制极、选通控制晶体管和阈值补偿晶体管T7的控制极可以电连接到同一条信号线,以减少信号线的数量。又例如,数据写入晶体管T1的控制极和阈值补偿晶体管T7的控制极也可以分别电连接至不同的信号线,但是传输的信号相同。
需要说明的是,第一扫描信号、第二扫描信号和补偿控制信号也可以不相同,从而使得数据写入晶体管T1、第一选通控制晶体管T5和阈值补偿晶体管T7三者可以被分开单独控制,增加控制像素电路的灵活性。在本公开实施例中以数据写入晶体管T1的控制极和阈值补偿晶体管T7的控制极同连接第一扫描信号端Gate_A为例进行说明。
同样的,第一发光控制信号和第二发光控制信号可以相同,即,第一发光控制晶体管T9的控制极和第二发光控制晶体管T10的控制极可以电连接到同一条信号线,第一发光控制晶体管T9的控制极和第二发光控制晶体管T10的控制极也可以分别电连接至不同的信号线,但是传输的信号相同。
需要说明的是,当第一发光控制晶体管T9和第二发光控制晶体管T10为不同类型的晶体管,例如,第一发光控制晶体管T9为P型晶体管,而第二发光控制晶体管T10为N型晶体管时,第一发光控制信号和第二发光控制信号也可以不相同,本公开的实施例对此不作限制。在本公开实施例中以第一发光控制晶体管T9和第二发光控制晶体管T10的控制极均连接发光控制信号端EM为例进行说明。
下面结合图7至9对本实施方式的像素电路的驱动过程进行解释说明。其中,以第一负压端VSS0的电压低于第二负压端VSS1的电压,第一选通晶体管T3为P型晶体管,第二选通晶体管T4为N型晶体管为例进行说明。
在复位阶段,向复位信号端RST提供有效电平信号,第一节点N1被复位至相应的初始电压。
在数据写入阶段,向第一扫描信号端Gate_A和第二扫描信号端Gate_B提供有效电平信号,数据写入晶体管T1导通,将数据信号端Data_I提供的数据信号写入驱动晶体管T2的第一极;同时,阈值补偿晶体管T7导通,将阈值补偿电压写入驱动晶体管T2的控制极。其中,在高灰阶显示时,如图7和8所示,为了能够满足较大电流驱动,第一选通控制晶体管T5将第一选通控制信号端Data_T1提供的第一选通控制信号(低电平信号)写入第一选通晶体管T3,控制第一选通晶体管T3导通,以使发光器件D的第二极与第一负压端VSS0导通,实现第一电压端VDD与第二电压端之间的较大跨压;同时,由于第二选通晶体管T4与第一选通晶体管T3电学特性相反,其在第一选通控制信号的控制下关断。在低灰阶显示时,如图7和9所示,驱动晶体管T2向发光器件D提供较小驱动电流,能够灰阶显示需求即可;第一选通控制晶体管T5将第一选通控制信号端Data_T1提供的第一选通控制信号(高电平信号)写入第一选通晶体管T3,控制第一选通晶体管T3关断;同时,由于第二选通晶体管T4导通,第二负压端VSS1与发光器件D的第二极导通。
在发光阶段,向发光控制信号端EM写入有效电平信号,第一发光控制晶体管T9和第二发光控制晶体管T10导通,第一电压端VDD的第一电压信号写入驱动晶体管T2的第一极,驱动晶体管T2导通,向发光器件D写入驱动电流。
实施例3:
本实施例提供一种显示装置,包括实施例1提供的任意一种像素电路。
该显示装置可以为:电子纸、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
实施例4:
本实施例提供一种应用于实施例1或实施例2提供的任意一种像素电路的驱动方法,该驱动方法包括:
向第一扫描信号端和第二扫描信号端写入有效电平,以使选通控制信号端的选通控制信号写入通路选择子电路,控制发光器件的第二极与对应的第二电压端导通;其中,选通控制信号与发光器件的显示灰阶的数值范围相关。
其中,第一电压端和第二电压端之一为高压端,另一个为低压端。第一电压端为电压源以输出恒定的第一电压,第一电压为正电压;而第二电压端可以为电压源以输出恒定的第二电压,第二电压为负电压等。例如,第二电压端VSS可以接地。本实施例中,以第一电压端为正电压,第二电压端为负电压为例进行说明。
可选的,本实施例中,第二电压端VSS的数量可以为两个,分别为第一负压端和第二负压端。其中,以第一负压端的电压低于第二负压端的电压,第一选通晶体管和第二选通晶体管均为P型晶体管为例进行说明。该驱动方法具体可包括:
在高灰阶显示时,向第一扫描端和第二扫描端提供有效电平信号。数据写入晶体管将数据信号端提供的数据信号写入驱动晶体管的控制极,驱动晶体管导通,向发光器件提供较大驱动电流,以满足高灰阶显示需求;同时,为了满足较大电流驱动,选通控制单元将选通控制信号写入第一选通晶体管和第二选通晶体管,控制第一选通晶体管导通,第二选通晶体管关断,以使发光器件的第二极与第一负压端导通,实现第一电压端与第二电压端之间的较大跨压。
在低灰阶显示时,向第一扫描端和第二扫描端提供有效电平信号。数据写入晶体管将数据信号端提供的数据信号写入驱动晶体管的控制极,驱动晶体管导通,向发光器件提供驱动电流,只要能满足低灰阶显示需求即可;选通控制单元将选通控制信号写入第一选通晶体管和第二选通晶体管,控制第一选通晶体管关断,第二选通晶体管导通,以使发光器件的第二极与第二负压端导通,第一电压端与第二电压端之间跨压相对较小。
本实施例提供的像素电路的驱动方法中,在不同显示灰阶显示时,利用通路选择子电路对的第二电压端的连接通路进行选择,使第一电压端VDD能够与不同的第二电压端导通。具体的,可以对应不同显示灰阶,设置不同第二电压端的电压,并在不同显示灰阶显示时,选择导通对应的第二电压端。其中,第二电压端的电压设置时,只要其与第一电压端VDD的跨压能够满足对应显示灰阶的驱动电压需求即可。在本驱动方法中,第一电压端VDD与第二电压端之间的跨压无需全部满足最大显示灰阶,较低显示灰阶时,跨压可以相对降低,从而能够降低像素电路整体的显示功耗,实现低功耗显示。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (10)

1.一种像素电路,包括:驱动子电路和发光器件;所述驱动子电路包括驱动晶体管,所述驱动子电路与第一电压端及发光器件的第一极连接;所述发光器件的第二极与第二电压端连接;所述驱动子电路被配置为:响应于第一扫描信号端的控制,为发光器件提供驱动电流;其特征在于,
所述第二电压端的数量为多个,不同所述第二电压端提供的电压不同;
所述像素电路还包括:通路选择子电路,所述通路选择子电路分别与所述发光器件的第二极以及多个所述第二电压端连接;
所述通路选择子电路被配置为:响应于第二扫描信号端的控制,根据选通控制信号端的选通控制信号,使得所述像素电路在不同显示灰阶显示时,所述第一电压端能够与不同的所述第二电压端导通;其中,所述第二电压端与所述第一电压端的跨压能够满足对应显示灰阶的驱动电压需求。
2.根据权利要求1所述的像素电路,其特征在于,所述第二电压端的数量包括两个。
3.根据权利要求2所述的像素电路,其特征在于,两个所述第二电压端包括第一负压端和第二负压端;
所述通路选择子电路包括第一选通控制单元、第二选通控制单元、第一选通晶体管和第二选通晶体管;
所述第一选通晶体管的控制极与所述第一选通控制单元的输出端连接;第一极与所述发光器件的第二极连接,第二极与所述第一负压端连接;
所述第二选通晶体管的控制极与所述第二选通控制单元的输出端连接;第一极与所述发光器件的第二极连接,第二极与所述第二负压端连接;
所述第一选通控制单元被配置为:响应于第二扫描信号端的控制,将第一选通控制信号写入第一选通晶体管的控制极,以使所述第一选通晶体管导通或者关断;
所述第二选通控制单元被配置为:响应于第二扫描信号端的控制,将第二选通控制信号写入所述第二选通晶体管的控制极,以使所述第二选通晶体管导通或者关断。
4.根据权利要求3所述的像素电路,其特征在于,所述第一选通控制单元包括:第一选通控制晶体管和第一选通电容;所述第一选通控制晶体管的控制极与所述第二扫描信号连接,第一极与所述第一选通晶体管的控制极连接,第二极与选通控制信号端连接;所述第一选通电容的一极与所述第一选通晶体管的控制极连接,另一极与公共电压端连接;
所述第二选通控制单元包括:第二选通控制晶体管和第二选通电容;所述第二选通控制晶体管的控制极与所述第二扫描信号连接,第一极与所述第二选通晶体管的控制极连接,第二极与选通控制信号端连接;所述第二选通电容的一极与所述第二选通晶体管的控制极连接,另一极与公共电压端连接。
5.根据权利要求2所述的像素电路,其特征在于,两个所述第二电压端包括第一负压端和第二负压端;
所述通路选择子电路包括第一选通控制单元、第一选通晶体管和第二选通晶体管;所述第一选通晶体管与所述第二选通晶体管的电学特性相反;
所述第一选通晶体管的第一极与所述发光器件的第二极连接,第二极与所述第一负压端连接;
所述第二选通晶体管的第一极与所述发光器件的第二极连接,第二极与所述第二负压端连接;
所述第一选通晶体管的控制极和第二选通晶体管的控制极与所述第一选通控制单元的输出端连接于选通节点;
所述第一选通控制单元被配置为:响应于第二扫描信号端的控制,将第一选通控制信号写入所述选通节点,以使所述第一选通晶体管或者所述第二选通晶体管导通。
6.根据权利要求5所述的像素电路,其特征在于,所述第一选通控制单元包括:第一选通控制晶体管和第一选通电容;
所述第一选通控制晶体管的控制极与所述第二扫描信号端连接,第一极与所述选通节点连接,第二极与第一选通控制信号端连接;
所述第一选通电容的一极与所述选通节点连接,另一极与公共电压端连接。
7.根据权利要求1所述的像素电路,其特征在于,所述驱动子电路包括:数据写入晶体管、驱动晶体管和存储电容;所述数据写入晶体管的控制极与第一扫描信号端连接,第一极与数据信号端连接,第二极与所述驱动晶体管的控制极、所述存储电容的一极连接于第一节点;
所述驱动晶体管的第一极与第一电压端连接,第二极与所述发光器件的第一极连接;
所述存储电容的另一极与所述第一电压端连接。
8.根据权利要求1所述的像素电路,其特征在于,还包括阈值补偿子电路;所述阈值补偿子电路包括:复位晶体管、阈值补偿晶体管、第一发光控制晶体管和第二发光控制晶体管;
所述驱动子电路包括:数据写入晶体管、驱动晶体管和存储电容;所述数据写入晶体管的控制极与第一扫描信号端连接,第一极与数据信号端连接,第二极与所述驱动晶体管的第一极、所述第一发光控制晶体管的第二极连接;所述第一发光控制晶体管的第一极与第一电压端连接,控制极与发光控制电压端连接;所述存储电容的一极与所述第一电压端连接,另一极与所述驱动晶体管的控制极、所述复位晶体管的第一极、所述阈值补偿晶体管的第一极连接于第一节点;
所述驱动晶体管的第二极与所述发光器件的第一极、所述阈值补偿晶体管的第二极、所述第二发光控制晶体管的第一极连接;
所述阈值补偿晶体管的控制极与所述第一扫描信号端连接;
第二发光控制晶体管的控制极与发光控制信号端连接,第二极与所述发光器件的第一极连接。
9.一种显示装置,其特征在于,包括权利要求1至8中任一项所述的像素电路。
10.一种应用于权利要求1至8中任一项所述的像素电路的驱动方法,其特征在于,所述驱动方法包括:
向第一扫描信号端和第二扫描信号端写入有效电平,以使选通控制信号端的选通控制信号写入通路选择子电路,控制所述发光器件的第二极与对应的所述第二电压端导通;
所述选通控制信号与所述发光器件的显示灰阶的数值范围相关。
CN202010982629.6A 2020-09-17 2020-09-17 像素电路及其驱动方法、显示装置 Active CN114283739B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010982629.6A CN114283739B (zh) 2020-09-17 2020-09-17 像素电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010982629.6A CN114283739B (zh) 2020-09-17 2020-09-17 像素电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN114283739A CN114283739A (zh) 2022-04-05
CN114283739B true CN114283739B (zh) 2023-08-15

Family

ID=80867366

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010982629.6A Active CN114283739B (zh) 2020-09-17 2020-09-17 像素电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN114283739B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024045116A1 (zh) * 2022-09-01 2024-03-07 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
TWI830435B (zh) * 2022-10-14 2024-01-21 友達光電股份有限公司 畫素電路

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101086819A (zh) * 2006-06-05 2007-12-12 三星Sdi株式会社 驱动电路及其有机电致发光显示器
CN102087829A (zh) * 2009-12-07 2011-06-08 索尼公司 显示器件、驱动显示器件的方法和电子装置
CN102714020A (zh) * 2009-12-06 2012-10-03 伊格尼斯创新公司 用于amoled像素驱动器的功率节约的***和方法
CN103177693A (zh) * 2013-01-22 2013-06-26 友达光电股份有限公司 有机发光二极管显示装置及其驱动方法
CN110021260A (zh) * 2018-06-27 2019-07-16 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN110111731A (zh) * 2018-02-01 2019-08-09 三星显示有限公司 显示装置及其驱动方法
CN111312158A (zh) * 2020-03-04 2020-06-19 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN111354315A (zh) * 2020-04-15 2020-06-30 京东方科技集团股份有限公司 显示面板及显示装置、像素驱动方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102040843B1 (ko) * 2011-01-04 2019-11-06 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동 방법
KR102048075B1 (ko) * 2013-02-27 2019-11-25 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101086819A (zh) * 2006-06-05 2007-12-12 三星Sdi株式会社 驱动电路及其有机电致发光显示器
CN102714020A (zh) * 2009-12-06 2012-10-03 伊格尼斯创新公司 用于amoled像素驱动器的功率节约的***和方法
CN102087829A (zh) * 2009-12-07 2011-06-08 索尼公司 显示器件、驱动显示器件的方法和电子装置
CN103177693A (zh) * 2013-01-22 2013-06-26 友达光电股份有限公司 有机发光二极管显示装置及其驱动方法
CN110111731A (zh) * 2018-02-01 2019-08-09 三星显示有限公司 显示装置及其驱动方法
CN110021260A (zh) * 2018-06-27 2019-07-16 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN111312158A (zh) * 2020-03-04 2020-06-19 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN111354315A (zh) * 2020-04-15 2020-06-30 京东方科技集团股份有限公司 显示面板及显示装置、像素驱动方法

Also Published As

Publication number Publication date
CN114283739A (zh) 2022-04-05

Similar Documents

Publication Publication Date Title
US12002414B2 (en) Display panel and display device
CN111243514B (zh) 像素驱动电路及其驱动方法、显示面板
US9262966B2 (en) Pixel circuit, display panel and display apparatus
EP3159879B1 (en) Pixel circuit and display device
US11450270B2 (en) Pixel circuit and method of driving the same, display device
CN111223447A (zh) 一种像素电路和显示面板
CN111179820A (zh) 一种像素电路及显示面板
CN111243498B (zh) 像素电路及其驱动方法、显示装置
CN210667751U (zh) 显示基板和显示装置
CN110930944B (zh) 显示面板的驱动方法和显示装置
US11626065B2 (en) Display substrate, driving method thereof and display device
CN114283739B (zh) 像素电路及其驱动方法、显示装置
CN111402809B (zh) 一种显示面板和显示装置
CN113643661B (zh) 一种显示面板及显示装置
CN114093301B (zh) 显示装置、像素驱动电路及其驱动方法
CN113035927B (zh) 显示基板和显示装置
CN113707086B (zh) 像素补偿电路及其驱动方法、显示面板和显示装置
EP4343744A1 (en) Drive circuit and display panel
CN114093300B (zh) 像素电路及其驱动方法、显示基板、显示装置
US11158255B2 (en) Display driving method, display driving device, and display device
CN113409874A (zh) 移位寄存器、显示面板及显示装置
US20220139297A1 (en) Drive circuit, driving method thereof and display device
CN113889029B (zh) 一种显示面板、显示装置及数据写入方法
CN117456924B (zh) 一种驱动电路和显示装置
EP4053833A1 (en) Shift register unit and driving method therefor, gate driver circuit, and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant