CN114220404A - 改善显示均匀性的方法、装置及终端设备 - Google Patents

改善显示均匀性的方法、装置及终端设备 Download PDF

Info

Publication number
CN114220404A
CN114220404A CN202111512911.9A CN202111512911A CN114220404A CN 114220404 A CN114220404 A CN 114220404A CN 202111512911 A CN202111512911 A CN 202111512911A CN 114220404 A CN114220404 A CN 114220404A
Authority
CN
China
Prior art keywords
preset
response time
value
adjusting
pixel unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111512911.9A
Other languages
English (en)
Other versions
CN114220404B (zh
Inventor
王怡然
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Chongqing HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN202111512911.9A priority Critical patent/CN114220404B/zh
Publication of CN114220404A publication Critical patent/CN114220404A/zh
Application granted granted Critical
Publication of CN114220404B publication Critical patent/CN114220404B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请适用于显示技术领域,提供了改善显示均匀性的方法、装置及终端设备。本申请实施例中获取显示面板上像素单元从第一预设灰阶显示至第二预设灰阶的响应时间;当上述响应时间不符合预设的时间范围时,计算上述响应时间与预设的目标响应时间之间的差值,并根据上述差值确定调节方式;根据上述调节方式对上述像素单元的存储电容值进行调节,直至调节后的像素单元的响应时间符合上述时间范围,从而致使显示面板的画面均匀显示。

Description

改善显示均匀性的方法、装置及终端设备
技术领域
本申请属于显示技术领域,尤其涉及改善显示均匀性的方法、装置及终端设备。
背景技术
随着科学技术的不断发展,液晶电视、液晶显示器等各种液晶显示设备不断普及,广泛应用于住宅、商场、办公楼等各种需要进行信息显示的场所,为人们的生产和生活带来了便利。而随之而来的就是对各种液晶显示设备的显示面板的需求越来越高。
显示面板内的电路结构采取TFT阵列的形式,每个TFT能够控制像素单元中的像素电极的充放电,从而能够改变像素电极的两端的电压,改变液晶分子的旋转方向,起到了控制光透过率的作用。
由于工艺制程原因,在显示面板显示的过程中与像素单元连接的扫描线和数据线上会产生寄生电容和寄生电阻。而它们的存在会导致信号到达扫描线和数据线远端时产生延迟和失真,致使扫描线和数据线远端的像素单元的充电时间缩短,从而远端的像素单元到达不了目标电压或者较晚到达目标电压,最终导致了显示面板的画面显示不均匀。
发明内容
本申请实施例提供了改善显示均匀性的方法、装置及终端设备,可以解决显示面板的画面显示不均匀的问题。
第一方面,本申请实施例提供了一种改善显示均匀性的方法,包括:
获取显示面板上像素单元从第一预设灰阶显示至第二预设灰阶的响应时间;
当上述响应时间不符合预设的时间范围时,计算上述响应时间与预设的目标响应时间之间的差值,并根据上述差值确定调节方式;
根据上述调节方式对上述像素单元的存储电容值进行调节,直至调节后的像素单元的响应时间符合上述时间范围。
第二方面,本申请实施例提供了一种改善显示均匀性的装置,包括:
获取模块,用于获取显示面板上像素单元从第一预设灰阶显示至第二预设灰阶的响应时间;
计算模块,用于当上述响应时间不符合预设的时间范围时,计算上述响应时间与预设的目标响应时间之间的差值,并根据上述差值确定调节方式;
调节模块,用于根据上述调节方式对上述像素单元的存储电容值进行调节,直至调节后的像素单元的响应时间符合上述时间范围。
第三方面,本申请实施例提供了一种终端设备,包括存储器、处理器以及存储在上述存储器中并可在上述处理器上运行的计算机程序,上述处理器执行上述计算机程序时实现上述任一种改善显示均匀性的方法的步骤。
第四方面,本申请实施例提供了一种计算机可读存储介质,上述计算机可读存储介质存储有计算机程序,上述的计算机程序被处理器执行时实现上述任一种改善显示均匀性的方法的步骤。
第五方面,本申请实施例提供了一种计算机程序产品,当计算机程序产品在终端设备上运行时,使得终端设备执行上述第一方面中任一种改善显示均匀性的方法。
本申请实施例中通过获取显示面板上像素单元从第一预设灰阶显示至第二预设灰阶的响应时间,来对显示面板上各个像素单元的响应时间进行判断,当上述响应时间不符合预设的时间范围时,说明该像素单元的响应时间不符合要求,则计算上述响应时间与预设的目标响应时间之间的差值,并根据上述差值确定调节方式,再根据上述调节方式对上述像素单元的存储电容值进行调节,通过对存储电容值调节来更改不符合要求的像素单元的响应时间,直至调节后的像素单元的响应时间符合上述时间范围,说明像素单元的响应时间符合要求,从而通过调节存储电容值促使显示面板上各个像素单元的响应时间趋于一致,避免了显示面板上某些像素单元到达不了目标电压或者较晚到达目标电压的情况,致使显示面板的画面均匀显示。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的改善显示均匀性的方法的第一种流程示意图;
图2是本申请实施例提供的改善显示均匀性的方法的第二种流程示意图;
图3是本申请实施例提供的改善显示均匀性的方法的第三种流程示意图;
图4是本申请实施例提供的改善显示均匀性的装置的结构示意图;
图5是本申请实施例提供的终端设备的结构示意图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定***结构、技术之类的具体细节,以便透彻理解本申请实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本申请。在其它情况中,省略对众所周知的***、装置、电路以及方法的详细说明,以免不必要的细节妨碍本申请的描述。
应当理解,当在本申请说明书和所附权利要求书中使用时,术语“包括”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在本申请说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
另外,在本申请说明书和所附权利要求书的描述中,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
图1所示为本申请实施例中一种改善显示均匀性的方法的流程示意图,该方法的执行主体可以是终端设备,如图1所示,上述改善显示均匀性的方法可以包括如下步骤:
步骤S101、获取显示面板上像素单元从第一预设灰阶显示至第二预设灰阶的响应时间。
在本实施例中,终端设备可以通过仪器对像素单元从第一预设灰阶显示至第二预设灰阶的过程中的电压压差进行测量以获取该像素单元的电压压差,从而通过所获取的电压压差确定像素单元的响应时间。其中,若像素单元对应的设计架构为256灰阶,则上述第一预设灰阶可以设为0灰阶,上述第二预设灰阶可以设为255灰阶。
具体地,因有时由于外界因素导致电压压差存在一些浮动,为提高测量结果的准确性,可以待电压压差等于开始计时阈值时再开始对该像素单元的响应时间进行计时,而且,由于电容充电从理论上来说充到显示对应灰阶的电压所花费的时间可以是无穷大,故可以待像素单元的电压压差等于结束计时阈值时停止对响应时间的计时,可以理解的是,上述结束计时阈值对应的电压压差可以满足像素单元从第一预设灰阶显示至第二预设灰阶的电压需求,且上述开始计时阈值和上述结束计时阈值可以是像素单元从第一预设灰阶显示至第二预设灰阶的电压压差和对应的阈值系数的乘积,例如,若设定上述开始计时阈值的阈值系数为10%,以及上述结束计时阈值的阈值系数为90%,则上述开始计时阈值=10%*从第一预设灰阶显示至第二预设灰阶的电压压差,上述结束计时阈值=90%*从第一预设灰阶显示至第二预设灰阶的电压压差。
可以理解的是,因本方案是为解决显示面板显示不均匀的问题,故需对显示面板的各个像素单元均进行从第一预设灰阶显示至第二预设灰阶的响应时间的确定,以便于同时或依次对显示面板的各个像素单元进行判断,以确定是否需对该像素单元进行调节。
示例性地,设定上述显示面板上有81个像素单元,如下表所示,表中包括排布在扫描线(记为Gate线)G1至G9以及数据线(记为Source线)S1至S9上的各个像素单元的响应时间,其中,Gate线的开启顺序由上至下,Source线的输入顺序由左至右;表中的响应时间T为标准响应时间。从表中可以看出由于寄生电容和寄生电阻的存在,导致Gate线和Source线上各个像素单元到达某一灰阶的响应时间会随着相对初始位置距离的变远而变大,该初始位置为表中的(G1,S1)位置,从而导致Gate线和Source线上远端的像素单元有可能达不到目标电压或较晚达到目标电压,致使显示面板的画面显示不均匀,显示效果不好。
S1 S2 S3 S4 S5 S6 S7 S8 S9
G1 0.8T 0.85T 0.85T 0.9T 0.9T 0.95T 0.95T T T
G2 0.85T 0.85T 0.9T 0.9T 0.95T 0.95T T T T
G3 0.85T 0.9T 0.9T 0.95T 0.95T T T T 1.05T
G4 0.9T 0.9T 0.95T 0.95T T T T 1.05T 1.05T
G5 0.9T 0.95T 0.95T T T T 1.05T 1.05T 1.1T
G6 0.95T 0.95T T T T 1.05T 1.05T 1.1T 1.1T
G7 0.95T T T T 1.05T 1.05T 1.1T 1.1T 1.15T
G8 T T T 1.05T 1.05T 1.1T 1.1T 1.15T 1.15T
G9 T T 1.05T 1.05T 1.1T 1.1T 1.15T 1.15T 1.2T
步骤S102、判断响应时间是否符合预设的时间范围;
若是,则执行步骤S103,若否,则执行步骤S104及后续步骤。
在本实施例中,上述预设时间范围为贴近标准响应时间T的范围,从而通过判断像素单元的响应时间是否符合贴近标准响应时间的范围,来确定是否需对该像素单元进行调节,以达到调节后的像素单元符合该时间范围的目的,从而最终实现显示面板上的各个像素单元的响应时间趋于一致的目的,其中,上述时间范围可以为【0.99T,1.01T】,具体可根据用户所需精度进行设定。
步骤S103、对像素单元的当前存储电容值进行记录。
在本实施例中,若上述响应时间符合时间范围,说明上述像素单元的当前响应时间符合要求,故不需对该像素单元的当前存储电容值进行调节,可以对该像素单元的位置和其当前存储电容值进行记录,以便于在后期面对同型号显示面板时对相同位置时以记录的数据为标准对存储电容值进行修改,满足制程加工需求。其中,上述当前响应时间包括未对像素单元进行调节时像素单元的响应时间和对像素单元进行调节后的像素单元的响应时间。
可以理解的是,显示面板生产出来未进行调节测试时,其面板上的各个像素单元的存储电容值一致,将该存储电容值记为标准存储电容值C,若上述当前响应时间为未对像素单元进行调节时像素单元的响应时间,则该当前响应时间对应的像素单元的存储电容值为上述标准存储电容值C;若上述当前响应时间为对像素单元进行调节后的像素单元的响应时间,则将像素单元的当前存储电容值进行记录。
步骤S104、计算响应时间与预设的目标响应时间之间的差值,并根据差值确定调节方式。
在本实施例中,若上述响应时间不符合时间范围,说明需对该不符合时间范围的像素单元进行调节,则计算出响应时间的偏差结果,以根据偏差结果确定对像素单元的调节方式,该偏差结果为响应时间与预设的目标响应时间之间的差值,该目标响应时间为上述确定时间范围的标准响应时间T。
示例性地,若当前像素单元第一次测量其从第一预设灰阶显示至第二预设灰阶的响应时间为T1,且T1不符合上述时间范围,则响应时间与预设的目标响应时间之间的差值Δt=T-T1
在一个实施例中,如图2所示,在步骤S104之前需确定出目标响应时间,具体可以包括:
步骤S201、从显示面板上确定第一预设数量的待处理像素单元。
在本实施例中,为提高目标响应时间的准确性,可以从显示面板上选取第一预设数量的待处理像素单元,以对该第一预设数量的待处理像素单元进行处理。可以理解的是,显示面板上存在的待处理像素单元的数量大于等于第一预设数量。
在一个实施例中,上述步骤S201可以包括:终端设备将显示面板均等划分为第一预设数量的区块,并分别确定第一预设数量的区块的中心位置,将各个区块的中心位置的像素单元确定为待处理像素单元,从而得到第一预设数量的待处理像素单元。
在一个实施例中,步骤S201可以包括:终端设备将显示面板均等划分为第三预设数量的区块,该区块对应一个待处理像素单元,因一般响应时间趋于标准响应时间的像素单元位于第一行扫描线和第一列数据线的最远端之间的连接线附近,即上表中的(G1,S9)位置和(G9,S1)位置之间的连接线附近,所以可根据第三预设数量的区块对应的区块位置按照预设的选取的规则从第三预设数量的区块中选取第一预设数量的区块,例如连接线附近位置的区块数量为整体数量的1/2,整体数量中的剩余数量从面板上随机选取或优先选取特定位置等,该整体数量为上述第一预设数量,从而根据选取的第一预设数量的区块位置确定第一预设数量的待处理像素单元。
步骤S202、确定第一预设数量的待处理像素单元从第一预设灰阶显示至第二预设灰阶的待处理响应时间。
在一个实施例中,步骤S202中确定待处理像素单元的待处理响应时间具体可以包括:终端设备获取待处理像素单元从第一预设灰阶显示至第二预设灰阶的电压压差,再根据电压压差确定开始计时阈值和结束计时阈值,即电压压差和对应阈值系数的乘积,例如,开始计时阈值等于10%*电压压差,结束计时阈值等于90%*电压压差。当检测到初始像素单元的电压压差等于开始计时阈值时进行计时操作,并在检测到待处理像素单元的电压压差等于结束计时阈值时停止计时,得到计时时间,从而通过统一起始时间致使各个像素单元达到对应电压压差的时间更为接近,致使最终得到的目标响应时间更为准确,再将计时时间确定为待处理响应时间。其中,上述初始像素单元为与待处理像素单元同一行的第一个像素单元,即上表中(G1,S1)位置的像素单元。
示例性地,设定当前扫描线G1上存在3个像素单元,依次为第一像素单元、第二像素单元、第三像素单元,当前需测量第三像素单元的待处理响应时间,那么待检测到第一像素单元的电压压差等于10%*电压压差时,开始计时,直至检测到第三像素单元的电压压差等于90%*电压压差时,停止计时,将该计时时间确定为第三像素单元的待处理响应时间。
步骤S203、根据第一预设数量的待处理响应时间确定目标响应时间。
在本实施例中,终端设备可对得到的第一预设数量的待处理响应时间进行处理得到目标响应时间,从而在改善效果一致的情况下对显示面板上的各个像素单元的改动最小。
在一个实施例中,步骤S203可以包括:终端设备确定第一预设数量的待处理响应时间中的最大值和最小值,再根据最大值和最小值按时间均等划分第二预设数量的时间段,从第二预设数量的时间段中选取待处理响应时间的数量最多的目标时间段,并对目标时间段中的各个待处理响应时间进行均衡化处理,确定目标响应时间。
具体地,上述均衡化处理包括选取众数、求平均数、选取中值等,例如上述目标时间段中存在100个待处理响应时间,可从100个待处理响应时间中选取其中的众数确定为目标响应时间。
步骤S105、根据调节方式对像素单元的存储电容值进行调节。
在本实施例中,终端设备根据确定出的调节方式对像素单元的存储电容值进行调节,从而减小或增大像素单元的存储电容值,可以理解的是,存储电容值的减小可以使像素单元的电压响应时间变小,从而促使像素单元变快到达某一灰阶对应的目标电压的速度,可以改善显示面板的Gate线和Source线远端充电时间不足而导致的像素单元无法显示某一灰阶或较晚显示某一灰阶的问题;而相应地,存储电容值的减小可以使像素单元的电压响应时间变大,从而促使像素单元变慢到达某一灰阶对应的目标电压的速度,可以改善显示面板的Gate线和Source线远近端充电时间不一致而导致的显示面板性能不好的问题。
在一个实施例中,如图3所示,上述调节方式可以包括存储电容值的调节方向和该方向上的调节值,且该调节值还可以包括目标距离和目标面积,具体的上述步骤S104可以包括:
步骤S301、根据差值的正负确定调节方式中的调节方向。
在本实施例中,上述调节方向包括增大调节或减小调节,即增大像素单元的存储电容值或减小像素单元的存储电容值。可以理解的是,在显示面板上Gate线和Source线近端的像素单元的响应时间较目标响应时间来说较小,Gate线和Source线远端的响应时间较目标响应时间来说较大,所以如果差值为负,则说明像素单元位于Gate线和Source线远端,相应地,需将该像素单元的响应时间调小,即减小像素单元的存储电容值;而如果差值为正,则说明像素单元位于Gate线和Source线近端,相应地,需将该像素单元的响应时间调大,即增大像素单元的存储电容值。
步骤S302、根据差值的绝对值确定调节方式中的调节值。
在本实施例中,上述调节值为像素单元的存储电容值每次调节所需的值,即像素单元的存储电容值增大的值或减小的值。
在一个实施例中,终端设备可以预设几个阈值,以不同阈值范围对应不同的调节值,来提高存储电容值调节的精准度,避免将存储电容值调节过多,例如,出现在增大调节之后通过数值比对,还需再次减小调节的情况。
具体地,上述根据差值的绝对值确定调节方式中的调节值可以包括:终端设备预先设置第一预设阈值和第二预设阈值,该第一预设阈值大于第二预设阈值,此外,还预先设置第一预设调节值、第二预设调节值和第三预设调节值,该第一预设调节值大于第二预设调节值,第二预设调节值大于第三预设调节值,最后根据差值绝对值进行比对。若差值的绝对值大于第一预设阈值,说明像素单元的响应时间与目标响应时间的相差过大,则调节方式中的调节值可以为第一预设调节值;若差值的绝对值大于第二预设阈值,且小于等于第一预设阈值,说明像素单元的响应时间与目标响应时间的相差较大,则调节方式中的调节值可以为第二预设调节值;若差值的绝对值小于等于第二预设阈值,说明像素单元的响应时间与目标响应时间的相差较小,则调节方式中的调节值可以为第三预设调节值。
可选地,为提高数据判断准确性,致使存储电容值的调节更为精准,上述第一预设阈值和第二预设阈值可根据像素单元第一次判断时得到的差值绝对值乘以对应的阈值系数进行确定,例如,若设定第一预设阈值对应的阈值系数为0.5、第二预设阈值对应阈值的系数为0.1,则第一预设阈值为0.5*Δt绝对值,第二预设阈值为0.1*Δt绝对值。
可选地,为提高数据判断准确性,致使存储电容值的调节更为精准,上述第一预设调节值、第二预设调节值和第三预设调节值可根据像素单元第一次测量时的存储电容值乘以对应的阈值系数进行确定,该存储电容值为上述标准存储电容值C,例如若设定第一预设调节值对应的阈值系数为0.1、第二预设调节值对应的阈值系数为0.05、第三预设调节值对应的阈值系数为0.005,则第一预设调节值为0.1*C,第二预设调节值为0.05*C,第三预设调节值为0.005*C。可以理解的是,若每次调节均利用第一预设调节值,且存储电容值的调节方向为减小调节,则该像素单元的存储电容值的变化为C、0.9C、0.8C、0.7C,而无论用哪个调节值,最多可以利用第一预设调节值将存储电容值调节至0.1C,若存储电容值减小调节至0.1C仍未促使响应时间达到时间范围,则将该存储电容值确定为0.1C,而增大调节则反之。
步骤S304、根据预设公式确定调节值对应的目标距离和/或目标面积。
在本实施例中,终端设备可以根据确定存储电容值的公式,来调整存储电容值的大小,上述确定存储电容值C的公式为:
C=εS/4πkd
其中,上述ε为常数;上述S为存储电容值对应的极板面积,即上述目标面积;上述k为静电力常量,在确定存储电容的制作材料时即可确定k值;上述d为存储电容值对应的极板之间的距离,即上述目标距离。
可以理解的是,通过确定存储电容值C的公式即可得到终端设备可通过增大目标面积和/或减小目标距离,来增大存储电容值;相应地,终端设备可通过减小目标面积和/或增大目标距离,来减小存储电容值。
相应地,上述步骤S105可以包括:
步骤S304、根据目标距离和/或目标面积以调节方向对像素单元的存储电容值进行调节。
在本实施例中,终端设备在得到目标距离和/或目标面积的调节值,并确定出调节方向后,再根据调节方向对应的调节值的增大或减小进行调节,以使存储电容值增大或减小。例如,若利用第一预设调节值进行调节,且当前需减小存储电容值,则终端设备可减小目标面积为其原面积的1.1或增大目标距离为其原距离的0.9,从而减小像素单元的存储电容值至0.9C。
具体地,终端设备可在制程过程中对修改后的嵌刻到玻璃基板上的存储电容进行测试,以取得该像素单元修改后的存储电容值。
步骤S106、判断调节后的像素单元的响应时间是否符合时间范围。
若是,则执行步骤S103,若否,则执行步骤S104及后续步骤。
在本实施例中,如下表所示,通过上述步骤可将显示面板上的响应时间不符合时间范围的像素单元的存储电容值进行调节,致使显示面板上的各个像素单元的响应时间均符合时间范围,下表为显示面板各个位置的响应时间符合时间范围的像素单元的存储电容值。
Figure BDA0003405588900000111
Figure BDA0003405588900000121
可以理解的是,通过改变显示面板的工艺制程,致使位于扫描线和数据线远端的像素单元的存储电容值变小,促使远端在有信号延迟或失真的情况下可以解决远端充电时间过短达不到或较晚达到目标灰阶电压的问题,从而在充电时间较短的情况下也能快速到达目标电压,使远近端的充电效果趋于一致,显示面板的显示效果更加均匀,还可使近端的存储电容值变大,从而面板的各区域的响应特性趋于一致,使面板具有更好的性能,有效改善显示面板的显示效果。
本申请实施例中通过获取显示面板上像素单元从第一预设灰阶显示至第二预设灰阶的响应时间,来对显示面板上各个像素单元的响应时间进行判断,当上述响应时间不符合预设的时间范围时,说明该像素单元的响应时间不符合要求,则计算上述响应时间与预设的目标响应时间之间的差值,并根据上述差值确定调节方式,再根据上述调节方式对上述像素单元的存储电容值进行调节,通过对存储电容值调节来更改不符合要求的像素单元的响应时间,直至调节后的像素单元的响应时间符合上述时间范围,说明像素单元的响应时间符合要求,从而通过调节存储电容值促使显示面板上各个像素单元的响应时间趋于一致,避免了显示面板上某些像素单元到达不了目标电压或者较晚到达目标电压的情况,致使显示面板的画面均匀显示。
应理解,上述实施例中各步骤的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
对应于上文所述的一种改善显示均匀性的方法,图4所示为本申请实施例中一种改善显示均匀性的装置的结构示意图,如图4所示,上述改善显示均匀性的装置可以包括:
获取模块401,用于获取显示面板上像素单元从第一预设灰阶显示至第二预设灰阶的响应时间。
计算模块402,用于当响应时间不符合预设的时间范围时,计算响应时间与预设的目标响应时间之间的差值,并根据差值确定调节方式。
调节模块403,用于根据调节方式对像素单元的存储电容值进行调节,直至调节后的像素单元的响应时间符合时间范围。
在一个实施例中,上述改善显示均匀性的装置还可以包括:
单元确定模块,用于从显示面板上确定第一预设数量的待处理像素单元。
第一时间确定模块,用于确定第一预设数量的待处理像素单元从第一预设灰阶显示至第二预设灰阶的待处理响应时间。
第二时间确定模块,用于根据第一预设数量的待处理响应时间确定目标响应时间。
在一个实施例中,上述单元确定模块可以包括:
划分单元,用于将显示面板均等划分为第一预设数量的区块。
位置确定单元,用于确定第一预设数量的区块的中心位置,将中心位置的像素单元确定为待处理像素单元。
在一个实施例中,上述第一时间确定模块可以包括:
阈值确定单元,用于获取待处理像素单元从第一预设灰阶显示至第二预设灰阶的电压压差,根据电压压差确定开始计时阈值和结束计时阈值。
检测单元,用于当检测到初始像素单元的电压压差等于开始计时阈值时进行计时操作,并在检测到待处理像素单元的电压压差等于结束计时阈值时停止计时,得到计时时间;初始像素单元为与待处理像素单元同一行的第一个像素单元。
第一时间确定单元,用于将计时时间确定为待处理响应时间。
在一个实施例中,上述第二时间确定模块可以包括:
第二时间确定单元,用于确定第一预设数量的待处理响应时间中的最大值和最小值。
选取单元,用于根据最大值和最小值按时间均等划分第二预设数量的时间段,从第二预设数量的时间段中选取待处理响应时间的数量最多的目标时间段。
处理单元,用于对目标时间段中的各个待处理响应时间进行均衡化处理,确定目标响应时间。
在一个实施例中,上述计算模块402可以包括:
方向确定单元,用于根据差值的正负确定调节方式中的调节方向。
调节值确定单元,用于根据差值的绝对值确定调节方式中的调节值。
调节信息确定单元,用于根据预设公式确定调节值对应的目标距离和/或目标面积;目标距离为存储电容值对应的极板之间的距离;目标面积为存储电容值对应的极板面积。
相应地,上述调节模块403可以包括:
调节单元,用于根据目标距离和/或目标面积以调节方向对像素单元的存储电容值进行调节。
在一个实施例中,上述调节值确定单元可以包括:
第一调节值确定子单元,用于若差值的绝对值大于第一预设阈值,则调节方式中的调节值为第一预设调节值。
第二调节值确定子单元,用于若差值的绝对值大于第二预设阈值,且小于等于第一预设阈值,则调节方式中的调节值为第二预设调节值。
第三调节值确定子单元,用于若差值的绝对值小于等于第二预设阈值,则调节方式中的调节值为第三预设调节值;第一预设调节值大于第二预设调节值,第二预设调节值大于第三预设调节值。
本申请实施例中通过获取显示面板上像素单元从第一预设灰阶显示至第二预设灰阶的响应时间,来对显示面板上各个像素单元的响应时间进行判断,当上述响应时间不符合预设的时间范围时,说明该像素单元的响应时间不符合要求,则计算上述响应时间与预设的目标响应时间之间的差值,并根据上述差值确定调节方式,再根据上述调节方式对上述像素单元的存储电容值进行调节,通过对存储电容值调节来更改不符合要求的像素单元的响应时间,直至调节后的像素单元的响应时间符合上述时间范围,说明像素单元的响应时间符合要求,从而通过调节存储电容值促使显示面板上各个像素单元的响应时间趋于一致,避免了显示面板上某些像素单元到达不了目标电压或者较晚到达目标电压的情况,致使显示面板的画面均匀显示。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的装置和模块的具体工作过程,可以参考前述***实施例以及方法实施例中的对应过程,在此不再赘述。
图5为本申请实施例提供的终端设备的结构示意图。为了便于说明,仅示出了与本申请实施例相关的部分。
如图5所示,该实施例的终端设备5包括:至少一个处理器500(图5中仅示出一个),与上述处理器500连接的存储器501,以及存储在上述存储器501中并可在上述至少一个处理器500上运行的计算机程序502,例如改善显示均匀性的程序。上述处理器500执行上述计算机程序502时实现上述各个改善显示均匀性的方法实施例中的步骤,例如图1所示的步骤S101至S106。或者,上述处理器500执行上述计算机程序502时实现上述各装置实施例中各模块的功能,例如图4所示模块401至403的功能。
示例性的,上述计算机程序502可以被分割成一个或多个模块,上述一个或者多个模块被存储在上述存储器501中,并由上述处理器500执行,以完成本申请。上述一个或多个模块可以是能够完成特定功能的一系列计算机程序指令段,该指令段用于描述上述计算机程序502在上述终端设备5中的执行过程。例如,上述计算机程序502可以被分割成获取模块401、计算模块402、调节模块403,各模块具体功能如下:
获取模块401,用于获取显示面板上像素单元从第一预设灰阶显示至第二预设灰阶的响应时间;
计算模块402,用于当响应时间不符合预设的时间范围时,计算响应时间与预设的目标响应时间之间的差值,并根据差值确定调节方式;
调节模块403,用于根据调节方式对像素单元的存储电容值进行调节,直至调节后的像素单元的响应时间符合时间范围。
上述终端设备5可包括,但不仅限于,处理器500、存储器501。本领域技术人员可以理解,图5仅仅是终端设备5的举例,并不构成对终端设备5的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件,例如还可以包括输入输出设备、网络接入设备、总线等。
所称处理器500可以是中央处理单元(Central Processing Unit,CPU),该处理器500还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
上述存储器501在一些实施例中可以是上述终端设备5的内部存储单元,例如终端设备5的硬盘或内存。上述存储器501在另一些实施例中也可以是上述终端设备5的外部存储设备,例如上述终端设备5上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)等。进一步地,上述存储器501还可以既包括上述终端设备5的内部存储单元也包括外部存储设备。上述存储器501用于存储操作***、应用程序、引导装载程序(Boot Loader)、数据以及其他程序等,例如上述计算机程序的程序代码等。上述存储器501还可以用于暂时地存储已经输出或者将要输出的数据。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将上述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。上述***中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
在本申请所提供的实施例中,应该理解到,所揭露的装置/终端设备和方法,可以通过其它的方式实现。例如,以上所描述的装置/终端设备实施例仅仅是示意性的,例如,上述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通讯连接可以是通过一些接口,装置或单元的间接耦合或通讯连接,可以是电性,机械或其它的形式。
上述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
上述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关的硬件来完成,上述的计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。其中,上述计算机程序包括计算机程序代码,上述计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。上述计算机可读介质至少可以包括:能够将计算机程序代码携带到拍照装置/终端设备的任何实体或装置、记录介质、计算机存储器、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,RandomAccess Memory)、电载波信号、电信信号以及软件分发介质。例如U盘、移动硬盘、磁碟或者光盘等。在某些司法管辖区,根据立法和专利实践,计算机可读介质不可以是电载波信号和电信信号。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (10)

1.一种改善显示均匀性的方法,其特征在于,包括以下步骤:
获取显示面板上像素单元从第一预设灰阶显示至第二预设灰阶的响应时间;
当所述响应时间不符合预设的时间范围时,计算所述响应时间与预设的目标响应时间之间的差值,并根据所述差值确定调节方式;
根据所述调节方式对所述像素单元的存储电容值进行调节,直至调节后的像素单元的响应时间符合所述时间范围。
2.如权利要求1所述的改善显示均匀性的方法,其特征在于,在计算所述响应时间与预设的目标响应时间之间的差值之前,包括以下步骤:
从所述显示面板上确定第一预设数量的待处理像素单元;
确定所述第一预设数量的待处理像素单元从所述第一预设灰阶显示至所述第二预设灰阶的待处理响应时间;
根据所述第一预设数量的待处理响应时间确定所述目标响应时间。
3.如权利要求2所述的改善显示均匀性的方法,其特征在于,所述从所述显示面板上确定第一预设数量的待处理像素单元,包括以下步骤:
将所述显示面板均等划分为第一预设数量的区块;
确定所述第一预设数量的区块的中心位置,将所述中心位置的像素单元确定为所述待处理像素单元。
4.如权利要求2所述的改善显示均匀性的方法,其特征在于,所述确定所述第一预设数量的待处理像素单元从所述第一预设灰阶显示至所述第二预设灰阶的待处理响应时间,包括以下步骤:
获取所述待处理像素单元从所述第一预设灰阶显示至所述第二预设灰阶的电压压差,根据所述电压压差确定开始计时阈值和结束计时阈值;
当检测到初始像素单元的电压压差等于所述开始计时阈值时进行计时操作,并在检测到所述待处理像素单元的电压压差等于所述结束计时阈值时停止计时,得到计时时间;所述初始像素单元为与所述待处理像素单元同一行的第一个像素单元;
将所述计时时间确定为所述待处理响应时间。
5.如权利要求2所述的改善显示均匀性的方法,其特征在于,所述根据所述第一预设数量的待处理响应时间确定所述像素单元的目标响应时间,包括以下步骤:
确定所述第一预设数量的待处理响应时间中的最大值和最小值;
根据所述最大值和所述最小值按时间均等划分第二预设数量的时间段,从所述第二预设数量的时间段中选取待处理响应时间的数量最多的目标时间段;
对所述目标时间段中的各个待处理响应时间进行均衡化处理,确定所述目标响应时间。
6.如权利要求1至5任一项所述的改善显示均匀性的方法,其特征在于,所述根据所述差值确定调节方式,包括以下步骤:
根据所述差值的正负确定所述调节方式中的调节方向;
根据所述差值的绝对值确定所述调节方式中的调节值;
根据预设公式确定所述调节值对应的目标距离和/或目标面积;所述目标距离为所述存储电容值对应的极板之间的距离;所述目标面积为所述存储电容值对应的极板面积;
相应地,所述根据所述调节方式对所述像素单元的存储电容值进行调节,包括:
根据所述目标距离和/或所述目标面积以所述调节方向对所述像素单元的存储电容值进行调节。
7.如权利要求6所述的改善显示均匀性的方法,其特征在于,所述根据所述差值的绝对值确定所述调节方式中的调节值,包括以下步骤:
若所述差值的绝对值大于第一预设阈值,则所述调节方式中的调节值为第一预设调节值;
若所述差值的绝对值大于第二预设阈值,且小于等于所述第一预设阈值,则所述调节方式中的调节值为第二预设调节值;
若所述差值的绝对值小于等于所述第二预设阈值,则所述调节方式中的调节值为第三预设调节值;所述第一预设调节值大于所述第二预设调节值,所述第二预设调节值大于所述第三预设调节值。
8.一种改善显示均匀性的装置,其特征在于,包括:
获取模块,用于获取显示面板上像素单元从第一预设灰阶显示至第二预设灰阶的响应时间;
计算模块,用于当所述响应时间不符合预设的时间范围时,计算所述响应时间与预设的目标响应时间之间的差值,并根据所述差值确定调节方式;
调节模块,用于根据所述调节方式对所述像素单元的存储电容值进行调节,直至调节后的像素单元的响应时间符合上述时间范围。
9.如权利要求8所述的改善显示均匀性的装置,其特征在于,包括:
单元确定模块,用于从所述显示面板上确定第一预设数量的待处理像素单元;
第一时间确定模块,用于确定所述第一预设数量的待处理像素单元从所述第一预设灰阶显示至所述第二预设灰阶的待处理响应时间;
第二时间确定模块,用于根据所述第一预设数量的待处理响应时间确定所述目标响应时间。
10.一种终端设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1至7任一项所述的一种改善显示均匀性的方法的步骤。
CN202111512911.9A 2021-12-11 2021-12-11 改善显示均匀性的方法、装置及终端设备 Active CN114220404B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111512911.9A CN114220404B (zh) 2021-12-11 2021-12-11 改善显示均匀性的方法、装置及终端设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111512911.9A CN114220404B (zh) 2021-12-11 2021-12-11 改善显示均匀性的方法、装置及终端设备

Publications (2)

Publication Number Publication Date
CN114220404A true CN114220404A (zh) 2022-03-22
CN114220404B CN114220404B (zh) 2022-11-15

Family

ID=80701101

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111512911.9A Active CN114220404B (zh) 2021-12-11 2021-12-11 改善显示均匀性的方法、装置及终端设备

Country Status (1)

Country Link
CN (1) CN114220404B (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002072250A (ja) * 2000-04-24 2002-03-12 Matsushita Electric Ind Co Ltd 表示装置およびその駆動方法
JP2004191697A (ja) * 2002-12-12 2004-07-08 Sony Corp 液晶表示装置およびその制御方法、ならびに携帯端末
US20080001875A1 (en) * 2006-06-30 2008-01-03 Canon Kabushiki Kaisha Display apparatus
CN201716962U (zh) * 2009-11-13 2011-01-19 华映视讯(吴江)有限公司 驱动芯片
CN103177685A (zh) * 2011-12-26 2013-06-26 乐金显示有限公司 Oled显示装置及感测像素驱动电路的特性参数的方法
CN106652926A (zh) * 2015-10-28 2017-05-10 联咏科技股份有限公司 显示面板、其制造方法与其驱动方法
CN106687854A (zh) * 2014-12-18 2017-05-17 堺显示器制品株式会社 液晶显示装置以及液晶显示装置的驱动方法
CN106898325A (zh) * 2017-04-27 2017-06-27 南京中电熊猫平板显示科技有限公司 液晶显示面板装置及其驱动方法
CN107516495A (zh) * 2017-08-31 2017-12-26 京东方科技集团股份有限公司 像素充电补偿的检测方法及装置、其补偿方法及显示装置
CN110322856A (zh) * 2019-07-18 2019-10-11 深圳市华星光电半导体显示技术有限公司 一种液晶显示面板及其驱动方法
US10540936B1 (en) * 2017-06-26 2020-01-21 Amazon Technologies, Inc. Electrowetting pixel with adjustable capacitance
CN112394557A (zh) * 2020-12-07 2021-02-23 厦门天马微电子有限公司 一种显示面板及显示装置

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002072250A (ja) * 2000-04-24 2002-03-12 Matsushita Electric Ind Co Ltd 表示装置およびその駆動方法
JP2004191697A (ja) * 2002-12-12 2004-07-08 Sony Corp 液晶表示装置およびその制御方法、ならびに携帯端末
US20080001875A1 (en) * 2006-06-30 2008-01-03 Canon Kabushiki Kaisha Display apparatus
CN201716962U (zh) * 2009-11-13 2011-01-19 华映视讯(吴江)有限公司 驱动芯片
CN103177685A (zh) * 2011-12-26 2013-06-26 乐金显示有限公司 Oled显示装置及感测像素驱动电路的特性参数的方法
CN106687854A (zh) * 2014-12-18 2017-05-17 堺显示器制品株式会社 液晶显示装置以及液晶显示装置的驱动方法
CN106652926A (zh) * 2015-10-28 2017-05-10 联咏科技股份有限公司 显示面板、其制造方法与其驱动方法
CN106898325A (zh) * 2017-04-27 2017-06-27 南京中电熊猫平板显示科技有限公司 液晶显示面板装置及其驱动方法
US10540936B1 (en) * 2017-06-26 2020-01-21 Amazon Technologies, Inc. Electrowetting pixel with adjustable capacitance
CN107516495A (zh) * 2017-08-31 2017-12-26 京东方科技集团股份有限公司 像素充电补偿的检测方法及装置、其补偿方法及显示装置
CN110322856A (zh) * 2019-07-18 2019-10-11 深圳市华星光电半导体显示技术有限公司 一种液晶显示面板及其驱动方法
CN112394557A (zh) * 2020-12-07 2021-02-23 厦门天马微电子有限公司 一种显示面板及显示装置

Also Published As

Publication number Publication date
CN114220404B (zh) 2022-11-15

Similar Documents

Publication Publication Date Title
CN111402825B (zh) 一种屏幕校正方法、装置、***和逻辑板
EP3373283A2 (en) Method and apparatus for adjusting backlight brightness of screen, and mobile terminal
WO2019183750A1 (zh) 一种惯量传感器的校正方法、装置、终端设备和存储介质
KR20170128573A (ko) 디스플레이 뮤라 교정 방법, 장치, 및 시스템
EP3349325B1 (en) Charging method, charging device and terminal
CN108271418B (zh) 触摸屏湿水状态检测方法及电容触控装置
CN112534469B (zh) 图像检测方法、图像检测装置、图像检测设备及介质
CN109539503B (zh) 基于房间热负荷的制热温度补偿控制方法、空调以及计算机可读存储介质
US20090027427A1 (en) Drive circuit for liquid crystal display device and liquid crystal display device having the same
US20240112615A1 (en) Gamma tuning method, apparatus, device, and storage medium
EP3816776A1 (en) Data detection method and device, storage medium, and touch device
CN112365862A (zh) 显示面板亮度调节方法及装置
CN112181009A (zh) 热点追踪控制方法、装置及终端设备
CN114220404B (zh) 改善显示均匀性的方法、装置及终端设备
CN108922478B (zh) 一种背光亮度调节方法、***及显示设备
CN108958565B (zh) 用于多点电容触控的坐标计算方法、触控装置及移动终端
CN113049977A (zh) 电池充放电功率限值测试方法及***
CN111736648B (zh) 输出电压控制方法、装置及终端设备
CN109257506B (zh) 一种调节屏幕亮度的方法、移动终端及存储介质
CN113406429B (zh) 一种电子计量装置检测方法、装置、存储介质及电子设备
CN109860743B (zh) 一种充电方法及终端设备
CN115985242A (zh) 显示模组的伽马校正方法及其装置、电子设备
CN113613144B (zh) 温度补偿方法、装置、播放设备及可读存储介质
CN115071496A (zh) 电池电量的显示控制方法和装置、存储介质及电子装置
CN111083367B (zh) 一种聚焦补偿方法、装置、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant