CN114203115A - 驱动电压补偿电路、驱动电路、像素驱动电路及显示装置 - Google Patents

驱动电压补偿电路、驱动电路、像素驱动电路及显示装置 Download PDF

Info

Publication number
CN114203115A
CN114203115A CN202210105094.3A CN202210105094A CN114203115A CN 114203115 A CN114203115 A CN 114203115A CN 202210105094 A CN202210105094 A CN 202210105094A CN 114203115 A CN114203115 A CN 114203115A
Authority
CN
China
Prior art keywords
driving
circuit
compensation circuit
voltage
pole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210105094.3A
Other languages
English (en)
Inventor
樊涛
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Mianyang HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Mianyang HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Mianyang HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN202210105094.3A priority Critical patent/CN114203115A/zh
Publication of CN114203115A publication Critical patent/CN114203115A/zh
Priority to US18/078,362 priority patent/US20230245621A1/en
Priority to PCT/CN2022/141039 priority patent/WO2023142804A1/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本申请公开了一种驱动电压补偿电路,包括:补偿电路以及第一开关电路,第一开关电路连接驱动元件和发光器件,补偿电路连接驱动元件。该电路按照工作时序运行,工作时序包括多个周期,每个周期至少包括第一时间段和第二时间段,在第一时间段内,第一开关电路导通,补偿电路断开,储能元件释放电能,以向驱动元件提供驱动电压,提供的驱动电压为第二时间段内,补偿电路利用接收到的数据电压为补偿电路的储能元件储存电能。由于影响驱动元件向发光器件提供的驱动电流的因素有电源电压、阈值电压和驱动电压,而本申请中提供的驱动电压也与电源电压、阈值电压相关,因此本申请可以补偿电源的电压以及驱动元件的阈值电压对驱动电流的影响。

Description

驱动电压补偿电路、驱动电路、像素驱动电路及显示装置
技术领域
本申请涉及显示技术领域,特别涉及一种驱动电压补偿电路、驱动电路、像素驱动电路及显示装置。
背景技术
有源矩阵有机发光二极体(Active-matrix organic light-emitting diode,AMOLED)由于其自发光、低功耗、宽视角、高色域、高对比度、快速响应等优点,被业界评为最有潜力的显示技术之一。有机发光半导体(Organic Light-Emitting Diode,OLED),又称为OLED发光器件的亮度主要取决于其驱动电流的大小,电流越大亮度越大,所以OLED器件对驱动器件的稳定性具有很高的要求。目前最适用于OLED驱动的薄膜晶体管(Thin FilmTransistor,TFT)技术是低温多晶硅(Low Temperature Poly-Silicon,LTPS)TFT技术,它具有稳定性高,载流子迁移率高等优点。但是传统像素驱动电路中,受到本身特性如阈值电压等的影响,会导致显示器件亮度不均匀,影响整个显示器件的性能。
发明内容
本申请提供了一种驱动电压补偿电路、驱动电路、像素驱动电路及显示装置,用于降低电源电压以及驱动元件的阀值电压对驱动元件向发光器件提供的驱动电流的影响。
所述技术方案如下:
第一方面,提供了一种驱动电压补偿电路,所述驱动电压补偿电路包括:补偿电路以及第一开关电路,
其中,所述第一开关电路连接驱动元件的第一极和发光器件,所述补偿电路用于连接所述驱动元件的第三极,所述驱动元件的第二极接电源,所述第一开关电路和所述发光器件接地;
所述驱动电压补偿电路按照工作时序运行,所述工作时序包括多个周期,每个所述周期至少包括第一时间段和第二时间段,在每个所述周期的第一时间段内,所述第一开关电路导通,所述补偿电路断开,在每个所述周期的第二时间段内,所述第一开关电路断开,所述补偿电路导通,所述第一时间段为驱动所述发光器件发光的时间段,所述第二时间段为接收到数据电压的时间段;
在所述补偿电路导通的情况下,所述补偿电路利用接收到的所述数据电压为所述补偿电路的储能元件储存电能;
在所述补偿电路断开的情况下,所述储能元件,用于释放所述电能,以向所述驱动元件的所述第三极提供所述驱动电压,所述驱动电压由所述电源的电压、所述驱动元件的阈值电压以及所述数据电压确定。
本申请提供的驱动电压补偿电路,由于在每个周期的第一时间段内,该驱动电压补偿电路中的第一开关电路导通,补偿电路断开,由于第一开关电路连接驱动元件的第一极和发光器件,因此,在第一时间段内,第一开关电路闭合可以实现驱动元件向发光器件提供驱动电流,即驱动发光器件发光的目的。在每个周期的第二时间段内,第一开关电路断开,补偿电路导通,在这种情况下,第一开关电路断开表示发光器件和驱动元件之间通路断开,而在补偿电路导通的情况下,补偿电路,利用接收到的数据电压为补偿电路的储能元件储存电能,储能元件的电压由电源的电压、驱动元件的阈值电压以及数据电压确定。而在补偿电路断开的情况下,补偿电路,用于释放电能,以向驱动元件的第三极提供驱动电压。也即在每个周期的第一时间段之前储能元件储能,而在第一时间段内由储能元件释放储存的电能为驱动元件提供驱动电压,由于影响驱动元件向发光器件提供的驱动电流的因素除了驱动元件自身固有因素还包括:电源电压、驱动元件的阈值电压以及驱动元件的驱动电压,而电源的电压、驱动元件的阈值电压以及数据电压的值确定,因此本申请可以补偿电源的电压以及驱动元件的阈值电压对驱动电流的影响。
可选的,所述补偿电路还用于接收第一扫描信号,所述第一开关电路用于接收第二扫描信号,所述第一扫描信号用于控制所述补偿电路的通断,所述第二扫描信号用于控制所述第一开关电路的通断。
可选的,在每个所述周期的第一时间段内,所述补偿电路未接收到所述数据电压,所述第一扫描信号为第一电平信号,所述第二扫描信号为第二电平信号,所述第一电平信号和所述第二电平信号的电平状态相反;
在每个所述周期的第二时间段内,所述第一扫描信号为所述第二电平信号,所述第二扫描信号为所述第一电平信号,所述补偿电路接收到所述数据电压。
可选的,所述补偿电路还包括:用于接收所述第一扫描信号的第二开关电路,所述第二开关电路的一端用于接收所述数据电压,所述第二开关电路的另一端连接所述储能元件的一端,所述第二开关电路开启的情况下,所述储能元件,用于利用接收到的所述数据电压储存所述电能;
在所述第二开关电路断开的情况下,所述储能元件,用于释放所述电能。
可选的,所述第二开关电路,包括多个开关器件,多个所述开关器件包括第一开关器件以及第二开关器件;
其中,所述第一开关器件的第二极用于接收所述数据电压,所述第一开关器件的第一极分别连接第一开关电路以及所述储能元件的第一端,
所述第一开关器件的第三极接所述第一扫描信号以及所述第二开关器件的第三极,所述储能元件的第二端分别接所述第二开关器件的第二极以及所述驱动元件的第三极。
可选的,所述第一开关电路包括多个开关器件,多个所述开关器件包括第三开关器件以及第四开关器件,其中,所述第三开关器件的第二极接所述补偿电路,所述第三开关器件的第三极接所述第四开关器件的第三极与第二扫描信号,所述第四开关件的第二极接所述补偿电路以及所述驱动元件的第一极,所述第四开关器件的第一极接所述发光器件。
可选的,所述开关器件为P型场效应晶体管。
第二方面,本申请实施例提供一种驱动电路,该驱动电路包括驱动元件以及上述的驱动电压补偿电路,
所述驱动元件的第一极连接所述第一开关电路,所述驱动元件的第三极连接所述补偿电路,所述驱动元件的第二极用于接电源。
可选的,所述驱动元件为驱动型晶体管,所述驱动型晶体管的漏极连接所述电源,所述驱动型晶体管的栅极连接所述补偿电路中的所述储能元件的第二端,所述驱动型晶体管的源极连接所述补偿电路。
可选的,在所述第一时间段内所述驱动电路向所述发光器件提供的所述驱动电流由所述数据电压、载流子迁移率、所述驱动元件的沟道宽度和长度以及第一参数确定,所述第一参数由所述驱动元件的栅极绝缘层厚度和材料确定。
第三方面,本申请实施例提供一种驱动电压的补偿方法,该驱动电压的补偿方法应用于驱动电压补偿电路,包括:补偿电路以及第一开关电路,其中,第一开关电路连接驱动元件的第一极和发光器件,补偿电路连接驱动元件的第三极,驱动元件的第二极接电源,第一开关电路和所述发光器件接地;
所述驱动电压补偿电路按照工作时序运行,所述工作时序包括多个周期,每个所述周期至少包括第一时间段和第二时间段,在每个所述周期的第一时间段内,所述第一开关电路导通,所述补偿电路断开,在每个所述周期的第二时间段,所述第一开关电路断开,所述补偿电路导通,所述第一时间段为驱动所述发光器件发光的时间段,所述第二时间段为接收到数据电压的时间段;
在所述补偿电路导通的情况下,所述补偿电路利用接收到的数据电压为所述补偿电路的储能元件储存电能,所述储能元件的电压由所述电源的电压、所述驱动元件的阈值电压以及所述数据电压确定。在所述补偿电路断开的情况下,所述补偿电路释放所述电能,以向所述驱动元件的第三极提供驱动电压。
在本申请的一个可能的实施例中,本申请实施例提供的方法还包括:补偿电路接收第一扫描信号,所述第一开关电路用于接收第二扫描信号,所述第一扫描信号用于控制所述补偿电路的通断,所述第二扫描信号用于控制所述第一开关电路的通断,相应的,补偿电路根据接收到所述数据电压的状态以及所述第一扫描信号,导通或断开。
在本申请的一个可能的实施例中,在每个所述周期的第一时间段内,所述补偿电路未接收到所述数据电压,所述第一扫描信号为第一电平信号,所述第二扫描信号为第二电平信号,所述第一电平信号和所述第二电平信号的电平状态相反;
在每个所述周期的第二时间段内,所述第一扫描信号为所述第二电平信号,所述第二扫描信号为所述第一电平信号,所述补偿电路接收到所述数据电压。
在本申请的一个可能的实施例中,本申请实施例提供的方法还包括:补偿电路还接收所述第一扫描信号的第二开关电路,所述第二开关电路开启的情况下,所述储能元件利用接收到的所述数据电压储存所述电能;
在所述第二开关电路断开的情况下,所述储能元件释放所述电能。
在本申请的一个可能的实施例中,第二开关电路,包括:第一开关器件以及第二开关器件;其中,所述第一开关器件的第二极用于接收所述数据电压,所述第一开关器件的第一极分别连接第一开关电路以及所述储能元件的第一端,
所述第一开关器件的第三极接所述第一扫描信号以及所述第二开关器件的第三极,所述储能元件的第二端分别接所述第二开关器件的第二极以及所述驱动元件的第三极。
在本申请的一个可能的实施例中,第一开关电路包括:第三开关器件和第四开关器件,其中,所述第三开关器件的第二极接所述补偿电路,所述第三开关器件的第三极接所述第四开关器件的第三极与第二扫描信号,所述第四开关件的第二极接所述补偿电路以及所述驱动元件的第一极,所述第四开关器件的第一极接所述发光器件。
第四方面,提供了一种像素驱动电路,所述像素驱动电路包括:数据线以及多个扫描线,以及上述的驱动电路,所述数据线用于向所述像素驱动电路提供所述数据电压,多个扫描线用于控制所述像素驱动电路。
第五方面,提供了一种显示装置,所述显示装置包括上述的像素驱动电路。
可以理解的是,上述第二方面、第三方面、第四方面、第五方面的有益效果可以参见上述第一方面中的相关描述,在此不再赘述。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的一种OLED像素驱动装置的电路结构示意图;
图2是本申请实施例提供的一种驱动电压补偿电路的电路结构示意图;
图3是本申请实施例提供的一种驱动电压补偿电路的电路结构示意图;
图4是本申请实施例提供的一种驱动电路中驱动电压补偿电路的工作时序图;
图5是本申请实施例提供的一种驱动电路的结构图。
其中,各附图标号所代表的含义分别为:
101、电源;
102、驱动元件;
103、补偿电路;
104、第一开关电路
105、发光器件。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。
应当理解的是,本申请提及的“多个”是指两个或两个以上。在本申请的描述中,除非另有说明,“/”表示或的意思,比如,A/B可以表示A或B;本文中的“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,比如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,为了便于清楚描述本申请的技术方案,采用了“第一”、“第二”等字样对功能和作用基本相同的相同项或相似项进行区分。本领域技术人员可以理解“第一”、“第二”等字样并不对数量和执行次序进行限定,并且“第一”、“第二”等字样也并不限定一定不同。
在对本申请实施例进行详细地解释说明之前,先对本申请实施例的应用场景予以说明。
一般的OLED像素驱动电路由两个晶体管、一个储存电容和发光器件组成,如图1所示,其中扫描线控制晶体管T1的开关,另一个晶体管T2用于驱动发光器件,电容为维持驱动晶体管开启的储存电容。影响OLED器件驱动电流和发光亮度的因素有载流子迁移率,阀值电压,电源电压和数据电压Vdata,其中载流子迁移率和阀值电压是衡量TFT器件性能的关键参数。在实际应用中,阀值电压存在非均匀性问题且会随着工作时间的增加而发生漂移,导致显示面板产生亮度不均的现象。另外电源线本身存在一定程度的内阻,则实际传递到OLED器件的电源电压为比实际电压小,电源电压压降也是导致OLED显示器件亮度不均的原因。
为此,本申请实施例提供的驱动电压补偿电路、驱动电路、像素驱动电路及显示装置,该驱动电压补偿电路对阀值电压漂移和电源电压压降具有补偿作用,降低阀值电压和电源电压对驱动电流的影响。
下面对本申请实施例提供的驱动电压补偿电路、驱动电路、像素驱动电路及显示装置进行详细地解释说明。
如图2所示,图2提供了一种驱动电压补偿电路,包括:补偿电路103以及第一开关电路104。其中,第一开关电路104连接驱动元件102的第一极和发光器件105。补偿电路103与驱动元件102的第三极相连。驱动元件102的第二极接电源101。第一开关电路104和发光器件105接地。在每个周期的第一时间段内,第一开关电路104导通,补偿电路103断开。在每个周期的第二时间段内,第一开关电路104断开,补偿电路103导通。在补偿电路103导通的情况下,补偿电路103用于利用接收到的数据电压Vdata为补偿电路103的储能元件储存电能。储能元件的电压由电源101的电压、驱动元件102的阈值电压Vth以及数据电压Vdata确定。在补偿电路103断开的情况下,储能元件用于释放电能,以向驱动元件102的第三极提供驱动电压。其中,驱动电压由电源101的电压、驱动元件102的阈值电压Vth以及数据电压Vdata确定。
其中,周期为驱动电压补偿电路工作的时序,每个周期分为多个时间段。第一时间段为驱动电压补偿电路的发光阶段或驱动阶段,该阶段内第一开关电路104开启,驱动元件102向发光器件105发送驱动电流,使发光器件105处于工作状态。第二时间段为补偿阶段,该阶段内第一开关电路104关闭,补偿电路103导通,补偿电路103接收数据电压,为储能元件储存电能。阈值电压Vth为驱动元件102的固有特性,会随着驱动元件102的工作时间的增加而发生漂移。
本申请提供的驱动电压补偿电路,由于在每个周期的第一时间段内,该驱动电压补偿电路中的第一开关电路导通,补偿电路断开,由于第一开关电路用于连接驱动元件的第一极和发光器件,因此,在第一时间段内,第一开关电路闭合可以实现驱动元件向发光器件提供驱动电流,即驱动发光器件发光的目的。在每个周期的第二时间段内,第一开关电路断开,补偿电路导通,在这种情况下,第一开关电路断开表示发光器件和驱动元件之间通路断开,而在补偿电路导通的情况下,补偿电路,用于利用接收到的数据电压为补偿电路的储能元件储存电能,储能元件的电压由电源的电压、驱动元件的阈值电压以及数据电压的值确定。而在补偿电路断开的情况下,补偿电路,用于释放电能,以向驱动元件的第三极提供驱动电压。也即在每个周期的第一时间段之前储能元件储能,而在第一时间段内由储能元件释放储存的电能为驱动元件提供驱动电压,由于影响驱动元件向发光器件提供的驱动电流的因素除了驱动元件自身固有因素还包括:电源电压、驱动元件的阈值电压以及驱动元件的驱动电压,而电源的电压、驱动元件的阈值电压以及数据电压的值确定,因此本申请可以补偿电源的电压以及驱动元件的阈值电压对驱动电流的影响。
在本申请的一个实施例中,如图3所示,补偿电路103中的储能元件为储存电容C,驱动元件102为驱动型晶体管T2。发光器件105为OLED。该驱动元件102的第一极即为驱动型晶体管T2的源极(S极),第二极为驱动型晶体管T2的漏极(D极),第三极为驱动型晶体管T2的栅极(G极)。故储存电容C的一端连接驱动型晶体管T2的栅极,驱动型晶体管T2的漏极连接电源VDD,第一开关电路104连接驱动型晶体管T2的源极和发光器件OLED。
在每个周期的第二时间段内,第一开关电路104断开,补偿电路103导通,可以理解为:驱动型晶体管T2和发光器件OLED之间的电路断开,由于此时补偿电路103导通,补偿电路103是用于接收数据电压的,而补偿电路103还与驱动型晶体管T2相连,而驱动型晶体管T2和发光器件OLED之间的电路断开,因此,储能元件的一端相当于接收到数据电压,另一端相当于经过驱动型晶体管T2连接电源,因此储能元件具有电压差,这时补偿电路103可以利用接收到的数据电压为储能元件储存电能,换言之,储能元件开始充电。
具体的,在每个周期的第二时间段内,第一开关电路104关闭,由于补偿电路接收到数据电压,补偿电路开始给储存电容C充电,这时,如图5所示,A点的电压VA为输入至补偿电路的数据电压的电压值,即VA=Vdata。驱动型晶体管T2的G极和D极短接形成二极管连接结构,则驱动型晶体管T2的G极电压可表示为:VG=VDD-|Vth|,其中,VG表示驱动型晶体管T2的G极电压,VDD表示电源的电压。Vth表示驱动型晶体管T2的阈值电压。储存电容C的电压可表示为VC=VG-VA=VDD-|Vth|-Vdata
在每个周期的第一时间段内,第一开关电路104导通,可以理解为:驱动型晶体管T2和发光器件OLED之间的电路导通。在补偿电路103断开的情况下,储存电容C向驱动型晶体管T2的第三极放电,此时驱动型晶体管T2栅极的电压为储存电容C的电压VC,因此,此时驱动型晶体管T2输出的驱动电流与储存电容VC的值有关。而储存电容C的电压VC,是由补偿电路103利用数据电压向储存电容C充电电能。
在本申请的一个实施例中,补偿电路103还用于接收第一扫描信号(比如,SCAN1),第一开关电路104用于接收第二扫描信号(比如,SCAN2)。第一扫描信号SCAN1用于控制补偿电路103的通断。第二扫描信号SCAN2用于控制第一开关电路104的通断。相应的,补偿电路103,具体用于根据接收到数据电压Vdata的状态以及第一扫描信号SCAN1,导通或断开。第一开关电路104,还用于根据第二扫描信号SCAN2,导通或断开。
作为一种示例,当数据电压Vdata输入且第一扫描信号SCAN1控制补偿电路103开启时,补偿电路103用于利用数据电压Vdata向补偿电路103中的储存电容C充能,此时第二扫描信号SCAN2控制第一开关电路104断开。驱动型晶体管T2的驱动电流不会流向发光器件OLED。
当数据电压Vdata不输入时,第一扫描信号SCAN1控制补偿电路103断开,此时,第二扫描信号SCAN2控制第一开关电路104导通,使驱动型晶体管T2的驱动电流流向发光器件OLED,驱动OLED发光。
本申请实施例中可以利用数据电压的电平状态来反映是否存在数据电压输入,比如,如果补偿电路接收到的数据电压的电平状态为高电平,则表示存在数据电压输入。如果补偿电路接收到的数据电压的电平状态为低电平,则表示不存在数据电压输入。
在本申请的一个实施例中,在每个周期的第一时间段内,补偿电路104未接收到数据电压Vdata,第一扫描信号SCAN1为第一电平信号,第二扫描信号SCAN2为第二电平信号,第一电平信号和第二电平信号的电平状态相反。在每个周期的第二时间段内,第一扫描信号SCAN1为第二电平信号,第二扫描信号SCAN2为第一电平信号,补偿电路103接收到数据电压Vdata
在本申请的一个实施例中,补偿电路103还包括:用于接收第一扫描信号SCAN1的第二开关电路,在第二开关电路开启的情况下,储能元件用于利用接收到的数据电压Vdata储存电能。在第二开关电路断开的情况下,储能元件用于释放电能。
在本申请的一个实施例中,工作时序的每个周期还可以包括复位极端,举例说明,如图4所示,t3时间段为第一时间段,t2时间段为第二时间段,t1时间段为复位阶段。在t1时间段内,数据电压Vdata为低电平信号,即t1时间段内未有数据电压输入。由于在t1时间段内未存在数据电压数据,这时第二开关电路可以开启也可以关闭,本申请实施例对此不做限定。因此,在t1时间段内,触发第二开关电路开启的第二扫描信号为低电平信号。
在t2时间段内,数据电压Vdata为高电平信号,即表示存在数据电压输入,这时为了利用储能元件存储电能,可以控制向补偿电路输入第一扫描信号SCAN1为低电平信号,即开启补偿电路103中的第二开关电路。在t2时间段内,第二扫描信号SCAN2为高电平,即关闭第一开关电路104。在t3时间段内,数据电压Vdata无输入,第一扫描信号SCAN1为高电平信号,即关闭补偿电路103中的第二开关电路,此时第二扫描信号SCAN2为低电平信号,即开启第一开关电路104,这时导通发光器件和驱动元件T2的通路。
在本申请的一个可能的实现方式中,第二开关电路,包括:第一开关器件T1以及第二开关器件T3。其中,第一开关器件T1的第二极用于接收数据电压Vdata,第一开关器件T1的第一极分别连接第一开关电路104以及储能元件的第一端,第一开关器件T1的第三极接第一扫描信号SCAN1以及第二开关器件T3的第三极,储能元件的第二端分别接第二开关器件T3的第二极以及驱动元件的栅极。
作为一种示例,如图5所示,第一开关器件T1和第二开关器件T2为P型场效应晶体管,第一极为P型场效应晶体管的源极,第二极为P型场效应晶体管的漏极,第三极为P型场效应晶体管的栅极。第一开关器件T1的源极连接储存电容C的第一端,储存电容C的第二端连接第二开关器件T3的漏极和驱动型晶体管T2的栅极。数据电压Vdata输入至第一开关器件T1的漏极,再由第一扫描信号SCAN1控制第一开关器件T1和第二开关器件T3的导通与关闭,从而控制第二开关电路的导通与关闭。
在本申请的一个实施例中,第一开关电路104包括:第三开关器件T4和第四开关器件T5,其中,第三开关器件T4的第二极接补偿电路103,第三开关器件T4的第三极接第四开关器件T5的第三极与第二扫描信号SCAN2,第四开关器件T5的第二极接补偿电路103以及驱动元件102的第一极,第四开关器件T5的第一极接发光器件105。
在本申请的一个可能的实现方式中,第三开关器件T4和第四开关器件T5为P型场效应晶体管。第三开关器件的漏极连接第一开关器件T1的源极,第三开关器件T4的栅极连接第四开关器件T5的栅极,且接收第二扫描信号SCAN2。第四开关器件T5的漏极连接驱动型晶体管T2的源极,第四开关器件T5的源极连接发光器件OLED的正极。
本申请实施例提供了一种驱动电路,该驱动电路包括驱动元件以及上述实施例描述的驱动电压补偿电路。其中,驱动元件的第一极与第一开关电路相连,所述补偿电路与所述驱动元件的第三极相连,所述驱动元件的第二极用于接电源;所述驱动元件用于,在所述第一开关电路闭合的情况下,通过所述第一开关电路向所述发光元件提供驱动电流。
在本申请的一个实施例中,参考图5,驱动元件为驱动型晶体管T2,驱动型晶体管T2的漏极连接电源VDD,驱动型晶体管T2的栅极连接补偿电路中的储能元件的第二端,驱动型晶体管T2的源极连接第一开关电路。
在本申请的一个实施例中,在第一时间段内驱动电路向发光器件提供的驱动电流由数据电压Vdata、载流子迁移率μ、驱动型晶体管T2的沟道宽度W和长度L以及第一参数确定,第一参数由驱动型晶体管的栅极绝缘层厚度和材料确定,第一参数为CGI
在一种可能的实现方式中,驱动电压补偿电路的每个工作周期分为三个阶段,参考图4,t1时间段,t2时间段(即补偿阶段)和t3时间段(即发光阶段)。值得说明的是,驱动阶段为上述实施例中的第一时间段,补偿阶段为上述实施例中的第二时间段。作为一种示例,参考图4和图5,在t1时间段内,数据电压Vdata、第一扫描信号SCAN1和第二扫描信号SCAN2均为低电平信号,此时无数据电压Vdata写入,但是第三开关器件T4的栅极为低电平,处于开启状态,可将储存电容C的第一端A点的电压重置。其中,t2时间段内,第一扫描信号SCAN1保持低电平,第二扫描信号SCAN2和数据电压Vdata转换到高电平,此时第三开关器件T4和第四开关器件T5的栅极为高电平,即第三开关器件T4和第四开关器件T5处于关闭状态,而第一开关器件T1和第二开关器件T3的栅极为低电平,即第一开关器件T1和第二开关器件T3处于开启状态。此时数据电压Vdata通过第一开关器件T1为储存电容C充电,A点的电压为VA=Vdata,驱动型晶体管T2的栅极和漏极短接形成二极管连接结构,则驱动型晶体管T2的栅极电压VG可表示为:
VG=VDD-|Vth|
其中,VDD为电源电压,Vth为阈值电压。
储存电容C的电压VC可表示为:
VC=VG–VA=VDD-|Vth|-Vdata
值得说明的是,第四开关器件T5的关闭可以使发光器件OLED只在发光阶段工作,可以增加其使用寿命。
在t3时间段内,数据电压Vdata和第二扫描信号SCAN2切换到高电平,第一扫描信号SCAN1切换到低电平,此时第一开关器件T1和第二开关器件T3的栅极为高电平,即第一开关器件T1和第二开关器件T3处于关闭状态,而第三开关器件T4和第四开关器件T5的栅极为低电平,即第三开关器件T4和第四开关器件T5处于开启状态,此时驱动电流流过发光器件OLED使其发光。
在本申请的一个实施例中,在第一时间段t2内,驱动型晶体管T2向发光器件OLED提供的驱动电流由数据电压Vdata、驱动型晶体管T2的沟道宽度W和长度L确定。其中驱动电流IOLED可表达为:
IOLED=1/2×μ×W/L×CGI×(VSG-|Vth|)2
=1/2×μ×W/L×CGI×(VDD-(VDD-|Vth|-Vdata)-|Vth|)2
=1/2×μ×W/L×CGI×(Vdata)2
其中,VSG为驱动型晶体管T2的电源处的电压和栅极处的电压之差,μ为载流子迁移率,CGI为栅极电容,由栅极绝缘层厚度和材料决定。由表达式可得出:驱动电流IOLED只与变量数据电压Vdata相关,其余参数均为固定参数,与电源电压VDD和阈值电压Vth无关。
本申请实施例提供了一种像素驱动电路,包括:数据线以及多个扫描线,以及上述的驱动电路,数据线用于向像素驱动电路提供数据电压,多个扫描线用于控制像素驱动电路。
在本申请的一个实施例中,像素驱动电路如图5所示,数据线用于提供数据电压Vdata,多个扫描线包括第一扫描信号线和第二扫描信号线,用于提供第一扫描信号SCAN1和第二扫描信号SCAN2,控制像素驱动电路中的开关器件的导通与断开。
本申请实施例提供了一种显示装置,包括上述的像素驱动电路,还包括显示面板,发光器件,显示面板包括公共电极。该显示装置由多个像素驱动电路、发光器件组成,多个像素驱动电路驱动发光器件发光,像素驱动电路与发光器件通过公共电极与显示面板连接,形成显示装置。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (10)

1.一种驱动电压补偿电路,其特征在于,所述驱动电压补偿电路包括:补偿电路以及第一开关电路,
其中,所述第一开关电路连接驱动元件的第一极和发光器件,所述补偿电路连接所述驱动元件的第三极,所述驱动元件的第二极接电源,所述第一开关电路和所述发光器件接地;
所述驱动电压补偿电路按照工作时序运行,所述工作时序包括多个周期,每个所述周期至少包括第一时间段和第二时间段,在每个所述周期的第一时间段内,所述第一开关电路导通,所述补偿电路断开,在每个所述周期的第二时间段内,所述第一开关电路断开,所述补偿电路导通,所述第一时间段为驱动所述发光器件发光的时间段,所述第二时间段为接收到数据电压的时间段;
在所述补偿电路导通的情况下,所述补偿电路利用接收到的所述数据电压为所述补偿电路的储能元件储存电能;
在所述补偿电路断开的情况下,所述储能元件,用于释放所述电能,以向所述驱动元件的所述第三极提供所述驱动电压,所述驱动电压由所述电源的电压值、所述驱动元件的阈值电压的值以及所述数据电压的值确定。
2.根据权利要求1所述的驱动电压补偿电路,其特征在于,所述补偿电路还用于接收第一扫描信号,所述第一开关电路用于接收第二扫描信号,
所述第一扫描信号用于控制所述补偿电路的通断,当所述第一扫描信号控制所述补偿电路导通,且所述数据电压输入至所述补偿电路时,所述储能元件储存电能,
所述第二扫描信号用于控制所述第一开关电路的通断。
3.根据权利要求2所述的驱动电压补偿电路,其特征在于,在每个所述周期的第一时间段内,所述补偿电路未接收到所述数据电压,所述第一扫描信号为第一电平信号,所述第二扫描信号为第二电平信号,所述第一电平信号和所述第二电平信号的电平状态相反;
在每个所述周期的第二时间段内,所述第一扫描信号为所述第二电平信号,所述第二扫描信号为所述第一电平信号,所述补偿电路接收到所述数据电压。
4.根据权利要求2所述的驱动电压补偿电路,其特征在于,所述补偿电路还包括:用于接收所述第一扫描信号的第二开关电路,所述第二开关电路的一端用于接收所述数据电压,所述第二开关电路的另一端连接所述储能元件的一端,所述第二开关电路开启的情况下,所述储能元件,用于利用接收到的所述数据电压储存所述电能;
在所述第二开关电路断开的情况下,所述储能元件,用于释放所述电能。
5.根据权利要求4所述的驱动电压补偿电路,其特征在于,所述第二开关电路,包括多个开关器件,多个所述开关器件包括第一开关器件以及第二开关器件;
其中,所述第一开关器件的第二极用于接收所述数据电压,所述第一开关器件的第一极分别连接第一开关电路以及所述储能元件的第一端,
所述第一开关器件的第三极接所述第一扫描信号以及所述第二开关器件的第三极,所述储能元件的第二端分别接所述第二开关器件的第二极以及所述驱动元件的第三极。
6.根据权利要求2所述的驱动电压补偿电路,其特征在于,所述第一开关电路包括多个开关器件,多个所述开关器件包括第三开关器件以及第四开关器件;
其中,所述第三开关器件的第二极接所述补偿电路,所述第三开关器件的第三极接所述第四开关器件的第三极与第二扫描信号,所述第四开关件的第二极接所述补偿电路以及所述驱动元件的第一极,所述第四开关器件的第一极接所述发光器件。
7.根据权利要求5或6所述的驱动电压补偿电路,其特征在于,所述开关器件为P型场效应晶体管。
8.一种驱动电路,其特征在于,所述驱动电路包括驱动元件以及如权利要求1~7所述的驱动电压补偿电路,
所述驱动元件的第一极连接所述第一开关电路,所述驱动元件的第三极连接所述补偿电路,所述驱动元件的第二极接电源。
9.一种像素驱动电路,其特征在于,所述像素驱动电路包括:数据线以及多个扫描线,以及如权利要求8所述的驱动电路,
所述数据线用于向所述像素驱动电路提供所述数据电压,多个扫描线用于控制所述像素驱动电路。
10.一种显示装置,其特征在于,所述显示装置包括如权利要求9所述的像素驱动电路。
CN202210105094.3A 2022-01-28 2022-01-28 驱动电压补偿电路、驱动电路、像素驱动电路及显示装置 Pending CN114203115A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210105094.3A CN114203115A (zh) 2022-01-28 2022-01-28 驱动电压补偿电路、驱动电路、像素驱动电路及显示装置
US18/078,362 US20230245621A1 (en) 2022-01-28 2022-12-09 Driving voltage compensation circuit, driving circuit, pixel driving circuit and display device
PCT/CN2022/141039 WO2023142804A1 (zh) 2022-01-28 2022-12-22 驱动电压补偿电路、驱动电路及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210105094.3A CN114203115A (zh) 2022-01-28 2022-01-28 驱动电压补偿电路、驱动电路、像素驱动电路及显示装置

Publications (1)

Publication Number Publication Date
CN114203115A true CN114203115A (zh) 2022-03-18

Family

ID=80658835

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210105094.3A Pending CN114203115A (zh) 2022-01-28 2022-01-28 驱动电压补偿电路、驱动电路、像素驱动电路及显示装置

Country Status (3)

Country Link
US (1) US20230245621A1 (zh)
CN (1) CN114203115A (zh)
WO (1) WO2023142804A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115019733A (zh) * 2022-08-08 2022-09-06 惠科股份有限公司 像素驱动电路、方法以及显示面板
WO2023142804A1 (zh) * 2022-01-28 2023-08-03 绵阳惠科光电科技有限公司 驱动电压补偿电路、驱动电路及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103208255A (zh) * 2013-04-15 2013-07-17 京东方科技集团股份有限公司 像素电路、像素电路驱动方法及显示装置
CN108877648A (zh) * 2018-09-18 2018-11-23 惠科股份有限公司 发光器件的驱动电路及其驱动方法以及显示装置
US20190019452A1 (en) * 2013-12-31 2019-01-17 Kunshan New Flat Panel Display Technology Center Co., Ltd. Pixel circuit, pixel, and amoled display device comprising pixel and driving method thereof
CN109872682A (zh) * 2019-03-28 2019-06-11 武汉华星光电半导体显示技术有限公司 像素补偿电路及显示装置
CN113870785A (zh) * 2021-09-28 2021-12-31 福建华佳彩有限公司 一种oled像素补偿电路及oled像素补偿方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201441997A (zh) * 2013-04-24 2014-11-01 Wintek Corp 發光元件驅動電路及其相關的畫素電路與應用
CN104464630B (zh) * 2014-12-23 2018-07-20 昆山国显光电有限公司 像素电路及其驱动方法和有源矩阵有机发光显示器
CN111599309B (zh) * 2020-06-30 2022-03-11 武汉天马微电子有限公司 一种像素驱动电路、有机发光显示面板及显示装置
CN114203115A (zh) * 2022-01-28 2022-03-18 绵阳惠科光电科技有限公司 驱动电压补偿电路、驱动电路、像素驱动电路及显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103208255A (zh) * 2013-04-15 2013-07-17 京东方科技集团股份有限公司 像素电路、像素电路驱动方法及显示装置
US20190019452A1 (en) * 2013-12-31 2019-01-17 Kunshan New Flat Panel Display Technology Center Co., Ltd. Pixel circuit, pixel, and amoled display device comprising pixel and driving method thereof
CN108877648A (zh) * 2018-09-18 2018-11-23 惠科股份有限公司 发光器件的驱动电路及其驱动方法以及显示装置
CN109872682A (zh) * 2019-03-28 2019-06-11 武汉华星光电半导体显示技术有限公司 像素补偿电路及显示装置
CN113870785A (zh) * 2021-09-28 2021-12-31 福建华佳彩有限公司 一种oled像素补偿电路及oled像素补偿方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023142804A1 (zh) * 2022-01-28 2023-08-03 绵阳惠科光电科技有限公司 驱动电压补偿电路、驱动电路及显示装置
CN115019733A (zh) * 2022-08-08 2022-09-06 惠科股份有限公司 像素驱动电路、方法以及显示面板

Also Published As

Publication number Publication date
WO2023142804A1 (zh) 2023-08-03
US20230245621A1 (en) 2023-08-03

Similar Documents

Publication Publication Date Title
TWI417840B (zh) 畫素電路、主動式矩陣有機發光二極體顯示器及畫素電路之驅動方法
US6841948B2 (en) Device for driving luminescent display panel
KR100719924B1 (ko) 유기 전계발광 표시장치
US7154454B2 (en) Spontaneous light emitting display device
US8743027B2 (en) OLED driving circuit and method of the same used in display panel
US10997920B2 (en) Pixel drive circuit and drive method, and display apparatus
KR100628277B1 (ko) 유기전계발광표시장치 및 이의 구동방법
CN109147665B (zh) 一种像素电路及其驱动方法、显示面板
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN113870790B (zh) 像素电路及其驱动方法、显示面板和显示装置
WO2023142804A1 (zh) 驱动电压补偿电路、驱动电路及显示装置
CN114550656B (zh) 驱动电路、驱动装置以及显示装置
EP1430468A2 (en) Driving circuit for light emitting elements
CN111477172A (zh) 一种像素驱动电路及显示装置
US20060007078A1 (en) Active matrix organic light emitting diode (AMOLED) display panel and a driving circuit thereof
US20120194501A1 (en) Image display device
CN114093321A (zh) 像素驱动电路、驱动方法、显示面板及显示装置
US20060007070A1 (en) Driving circuit and driving method for electroluminescent display
US7663579B2 (en) Organic electroluminescence display device
CN111344774B (zh) 像素电路、显示装置和电子设备
KR20050104816A (ko) 발광 표시 장치
US20110241735A1 (en) Driving circuit and driving method for current-driven device
CN111179833B (zh) 像素电路及其驱动方法、显示装置
US10460665B2 (en) OLED pixel driving circuit and driving method thereof
CN114155814B (zh) 像素驱动电路及显示面板、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20220318