CN113990252B - 驱动电路及显示模组 - Google Patents
驱动电路及显示模组 Download PDFInfo
- Publication number
- CN113990252B CN113990252B CN202111284252.8A CN202111284252A CN113990252B CN 113990252 B CN113990252 B CN 113990252B CN 202111284252 A CN202111284252 A CN 202111284252A CN 113990252 B CN113990252 B CN 113990252B
- Authority
- CN
- China
- Prior art keywords
- noise reduction
- reduction module
- module
- branch
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本申请公开一种驱动电路及显示模组,涉及显示技术领域,包括:固定电压信号线,包括第一支路和第二支路;降噪模块,位于第一支路与第二支路之间,降噪模块包括第一输入端,第二输入端和输出端,第一输入端与第一支路电连接,第二输入端连接一固定电压,输出端与第二支路电连接;降噪模块用于排除固定电压信号线上的干扰电压。本申请通过设置降噪模块,在降噪模块的第二输入端电连接一固定电压,经过降噪模块的输出端输出净化后的电压,即该电压为排除影响后的电压,能够有效的排除显示面板中固定电压信号的干扰因素,保证显示面板中各像素的正常显示。
Description
技术领域
本申请涉及显示技术领域,具体地说,涉及一种驱动电路及显示模组。
背景技术
随着显示技术的不断发展,显示面板制造技术也趋于成熟,现有的显示面板主要包括有机发光显示面板(Organic Light Emitting Diode,OLED)、液晶显示面板(LiquidCrystal Display,LCD)、等离子显示面板(Plasma Display Panel,PDP)等。作为自发光显示装置的有机发光显示装置不需要独立的光源。因此,有机发光显示装置能够在低电压下操作,重量轻而薄,并且提供诸如宽视角、高对比度和快速响应的高品质特性。因此,作为下一代显示装置的有机发光显示装置已经受到了关注。有机发光二极管(Organic Light-Emitting Diode,OLED)可以作为显示装置以及照明装置的发光来源,其具有低能耗、高分辨率、快速响应和其它优良的光电特性,逐渐成为OLED显示的主流技术。
现有技术中,有机发光二极管的发光需要像素电路驱动,而像素电路中的信号线由于处于电性环境中,容易受干扰电压的影响,影响显示面板的显示效果,因此,亟需改善像素驱动电路受到的干扰电压的影响。
发明内容
有鉴于此,本申请提供一种驱动电路及显示模组,通过设置降噪模块,能够有效的排除干扰电压的影响。
为了解决上述技术问题,本申请有如下技术方案:
第一方面,本申请提供一种驱动电路,包括:
固定电压信号线,包括第一支路和第二支路;
降噪模块,位于第一支路与第二支路之间,降噪模块包括第一输入端,第二输入端和输出端,第一输入端与第一支路电连接,第二输入端连接一固定电压,输出端与第二支路电连接;降噪模块用于排除固定电压信号线上的干扰电压。
第二方面,本申请还提供一种显示模组,包括驱动电路,该驱动电路为本申请所提供的驱动电路。
与现有技术相比,本发明提供的驱动电路及显示模组,至少实现了如下的有益效果:
本申请所提供的驱动电路及显示模组,设置有固定电压信号线,固定电压信号线包括第一支路和第二支路,降噪模块串联于固定电压信号线上,即降噪模块位于第一支路与第二支路之间;降噪模块包括第一输入端与第一支路电连接,降噪模块包括的输出端与第二支路电连接,降噪模块包括的第二输入端电连接一固定电压;固定电压信号线的第一支路的电压包含干扰电压,可以通过降噪模块排除干扰电压;在降噪模块的第二输入端电连接一固定电压,经过降噪模块的输出端输出净化后的电压,即该电压为排除影响后的电压,能够有效的排除显示面板中固定电压信号的干扰因素,保证显示面板中各像素的正常显示。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1所示为本申请实施例所提供的驱动电路的一种结构示意图;
图2所示为本申请实施例所提供的固定电压信号线上的电压信号的变化示意图;
图3所示为本申请实施例所提供的像素驱动电路的一种结构示意图;
图4所示为本申请实施例所提供的驱动电路的另一种结构示意图;
图5所示为本发明实施例所提供的显示模组的一种俯视图;
图6所示为本申请实施例所提供的驱动电路的另一种结构示意图;
图7所示为本申请实施例所提供的驱动电路的另一种结构示意图;
图8所示为本申请实施例所提供的驱动电路的另一种结构示意图;
图9所示为本申请实施例所提供的驱动电路的另一种结构示意图。
具体实施方式
如在说明书及权利要求当中使用了某些词汇来指称特定组件。本领域技术人员应可理解,硬件制造商可能会用不同名词来称呼同一个组件。本说明书及权利要求并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的准则。如在通篇说明书及权利要求当中所提及的“包含”为一开放式用语,故应解释成“包含但不限定于”。“大致”是指在可接受的误差范围内,本领域技术人员能够在一定误差范围内解决所述技术问题,基本达到所述技术效果。此外,“耦接”一词在此包含任何直接及间接的电性耦接手段。因此,若文中描述一第一装置耦接于一第二装置,则代表所述第一装置可直接电性耦接于所述第二装置,或通过其他装置或耦接手段间接地电性耦接至所述第二装置。说明书后续描述为实施本申请的较佳实施方式,然所述描述乃以说明本申请的一般原则为目的,并非用以限定本申请的范围。本申请的保护范围当视所附权利要求所界定者为准。其中,各实施例之间的相同之处不再一一赘述。
以下结合附图和具体实施例进行详细说明。
图1所示为本申请实施例所提供的驱动电路的一种结构示意图,图2所示为本申请实施例所提供的固定电压信号线上的电压信号的变化示意图,请参考图1和图2所示,本申请提供一种驱动电路100,包括:
固定电压信号线10,包括第一支路11和第二支路12;
降噪模块20,位于第一支路11与第二支路12之间,降噪模块20包括第一输入端21,第二输入端22和输出端23,第一输入端21与第一支路11电连接,第二输入端22连接一固定电压,输出端23与第二支路12电连接;降噪模块20用于排除固定电压信号线10上的干扰电压。
具体而言,请继续参考图1和图2所示,本实施例中的驱动电路可以为像素驱动电路,驱动电路中包括的固定电压信号线10可以为像素驱动电路中输入固定电压的信号线,可选地,固定电压信号线10可以为PVDD信号线和PVEE信号线,当然还可以为其他输入固定电压的信号线,本申请在此不作限定。
相关技术中,点亮显示面板中的像素采用电流驱动的方式,由于各固定电压信号线处于电性环境下,难免会产生相对于参考地预期之外的干扰电压,从而会影响固定电压信号线上的信号,进一步会影响显示面板中像素的显示;有鉴于此,本申请在驱动电路原有的基础上引入了降噪模块20,用于排除固定电压信号线10上的干扰电压。
具体的电路设置结构请参考以下,请继续参考图1和图2所示,本实施例中的固定电压信号线10包括第一支路11和第二支路12,降噪模块20串联于固定电压信号线10上,即降噪模块20位于第一支路11与第二支路12之间,可选地,降噪模块20包括的第一输入端21与第一支路11电连接,降噪模块20包括的输出端23与第二支路12电连接,降噪模块20包括的第二输入端22电连接一固定电压;可以理解的是,请参考图2中的固定电压信号线10上的电压变化,固定电压信号线10的第一支路11的电压包含干扰电压,可以通过降噪模块20排除干扰电压,可选地,在降噪模块20的第二输入端22电连接一固定电压,经过降噪模块20的输出端23输出净化后的电压,即该电压为排除影响后的电压,能够有效的排除显示面板中固定电压信号的干扰因素,保证显示面板中各像素的正常显示。
进一步,图3所示为本申请实施例所提供的像素驱动电路的一种结构示意图,图4所示为本申请实施例所提供的驱动电路的另一种结构示意图,请参考图3和图4所示,并结合图1和图2所示,本实施例以像素驱动电路中的PVDD信号线和PVEE信号线为例展开说明,像素驱动电路中,PVDD信号线和PVEE信号线由Driver IC或Power IC提供电压信号,其中,像素驱动电路中还包括驱动模块和发光单元D1,发光单元D1包括阳极和阴极(图中未示出),发光单元D1的阴极与PVEE信号线电连接,发光单元D1的阳极与发光控制模块电连接,也可以理解为,PVDD信号线端的电压与PVEE信号线端的电压形成电压差,由图3中的像素驱动电路图中的粗实线可见,该电压差用于驱动像素发光;当PVDD信号线上的固定电压和PVEE信号线上的固定电压掺杂干扰电压时,会影响PVDD信号端的电压和PVEE信号端的电压的压差,进一步影响发光单元D1的发光。在本实施例的方案中,通过降噪模块20可以对PVDD信号线和PVEE信号线上的干扰电压排除,可选地,在PVDD信号线上串联第一降噪模块24,在PVEE信号线上串联第二降噪模块25,第一降噪模块24的输出端输出的电压与第二降噪模块25的输出端输出的电压施加在像素驱动电路中;如此,可以排除干扰电压的影响;可选地,第一降噪模块24与第二降噪模块25的第二输入端并联至一固定电压端;在像素驱动电路中,通过引入降噪模块20,能够有效的排除干扰电压的影响,保证显示面板正常显示。
需要说明的是,请继续参考图3所示,像素驱动电路中设置有PVDD信号端和PVEE信号端;驱动晶体管M0,驱动晶体管M0的栅极连接到第一节点N1,驱动晶体管M0的第一极连接第二节点N2,驱动晶体管M0的第二极连接第三节点N3;发光单元D1,发光单元D1的阳极连接第四节点N4,阴极与PVEE信号端电连接;发光控制模块70,发光控制模块70、驱动晶体管M0和发光单元D1串联在PVDD信号端和PVEE信号端之间;存储模块80,存储模块80的第一端与PVDD信号端电连接,存储模块80的第二端与第一节点N1电连接;开关晶体管模块90,开关晶体管模块90的第一端连接第一节点N1,通过控制开关晶体管模块的开启程度,进一步控制流经发光单元D1的电流大小。以下通过详细的过程说明,在初始化阶段,向第一节点N1传输参考电压信号,使驱动晶体管M0导通;在数据写入阶段,第一节点N1和第三节点N3连接,数据信号端Vdata的信号传输至第二节点N2,第二节点N2的信号通过驱动晶体管M0传输至第三节点N3,第三节点N3的信号传输至第一节点N1;通过存储模块80用于实现第一节点N1的充电、维持第一节点N1的电压;在发光阶段,第一节点N1和第三节点N3断开,发光控制模块70导通,PVDD信号端的信号传输至第二节点N2,驱动晶体管M0生成用于驱动发光单元D1发光的驱动电流,通过发光控制模块70使得驱动电流传输至发光单元D1的阳极,使发光单元D1发光;在上述过程中,如果PVDD信号端和PVEE信号端的信号存在干扰信号的影响,直接会影响发光单元D1的发光效果,而本申请通过设置降噪模块20可以改善干扰信号的影响。
需要说明的是,图1所示实施例仅示意性示出了降噪模块20与第一支路11和第二支路12的位置关系示意图,其中,降噪模块20的内部结构并未示意;图2所示实施例仅示意性示出了固定电压信号线10上的电压变化的示意图,并不代表固定电压信号线10上的实际电压;图3所示实施例仅示意性示出了像素驱动电路的结构示意图,其中,PVDD信号线与PVEE信号线的压降仅作为示意;图4所示实施例仅示意性示出了驱动电路中对PVDD信号线和PVEE信号线排除干扰电压的一种结构示意,其中,还可以包括对其他固定电压信号线10排除干扰电压。
请继续参考图2所示,在本申请的一种可选实施例中,固定电压信号线10上的干扰电压为V1,第一支路11的固定电压为V2,第二支路12的固定电压为V=V2-V1。
具体而言,请继续参考图2所示,本实施例中,固定电压信号线10上用于传输固定电压信号,由于驱动电路本身就处于一个电性环境中,难免会使固定电压信号线叠加干扰信号,如果不对固定电压信号线10上的干扰电压进行排除的话,会影响驱动电路的驱动精度;有鉴于此,本实施例中涉及的驱动电路可以对固定电压信号线10上的干扰电压进行排除,具体采用输出信号减法的运算方式;可以理解的是,在固定电压信号线10上串联降噪模块20,位于降噪模块20输入端的一侧为未处理干扰电压的第一支路11,位于降噪模块20输出端23的一侧为处理干扰电压的第二支路12,第一支路11上的固定电压为V2,其中包括由电性环境产生的干扰电压V1,经过降噪模块20处理后的第二支路12上的固定电压为V=V2-V1;本实施例中的降噪模块20采用减法的运算原理,将第一支路11上的干扰电压V1减去,即为排出干扰电压,可以将排出干扰电压的信号输入显示面板中的各子像素,进一步保证显示面板中各像素的显示效果。
需要说明的是,图2所示实施例仅示意性示出V、V1和V2的变化关系示意图,并不代表V、V1和V2的实际数值。
请继续参考图1所示,在本申请的一种可选实施例中,降噪模块20的第二输入端22电连接至接地端。
具体而言,请继续参考图1所示,本实施例中,降噪模块20的第二输入端22电连接至接地端,由此,可以避免因电性环境而引起的干扰电压,保证显示面板中各像素的显示效果。
请继续参考图1所示,在本申请的一种可选实施例中,降噪模块20为运算放大器。
具体而言,请继续参考图1所示,本实施例中,降噪模块20选择运算放大器,运算放大器的输出信号可以是输入信号加、减或微分、积分等数学运算的结果,本实施例中的运算放大器采用减法的结果,即可以将干扰电压减去,排出干扰信号的影响,保证驱动电路驱动下的各像素显示效果。
基于同一发明构思,本发明还提供一种显示模组,图5所示为本发明实施例所提供的显示模组的一种俯视图,请参考图5所示,该显示模组200包括驱动电路100,其中,驱动电路为本发明实施例所提供的驱动电路100。
需要说明的是,请继续参考图5所示,本申请实施例所提供的显示模组的实施例可参见上述驱动电路的实施例,重复之处不再赘述。本申请所提供的模组可体现为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有现实功能的产品或部件。
图6所示为本申请实施例所提供的驱动电路的另一种结构示意图,请参考图6所示,在本申请的一种可选实施例中,显示模组包括柔性电路板30,降噪模块20绑在柔性电路板30上。
具体而言,请继续参考图6所示,本实施例中,显示模组中包括柔性电路板30(Flexible Printed Circuit),柔性电路板30是一种具有高可靠性、可挠性佳的印刷电路板;可选地,显示模组中还包括显示面板40,显示面板40包括显示区和非显示区,非显示区至少部分围绕显示区设置,非显示区包括绑定区60,可选地,柔性线路板绑定于绑定区60,降噪模块20集成于柔性电路板30中;可选地,柔性电路板30可以弯折至与显示面板40出光面相对的背面;进一步地,降噪模块20集成于柔性电路板30上,可选地,降噪模块20可以跟随柔性电路板30弯折至显示面板40的背面,能够节省显示面板40非显示求的绑定区60的空间;通过以上结构的设置,能够实现集成有降噪模块20的显示模组,能够实现排除干扰电压的影响。
需要说明的是,图6所示实施例仅示意性示出了显示面板40与柔性电路板30的位置关系,并不代表显示面板40和柔性线路板的实际尺寸,其中,图1中所示的降噪模块20可以位于柔性线路板的任一位置,根据实际情况而定。
请继续参考图1所示,在本申请的一种可选实施例中,降噪模块20集成在冶具上。
具体而言,请继续参考图1所示,本实施例中,降噪模块20集成在冶具上;可选地,显示模组中包括治具,其中,治具可以为显示模组装置治具,显示模组线路测试治具,显示模组弯折测试治具等等,本申请在此不作限定;本实施例中的降噪模块20设置于治具上,其可选地位置较多,不受结构的限制,如此,能丰富降噪模块20的设置位置,以根据实际需求,选择最佳的降噪模块20集成位置。
图7所示为本申请实施例所提供的驱动电路的另一种结构示意图,请参考图7所示,在本申请的一种可选实施例中,显示模组还包括驱动芯片50;
降噪模块20集成在驱动芯片50上。
具体而言,请继续参考图7所示,本实施例中,显示模组还包括驱动芯片50,可选地,显示模组包括显示面板40,显示面板40包括显示区和非显示区,非显示区至少部分围绕显示区,非显示区包括绑定区60,绑定区60上绑定有驱动芯片50,驱动芯片50用以向显示区中各信号走线提供信号;可选地,本实施例中的降噪模块20集成驱动芯片50,能够有效的对与驱动芯片50电连接的固定电压信号线10中的干扰电压信号进行排除,保证驱动芯片50输出精准的电压信号,保证显示面板40的显示效果。
需要说明的是,图7所示实施例仅示意性示出了显示面板40、驱动芯片50的位置关系,并不代表显示面板40和驱动芯片50的实际尺寸。
图8所示为本申请实施例所提供的驱动电路的另一种结构示意图,请参考图8所示,在本申请的一种可选实施例中,显示模组还包括绑定区60,降噪模块20为处理芯片;
显示模块还包括驱动芯片50,驱动芯片50和降噪模块20绑定在绑定区60。
具体而言,请继续参考图8所示,本实施例中涉及的显示模组的绑定方式为COG(Chip On Glass),将驱动电路直接绑定在显示面板40的绑定区60上的技术,该显示模组减少了焊接工艺,简化了流程。通过以下进行进一步说明,显示模组包括显示面板40,显示面板40包括显示区和非显示区,非显示区至少部分围绕显示区设置,非显示区包括绑定区60,该绑定区60绑定有驱动芯片50和降噪模块20,此处的降噪模块20可以看成一处理芯片,绑定于绑定区60,显示面板40中所有固定电压信号线10均可以通过降噪模块20排除干扰电压信号后在传输至显示区,能够提高输出至显示面板40中的各电压信号的准确性,保证显示面板40的显示效果。
需要说明的是,图8所示实施例仅示意性示出了驱动芯片50与降噪模块20的一种位置关系,并不代表驱动芯片50和降噪模块20的实际尺寸,驱动芯片50和降噪模块20还可以有其他位置关系,本申请在此不作限定。
图9所示为本申请实施例所提供的驱动电路的另一种结构示意图,请参考图9所示,在本申请的一种可选实施例中,显示模组还包括绑定区60,绑定区60绑定有柔性电路板30;降噪模块20为处理芯片;
显示模块还包括驱动芯片50,驱动芯片50和降噪模块20绑定在柔性电路板30上。
具体而言,请继续参考图9所示,本实施例中涉及的显示模组的绑定方式为COF(覆晶薄膜,Chip on Film),将驱动IC绑定于柔性线路板上晶粒软膜构装技术,是运用软质附加电路板作封装芯片载体将芯片与软性基板电路接合的技术。通过以下进行进一步说明,显示模组包括显示面板40,显示面板40包括显示区和非显示区,非显示区至少部分围绕显示区,非显示区包括绑定区60,绑定区60绑定有柔性电路板30,可选地,驱动芯片50和降噪模块20绑定于柔性电路板30上,此处的降噪模块20可以看成是一处理芯片,绑定于柔性电路板30上,显示面板40中所有固定电压信号线10均可以通过降噪模块20排除干扰电压信号后在传输至显示区,能够提高输出至显示面板40中的各电压信号的准确性,保证显示面板40的显示效果。
需要说明的是,图9所示实施例仅示意性示出了驱动芯片50、降噪模块20和柔性电路板30的一种位置关系,并不代表驱动芯片50、降噪模块20和柔性电路板30的实际尺寸。
通过以上各实施例可知,本申请存在的有益效果是:
本申请所提供的驱动电路及显示模组,设置有固定电压信号线,固定电压信号线包括第一支路和第二支路,降噪模块串联于固定电压信号线上,即降噪模块位于第一支路与第二支路之间;降噪模块包括第一输入端与第一支路电连接,降噪模块包括的输出端与第二支路电连接,降噪模块包括的第二输入端电连接一固定电压;固定电压信号线的第一支路的电压包含干扰电压,可以通过降噪模块排除干扰电压;在降噪模块的第二输入端电连接一固定电压,经过降噪模块的输出端输出净化后的电压,即该电压为排除影响后的电压,能够有效的排除显示面板中固定电压信号的干扰因素,保证显示面板中各像素的正常显示。
上述说明示出并描述了本申请的若干优选实施例,但如前所述,应当理解本申请并非局限于本文所披露的形式,不应看作是对其他实施例的排除,而可用于各种其他组合、修改和环境,并能够在本文所述发明构想范围内,通过上述教导或相关领域的技术或知识进行改动。而本领域人员所进行的改动和变化不脱离本申请的精神和范围,则都应在本申请所附权利要求的保护范围内。
Claims (8)
1.一种驱动电路,其特征在于,包括:
固定电压信号线,包括第一支路和第二支路;
降噪模块,位于所述第一支路与所述第二支路之间,所述降噪模块包括第一输入端,第二输入端和输出端,所述第一输入端与所述第一支路电连接,所述第二输入端连接至接地端,所述输出端与所述第二支路电连接;所述降噪模块用于排除所述固定电压信号线上的干扰电压;
所述降噪模块为运算放大器;
所述固定电压信号线为PVDD信号线和PVEE信号线,所述降噪模块包括第一降噪模块和第二降噪模块,所述PVDD信号线上串联所述第一降噪模块,所述PVEE信号线上串联所述第二降噪模块,所述第一降噪模块的输出端输出的电压与所述第二降噪模块的输出端输出的电压施加在驱动电路中,所述第一降噪模块与所述第二降噪模块的第二输入端并联至接地端。
2.根据权利要求1所述的驱动电路,其特征在于,所述固定电压信号线上的所述干扰电压为V1,所述第一支路的固定电压为V2,所述第二支路的固定电压为V=V1-V2。
3.一种显示模组,其特征在于,包括如权利要求1-2中任一项所述的驱动电路。
4.根据权利要求3所述的显示模组,其特征在于,所述显示模组包括柔性电路板,所述降噪模块绑在所述柔性电路板上。
5.根据权利要求3所述的显示模组,其特征在于,所述降噪模块集成在冶具上。
6.根据权利要求3所述的显示模组,其特征在于,所述显示模组还包括驱动芯片;
所述降噪模块集成在所述驱动芯片上。
7.根据权利要求3所述的显示模组,其特征在于,所述显示模组还包括绑定区,所述降噪模块为处理芯片;
所述显示模组 还包括驱动芯片,所述驱动芯片和所述降噪模块绑定在所述绑定区。
8.根据权利要求3所述的显示模组,其特征在于,所述显示模组还包括绑定区,所述绑定区绑定有柔性电路板;所述降噪模块为处理芯片;
所述显示模组 还包括驱动芯片,所述驱动芯片和所述降噪模块绑定在所述柔性电路板上。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111284252.8A CN113990252B (zh) | 2021-11-01 | 2021-11-01 | 驱动电路及显示模组 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111284252.8A CN113990252B (zh) | 2021-11-01 | 2021-11-01 | 驱动电路及显示模组 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113990252A CN113990252A (zh) | 2022-01-28 |
CN113990252B true CN113990252B (zh) | 2023-03-10 |
Family
ID=79745454
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111284252.8A Active CN113990252B (zh) | 2021-11-01 | 2021-11-01 | 驱动电路及显示模组 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113990252B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1848232A (zh) * | 2005-04-06 | 2006-10-18 | 株式会社瑞萨科技 | 用于驱动液晶显示的半导体集成电路 |
CN102665158A (zh) * | 2012-05-15 | 2012-09-12 | 深圳市掌讯通讯设备有限公司 | 一种地线噪声消除电路 |
CN105308863A (zh) * | 2013-06-12 | 2016-02-03 | 索尼公司 | 比较器电路、a/d转换电路以及显示装置 |
CN108242229A (zh) * | 2018-02-01 | 2018-07-03 | 京东方科技集团股份有限公司 | 阵列基板、阵列基板的驱动方法及显示装置 |
CN111883063A (zh) * | 2020-07-17 | 2020-11-03 | 合肥维信诺科技有限公司 | 像素电路、显示面板及显示装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5864086B2 (ja) * | 2010-07-28 | 2016-02-17 | ラピスセミコンダクタ株式会社 | 差動増幅回路 |
JP5616762B2 (ja) * | 2010-11-24 | 2014-10-29 | ルネサスエレクトロニクス株式会社 | 出力回路及びデータドライバ及び表示装置 |
JP6686282B2 (ja) * | 2015-03-16 | 2020-04-22 | セイコーエプソン株式会社 | 回路装置、物理量検出装置、電子機器及び移動体 |
CN105987691B (zh) * | 2015-03-16 | 2021-02-05 | 精工爱普生株式会社 | 电路装置、物理量检测装置、电子设备以及移动体 |
JP6500522B2 (ja) * | 2015-03-16 | 2019-04-17 | セイコーエプソン株式会社 | 回路装置、物理量検出装置、電子機器及び移動体 |
-
2021
- 2021-11-01 CN CN202111284252.8A patent/CN113990252B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1848232A (zh) * | 2005-04-06 | 2006-10-18 | 株式会社瑞萨科技 | 用于驱动液晶显示的半导体集成电路 |
CN102665158A (zh) * | 2012-05-15 | 2012-09-12 | 深圳市掌讯通讯设备有限公司 | 一种地线噪声消除电路 |
CN105308863A (zh) * | 2013-06-12 | 2016-02-03 | 索尼公司 | 比较器电路、a/d转换电路以及显示装置 |
CN108242229A (zh) * | 2018-02-01 | 2018-07-03 | 京东方科技集团股份有限公司 | 阵列基板、阵列基板的驱动方法及显示装置 |
CN111883063A (zh) * | 2020-07-17 | 2020-11-03 | 合肥维信诺科技有限公司 | 像素电路、显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN113990252A (zh) | 2022-01-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107799050B (zh) | 显示装置 | |
US9318047B2 (en) | Organic light emitting display unit structure and organic light emitting display unit circuit | |
US8723853B2 (en) | Driving device, display apparatus having the same and method of driving the display apparatus | |
KR101240650B1 (ko) | 발광 다이오드 모듈, 이를 구비한 백라이트 어셈블리 및이를 구비한 표시 장치 | |
US20050285826A1 (en) | Light emitting display | |
CN112255847B (zh) | 一种显示模组、显示装置及显示模组的驱动方法 | |
KR102063815B1 (ko) | 유기 발광 표시장치 | |
CN114927550B (zh) | 显示面板和显示装置 | |
CN110189672B (zh) | 一种显示面板、其检测方法及显示装置 | |
JPH11160677A (ja) | 液晶表示装置 | |
US20220093694A1 (en) | Display device | |
EP2128847B1 (en) | Organic light emitting display device | |
CN113990252B (zh) | 驱动电路及显示模组 | |
CN111625133A (zh) | Oled显示面板 | |
US11963429B2 (en) | Display module and display apparatus | |
CN114639347A (zh) | 像素驱动电路、驱动方法及显示装置 | |
US10817088B2 (en) | Display device | |
US11249571B2 (en) | Input sensing panel and display device having the same | |
US20120019121A1 (en) | Display Device | |
KR20140094918A (ko) | 평판표시장치 | |
US20230213974A1 (en) | Display device | |
CN114283689B (zh) | 显示模组及其驱动方法 | |
US20230373306A1 (en) | Electronic device and vehicle system | |
CN116490912A (zh) | 显示面板和显示装置 | |
CN116416883A (zh) | 检测装置及检测方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |