CN113938722A - 显示控制器、显示控制方法以及显示控制*** - Google Patents
显示控制器、显示控制方法以及显示控制*** Download PDFInfo
- Publication number
- CN113938722A CN113938722A CN202111484864.1A CN202111484864A CN113938722A CN 113938722 A CN113938722 A CN 113938722A CN 202111484864 A CN202111484864 A CN 202111484864A CN 113938722 A CN113938722 A CN 113938722A
- Authority
- CN
- China
- Prior art keywords
- signal
- display controller
- image
- video
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 38
- 239000000203 mixture Substances 0.000 claims abstract description 32
- 230000008569 process Effects 0.000 claims abstract description 21
- 238000007781 pre-processing Methods 0.000 claims description 16
- 230000003139 buffering effect Effects 0.000 claims description 12
- 230000015572 biosynthetic process Effects 0.000 abstract description 8
- 238000003786 synthesis reaction Methods 0.000 abstract description 8
- 230000006870 function Effects 0.000 description 7
- 230000006854 communication Effects 0.000 description 6
- 238000004891 communication Methods 0.000 description 6
- 230000003068 static effect Effects 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 4
- 230000004913 activation Effects 0.000 description 2
- 238000004590 computer program Methods 0.000 description 2
- 239000012141 concentrate Substances 0.000 description 2
- 238000003707 image sharpening Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000007175 bidirectional communication Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/41—Structure of client; Structure of client peripherals
- H04N21/4104—Peripherals receiving signals from specially adapted client devices
- H04N21/4122—Peripherals receiving signals from specially adapted client devices additional display device, e.g. video projector
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Controls And Circuits For Display Device (AREA)
- Transforming Electric Information Into Light Information (AREA)
Abstract
本申请提供一种显示控制器、显示控制方法以及显示控制***,该显示控制器包括第一输入接口,被配置为接收视频信号;第二输入接口,被配置为接收图像信号;合成控制模块,与第一输入接口以及第二输入接口连接,合成控制模块被配置为处理视频信号或者图像信号,以形成目标信号;输出接口,与合成控制模块连接,输出接口被配置为输出目标信号;其中,目标信号包括视频与图像的叠加信号、处理后的视频信号或者处理后的图像信号。该显示控制器可以进行多通道处理,也可以进行画面叠加处理功能,可以有效地提高效率。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种显示控制器、显示控制方法以及显示控制***。
背景技术
在现有技术中,显示装置包括显示面板以及芯片,该芯片能够控制该显示面板,从而显示面板显示图像。但是,随着对输出的显示信息的需求种类增多,对输出图像的分辨率也有了更高的要求,这就要求芯片的功能也相应的持续创新和完善,以达到更出色的输出图像效果。
其中,安装在显示面内部的芯片称为嵌入式芯片。嵌入式的芯片分为专用型和微处理集成型这两种类型。由于嵌入式芯片具有简单便捷和性能稳定的特点,能够在各个领域有所应用。但是随着对输出的显示信息的种类数量的增大,那么安装有嵌入式芯片的显示装置的单一接口和固定功能势必无法满足上述的需求。即嵌入式处理器在进行所需信息的合成处理时,会具有较大的处理压力,可能会出现显示图像的传输卡顿和分辨率较低等问题。在这种情况下可能需要另外匹配更高性能的处理器,这在一定程度上增加了难度和成本。
发明内容
本申请实施例提供一种显示控制器、显示控制方法以及显示控制***,该显示控制器可以进行多通道处理,也可以进行画面叠加处理功能,可以有效地提高效率。
本申请实施例提供一种显示控制器,包括:
第一输入接口,被配置为接收视频信号;
第二输入接口,被配置为接收图像信号;
合成控制模块,与所述第一输入接口以及所述第二输入接口连接,所述合成控制模块被配置为处理所述视频信号或者所述图像信号,以形成目标信号;
输出接口,与所述合成控制模块连接,所述输出接口被配置为输出所述目标信号;
其中,所述目标信号包括视频与图像的叠加信号、处理后的所述视频信号或者处理后的所述图像信号。
在一些实施例中,所述显示控制器还包括第一缓冲模块,所述第一缓冲模块与所述第一输入接口以及所述合成控制模块连接,所述第一缓冲模块被配置为缓冲所述视频信号。
在一些实施例中,所述显示控制器还包括第一预处理模块,与所述第一缓冲模块以及所述合成控制模块连接,所述第一预处理模块被配置为修改所述视频信号。
在一些实施例中,所述显示控制器还包括第二缓冲模块,所述第二缓冲模块与所述第二输入接口以及所述合成控制模块连接,所述第二缓冲模块被配置为缓冲所述图像信号。
在一些实施例中,所述显示控制器还包括第二预处理模块,与所述第二缓冲模块以及所述合成控制模块连接,所述第二预处理模块被配置为修改所述图像信号。
在一些实施例中,所述显示控制器还包括时序发生器,与所述合成控制模块以及所述输出接口连接,所述时序发生器被配置为产生时序数据,所述时序数据能够调整所述目标信号。
在一些实施例中,所述第一输入接口以及所述第二输入接口包括串口或者USB接口。
在一些实施例中,所述输出接口包括USB接口、HDMI接口、DP接口或者VGA接口。
本申请实施例还提供一种显示控制方法,应用于上述的显示控制器,所述显示控制方法包括:
接收视频信号或者所述图像信号;
对所述视频信号或者所述图像信号进行处理,以得到目标信号;
其中,所述目标信号包括视频与图像的叠加信号、处理后的所述视频信号或者处理后的所述图像信号。
本申请实施例还提供一种显示控制***,包括:
显示控制器,为上述显示控制器;
视频提供装置,与所述显示控制器连接,所述视频提供装置被配置为向所述显示控制器传输视频信号;
图像提供装置,与所述显示控制器连接,所述图像提供装置被配置为向所述显示控制器传输图像信号;
显示装置,与所述显示控制器连接,所述显示装置被配置为显示目标信号;
其中,所述目标信号包括视频与图像的叠加信号、处理后的所述视频信号或者处理后的所述图像信号。
本申请实施例提供的一种显示控制器,包括第一输入接口、第二输入接口、合成控制模块以及输出接口。该第一输入接口被配置为接收视频信号,该第二输入接口被配置为接收图像信号。该合成控制模块与第一输入接口以及第二输入接口连接,该合成控制模块被配置为处理该视频信号或者图像信号,以形成目标信号。可以理解的是,该显示控制器具有两个处理通道以处理视频信号以及图像信号。该目标信号包括视频与图像的叠加信号、处理后的视频信号或者处理后的图像信号,例如该处理器可以分别对视频信号以及图像信号进行处理,也可以对该视频信号以及图像信号进行叠加处理,以形成画中画的效果。所以,该显示控制器既可以进行多通道处理,也可以进行画面叠加处理功能,可以有效地提高效率。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的显示控制器的第一种结构示意图。
图2为本申请实施例提供的第一种场景示意图。
图3为本申请实施例提供的第二种场景示意图。
图4为本申请实施例提供的显示控制器的第二种结构示意图。
图5为本申请实施例提供的显示控制方法的流程示意图。
图6为本申请实施例提供的显示控制***的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在现有技术中,显示装置包括显示面板以及芯片,该芯片能够控制该显示面板,从而显示面板显示图像。但是,随着对输出的显示信息的需求种类增多,对输出图像的分辨率也有了更高的要求,这就要求芯片的功能也相应的持续创新和完善,以达到更出色的输出图像效果。
其中,安装在显示面内部的芯片称为嵌入式芯片。嵌入式的芯片分为专用型和微处理集成型这两种类型。由于其具有简单便捷和性能稳定的特点,能够在各个领域有所应用。但是随着对输出的显示信息的种类数量的增大,那么安装有嵌入式芯片的显示装置的单一接口和固定功能势必无法满足上述的需求。即嵌入式处理器在进行所需信息的合成处理时,会具有较大的处理压力,可能会出现显示图像的传输卡顿和分辨率较低等问题。在这种情况下可能需要另外匹配更高性能的处理器,这在一定程度上增加了难度和成本。
因此,本申请实施例提供一种显示控制器、显示控制方法以及显示控制***,该显示控制器可以进行多通道处理,也可以进行画面叠加处理功能,具有较高的效率。以下结合附图进行具体的说明。
请参阅图1,图1为本申请实施例提供的显示控制器的第一种结构示意图。
本申请实施例提供一种显示控制器100,该显示控制器100包括第一输入接口110、第二输入接口120、合成控制模块130以及输出接口140。
其中,第一输入接口110被配置为接收视频信号,该第二输入接口120被配置为接收图像信号。该合成控制模块130与第一输入接口110以及第二输入接口120连接,该合成控制模块130被配置为处理该视频信号以及图像信号,以形成目标信号。该输出接口140与合成控制模块130连接,该输出接口140被配置为输出该目标信号,其中,该目标信号包括视频与图像的叠加信号、处理后的视频信号或者处理后的图像信号。
其中,该第一输入接口110以及第二输入接口120包括串口或者USB接口。该串口(Serial Interface)也称串行接口、串行通信接口或串行通讯接口,是采用串行通信方式的扩展接口。串行接口是指数据一位一位地顺序传送。该串口的特点是通信线路简单,只要一对传输线就可以实现双向通信,从而大大降低了成本,特别适用于远距离通信。其中,USB接口(Universal Serial Bus,通用串行总线)是一种串口总线标准,也是一种输入输出接口的技术规范,被广泛地应用于个人电脑和移动设备等信息通讯产品以及其它相关领域。
其中,输出接口140包括USB接口、HDMI接口、DP接口或者VGA接口。该HDMI(HighDefinition Multimedia Interface,高清多媒体)接口是一种全数字化视频和声音发送接口,可以发送未压缩的音频及视频信号。HDMI接口可用于机顶盒、DVD播放机、个人计算机、电视、游戏主机、综合扩大机、数字音响与电视机等设备。该DP(DisplayPort,显示)接口是主要用于视频源与显示器等设备的连接,并也支持携带音频、USB和其他形式的数据。该VGA(Video Graphics Array,视频图形阵列)接口属于标准接口,具有广泛的应用范围。
其中,该合成控制模块130获取视频信号或者图像信号,对该视频信号或者图像信号进行处理。以下又可以包括四种处理情况:该合成控制模块130仅获取视频信号,并对视频信号进行处理,输出接口140输出处理后的视频信号;该合成控制模块130仅获取图像信号,并对图像信号进行处理,输出接口140输出处理后的图像信号;该合成控制模块130分别获取视频信号以及图像信号,并分别对该视频信号以及图像信号进行处理,输出接口140分别输出处理后的视频信号以及处理后的图像信号;该合成控制模块130分别获取视频信号以及图像信号,并分别对该视频信号以及图像信号进行处理,输出接口140输出画面叠加信号。
其中,请参阅图2以及图3,图2为本申请实施例提供的第一种场景示意图,图3为本申请实施例提供的第二种场景示意图。
画面叠加信号指的是该信号在显示装置400上进行播放时,给用户呈现出画中画的状态。例如,如图2,在静态的图像区域410的局部叠加动态的视频区域420;在动态的视频的局部区域叠加静态的图像;在一张图像的局部区域叠加另一张图像;在动态的视频的局部区域叠加另一动态的视频。可以理解的是,如图3,上述局部区域的数量可以是单个,也可以是多个。例如,在静态的图像区域410的局部叠加多个动态的视频区域420。
本申请实施例提供的一种显示控制器100,包括第一输入接口110、第二输入接口120、合成控制模块130以及输出接口140。该第一输入接口110被配置为接收视频信号,该第二输入接口120被配置为接收图像信号。该合成控制模块130与第一输入接口110以及第二输入接口120连接,该合成控制模块130被配置为处理该视频信号或者图像信号,以形成目标信号。可以理解的是,该显示控制器100具有两个处理通道以处理视频信号以及图像信号。该目标信号包括视频与图像的叠加信号、处理后的视频信号或者处理后的图像信号,例如该处理器可以分别对视频信号以及图像信号进行处理,也可以对该视频信号以及图像信号进行叠加处理,以形成画中画的效果。所以,该显示控制器100既可以进行多通道处理,也可以进行画面叠加处理功能,可以有效地提高效率。
请参阅图4,图4为本申请实施例提供的显示控制器的第二种结构示意图。
在一些实施例中,该显示控制器100还包括第一缓冲模块150,该第一缓冲模块150与第一输入接口110以及合成控制模块130连接,该第一缓冲模块150被配置为缓冲该视频信号,以避免该视频信号过多造成的卡顿等现象。该第一输入接口110传输的视频信号通过第一缓冲模块150进行缓冲,便于合成控制模块130进行处理。该第一缓冲模块150可以是FIFO(First Input First Output,先进先出)存储器,该FIFO存储器可以对连续的视频信号进行缓存,防止在存储操作时丢失视频信号,还可以将视频信号集中起来,避免频繁的启动合成控制模块130,减轻该显示控制器100的负担。
该显示控制器100还包括第一预处理模块160,该第一预处理模块160与第一缓冲模块150以及合成控制模块130连接,该第一预处理模块160被配置为修改该视频信号。其中,第一预处理模块160对视频信号包括但不限于白平衡、去隔行处理、缩放和剪切处理以及半透明图像叠加处理、空间矫正、图像锐化、亮度均匀等。
在一些实施例中,该显示控制器100还包括第二缓冲模块170,该第二缓冲模块170与第二输入接口120以及合成控制模块130连接,该第二缓冲模块170被配置为缓冲该图像信号,以避免该图像信号过多造成的卡顿等现象。该第二输入接口120的图像信号通过第二缓冲模块170进行缓冲,便于合成控制模块130进行处理。该第二缓冲模块170可以是FIFO(First Input First Output,先进先出)存储器,该FIFO存储器可以连续图像信号进行缓存,防止在存储操作时丢失图像信号,还可以将图像信号集中起来,避免频繁的启动合成控制模块130,减轻该显示控制器100的负担。
该显示控制器100还包括第二预处理模块180,该第二预处理模块180与第二缓冲模块170以及合成控制模块130连接,该第二预处理模块180被配置为修改该图像信号。其中,第二预处理模块180对图像信号包括但不限于白平衡、去隔行处理、缩放和剪切处理以及半透明图像叠加处理、空间矫正、图像锐化、亮度均匀等。
在一些实施例中,该显示控制器100还包括时序发生器190,该时序发生器190与合成控制模块130以及输出接口140连接,该时序发生器190被配置为产生时序数据,时序数据能够调整该目标信号。该时序信号能够对显示装置400的驱动时序进行控制,以实现画面的正常显示。
请参阅图5,图5为本申请实施例提供的显示控制方法的流程示意图。
本申请实施例还提供一种显示控制方法,应用于上述显示控制器100,该显示控制方法包括:
S101、接收视频信号或者图像信号;
S102、对视频信号或者图像信号进行处理,以得到目标信号。
其中,该目标信号包括视频与图像的叠加信号、处理后的视频信号或者处理后的图像信号。
其中,对该视频信号或者图像信号进行处理。以下又可以包括四种处理情况:仅获取视频信号,对视频信号进行处理,输出处理后的视频信号;仅获取图像信号,对图像信号进行处理,输出处理后的图像信号;分别获取视频信号以及图像信号,并分别对该视频信号以及图像信号进行处理,分别输出处理后的视频信号以及处理后的图像信号;分别获取视频信号以及图像信号,并分别对该视频信号以及图像信号进行处理,输出画面叠加信号。
其中,画面叠加信号指的是该信号在显示装置400上进行播放时,给用户呈现出画中画的状态。例如,如图2,在静态的图像区域410的局部叠加动态的视频区域420;在动态的视频的局部区域叠加静态的图像;在一张图像的局部区域叠加另一张图像;在动态的视频的局部区域叠加另一动态的视频。可以理解的是,如图3,上述局部区域可以是多个子区域也可以是单个子区域,例如,在静态的图像区域410的局部叠加多个动态的视频区域420。
本申请实施例还提供一种存储介质,该存储介质存储有计算机程序,响应于该计算机程序在计算机上运行,使得该计算机执行上述任一实施例中的显示控制方法,比如:
接收视频信号或者图像信号;
对视频信号或者图像信号机芯处理,以得到目标信号。
其中,该目标信号包括视频与图像的叠加信号、处理后的视频信号或者处理后的图像信号。
在本申请实施例中,存储介质可以是磁碟、光盘、只读存储电路(Read OnlyMemory,ROM)、或者随机存取记忆体(Random Access Memory,RAM)等。
请参阅图6,图6为本申请实施例提供的显示控制***的结构示意图。
本申请还提供一种显示控制***10,该显示控制***10包括上述显示控制器100、视频提供装置200、图像提供装置300、显示装置400。
其中,视频提供装置200与显示控制器100连接,该视频提供装置200被配置为向显示控制器100传输视频信号;图像提供装置300与显示控制器100连接,该图像提供装置300被配置为向显示控制器100传输图像信号;显示装置400与显示控制器100连接,该显示装置400被配置为显示目标信号。其中,该目标信号包括视频与图像的叠加信号、处理后的视频信号或者处理后的图像信号。
其中,该视频提供装置200可以是手机、平板、电脑、摄像机等能够提供视频信号的装置,该图像提供装置300可以是手机、平板、电脑、照相机等能够提图像信号的装置。
其中,该显示装置400指的是具有显示面板的装置。例如显示屏、电脑、电视、手机等。例如,该视频提供装置200传输的视频信号以及图像提供装置300传输的图像信号,经过显示控制器100处理,以得到目标信号,该显示装置400将目标信号呈现给用户观看。
本申请实施例提供的一种显示控制器100,包括第一输入接口110、第二输入接口120、合成控制模块130以及输出接口140。该第一输入接口110被配置为接收视频信号,该第二输入接口120被配置为接收图像信号。该合成控制模块130与第一输入接口110以及第二输入接口120连接,该合成控制模块130被配置为处理该视频信号或者图像信号,以形成目标信号。可以理解的是,该显示控制器100具有两个处理通道以处理视频信号以及图像信号。该目标信号包括视频与图像的叠加信号、处理后的视频信号或者处理后的图像信号,例如该处理器可以分别对视频信号以及图像信号进行处理,也可以对该视频信号以及图像信号进行叠加处理,以形成画中画的效果。所以,该显示控制器100既可以进行多通道处理,也可以进行画面叠加处理功能,可以有效地提高效率。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请的描述中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个特征。
以上对本申请实施例提供的显示控制器、显示控制方法以及显示控制***进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请。同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (10)
1.一种显示控制器,其特征在于,包括:
第一输入接口,被配置为接收视频信号;
第二输入接口,被配置为接收图像信号;
合成控制模块,与所述第一输入接口以及所述第二输入接口连接,所述合成控制模块被配置为处理所述视频信号或者所述图像信号,以形成目标信号;
输出接口,与所述合成控制模块连接,所述输出接口被配置为输出所述目标信号;
其中,所述目标信号包括视频与图像的叠加信号、处理后的所述视频信号或者处理后的所述图像信号。
2.根据权利要求1所述的显示控制器,其特征在于,还包括第一缓冲模块,所述第一缓冲模块与所述第一输入接口以及所述合成控制模块连接,所述第一缓冲模块被配置为缓冲所述视频信号。
3.根据权利要求2所述的显示控制器,其特征在于,还包括第一预处理模块,与所述第一缓冲模块以及所述合成控制模块连接,所述第一预处理模块被配置为修改所述视频信号。
4.根据权利要求1所述的显示控制器,其特征在于,还包括第二缓冲模块,所述第二缓冲模块与所述第二输入接口以及所述合成控制模块连接,所述第二缓冲模块被配置为缓冲所述图像信号。
5.根据权利要求4所述的显示控制器,其特征在于,还包括第二预处理模块,与所述第二缓冲模块以及所述合成控制模块连接,所述第二预处理模块被配置为修改所述图像信号。
6.根据权利要求1至5任一项所述的显示控制器,其特征在于,还包括时序发生器,与所述合成控制模块以及所述输出接口连接,所述时序发生器被配置为产生时序数据,所述时序数据能够调整所述目标信号。
7.根据权利要求1至5任一项所述的显示控制器,其特征在于,所述第一输入接口以及所述第二输入接口包括串口或者USB接口。
8.根据权利要求1至5任一项所述的显示控制器,其特征在于,所述输出接口包括USB接口、HDMI接口、DP接口或者VGA接口。
9.一种显示控制方法,其特征在于,应用于权利要求1至8任一项所述的显示控制器,所述显示控制方法包括:
接收视频信号或者所述图像信号;
对所述视频信号或者所述图像信号进行处理,以得到目标信号;
其中,所述目标信号包括视频与图像的叠加信号、处理后的所述视频信号或者处理后的所述图像信号。
10.一种显示控制***,其特征在于,包括:
显示控制器,为权利要求1至8任一项所述的显示控制器;
视频提供装置,与所述显示控制器连接,所述视频提供装置被配置为向所述显示控制器传输视频信号;
图像提供装置,与所述显示控制器连接,所述图像提供装置被配置为向所述显示控制器传输图像信号;
显示装置,与所述显示控制器连接,所述显示装置被配置为显示目标信号;
其中,所述目标信号包括视频与图像的叠加信号、处理后的所述视频信号或者处理后的所述图像信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111484864.1A CN113938722A (zh) | 2021-12-07 | 2021-12-07 | 显示控制器、显示控制方法以及显示控制*** |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111484864.1A CN113938722A (zh) | 2021-12-07 | 2021-12-07 | 显示控制器、显示控制方法以及显示控制*** |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113938722A true CN113938722A (zh) | 2022-01-14 |
Family
ID=79288820
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111484864.1A Pending CN113938722A (zh) | 2021-12-07 | 2021-12-07 | 显示控制器、显示控制方法以及显示控制*** |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113938722A (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105187747A (zh) * | 2015-07-29 | 2015-12-23 | 宁波大学 | 一种多功能lcd显示控制器及其控制方法 |
CN106941617A (zh) * | 2017-04-26 | 2017-07-11 | 西安诺瓦电子科技有限公司 | 视频处理装置和多窗口画面显示方法 |
CN112995559A (zh) * | 2019-12-18 | 2021-06-18 | 西安诺瓦星云科技股份有限公司 | 视频处理方法、装置及***、显示控制器和显示控制*** |
-
2021
- 2021-12-07 CN CN202111484864.1A patent/CN113938722A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105187747A (zh) * | 2015-07-29 | 2015-12-23 | 宁波大学 | 一种多功能lcd显示控制器及其控制方法 |
CN106941617A (zh) * | 2017-04-26 | 2017-07-11 | 西安诺瓦电子科技有限公司 | 视频处理装置和多窗口画面显示方法 |
CN112995559A (zh) * | 2019-12-18 | 2021-06-18 | 西安诺瓦星云科技股份有限公司 | 视频处理方法、装置及***、显示控制器和显示控制*** |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101005094B1 (ko) | 향상된 비디오 디스플레이 인터페이스를 가지는 이동 단말 기기, 동글 및 외부 디스플레이 기기 | |
US20080030510A1 (en) | Multi-GPU rendering system | |
US9524681B2 (en) | Backlight modulation over external display interfaces to save power | |
US20150163450A1 (en) | Video display system, source device, sink device, and video display method | |
WO2023000620A1 (zh) | 多屏显示方法及装置 | |
WO2017032072A1 (zh) | 音视频播放设备 | |
US9124861B2 (en) | Display connector with 4K image resolution | |
US20110200119A1 (en) | Information processing apparatus and method for reproducing video image | |
CN111741343B (zh) | 视频处理方法及装置、电子设备 | |
US20120169925A1 (en) | Wireless av transmission and receiver modules, portable wireless av transmission and receiver devices, and av source and playback devices | |
CN111554248A (zh) | 液晶显示芯片 | |
CN113938722A (zh) | 显示控制器、显示控制方法以及显示控制*** | |
CN115617294A (zh) | 一种屏幕显示方法、装置、设备及可读存储介质 | |
CN111405362B (zh) | 视频输出方法、装置、视频设备及计算机可读存储介质 | |
US20070067522A1 (en) | Video integrated circuit and video processing apparatus thereof | |
US20050057565A1 (en) | Information processing apparatus, semiconductor device for display control and video stream data display control method | |
US20080030506A1 (en) | Video card and the sound processing module therein | |
US20070130608A1 (en) | Method and apparatus for overlaying broadcast video with application graphic in DTV | |
EP2919227A1 (en) | Display connector with 4K image resolution | |
US20090131176A1 (en) | Game processing device | |
KR20050112977A (ko) | 디스플레이장치와 이를 이용한 디스플레이 시스템 | |
CN110753194A (zh) | 双屏异显方法、存储介质及电子设备 | |
US20230344963A1 (en) | Docking device and method with video capturing function | |
KR101405943B1 (ko) | 디스플레이 장치 및 그의 정보 표시 방법 | |
JP2003143476A (ja) | 映像信号処理装置、映像信号処理方法並びにテレビジョン受像機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |