CN113906494B - 显示基板及其驱动方法、显示装置 - Google Patents
显示基板及其驱动方法、显示装置 Download PDFInfo
- Publication number
- CN113906494B CN113906494B CN202080000680.0A CN202080000680A CN113906494B CN 113906494 B CN113906494 B CN 113906494B CN 202080000680 A CN202080000680 A CN 202080000680A CN 113906494 B CN113906494 B CN 113906494B
- Authority
- CN
- China
- Prior art keywords
- sub
- circuit
- reset
- pixel
- reset voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
- H10K59/1315—Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0254—Control of polarity reversal in general, other than for liquid crystal displays
- G09G2310/0256—Control of polarity reversal in general, other than for liquid crystal displays with the purpose of reversing the voltage across a light emitting or modulating element within a pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0272—Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0238—Improving the black level
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/026—Arrangements or methods related to booting a display
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of El Displays (AREA)
Abstract
一种显示基板及其驱动方法、显示装置。该显示基板包括衬底基板及位于该衬底基板上的多个子像素,每个子像素包括像素电路,该像素电路包括第一复位子电路,该第一复位子电路配置为响应于第一复位控制电压将第一复位电压施加至发光元件以使得该发光元件反向偏置。该显示基板可以有效延长发光元件的寿命。
Description
技术领域
本公开的实施例涉及一种显示基板及其驱动方法以及显示装置。
背景技术
随着OLED(Organic Light-Emitting Diode,有机发光二极管)显示技术的发展,人们对高亮度长寿命的显示器需求越来越多,如何提高OLED显示器的寿命,是本领域关注的问题。
发明内容
本公开至少一实施例提供一种显示基板,包括衬底基板以及位于所述衬底基板上并成阵列排布的多个子像素。所述多个子像素的每个包括像素电路,所述像素电路用于驱动所述多个子像素每个对应的发光元件发光。所述多个像素电路的每个包括驱动子电路、数据写入子电路、补偿子电路、存储子电路和第一复位子电路。所述驱动子电路包括控制端、第一端和第二端,且配置为与所述发光元件连接并且控制流经所述发光元件的驱动电流。所述数据写入子电路与所述驱动子电路的第一端连接,且配置为响应于第一扫描信号将数据信号写入所述驱动子电路的第一端。所述补偿子电路包括控制端、第一端和第二端,所述补偿子电路的控制端配置为接收第二扫描信号,所述补偿子电路的第一端和第二端分别与所述驱动子电路的控制端和第二端电连接,所述补偿子电路配置为响应所述第二扫描信号对所述驱动子电路进行阈值补偿。所述存储子电路包括第一端和第二端,所述存储子电路的第一端配置为接收第一电源电压,所述存储子电路的第二端与所述驱动子电路的控制端电连接。所述第一复位子电路包括控制端、第一端和第二端,所述第一复位子电路的控制端配置为接收第一复位控制电压,所述第一复位子电路的第一端配置为接收第一复位电压,所述第一复位子电路的第二端配置为与所述发光元件连接;所述第一复位子电路配置为响应于所述第一复位控制电压将所述第一复位电压施加至所述发光元件以使得所述发光元件反向偏置。所述多个子像素包括第一子像素,所述显示基板还包括第一复位电压端,所述第一复位电压端配置为与所述第一子像素的第一复位子电路的第一端连接以为所述第一子像素提供所述第一复位电压。
在一些示例中,所述多个像素电路的每个还包括第二复位子电路,所述第二复位子电路与所述驱动子电路的控制端连接,并配置为响应于第二复位控制电压将第二复位电压施加至所述驱动子电路的控制端,以对所述驱动子电路的控制端进行复位。
在一些示例中,所述显示基板还包括第二复位电压端,所述第二复位电压端配置为与所述第二复位子电路连接以提供所述第二复位电压;所述第二复位电压端输出的所述第二复位电压大于第一复位电压端的输出的所述第一复位电压。
在一些示例中,所述多个子像素沿第一方向和第二方向分布为多个像素行和多个像素列,所述显示基板还包括沿所述第一方向延伸的第一复位电压线,所述第一复位电压线分别与所述第一复位电压端和所述第一复位子电路的第一端电连接,以为所述子像素以提供所述第一复位电压。
在一些示例中,所述显示基板还包括沿所述第一方向延伸的第一复位信号线,所述第一复位信号线与所述第二复位子电路的控制端连接以提供所述第二复位电压;所述第一复位信号线位于所述第一复位电压线靠近所述衬底基板的一侧,所述第一复位信号线包括掺杂半导体材料。
在一些示例中,所述显示基板还包括沿所述第二方向延伸的第二复位信号线,所述第二复位信号线位于所述第一复位电压线远离所述衬底基板的一侧,并与所述第一复位信号线电连接。
在一些示例中,所述多个像素电路的每个还包括第一连接电极,所述第一连接电极位于所述第一复位电压线远离所述衬底基板的一侧,所述第一连接电极分别与所述第一复位子电路的第一端和第一复位电压线电连接。
在一些示例中,所述存储子电路包括存储电容,所述存储电容包括第一电容电极和第二电容电极;所述第一电容电极与所述第一复位电压线同层绝缘设置,所述第二电容电极位于所述第一电容电极靠近所述衬底基板的一侧。
在一些示例中,所述多个像素电路的每个还包括第二连接电极,所述第二连接电极与所述第一连接电极同层绝缘设置,所述第二连接电极分别与所述第二电容电极和所述补偿子电路的第一端电连接。
在一些示例中,所述第一电容电极包括开口,所述第二连接电极与所述第一电容电极绝缘,且通过所述开口与所述第二电容电极电连接。
在一些示例中,所述多个像素电路的每个还包括第三连接电极,所述第三连接电极与所述第一连接电极同层绝缘设置;所述第三连接电极包括第一连接端和第二连接端,所述第一连接端与所述第一复位子电路的第二端电连接,所述第二连接端用于与所述发光元件连接。
在一些示例中,所述多个像素电路的每个还包括发光控制子电路,所述发光控制子电路包括控制端、第一端和第二端,所述发光控制子电路的第一端与所述驱动子电路的第二端连接,所述发光控制子电路的第二端用于与所述发光元件连接。
在一些示例中,所述第三连接电极还包括第三连接端,所述第三连接端与所述发光控制子电路的第二端电连接,从而将所述发光控制子电路的第二端与所述发光元件连接。
在一些示例中,所述第三连接电极为U型结构,所述第一连接端和所述第二连接端分别位于所述U型结构的两个端点,所述第三连接端位于所述U型结构靠近所述第二连接端的拐角。
在一些示例中,所述多个子像素还包括第二子像素,所述第一子像素和所述第二子像素对应发出不同颜色的发光元件,所述显示基板还包括第三复位电压端,所述第三复位电压端配置为与所述第二子像素的第一复位子电路的第一端连接以为所述第二子像素提供所述第一复位电压;所述第一复位电压端输出的第一复位电压和所述第三复位电压端输出的第一复位电压不同。
在一些示例中,所述第一复位电压端输出的第一复位电压小于所述第三复位电压端输出的第一复位电压。
在一些示例中,所述多个子像素还包括第三子像素,所述第一子像素、所述第二子像素和所述第三子像素分别对应蓝色发光元件、红色发光元件和绿色发光元件;所述第三复位电压端还与所述第三子像素的第一复位子电路的第一端连接以为所述第三子像素提供所述第一复位电压。
在一些示例中,所述显示基板还包括沿所述第一方向延伸的第二复位电压线,所述第一子像素、所述第二子像素和所述第三子像素在同一像素行中,所述第一复位电压线将所述第一子像素的第一复位子电路的第一端和所述第一复位电压端电连接,所述第二复位电压线将所述第二子像素的第一复位子电路的第一端及所述第三子像素的第一复位子电路的第一端和所述第三复位电压端电连接。
本公开至少一实施例还提供一种驱动方法,用于上述任一所述的显示基板,所述驱动方法包括复位阶段和发光阶段。所述复位阶段包括:输入所述第一复位控制电压和所述第一复位电压以开启所述第一复位子电路,将所述第一复位电压施加至所述发光元件以使得所述发光元件反向偏置。所述发光阶段包括:开启所述驱动电路,将所述驱动电流施加至所述发光元件以使其发光。
在一些示例中,所述驱动方法还包括数据写入及补偿阶段,所述数据写入及补偿阶段包括:输入所述第一扫描信号、所述第二扫描信号和所述数据信号以开启所述数据写入子电路、所述驱动电路和所述补偿子电路,使得所述数据信号被写入所述驱动子电路,所述补偿子电路存储所述数据信号,且所述补偿电路对所述驱动子电路进行补偿。
本公开至少一实施例还提供一种显示装置,包括上述显示基板和多个发光元件,所述多个发光元件与所述多个子像素一一对应,所述多个发光元件的每个包括第一电极和第二电极,所述每个发光元件的第一电极与所对应的子像素的第一复位子电路的第二端连接。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1A为本公开至少一实施例提供的显示基板的示意图之一;
图1B为本公开至少一实施例提供的显示基板的像素电路图之一;
图2A示出了反向偏置对发光元件的一种作用机制示意图;
图2B为本公开至少一实施例提供的显示基板的时间-亮度曲线图;
图3A为本公开至少一实施例提供的显示基板的像素电路图之二;
图3B为本公开至少一实施例提供的像素电路的时序信号图;
图3C为显示面板的亮度均一性与第二复位电压的曲线图;
图4A为采用本公开实施例提供的驱动方法的发光元件的反向偏压-寿命曲线图;
图4B为本公开至少一实施例提供的显示基板的像素电路图之三;
图5A为本公开至少一实施例提供的显示基板的示意图之二;
图5B为图5A沿剖面线I-I’的剖视图;
图5C为图5A沿剖面线II-II’的剖视图;
图6为本公开至少一实施例提供的显示基板的示意图之三;
图7A为本公开至少一实施例提供的显示基板的示意图之四;
图7B为本公开至少一实施例提供的显示基板的示意图之五;
图8A为本公开至少一实施例提供的显示基板的示意图之六;
图8B为本公开至少一实施例提供的显示基板的示意图之七;
图9A为本公开至少一实施例提供的显示基板的示意图之八;
图9B为本公开至少一实施例提供的显示基板的示意图之九;
图10为本公开至少一实施例提供的显示基板的示意图之十;
图11为本公开至少一实施例提供的显示面板的示意图;以及
图12为本公开至少一实施例提供的显示装置的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
在OLED显示领域,对于实现高亮度长寿命OLED显示存在一些挑战。例如,目前的OLED显示屏的平均使用寿命为3-4年,而车载显示器要求平均使用寿命为8-10年,需要提高OLED显示屏使用寿命以满足车载显示领域的需求。
图1A是本公开至少一实施例提供的显示基板的示意图。如图1A所示,该显示基板20包括显示区110和显示区110外的非显示区103。例如,非显示区103位于显示区110的***区域。该显示基板20包括位于显示区110中的多个子像素100。例如,该多个子像素成阵列排布;例如,该多个子像素沿第一方向D1和第二方向D2排列为多个像素行和多个像素列,例如,该像素行和像素列并不一定严格地沿直线延伸,也可以沿着曲线(例如折线)延伸,该曲线总体上分别沿着第一方向D1或第二方向D2延伸。该第一方向D1和第二方向D2不同,例如二者正交。例如,子像素可以按照传统的RGB的方式或者子像素共享的方式(例如pentile)构成像素单元以实现全彩显示,本公开对子像素的排列方式及其实现全彩显示的方式不作限制。
例如,如图1A所示,该显示基板20还包括位于显示区110中的多条导线11和多条导线12,该多条导线11和多条导线12彼此交叉在显示区110中定义出多个像素区,每个像素区中对应设置一个子像素100。例如,该导线11沿第一方向D1延伸,该导线12沿第二方向D2延伸。图1A中只是示意出了导线11、导线12以及子像100在显示基板中的大致的位置关系,具体可以根据实际需要进行设计。
每个子像素100包括像素电路,该像素电路用于驱动该子像素对应的发光元件发光。该像素电路例如为常规的像素电路,例如为2T1C(即两个晶体管和一个电容)像素电路、4T2C、5T1C、7T1C等nTmC(n、m为正整数)像素电路,并且不同的实施例中,该像素电路还可以进一步包括补偿子电路,该补偿子电路包括内部补偿子电路或外部补偿子电路,补偿子电路可以包括晶体管、电容等。又例如,根据需要,该像素电路还可以进一步包括复位电路、发光控制子电路、检测电路等。
例如,该显示基板20还可以包括位于非显示区103中的栅极驱动电路13和数据驱动电路14。例如,该栅极驱动电路13可以通过一部分导线11与像素电路连接以为子像素提供各种扫描信号或控制信号,该部分导线11也称作栅线;该数据驱动电路14可以通过导线12与像素电路连接以提供数据信号。
例如,该非显示区103中设置有邦定区130,该邦定区设置有多个邦定电极131,该邦定电极131通过走线与显示基板20中的电路(例如栅极驱动电路13)或部分导线11、13连接,并用于与外部电路(例如IC芯片)邦定,从而为显示基板中的电路或信号线提供电信号(例如时钟信、复位电压信号等)。例如,部分导线11通过位于非显示区103中的走线132与该邦定电极131电连接。例如,该走线132为环状,围绕该显示区110设置。例如,该邦定电极131可以作为提供一些信号的信号端,例如复位电压端等。
例如,显示基板20还可以包括控制电路(未示出)。例如,该控制电路配置为控制数据驱动电路14施加该数据信号,以及控制栅极驱动电路13施加该扫描信号或控制信号。该控制电路的一个示例为时序控制电路(T-con)。控制电路可以为各种形式,例如包括处理器和存储器,存储器包括可执行代码,处理器运行该可执行代码以执行上述检测方法。
例如,处理器可以是中央处理单元(CPU)或者具有数据处理能力和/或指令执行能力的其它形式的处理装置,例如可以包括微处理器、可编程逻辑控制器(PLC)等。
例如,存储装置可以包括一个或多个计算机程序产品,所述计算机程序产品可以包括各种形式的计算机可读存储介质,例如易失性存储器和/或非易失性存储器。易失性存储器例如可以包括随机存取存储器(RAM)和/或高速缓冲存储器(cache)等。非易失性存储器例如可以包括只读存储器(ROM)、硬盘、闪存等。在计算机可读存储介质上可以存储一个或多个计算机程序指令,处理器可以运行该程序指令期望的功能。在计算机可读存储介质中还可以存储各种应用程序和各种数据。
图1B示出了本公开实施例提供的一种像素电路的示意图。如图1B所示,该像素电路包括驱动子电路122、数据写入子电路126、补偿子电路128、存储子电路127和第一复位子电路125。
该驱动子电路122包括控制端122a、第一端122b和第二端122c,且配置为与发光元件120连接并且控制流经发光元件120的驱动电流。驱动子电路122的控制端122a和第一节点N1连接,驱动子电路122的第一端122b和第二节点N2连接,驱动子电路122的第二端122c和第三节点N3连接。
数据写入子电路126包括控制端126a、第一端126b和第二端126c,该控制端126a配置为接收第一扫描信号Ga1,第一端126b配置为接收数据信号Vd,第二端126c与驱动子电路122的第一端122a(也即第二节点N2)连接。该数据写入子电路126配置为响应于该第一扫描信号Ga1将该数据信号Vd写入驱动子电路122的第一端122b。例如,数据写入子电路126的第一端126b与作为数据线的导线12连接以接收该数据信号Vd,控制端126a与,例如一条导线11连接以接收该第一扫描信号Ga1。例如,在数据写入及补偿阶段,数据写入子电路126可以响应于第一扫描信号Ga1而开启,从而可以将数据信号写入驱动子电路122的第一端122b(第二节点N2),并将数据信号存储在存储子电路127中,以在例如发光阶段时可以根据该数据信号生成驱动发光元件120发光的驱动电流。
补偿子电路128包括控制端128a、第一端128b和第二端128c,补偿子电路128的控制端128a配置为接收第二扫描信号Ga2,补偿子电路128的第一端128b和第二端128c分别与驱动子电路122的控制端122a和第二端122c电连接,补偿子电路128配置为响应于该第二扫描信号Ga2对该驱动子电路122进行阈值补偿。
存储子电路127包括第一端127a和第二端127b,该存储子电路的第一端127a配置为接收第一电源电压VDD,存储子电路的第二端127b与驱动子电路的控制端122a电连接。例如,在数据写入及补偿阶段,补偿子电路128可以响应于该第二扫描信号Ga2而开启,从而可以将数据写入子电路126写入的数据信号存储在该存储子电路127中;同时,补偿子电路128可以将驱动子电路122的控制端122a和第二端122c电连接,从而可以使驱动子电路122的阈值电压的相关信息也相应地存储在该存储子电路中,从而例如在发光阶段可以利用存储的数据信号以及阈值电压对驱动子电路122进行控制,使得驱动子电路122的输出得到补偿。
第一复位子电路125包括控制端125a、第一端125b和第二端125c,该第一复位子电路的控制端125a配置为接收第一复位控制电压Vrst1,该第一复位子电路的第一端125b配置为接收第一复位电压Vint1,该第一复位子电路的第二端125c配置为与发光元件120连接。该第一复位子电路125配置为响应于该第一复位控制电压Vrst1将该第一复位电压Vint1施加至发光元件120以使得发光元件120反向偏置。
例如,第一复位子电路125与第一复位电压端INT1以及发光元件120的第一端122b(第四节点N4)连接,且配置为响应于第一复位控制电压Vrst1将第一复位电压Vint1施加至发光元件120的第一端。例如,在复位阶段,第一复位子电路125可以响应于复位信号而开启,从而可以将第一复位电压Vint1施加至发光元件120的第一端及第一节点N1,从而可以对发光元件120进行对该发光元件120的反向偏置的复位操作,从而有助于消除之前的发光阶段的影响。
例如,发光元件120包括第一端(也称作第一电极)134和第二端(也称作第二电极)135,发光元件120的第一端134配置为与驱动子电路122的第二端122c连接,发光元件120的第二端135配置为与第二电压端VSS连接。例如,在一个示例中,如图1B所示,发光元件120的第一端134可以通过第二发光控制子电路124连接至第三节点N3。本公开的实施例包括但不限于此情形。
例如,发光元件120具体实现为发光二极管(LED),例如可以是有机发光二极管(OLED)、量子点发光二极管(QLED)或者无机发光二极管,例如可以是微型发光二极管(Micro LED)或者微型OLED。例如,发光元件120可以为顶发射结构、底发射结构或双面发射结。该发光元件120可以发红光、绿光、蓝光或白光等。本公开的实施例对发光元件的具体结构不作限制。将该发光元件120反向偏置意味着该发光元件120的阴极电压大于阳极电压,该发光元件120处于反向偏置转到时不会发光。
例如,如图1B所示,该发光元件120的第一端134为该发光元件120的阳极,第二端135为该发光元件120的阴极,例如该第二端120接收第二电源电压VSS;例如,该像素电路为共阴极结构。在这种情形,将该第一复位电压Vint1施加至发光元件120以使得发光元件120反向偏置意味着该第一复位电压Vint1小于该第二电源电压VSS。在另一些示例中,根据电路结构的变化,该像素电路也可以是共阳极结构,本公开实施例对此不作限制。
发明人发现,对该发光元件120进行反向偏置有助于减缓发光元件的亮度随之间的衰减以及延长发光元件的寿命。图2A示出了该反向偏置对该发光元件的一种作用机制示意图。例如,刚刚制备的发光元件中存在随机杂乱分布的杂质离子和永久偶极子,该杂质离子和偶极子产生的无序的内建电场会对发光元件在正向偏置下的发光效率产生不利影响;在对该发光元件施加反向偏压进行反向偏置后,该杂质离子和偶极子在该反向偏压的作用下定向分布,并形成内建电场E’;然后对该发光元件施加正向偏压,该正向偏压产生的电场为E0,最终形成的有效电场为Eeff=E0+E’>E0,从而在相同的偏压下得到了更高的电流密度和发光强度,从而可以降低偏压的大小并缓解偏压对发光材料的影响,进而延缓发光元件亮度的衰减以及延长发光元件的寿命。
又例如,由于发光元件在发光阶段处于正向偏置,而通过在复位阶段对该发光元件进行反向偏置,可以消除该正向偏置在该发光元件内产生的不利的残余电场。由此,该发光元件交替地处于正向偏置和反向偏置的电场作用下,有利于消除单一方向的偏压对发光材料的不利影响,从而延长发光元件的寿命。
通常用LT97和LT95作为衡量OLED寿命的参数。OLED从初始亮度(100%)降低到97%的时间被称为LT97,降低到95%则被称为LT95。
图2B分别示出了对红色OLED、绿色OLED和蓝色OLED采用本公开实施例提供的像素电路进行驱动(对应曲线A1)和进行恒流(CC)驱动(对应曲线A2)的时间-亮度曲线对照图,其中实线表示测试值,虚线表示根据测试值得到的估计值。
如图2B所示,对于红色OLED(R),采用本公开实施例提供的像素电路进行驱动的LT97为499小时,LT95为982小时;采用直流驱动的LT97为369小时,LT95为666小时。采用本公开实施例提供的像素电路对该红色OLED进行驱动,使得该红色OLED的LT97和LT95分别提高了35%和47%。
如图2B所示,对于绿色OLED(G),采用本公开实施例提供的像素电路进行驱动的LT97为785小时;采用直流驱动的LT97为601小时。采用本公开实施例提供的像素电路对该绿色OLED进行驱动,使得该绿色OLED的LT97提高了30.6%。
如图2B所示,对于蓝色OLED(B),采用本公开实施例提供的像素电路进行驱动的LT97为83小时;采用直流驱动的LT97为41小时。采用本公开实施例提供的像素电路对该蓝色OLED进行驱动,使得该蓝色OLED的LT97提高了约一倍(100%)。
例如,如图1B所示,该像素电路还可以进一步包括第二复位子电路129,该第二复位子电路129包括控制端129a、第一端129b和第二端129c。该第二复位子电路129的控制端129a配置为接收第二复位控制电压Vrst2,第一端129b配置为接收第二复位电压Vint2,第二端129c与驱动子电路122的控制端122a连接。该第二复位子电路129配置为响应于第二复位控制电压Vrst2将第二复位电压Vint2施加至驱动子电路122的控制端122a,以对驱动子电路的控制端122a进行复位。
例如,如图1B所示,该像素电路还可以进一步包括第一发光控制子电路123。该第一发光控制子电路123与驱动子电路122的第一端122b(第二节点N2)以及第一电压端VDD连接,且配置为响应于第一发光控制信号EM 1将第一电压端VDD的第一电源电压VDD施加至驱动子电路122的第一端122b。
例如,如图1B所示,该像素电路还可以进一步包括第二发光控制子电路124,第二发光控制子电路124和第二发光控制端EM2、发光元件120的第一端134以及驱动子电路122的第二端122c连接,且配置为响应于第二发光控制信号EM 2使得驱动电流可被施加至发光元件120。
例如,在发光阶段,第二发光控制子电路124响应于第二发光控制端EM2提供的第二发光控制信号EM 2而开启,从而驱动子电路122可以通过第二发光控制子电路124与发光元件120电连接,从而驱动发光元件120在驱动电流控制下发光;而在非发光阶段,第二发光控制子电路124响应于第二发光控制信号EM2而截止,从而避免有电流流过发光元件120而使其发光,可以提高相应的显示装置的对比度。
又例如,在复位阶段,第二发光控制子电路124也可以响应于第二发光控制信号EM2而开启,从而可以结合第一复位子电路125和第二复位子电路129对驱动子电路122以及发光元件120进行复位操作。
例如,第二发光控制信号EM2可以与第一发光控制信号EM1相同或不同,例如二者可以连接到相同或不同的信号输出端,例如通过相同或不同的发光控制线传输。
需要注意的是,在本公开实施例的说明中,第一节点N1、第二节点N2、第三节点N3和第四节点N4并非一定表示实际存在的部件,而是表示电路图中相关电路连接的汇合点。
需要说明的是,在本公开的实施例的描述中,符号Vd既可以表示数据信号端又可以表示数据信号的电平,同样地,符号Ga1、Ga2既可以表示第一扫描信号、第二扫描信号,也可以表示第一扫描信号端和第二扫描信号端,Vrst1既可以表示第一复位控制端又可以表示第一复位控制电压,符号VDD既可以表示第一电压端又可以表示第一电源电压,符号VSS既可以表示第二电压端又可以表示第二电源电压。以下各实施例与此相同,不再赘述。
图3A为图1B所示的像素电路的一种具体实现示例的电路图。如图3A所示,该像素电路包括第一至第七晶体管T1、T2、T3、T4、T5、T6、T7以及存储电容Cst。例如,第一晶体管T1被用作驱动晶体管,其它的第二至第七晶体管被用作开关晶体管。
例如,如图3A所示,驱动子电路122可以实现为第一晶体管T1。第一晶体管T1的栅极作为驱动子电路122的控制端122a并和第一节点N1连接;第一晶体管T1的第一极作为驱动子电路122的第一端122b,和第二节点N2连接;第一晶体管T1的第二极作为驱动子电路122的第二端122c,和第三节点N3连接。
例如,如图3A所示,数据写入子电路126可以实现为第二晶体管T2,该第二晶体管T2的栅极、第一极和第二极分别作为该数据写入子电路126的控制端126a、第一端126b和第二端126c。第二晶体管T2的栅极和第一扫描线(第一扫描信号端Ga1)连接以接收第一扫描信号,第二晶体管T2的第一极和数据线(数据信号端Vd)连接以接收数据信号,第二晶体管T2的第二极和驱动子电路122的第一端122b(第二节点N2)连接。
例如,如图3A所示,补偿子电路128可以实现为第三晶体管T3,该第三晶体管T3的栅极、第一极和第二极分别作为该补偿子电路128的控制端128a、第一端128b和第二端128c。第三晶体管T3的栅极和第二扫描线(第二扫描信号端Ga2)连接以接收第二扫描信号Ga2,第三晶体管T3的第一极和驱动子电路122的控制端122a(第一节点N1)连接,第三晶体管T3的第二极和驱动子电路122的第二端122c(第三节点N3)连接。
例如,如图3A所示,存储子电路127可以实现为存储电容Cst,该存储电容Cst包括第一电容电极Ca和第二电容电极Cb,分别作为该存储子电路127的第一端127a和第二端127b。该第一电容电极Ca和第一电压端VDD耦接,例如电连接,该第二电容电极Cb和驱动子电路122的控制端122a耦接,例如电连接。
例如,如图3A所示,第一发光控制子电路123可以实现为第四晶体管T4。第四晶体管T4的栅极和第一发光控制线(第一发光控制端EM1)连接以接收第一发光控制信号EM1,第四晶体管T4的第一极和第一电压端VDD连接以接收第一电源电压VDD,第四晶体管T4的第二极和驱动子电路122的第一端122b(第二节点N2)连接。
例如,发光元件120可以具体实现为OLED,该OLED的第一电极和第二电极分别作为该发光元件120的第一端134和第二端135。该第一电极(例如为阳极)和第四节点N4连接配置为通过第二发光控制子电路124从驱动子电路122的第二端122c接收驱动电流,第二电极(例如为阴极)配置为和第二电压端VSS连接以接收第二电源电压。
例如,第二发光控制子电路124可以实现为第五晶体管T5。第五晶体管T5的栅极和第二发光控制线(第二发光控制端EM2)连接以接收第二发光控制信号EM2,第五晶体管T5的第一极和驱动子电路122的第二端122c(第三节点N3)连接,第五晶体管T5的第二极和发光元件120的第一端134(第四节点N4)连接。
例如,第一复位子电路125可以实现为第六晶体管T6,该第六晶体管T6的栅极、第一极和第二极分别作为第一复位子电路125的控制端125a、第一端125b和第二端125c。第六晶体管T6的栅极配置为和第一复位控制端Vrst1连接以接收第一复位控制电压Vrst1,第六晶体管T6的第一极和第一复位电压端INT1连接以接收第一复位电压Vint1,第六晶体管T6的第二极配置为和第四节点N4连接。
例如,该第二复位子电路129可以实现为第七晶体管T7。该第七晶体管T7的栅极、第一极和第二极分别作为该第二复位子电路129的控制端、第一端和第二端。第七晶体管T7的栅极配置为和第二复位控制端Vrst2连接以接收第二复位控制电压Vrst2,第七晶体管T7的第一极和第二复位电压端INT2连接以接收第二复位电压Vint2,第七晶体管T7的第二极配置为和第一节点N1连接。
需要说明的是,本公开的实施例中采用的晶体管均可以为薄膜晶体管或场效应晶体管或其他特性相同的开关器件,本公开的实施例中均以薄膜晶体管为例进行说明。这里采用的晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管除栅极之外的两极,直接描述了其中一极为第一极,另一极为第二极。此外,按照晶体管的特性区分可以将晶体管分为N型和P型晶体管。当晶体管为P型晶体管时,开启电压为低电平电压(例如,0V、-5V、-10V或其他合适的电压),关闭电压为高电平电压(例如,5V、10V或其他合适的电压);当晶体管为N型晶体管时,开启电压为高电平电压(例如,5V、10V或其他合适的电压),关闭电压为低电平电压(例如,0V、-5V、-10V或其他合适的电压)。例如,如图3所示,该第一至第七晶体管T1-T7均为P型晶体管,例如为低温多晶硅薄膜晶体管。然而本公开实施例对晶体管的类型不作限制,当晶体管的类型发生改变时,相应地调整电路中的连接关系即可。
以下结合图3B所示的信号时序图,对图3A所示的像素电路的工作原理进行说明。如图3B所示,每一帧图像的显示过程包括三个阶段,分别为第一复位阶段1、第二复位阶段2、数据写入及补偿阶段3、复位电压保持阶段4和发光阶段5,图3B中示出了每个阶段中各个信号的时序波形以及各个信号的幅值和时长。例如,该显示面板包括720行(720H)像素,也即一帧时长为各信号扫描720行像素所需的时长,图3B示出了各信号在一帧内处于有效电平(如低电平)的时长,例如第一复位控制电压Vrst1和第二复位控制电压Vrst1的有效电平时长为扫描一行像素(1H)所需的时间。例如,一帧显示图像的时长(也即周期)为1/60秒,也即各信号的频率为60Hz;在这种情形,扫描一行像素(1H)所需的时间为1/(60*720)秒。
如图3B所示,在本实施例中,第一扫描信号Ga1和第二扫描信号Ga2采用同一信号,第一发光控制信号EM1和第二发光控制信号EM2采用同一信号。然而,这并不作为对本公开的限制,在其它实施例中,可以采用不同的信号分别作为第一扫描信号Ga1和第二扫描信号Ga2,采用不同的信号分别作为第一发光控制信号EM1和第二发光控制信号EM2。
在第一复位阶段1,输入第二复位控制电压Vrst2以开启第七晶体管T7,将第二复位电压Vint2施加至第一晶体管T1的栅极,从而对该第一节点N1复位。例如,Vint2可以为-3.5V至-3V。
在第二复位阶段2,输入第一复位控制电压Vrst1以开启第六晶体管T6,将第一复位电压Vint1施加至OLED的第一电极,从而对该第四节点N4复位。该第一复位电压Vint1小于该第二电源电压VSS,从而使得OLED反向偏置。例如,Vint1可以为-7V至-5V,例如为-7V至-6.5V或-5.5V至-5V;例如,VSS可以为-5V至-4.5V。从该第二复位阶段2起,直至发光阶段5之前,该第一电极的电压保持为该第一复位电压Vint1,持续对该OLED进行反向偏置。
在本实施例中,第一复位控制电压Vrst1与第二复位控制电压Vrst2为不同步且幅值不同的两个信号;在另一些实施例中,第一复位控制电压Vrst1与第二复位控制电压Vrst2也可以为同一复位信号,也即该第一复位阶段1和第二复位阶段2同时进行,本公开实施例对此不作限制。
在数据写入及补偿阶段3,输入第一扫描信号Ga1、第二扫描信号Ga2以及数据信号Vd,第二晶体管T2和第三晶体管T3开启,数据信号Vd由第二晶体管T2写入第二节点N2,并经过第一晶体管T1和第三晶体管T3对第一节点N1充电,直至第一节点N1的电位变化至Vd+Vth时第一晶体管T1截止,其中Vth为第一晶体管T1的阈值电压。该第一节点N1的电位存储于存储电容Cst中得以保持,也就是说将带有数据信号和阈值电压Vth的电压信息存储在了存储电容Cst中,以用于后续在发光阶段时,提供灰度显示数据和对第一晶体管T1自身的阈值电压进行补偿。
在复位电压保持阶段4,输入第一发光控制信号EM1和第二发光控制信号EM2以关闭第四晶体管T4和第五晶体管T5,以对OLED的第一电极上的第一复位电压Vint1进行保持。例如,虽然第六晶体管T6由高电平的第一复位控制电压Vrst2截止,但由于第五晶体管T5截止,OLED的第一电极上电位得以保持。通过设置复位电压保持阶段4,可以调节第一复位电压Vint1的保持时间,也即调节该发光元件处于该反向偏置状态的时长。例如,通过延长该复位电压保持阶段4,可以延长该发光元件处于反向偏置状态的时间,也即该发光元件的占空比。
例如,该发光元件的占空比为75%,也即一个周期中该发光元件的发光时间(对应发光阶段)占整个周期(例如一帧)的百分比为75%。在发光阶段,该发光元件处于正向偏置并发光。在该发光元件的非发光阶段,该发光元件处于反向偏置状态,不发光,也即该发光元件处于反向偏置的时间占整个周期的25%。
在发光阶段5,输入第一发光控制信号EM1和第二发光控制信号EM2以开启第四晶体管T4、第五晶体管T5和第一晶体管T1,第五晶体管T5将驱动电流施加至OLED以使其发光。流经OLED的驱动电流I的值可以根据下述公式得出:
I=K(VGS-Vth)2=K[(Vdata+Vth-VDD)-Vth]2=K(Vdata-VDD)2,
其中,K为第一晶体管的导电系数。
在上述公式中,Vth表示第一晶体管T1的阈值电压,VGS表示第一晶体管T1的栅极和源极(这里为第一极)之间的电压,K为与第一晶体管T1本身相关的一常数值。从上述I的计算公式可以看出,流经OLED的驱动电流I不再与第一晶体管T1的阈值电压Vth有关,由此可以实现对该像素电路的补偿,解决了驱动晶体管(在本公开的实施例中为第一晶体管T1)由于工艺制程及长时间的操作造成阈值电压漂移的问题,消除其对驱动电流I的影响,从而可以改善采用其的显示装置的显示效果。
例如,显示基板20可以包括该第一复位电压端INT1,该第一复位电压端INT1配置为第一复位子电路125控制端125a连接以为该子像素提供该第一复位电压Vint1。
结合参考图1A,例如,该第一复位电压端INT1可以是位于邦定区130的邦定电极131。例如,该第一复位电压端INT1从与之邦定的外部电路(例如柔性电路板FPC)接收该第一复位电压Vint1,并通过走线132传输至子像素100。
例如,该第一复位电压端INT1配置为输出脉冲电压以作为该第一复位电压Vint1。
例如,显示基板20还可以包括该第二复位电压端INT2,该第二复位电压端INT2配置为与第二复位子电路129的控制端129a连接以提供该第二复位电压Vint2。结合参考图1A,例如,该第一复位电压端INT1可以是位于邦定区130的另一个邦定电极131。
例如,该第一复位电压端INT1与该第二复位电压端INT2不同,也即二者对应不同的邦定电极131;例如,该第一复位电压Vint1与该第二复位电压Vint2不同。
由于第一复位电压Vint1需要小于第二电源电压VSS以对该发光元件进行反向偏置;又由于第二复位电压Vint2用于给驱动晶体管,即第一晶体管T1的栅极进行复位,如果第二复位电压Vint2过小,则会造成第一晶体管T1的栅极在数据写入及补偿阶段不能达到补偿值Vd+Vth,也即第一晶体管T1的阈值电压得不到完全补偿,从而在发光阶段的驱动电流仍然与第一晶体管T1的阈值电压Vth有关,造成面板亮度的均一性下降。
图3C示出了两个显示面板样品(样品1和样品2)的亮度均一性随着第二复位电压Vint2的变化曲线图,该两个显示面板均采用图3A所示的像素电路作为发光元件的驱动电路,且第二电源电压VSS为-2.4V。从图中可以看出,两个样品的测试曲线走向基本一致,即,随着第二复位电压Vint2的降低,显示面板的亮度均一性降低。
由于第一复位电压Vint1和第二复位电压Vint2的要求不同,通过将该第一复位子电路125的控制端125a和第二复位子电路129的控制端129a连接到不同的复位电压端(第一复位电压端和第二复位电压端)以接收不同的复位电压,能够使得该第一复位电压Vint1和第二复位电压Vint2的取值可以分别满足各自的要求,保证发光元件得到有效反向偏置的同时避免驱动晶体管发生补偿不足从而提高显示面板的亮度均一性。例如,Vint2可以为-3.5V至-3V;Vint1可以为-5.5V至-5V;VSS可以为-5V至-4.5V。
例如,第二复位电压端INT2输出的该第二复位电压Vint2大于第一复位电压端INT1的输出的第一复位电压Vint1。例如,第六晶体管T6和第七复位晶体管T7的尺寸相同,具有相同的导通条件;因此,相应地,第二复位控制电压Vrst2大于第一复位控制电压Vrst1。
例如,多个子像素包括第一子像素和第二子像素,该第一子像素和第二子像素分别对应不同颜色的发光元件。第一子像素的像素电路的第一复位子电路125的第一端125b配置为与第一复位电压端INT1连接以提供第一复位电压Vint1。例如,该显示基板20还包括第三复位电压端INT3,该第三复位电压端INT3配置为与该第二子像素的第一复位子电路125的第一端125b连接以为该第二子像素提供第一复位电压Vint1。结合参考图1A,例如,该第三复位电压端INT3可以是位于邦定区130的又一个邦定电极131。例如,该第一子像素对应蓝色发光元件,第二子像素对应绿色或红色发光元件。
例如,该第一复位电压端输出Vint1的第一复位电压Vint1和该第三复位电压端INT3输出的第一复位电压Vint1可以相同或不同。
例如,由于不同颜色的发光元件的发光材料的性质不同,发光材料内部杂质离子/偶极子形成的电场也不同,因此,发光元件的反向偏置电压的取值也可能不同。通过给不同颜色的发光元件对应的子像素设置不同的复位电压端,从而可以对不同发光颜色的子像素的第一复位电压Vint1进行独立调节。例如,可以通过预先进行实验测试获得不同颜色发光元件所对应的较优的第一复位电压Vint1的取值,然后相应设置各复位电压端的输出电压的范围。例如,该第一复位电压端输出Vint1的第一复位电压Vint1小于该第三复位电压端INT3输出的第一复位电压Vint1。
例如,该多个子像素还包括第三子像素,该第一子像素、第二子像素和第三子像素分别对应蓝色发光元件、红色发光元件和绿色发光元件。例如,由于不同颜色的发光元件的发光材料的性质或发光机理不同,使得不同颜色的发光元件的反向偏压(Vint1-VSS)的较优取值不同。例如,可以先通过实验获取不同颜色的发光元件的反向偏压-寿命(例如LT95)的曲线,然后根据该实验结果获取较优的反向偏压的取值对显示基板的第一复位电压Vint1进行设置。
图4A示出了本公开实施例提供的三种不同颜色(RGB)的发光元件的反向偏压-寿命曲线图,如图4A所示,横轴表示在复位阶段施加至各发光元件的反向偏压,也即第一复位电压Vint1与第二电源电压Vss的差值,纵轴表示各发光元件采用本公开实施例提供的驱动方法的LT95和采用恒流(CC)驱动的LT95的百分比(L(T95)/L0%),其中,发光元件R的恒流驱动电压为3.82V,发光元件G的恒流驱动电压为3.62V,发光元件B的恒流驱动电压为3.85V。
如图4A所示,对于三种颜色的发光元件,通过对反向偏压进行合理取值,都可以获得比恒流驱动下更长的寿命,也即L(T95)/L0%大于100%。例如,如图4A可知,红色发光元件(R)和绿色发光元件(G)对应的反向偏压的较优取值较为接近,并大于蓝色发光元件(B)对应的反向偏压的较优取值。例如,红色发光元件(R)和绿色发光元件(G)均为磷光发光元件,蓝色发光元件(B)为荧光发光元件。
例如,红色发光元件(R)和绿色发光元件(G)的反向偏压取值范围可以为-2.3V至-1.8V,例如为-2V;蓝色发光元件(B)的反向偏压取值范围可以是-1V至-0.4V,例如为-0.5V。
例如,通过实验得知,红色发光元件和绿色发光元件对应的第一复位电压Vint1的较优取值较为接近,因此,可以将该显示基板中的红色发光元件和绿色发光元件所对应的第二子像素(R)和第三子像素(G)的第一复位子电路125的第一端125b连接到同一个复位电压端,将蓝色发光元件对应的第一子像素(B)的第一复位子电路125的第一端125b连接到不同的复位电压端。然而,这只是本公开的一个示例,在其它示例中,也可以选取不同的器件进行实验得出不同的结果,然而对显示基板进行相应的设置,本公开实施例对此不作限制。
图4B为本公开另一实施例提供的显示基板的像素电路的示意图。如图所示,该第三复位电压端INT3与第二子像素(R)的第一复位子电路的第一端以及第三子像素(G)的第一复位子电路的第一端连接以为该第二子像素和第三子像素提供第一复位电压Vint1,第一复位电压端INT1与该第一子像素(G)的第一复位子电路的第一端连接以为该第一子像素(G)提供第一复位电压Vint1。例如,第一复位电压端INT1输出的第一复位电压Vint1的范围为-7V至-6.5V,第三复位电压端INT3输出的第一复位电压Vint1的范围为-5.5V至-5V。例如,第二电源电压VSS的范围为-4.5V至-4V。
例如,当该第二子像素和第三子像素位于同一像素行中,该第二子像素的第一复位子电路和第三子像素的第一复位子电路通过同一条第一复位电压线连接至第三复位电压端INT3;当该第二子像素和第三子像素位于不同的像素行中,该第二子像素的第一复位子电路和第三子像素的第一复位子电路通过不同的第一复位电压线连接至第三复位电压端INT3。
在另一些示例中,该显示基板还可以包括第四复位电压端,该第四复位电压端配置为与该第三子像素的第一复位子电路125的第一端125b连接以为该第三子像素提供该第一复位电压Vint1。例如,该第四复位电压端INT3可以是位于邦定区130的再一个邦定电极131。由此,可以分别给红、绿、蓝三种颜色的发光元件所对应的像素电路提供该第一复位电压Vint1。
以下以图4B所示像素电路为例、并结合图5A-5C、图6、图7A-图7B、图8A-图8B、图9A-图9B和图10对本公开至少一实施例提供的显示基板的结构进行示例性说明。在图示实施例的这种情形中,红色发光元件和绿色发光元件对应的子像素的第一复位子电路的第一端连接到同一复位电压端(第三复位电压端INT3),蓝色发光元件对应的子像素的第一复位子电路的第一端连接到另一个复位电压端(第一复位电压端INT1),然而这并不作为对公开的限制。
图5A为本公开至少一个实施例提供的显示基板20的示意图,图5B为图5A沿剖面线I-I’的剖视图,图5C为图5A沿剖面线II-II’的剖视图。需要说明的是,为了清楚起见,图5B和5C省略了一些在剖面线处不存在直接电连接关系的结构。
如图5A所示,该显示基板20包括衬底基板101,多个子像素100位于该衬底基板101上。在一些实施例中,各子像素的像素电路,可以具有完全相同的结构,并具有不同的与发光元件的连接结构;也即像素电路在行和列方向重复排列,不同像素电路与发光元件的连接结构根据各个子像素对应的发光元件的电极的布置形状和位置可以不同。在一些实施例中,不同颜色子像素的像素电路的大致框架例如各个信号线的形状和位置基本相同,各个晶体管的相对位置关系也基本相同,但对于有些信号线或连接线的宽度、形状,或者某些晶体管的例如沟道尺寸、形状,或者用于与不同子像素的发光元件连接的连接线或者过孔位置等可以有不同,可以根据各个布局结构以及子像素排列进行调整。图5A中示例性地示出了一行子像素中直接相邻的三个子像素(即第一子像素100a、第二子像素100b和第三子像素100c),本公开的实施例不限于此布局。
结合图5B-5C可知,半导体层102、第一绝缘层301、第一导电层201、第二绝缘层302、第二导电层202、第三绝缘层303、第三导电层203、第四绝缘层304、第四导电层204、第五绝缘层305及第五导电层205依次设置于衬底基板101上,从而形成如图5A所示的显示基板的结构。
图6对应于图5A示意出了该三个子像素100中晶体管T1-T7的半导体层102和第一导电层201;图7A示出了第二导电层202的示意图,图7B在图6的基础上示出了该第二导电层202;图8A示出了第三导电层203的示意图,图8B在图7B的基础上示出了该第三导电层203;图9A示出了第四导电层204的示意图,图9B在图8B的基础上示出了该第四导电层204;图10示出了第五导电层205的示意图。需要说明的是,图中仅示意性地示出了一行子像素中相邻的三个子像素的相应结构,但这不应作为对本公开的限制。为了清楚起见,图6、图7B、图8B和图9B中分别在相应的位置对应示出了图3A中的剖面线I-I’和II-II’。
为了方便说明,在以下的描述中用Tng、Tns、Tnd、Tna分别表示第n晶体管Tn的栅极、第一极、第二极和有源层,其中n为1-7。
需要说明的是,本公开中所称的“同层设置”是指两种(或两种以上)结构通过同一道沉积工艺形成并通过同一道构图工艺得以图案化而形成的结构,它们的材料可以相同或不同。本公开中的“一体的结构”是指两种(或两种以上)结构通过同一道沉积工艺形成并通过同一道构图工艺得以图案化而形成的彼此连接的结构,它们的材料可以相同或不同。
如图6所示,该半导体层102包括第一到第七晶体管T1-T7的有源层T1a-T7a。每个子像素100对应的半导体层的图案相同。例如,该第一导电层201包括第一到第七晶体管T1-T7的栅极T1g-T7g。
例如,如图6所示,该显示基板20采用自对准工艺,利用第一导电层201作为掩膜对该半导体层102进行导体化处理(例如掺杂处理),使得该半导体层102未被该第一导电层201覆盖的部分被导体化,从而各晶体管的有源层被栅极遮挡的部分形成了该晶体管的沟道区,位于沟道区两侧的部分被导体化而分别形成该晶体管的第一极和第二极。
例如,如图6所示,该半导体层102还包括多条第一复位信号线121,该第一复位信号线121与第二复位子电路的第一端,也即第七晶体管T7的第一极T7s电连接以提供该第二复位电压Vint2。该第一复位信号线250的材料包括掺杂半导体材料,例如包括掺杂多晶硅材料。
例如,结合参考图1A,该第一复位信号线121,作为一条导线11,还可以与走线132电连接从而与位于邦定区130的邦定电极131(也即第二复位电压端INT2)电连接。
例如,如图6所示,第三晶体管T3和第七晶体管T7采用双栅结构,这样可以提高晶体管的栅控能力,降低漏电流。
例如,该第一导电层201还包括沿第一方向D1延伸的多条栅线,该栅线与晶体管的栅极电连接以提供栅极控制信号。如图6所示,该栅线例如包括多条扫描线211、多条第一复位控制线212、多条第二复位控制线213和多条发光控制线214。例如,每个像素行分别对应连接一条扫描线211、一条第一复位控制线212、一条第二复位控制线213和一条发光控制线214。
如图6所示,该扫描线211与所对应的一个像素行中的第二晶体管T2的栅极电连接(或为一体的结构)以提供第一扫描信号Ga1。例如,该扫描线211还与第三晶体管T3的栅极电连接以提供第二扫描信号Ga2,即第一扫描信号Ga1和第二扫描信号Ga2可以为同一信号。
如图6所示,第一复位控制线212与所对应的一个像素行中的第六晶体管T6的栅极电连接以提供该第一复位控制电压Vrst1;第二复位控制线213与第七晶体管T7的栅极电连接以提供第二复位控制电压该Vrst2。
如图6所示,发光控制线214与对应一行子像素中的第四晶体管T4的栅极电连接以提供第一发光控制信号EM1。该发光控制线214还与第五晶体管T5的栅极电连接以提供第二发光控制信号EM2,也即该第一发光控制信号EM1和第二发光控制信号EM2为同一信号。
结合参考图1A,该扫描线211、第一复位控制线212、第二复位控制线213和发光控制线214,作为一部分导线11,还与栅极驱动电路13连接以接收栅极驱动电路13输出的第一扫描信号Ga1、第二扫描信号Ga2、第一复位控制电压Vrst1、第二复位控制电压该Vrst2、第一发光控制信号EM1和第二发光控制信号EM2。
例如,从图6可知,在列方向(第二方向D2)划分像素区的导线11可以是该第一复位信号线121或该第一复位控制线212。
图7A示出了第二导电层202的示意图,图7B在图6的基础上示出了该第二导电层202。
结合参考图7A、图7B和图5B,该第二导电层202包括第一电容电极Ca。该第一电容电极Ca在垂直于衬底基板101的方向上与第一晶体管T1的栅极T1g重叠从而形成存储电容Cst,也即该第一晶体管T1的栅极T1g充当该存储电容Cst的第二电容电极Cb。例如,该第一电容电极Ca包括开口220,该开口220暴露出该第一晶体管T1的栅极T1g的至少部分,以便于该栅极T1g通过该开口220与其它结构电连接。例如,位于同一像素行的子像素的第一电容电极Ca彼此连接为一体的结构。
例如,该第二导电层202还可以包括沿第一方向D1延伸的多条第一复位电压线221和多条第二复位电压线222,该多条第一复位电压线221和多条第二复位电压线222例如分别与多个像素行一一对应设置。该第一复位电压线221与所对应的一个像素行中的第一子像素100a(也即蓝色子像素)的第一复位子电路的第一端(也即第六晶体管T6的第一极T6s)电连接以提供第一复位电压Vint1;该第二复位电压线222与所对应的一个像素行中的第二子像素100b(也即红色子像素)的第一复位子电路的第一端(也即第六晶体管T6的第一极T6s)和第三子像素100c(也即绿色子像素)的第一复位子电路的第一端(也即第六晶体管T6的第一极T6s)电连接以为该第二子像素和第三子像素提供第一复位电压Vint1。
图8A示出了第三导电层203的示意图,图8B在图7B的基础上示出了该第三导电层203。
结合参考图8A和图8B,该第三导电层203包括沿第二方向D2延伸的多条数据线231、多条第二复位信号线232和多条第一电源线233。例如,该多条数据线231、多条第二复位信号线232和多条第一电源线233分别与多个像素列一一对应设置。
例如,该数据线231通过过孔331与对应的一个像素列中的子像素的数据写入子电路的第一端(也即第二晶体管的第一极T2s)电连接以为该子像素提供数据信号Vd。例如,该过孔331贯穿第一绝缘层301、第二绝缘层302和第三绝缘层303。
例如,该第二复位信号线232通过过孔332与第一复位信号线121电连接,从而将多条第一复位信号线121电连接,形成横纵交织的网状结构。这种结构有助于降低信号线的电阻,从而降低信号线上的电压降,有助于将第二复位电压Vint2均匀地提供至显示基板中的各子像素。例如,该过孔332贯穿第一绝缘层301、第二绝缘层302和第三绝缘层303。
例如,结合参考图1A,该第二复位信号线232还与走线132电连接从而与位于邦定区130的邦定电极131(也即第二复位电压端INT2)电连接。
例如,该一电源线233通过过孔333与对应的一个像素列中的子像素的第一发光控制子电路的第一端(也即第四晶体管T4的第一极T4s)电连接以提供第一电源电压VDD。例如,该过孔333贯穿第一绝缘层301、第二绝缘层302和第三绝缘层303。
例如,如图8B所示,该第一电源线233还通过过孔334与对应的一个像素列中的子像素的第一电容电极Ca电连接从而为该第一电容电极Ca提供第一电源电压VDD。例如,该过孔334贯穿第三绝缘层303。例如,该过孔334的数目为至少两个,从而使得该第一电源线233与该第一电容电极Ca形成并联结构,有助于降低接触电阻。
例如,结合图8A和图8B所示,该第三导电层203还包括位于每个子像素中的的第一连接电极235。该第一连接电极235的一端通过过孔335与第一复位子电路的第一端(也即第六晶体管T6的第一极T6s)电连接,另一端与第一复位电压线221电连接。如图8B所示,位于第一子像素100a中的第一连接电极235通过过孔336a与第一复位电压线221电连接;位于第二子像素100b和第三子像素100c中的第一连接电极235分别通过过孔336b、336c与第二复位电压线222电连接。例如,该过孔335贯穿第一绝缘层301、第二绝缘层302和第三绝缘层303;该过孔336a、336b、336c均贯穿第三绝缘层303。
结合参考图1A,该第一复位电压线221与第二复位电压线222,作为一部分导线11,还可以分别与一条走线132电连接从而与位于邦定区130中作为复位电压端的邦定电极131分别电连接,从而分别与第一复位电压端INT1和第三复位电压端INT3电连接。
例如,多条第一复位电压线221分别于同一走线132连接并连接至同一第一复位电压端INT1,也即,该显示基板中的第一子像素均与同一第一复位电压端INT1对应电连接。
例如,多条第二复位电压线222分别于同一走线132连接并连接至同一第三复位电压端INT3,也即,该显示基板中的第二子像素和第三子像素均与同一第三复位电压端INT3对应电连接。
例如,结合图8A、图8B和图5B所示,该第三导电层203还包括位于每个子像素中的的第二连接电极236,该第二连接电极236的一端通过第一电容电极Ca中的开口220以及贯穿第二绝缘层302和第三绝缘层303的过孔337与第二电容电极Cb,也即第一晶体管T1的栅极T1g电连接。该二连接电极236的另一端通过贯穿第一绝缘层301、第二绝缘层302和第三绝缘层303的过孔338与补偿子电路的第一端(也即第三晶体管的第一极T3s)电连接,从而将该第三晶体管的第一极T3s与第一晶体管T1的栅极T1g及第二存储电容电极Cb电连接。
结合参考图5B,通过在第一电容电极Ca中形成开口220,并使得第二连接电极236通过该开口与第二电容电极Cb电连接,从而在第一电容电极Ca与第二连接电极236之间的三维空间中形成了立体电容,该立体电容与该第一电容电极Ca和第二电容电极Cb之间的平面电容彼此并联,有效地增大了存储电容Cst的电容值。
例如,结合图8A、图8B所示,该第三导电层203还包括位于每个子像素中的的第三连接电极237。例如,该第三连接电极237包括第一连接端237a和第二连接端237b,该第一连接端237a通过过孔339a与第一复位子电路的第二端(也即第六晶体管T6的第二极T6d)电连接,该第二连接端237b通过过孔339b用于与发光元件的第一端连接。
例如,如图8B所示,该第三连接电极237还包括第三连接端237c,该第三连接端237c与第一发光控制子电路的第二端(也即第五晶体管T5的第二极T2d)电连接,从而将该第五晶体管T5的第二极T5d与第六晶体管T6的第二极T6d电连接,并与发光元件连接。
例如,如图8A所示,该第三连接电极237为U型结构,该第一连接端237a和第二连接端237b分别位于该U型结构的两个端点,该第三连接端237c位于该U型结构靠近该第二连接端237b的拐角处。例如,该U型结构的两个分支的长度不相同,也即该U型结构为非对称结构。
在本公开实施例中,该第五晶体管T5的第二极T2d与第六晶体管T6的第二极T6d并没有在半导体层102直接连接,而是通过第三连接电极237电连接,有效降低了第四节点N4处(例如阳极节点)的接触电阻,从而避免发光元件的像素电极(例如阳极)的电压由于接触电阻过大而发生灰度损失,提高了显示品质。
图9A示出了第四导电层204的示意图,图9B在图8B的基础上示出了该第四导电层204。
结合参考图9A和图9B,该第四导电层204包括沿第一方向D1延伸的多条电源线241和沿第二方向D2延伸的多条电源线243,该多条电源线241和该多条电源线243彼此交叉并且连接为一体的网状电源线结构。
例如,多条电源线241与多条第一电源线233一一对应设置,每条电源线241与所对应的第一电源线233在垂直于衬底基板101的方向上彼此重叠,并通过过孔341电连接。该过孔341例如贯穿第四绝缘层304。
例如,每条电源线241通过至少两个过孔341与对应的第一电源线233电连接从而形成并联结构,从而有效降低第一电源线233的电阻,而电源线241与电源线241形成网状电源线结构进一步降低了第一电源线的电阻。这种结构有助于降低第一电源线上电压降,并有助于将第一电源电压VDD均匀地输送至显示基板的各个子像素中,从而提高显示基板的显示均一性。
例如,结合图9A、图9B和图5C所示,该第四导电层204还包括位于每个子像素中的第四连接电极244,该第四连接电极244通过过孔339b第三连接电极237的第二连接端237b电连接,从而将该第二连接端237b与发光元件连接。该过孔339b贯穿第四绝缘层304。
例如,位于该非显示区103中的走线132可以位于第三导电层203中,也可以包括层叠的两层导线结构,该两层导线结构分别位于第三导电层203和第四导电层204中。
例如,位于该非显示区103中的邦定电极131(例如该第一复位电压端INT1、第二复位电压端INT2和第三复位电压端INT3)可以包括层叠的两层电极结构,该两层电极结构彼此层叠且直接接触;该两层电极结构例如可以分别位于第三导电层203和第四导电层204中。在另一些示例中,该邦定电极131也可以包括层叠的三层电极结构,该三层电极结构彼此层叠且直接接触;该三层电极结构例如可以分别位于第一导电层201、第三导电层203和第四导电层204中。
图10示出了第五导电层205的示意图,结合图10、图5A和图5C所示,该第五导电层205包括各发光元件的第一电极134,包括与第一子像素100a的像素电路连接的第一电极134a、与第二子像素100b的像素电路连接的第一电极134b以及与第三子像素100c的像素电路连接的第一电极134c。每个第一电极通过过孔350与对应的像素电路的第四连接电极244电连接,从而通过第三连接电极237与第五晶体管T5的第二极T5d以及第六晶体管T6的第二极T6d电连接。该过孔350贯穿第五绝缘层305。
结合图10、图5A和图5C所示,该第一电极134包括主体部141和连接部142,主体部141主要用于驱动发光层发光,连接部142主要用于与相应的像素电路进行连接。例如,主体部141为矩形,连接部142相对于该主体部141突出来,并通过过孔350与对应的像素电路的第四连接电极244电连接。例如,第二子像素100b和第三子像素100c对应连接的第一电极134b、134c沿第一方向并列排布,并与第一子像素100a对应连接的第一电极134a成品字形排布。例如,第一电极134a、134b、134c的面积依次减小。
例如,如图5C所示,该显示基板20还可以包括位于发光元件的第一电极上的像素界定层306。像素界定层306中形成开口暴露出第一电极134的主体部141至少部分从而界定显示基板的开口区(即有效发光区)600。发光元件120的发光层136至少形成于该开口内(发光层136还可以覆盖部分的像素界定层),第二电极135形成于发光层136上从而形成该发光元件120。例如,该第二电极135为公共电极,整面布置于该显示基板20中。例如第一电极134为发光元件的阳极,第二电极135为发光元件的阴极。
例如,第一电极的主体部141在衬底基板101上的正投影覆盖该第一电极所属的子像素的开口区600在所述衬底基板上的正投影,连接部142在衬底基板101上的正投影覆盖该过孔350在衬底基板上的正投影,也即第一电极的主体部141与过孔350在垂直于衬底基板的方向上不重叠,从而该过孔350影响开口区内的发光层的平整度从而影响发光品质。
例如,过孔339c和过孔350在垂直于衬底基板101的方向上不重叠,避免在垂直基板方向上,过孔堆叠导致过孔所在位置容易产生连接不良、断线或不平坦。
例如,子像素100对应的多个开口区的形状和大小可以根据发出不同颜色的光的发光材料的发光效率、使用寿命等而改变,例如,可以将发光寿命较短的发光材料的对应的开口区设置得较大,从而提高发光的稳定性。例如,可以将蓝色子像素、红色子像素、绿色子像素的开口区的大小依次减小。由于开口区设置于第一电极134上,相应地,如图10所示,第一子像素100a、第二子像素100b、第三子像素100c的第一电极134a、134b、134c的面积依次减小。
例如,衬底基板101可以为刚性基板,例如玻璃基板、硅基板等,也可以由具有优良的耐热性和耐久性的柔性材料形成,例如聚酰亚胺(PI)、聚碳酸酯(PC)、聚乙烯对苯二甲酸乙二醇酯(PET)、聚乙烯、聚丙烯酸酯、多芳基化合物、聚醚酰亚胺、聚醚砜、聚乙二醇对苯二甲酸酯(PET)、聚乙烯(PE)、聚丙烯(PP)、聚砜(PSF)、聚甲基丙烯酸甲酯(PMMA)、三醋酸纤维素(TAC)、环烯烃聚合物(COP)和环烯烃共聚物(COC)等。
例如,该半导体层102的材料包括但不限于硅基材料(非晶硅a-Si,多晶硅p-Si等)、金属氧化物半导体(IGZO,ZnO,AZO,IZTO等)以及有机物材料(六噻吩,聚噻吩等)。
例如,该第一到第四导电层的材料可以包括金(Au)、银(Ag)、铜(Cu)、铝(Al)、钼(Mo)、镁(Mg)、钨(W)以及以上金属组合而成的合金材料;或者导电金属氧化物材料,例如氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化锌铝(AZO)等。
例如,该发光元件120为顶发射结构,第一电极134(也即第五导电层205)具有反射性而第二电极135具有透射性或半透射性。例如,第一电极134为高功函数的材料以充当阳极,例如为ITO/Ag/ITO叠层结构;第二电极135为低功函数的材料以充当阴极,例如为半透射的金属或金属合金材料,例如为Ag/Mg合金材料。
例如,第一绝缘层301、第二绝缘层302、第三绝缘层303例如包括无机绝缘层,例如氧化硅、氮化硅、氮氧化硅等硅的氧化物、硅的氮化物或硅的氮氧化物,或者氧化铝、氮化钛等包括金属氮氧化物绝缘材料。例如,第四绝缘层304、第五绝缘层305和像素界定层306分别为有机绝缘材料,例如为聚酰亚胺(PI)、丙烯酸酯、环氧树脂、聚甲基丙烯酸甲酯(PMMA)等有机绝缘材料。例如,第四绝缘层304和第五绝缘层305为平坦化层。在另一些示例中,该第四绝缘层304还可以包括无机绝缘层和有机绝缘层的叠层结构,该无机绝缘层为钝化层,该有机绝缘层为平坦化层,该有机绝缘层相较于该无机绝缘层更加远离衬底基板101。
本公开至少一实施例还提供一种显示面板,包括以上任一显示基板20。需要说明的是,本公开至少一实施例提供的上述显示基板20可以包括发光元件120,也可以不包括发光元件120,也即该发光元件120可以在显示基板20完成后在面板厂形成。在该显示基板20本身不包括发光元件120的情形下,本公开实施例提供的显示面板除了包括显示基板20之外,还进一步包括发光元件120。
例如,该显示面板为OLED显示面板,相应地其包括的显示基板20为OLED显示基板。如图11所示,例如,该显示面板30还包括设置于显示基板20上的封装层801和盖板802,该封装层801配置为对显示基板20上的发光元件进行密封以防止外界的湿气和氧向该发光元件及驱动子电路的渗透而造成对器件的损坏。例如,封装层801包括有机薄膜或者包括有机薄膜及无机薄膜交替层叠的结构。例如,该封装层801与显示基板20之间还可以设置吸水层(未示出),配置为吸收发光元件在前期制作工艺中残余的水汽或者溶胶。盖板802例如为玻璃盖板。例如,盖板802和封装层801可以为一体的结构。
本公开的至少一实施例还提供一种显示装置40,如图12所示,该显示装置40包括上述任一显示基板20或显示面板30,本实施例中的显示装置可以为:显示器、OLED面板、OLED电视、电子纸、手机、平板电脑、笔记本电脑、数码相框、导航仪、车载显示屏等任何具有显示功能的产品或部件。
本公开的实施例还提供一种驱动方法,可以用于驱动本公开的实施例提供的显示基板20。
例如,在图3A-3B所示的示例中,该驱动方法包括复位阶段和发光阶段。该复位阶段包括:输入第一复位控制电压和第一复位电压Vint1以开启第一复位子电路,将该第一复位电压Vint1施加至发光元件以使得发光元件反向偏置。该发光阶段包括:开启驱动电路,将驱动电流施加至发光元件以使其发光。
例如,该驱动方法还可以包括数据写入及补偿阶段,该数据写入及补偿阶段包括:输入第一扫描信号、第二扫描信号和数据信号以开启数据写入子电路、驱动电路和补偿子电路,使得所述数据信号被写入所述驱动子电路,补偿子电路存储所述数据信号,且补偿电路对所述驱动子电路进行补偿。
例如,该驱动方法还可以包括复位电压保持阶段,该复位电压保持阶段包括:输入第一发光控制信号EM1和第二发光控制信号EM2以关闭第一复位控制电路和第二复位控制电路,以对OLED的第一电极上的第一复位电压Vint1进行保持。通过设置该复位电压保持阶段,可以调节第一复位电压Vint1的保持时间,也即调节该发光元件处于该反向偏置状态的时长。
以上所述仅是本公开的示范性实施方式,而非用于限制本公开的保护范围,本公开的保护范围由所附的权利要求确定。
Claims (15)
1.一种显示基板,包括:
衬底基板;
多个子像素,位于所述衬底基板上并成阵列排布;
其中,所述多个子像素每个包括像素电路,所述像素电路用于驱动所述多个子像素每个对应的发光元件发光;
所述多个像素电路的每个包括驱动子电路、数据写入子电路、补偿子电路、存储子电路和第一复位子电路;
所述驱动子电路包括控制端、第一端和第二端,且配置为与所述发光元件连接并且控制流经所述发光元件的驱动电流;
所述数据写入子电路与所述驱动子电路的第一端连接,且配置为响应于第一扫描信号将数据信号写入所述驱动子电路的第一端;
所述补偿子电路包括控制端、第一端和第二端,所述补偿子电路的控制端配置为接收第二扫描信号,所述补偿子电路的第一端和第二端分别与所述驱动子电路的控制端和第二端电连接,所述补偿子电路配置为响应所述第二扫描信号对所述驱动子电路进行阈值补偿;
所述存储子电路包括第一端和第二端,所述存储子电路的第一端配置为接收第一电源电压,所述存储子电路的第二端与所述驱动子电路的控制端电连接;
所述第一复位子电路包括控制端、第一端和第二端,所述第一复位子电路的控制端配置为接收第一复位控制电压,所述第一复位子电路的第一端配置为接收第一复位电压,所述第一复位子电路的第二端配置为与所述发光元件连接;
所述第一复位子电路配置为响应于所述第一复位控制电压将所述第一复位电压施加至所述发光元件以使得所述发光元件反向偏置;
所述多个子像素包括第一子像素,所述显示基板还包括第一复位电压端,所述第一复位电压端配置为与所述第一子像素的第一复位子电路的第一端连接以为所述第一子像素提供所述第一复位电压;
所述多个子像素沿第一方向和第二方向分布为多个像素行和多个像素列,
所述显示基板还包括沿所述第一方向延伸的第一复位电压线,所述第一复位电压线分别与所述第一复位电压端和所述第一复位子电路的第一端电连接,以为所述子像素以提供所述第一复位电压;
其中,所述多个像素电路的每个还包括第一连接电极,
所述第一连接电极位于所述第一复位电压线远离所述衬底基板的一侧,所述第一连接电极分别与所述第一复位子电路的第一端和第一复位电压线电连接;
所述多个像素电路的每个还包括第三连接电极,
所述第三连接电极与所述第一连接电极同层绝缘设置;所述第三连接电极包括第一连接端和第二连接端,所述第一连接端与所述第一复位子电路的第二端电连接,所述第二连接端用于与所述发光元件连接;
所述多个像素电路的每个还包括发光控制子电路,
所述发光控制子电路包括控制端、第一端和第二端,所述发光控制子电路的第一端与所述驱动子电路的第二端连接,所述发光控制子电路的第二端用于与所述发光元件连接;
所述第三连接电极还包括第三连接端,所述第三连接端与所述发光控制子电路的第二端电连接,从而将所述发光控制子电路的第二端与所述发光元件连接;
其中,所述第三连接电极为U型结构;
所述第一连接端和所述第二连接端分别位于所述U型结构的两个端点,所述第三连接端位于所述U型结构靠近所述第二连接端的拐角。
2.如权利要求1所述的显示基板,其中,所述多个像素电路的每个还包括第二复位子电路,
其中,所述第二复位子电路与所述驱动子电路的控制端连接,并配置为响应于第二复位控制电压将第二复位电压施加至所述驱动子电路的控制端,以对所述驱动子电路的控制端进行复位。
3.如权利要求2所述的显示基板,还包括第二复位电压端,
其中,所述第二复位电压端配置为与所述第二复位子电路连接以提供所述第二复位电压;
所述第二复位电压端输出的所述第二复位电压大于所述第一复位电压端的输出的所述第一复位电压。
4.如权利要求2所述的显示基板,还包括沿所述第一方向延伸的第一复位信号线,
其中,所述第一复位信号线与所述第二复位子电路的控制端连接以提供所述第二复位电压;
所述第一复位信号线位于所述第一复位电压线靠近所述衬底基板的一侧,所述第一复位信号线包括掺杂半导体材料。
5.如权利要求4所述的显示基板,还包括沿所述第二方向延伸的第二复位信号线,
其中,所述第二复位信号线位于所述第一复位电压线远离所述衬底基板的一侧,并与所述第一复位信号线电连接。
6.如权利要求1所述的显示基板,其中,所述存储子电路包括存储电容,所述存储电容包括第一电容电极和第二电容电极;
所述第一电容电极与所述第一复位电压线同层绝缘设置,所述第二电容电极位于所述第一电容电极靠近所述衬底基板的一侧。
7.如权利要求6所述的显示基板,其中,所述多个像素电路的每个还包括第二连接电极,
所述第二连接电极与所述第一连接电极同层绝缘设置,所述第二连接电极分别与所述第二电容电极和所述补偿子电路的第一端电连接。
8.如权利要求7所述的显示基板,其中,所述第一电容电极包括开口,所述第二连接电极与所述第一电容电极绝缘,且通过所述开口与所述第二电容电极电连接。
9.如权利要求1-8任一所述的显示基板,其中,所述多个子像素还包括第二子像素,所述第一子像素和所述第二子像素对应发出不同颜色的发光元件,
所述显示基板还包括第三复位电压端,所述第三复位电压端配置为与所述第二子像素的第一复位子电路的第一端连接以为所述第二子像素提供所述第一复位电压;
所述第一复位电压端输出的第一复位电压和所述第三复位电压端输出的第一复位电压不同。
10.如权利要求9所述的显示基板,其中,所述第一复位电压端输出的第一复位电压小于所述第三复位电压端输出的第一复位电压。
11.如权利要求9所述的显示基板,其中,所述多个子像素还包括第三子像素,所述第一子像素、所述第二子像素和所述第三子像素分别对应蓝色发光元件、红色发光元件和绿色发光元件;
所述第三复位电压端还与所述第三子像素的第一复位子电路的第一端连接以为所述第三子像素提供所述第一复位电压。
12.如权利要求11所述的显示基板,还包括沿所述第一方向延伸的第二复位电压线,
其中,所述第一子像素、所述第二子像素和所述第三子像素在同一像素行中,
所述第一复位电压线将所述第一子像素的第一复位子电路的第一端和所述第一复位电压端电连接,所述第二复位电压线将所述第二子像素的第一复位子电路的第一端及所述第三子像素的第一复位子电路的第一端和所述第三复位电压端电连接。
13.一种驱动方法,用于如权利要求1-12任一所述的显示基板,包括复位阶段和发光阶段,
其中,所述复位阶段包括:输入所述第一复位控制电压和所述第一复位电压以开启所述第一复位子电路,将所述第一复位电压施加至所述发光元件以使得所述发光元件反向偏置;
所述发光阶段包括:开启所述驱动子电路,将所述驱动电流施加至所述发光元件以使其发光。
14.如权利要求13所述的驱动方法,还包括数据写入及补偿阶段,
其中,所述数据写入及补偿阶段包括:输入所述第一扫描信号、所述第二扫描信号和所述数据信号以开启所述数据写入子电路、所述驱动子电路和所述补偿子电路,使得所述数据信号被写入所述驱动子电路,所述补偿子电路存储所述数据信号,且所述补偿子电路对所述驱动子电路进行补偿。
15.一种显示装置,包括:
如权利要求1-12任一所述的显示基板和多个发光元件,
其中,所述多个发光元件与所述多个子像素一一对应,所述多个发光元件的每个包括第一电极和第二电极,所述每个发光元件的第一电极与所对应的子像素的第一复位子电路的第二端连接。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2020/088773 WO2021223101A1 (zh) | 2020-05-06 | 2020-05-06 | 显示基板及其驱动方法、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113906494A CN113906494A (zh) | 2022-01-07 |
CN113906494B true CN113906494B (zh) | 2023-09-15 |
Family
ID=78467755
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202080000680.0A Active CN113906494B (zh) | 2020-05-06 | 2020-05-06 | 显示基板及其驱动方法、显示装置 |
Country Status (4)
Country | Link |
---|---|
US (2) | US11915643B2 (zh) |
EP (1) | EP4148719A4 (zh) |
CN (1) | CN113906494B (zh) |
WO (1) | WO2021223101A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116888658A (zh) * | 2021-06-23 | 2023-10-13 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
CN116343644A (zh) * | 2023-03-30 | 2023-06-27 | 天马新型显示技术研究院(厦门)有限公司 | 显示面板和显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107610652A (zh) * | 2017-09-28 | 2018-01-19 | 京东方科技集团股份有限公司 | 像素电路、其驱动方法、显示面板及显示装置 |
CN108877680A (zh) * | 2018-08-30 | 2018-11-23 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN109215582A (zh) * | 2018-09-28 | 2019-01-15 | 昆山国显光电有限公司 | 显示面板、像素电路的驱动方法及显示装置 |
CN109243369A (zh) * | 2018-09-28 | 2019-01-18 | 昆山国显光电有限公司 | 显示面板、像素电路的驱动方法及显示装置 |
WO2019186765A1 (ja) * | 2018-03-28 | 2019-10-03 | シャープ株式会社 | 表示装置およびその駆動方法 |
CN110690265A (zh) * | 2019-10-29 | 2020-01-14 | 京东方科技集团股份有限公司 | 一种显示基板及其制作方法、显示装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109599062A (zh) * | 2017-09-30 | 2019-04-09 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
MX2020000329A (es) * | 2019-07-31 | 2021-02-22 | Boe Technology Group Co Ltd | Sustrato de pantalla y metodo de fabricacion del mismo, panel de visualizacion, dispositivo de visualizacion. |
CN110808012B (zh) * | 2019-11-28 | 2021-02-26 | 京东方科技集团股份有限公司 | 像素电路、移位寄存器单元、栅极驱动电路和显示装置 |
WO2021103010A1 (zh) * | 2019-11-29 | 2021-06-03 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
CN117975878A (zh) * | 2020-10-20 | 2024-05-03 | 厦门天马微电子有限公司 | 一种显示面板、驱动方法及显示装置 |
-
2020
- 2020-05-06 US US17/267,261 patent/US11915643B2/en active Active
- 2020-05-06 WO PCT/CN2020/088773 patent/WO2021223101A1/zh unknown
- 2020-05-06 EP EP20900693.1A patent/EP4148719A4/en active Pending
- 2020-05-06 CN CN202080000680.0A patent/CN113906494B/zh active Active
-
2023
- 2023-11-20 US US18/514,197 patent/US20240087529A1/en active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107610652A (zh) * | 2017-09-28 | 2018-01-19 | 京东方科技集团股份有限公司 | 像素电路、其驱动方法、显示面板及显示装置 |
WO2019186765A1 (ja) * | 2018-03-28 | 2019-10-03 | シャープ株式会社 | 表示装置およびその駆動方法 |
CN108877680A (zh) * | 2018-08-30 | 2018-11-23 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN109215582A (zh) * | 2018-09-28 | 2019-01-15 | 昆山国显光电有限公司 | 显示面板、像素电路的驱动方法及显示装置 |
CN109243369A (zh) * | 2018-09-28 | 2019-01-18 | 昆山国显光电有限公司 | 显示面板、像素电路的驱动方法及显示装置 |
CN110690265A (zh) * | 2019-10-29 | 2020-01-14 | 京东方科技集团股份有限公司 | 一种显示基板及其制作方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20240087529A1 (en) | 2024-03-14 |
WO2021223101A1 (zh) | 2021-11-11 |
EP4148719A4 (en) | 2023-06-21 |
JP2023533092A (ja) | 2023-08-02 |
US20230133179A1 (en) | 2023-05-04 |
CN113906494A (zh) | 2022-01-07 |
EP4148719A1 (en) | 2023-03-15 |
US11915643B2 (en) | 2024-02-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110992880B (zh) | 一种显示面板及显示装置 | |
CN113196495B (zh) | 显示基板及显示装置 | |
US11961471B2 (en) | Display substrate and display device | |
CN114822412B (zh) | 显示基板及显示装置 | |
CN114679914B (zh) | 显示基板及其制作方法、显示装置 | |
US11790847B2 (en) | Display substrate and display device | |
CN113763883B (zh) | 显示基板及显示装置 | |
US11972727B2 (en) | Display substrate and display device | |
US20240087529A1 (en) | Display substrate and display device | |
CN116018025A (zh) | 显示基板及显示装置 | |
US20240153428A1 (en) | Pixel Circuit and Driving Method Therefor, Display Substrate, and Display Apparatus | |
KR20230140545A (ko) | 어레이 기판, 그 표시 패널 및 표시 장치 | |
WO2022241713A1 (zh) | 像素电路及其驱动方法、显示基板及显示装置 | |
JP7525525B2 (ja) | 表示基板及びその駆動方法、表示装置 | |
CN115836597A (zh) | 显示面板及显示装置 | |
WO2022227055A1 (zh) | 显示基板及显示装置 | |
KR20230143645A (ko) | 표시 장치 | |
CN115668347A (zh) | 显示基板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |