CN113705821B - 一种基于pcie的adc板卡实现波形绘制的方法、设备及介质 - Google Patents

一种基于pcie的adc板卡实现波形绘制的方法、设备及介质 Download PDF

Info

Publication number
CN113705821B
CN113705821B CN202110973989.4A CN202110973989A CN113705821B CN 113705821 B CN113705821 B CN 113705821B CN 202110973989 A CN202110973989 A CN 202110973989A CN 113705821 B CN113705821 B CN 113705821B
Authority
CN
China
Prior art keywords
signal
board card
sampling
sampling point
adc board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110973989.4A
Other languages
English (en)
Other versions
CN113705821A (zh
Inventor
田洪刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Inspur Science Research Institute Co Ltd
Original Assignee
Shandong Inspur Science Research Institute Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Inspur Science Research Institute Co Ltd filed Critical Shandong Inspur Science Research Institute Co Ltd
Priority to CN202110973989.4A priority Critical patent/CN113705821B/zh
Publication of CN113705821A publication Critical patent/CN113705821A/zh
Application granted granted Critical
Publication of CN113705821B publication Critical patent/CN113705821B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N10/00Quantum computing, i.e. information processing based on quantum-mechanical phenomena
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Evolutionary Computation (AREA)
  • Data Mining & Analysis (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Computing Systems (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Artificial Intelligence (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明公开了一种基于PCIE的ADC板卡实现波形绘制的方法、设备及介质,该方案包括:若确定机箱指定槽位号匹配到指定ADC板卡,启动所述指定ADC板卡,并获取所述指定ADC板卡的句柄;对所述指定ADC板卡进行AD信号采样相关的配置参数设置,其中,所述配置参数包括采样点数;根据所述句柄与所述配置参数,启动所述AD信号采样,确定期望采样点数与实际采样点数一致,将采样到的所述AD信号发送至数据处理端,以使所述数据处理端进行数据处理并对所述AD信号进行波形绘制,其中,所述期望采样点数为预先设置的所述AD信号采样时的采样点数;所述实际采样点数为所述AD信号采样时实际的采样点数。以较低的成本通过ADC板卡实现AD信号采样,从而实现波形绘制。

Description

一种基于PCIE的ADC板卡实现波形绘制的方法、设备及介质
技术领域
本说明书实施例涉及电子技术领域,尤其涉及一种基于PCIE的ADC板卡实现波形绘制的方法、设备及介质。
背景技术
超导量子计算机的核心是量子芯片和量子测控***,量子测控***可用于返回经过量子芯片算法运算处理后的数据波形。
在现有技术中,为绘制波形数据通常使用带有多路AD信号通道的板卡,这种情况下板卡通常采用国外成品数据采集卡绘制波形数据,而国外成品数据采集卡价格昂贵,且采购较为困难。
基于此,在不依靠国外成品数据采集卡的前提下,现需要一种波形绘制的方法。
发明内容
本说明书实施例提供一种基于PCIE的ADC板卡实现波形绘制的方法、设备及介质,用以解决现有技术中的如下技术问题:
为绘制波形数据通常使用带有多路AD信号通道的板卡,这种情况下板卡通常采用国外成品数据采集卡绘制波形数据,而国外成品数据采集卡价格昂贵,且采购较为困难。
为解决上述技术问题,本说明书实施例是这样实现的:
一方面,本说明书实施例提供一种基于PCIE的ADC板卡实现波形绘制的方法,包括:若确定机箱指定槽位号匹配到指定ADC板卡,启动所述指定ADC板卡,并获取所述指定ADC板卡的句柄;对所述指定ADC板卡进行AD信号采样相关的配置参数设置,其中,所述配置参数包括采样点数;根据所述句柄与所述配置参数,启动所述AD信号采样,确定期望采样点数与实际采样点数一致,将采样到的所述AD信号发送至数据处理端,以使所述数据处理端进行数据处理并对所述AD信号进行波形绘制,其中,所述期望采样点数为预先设置的所述AD信号采样时的采样点数;所述实际采样点数为所述AD信号采样时实际的采样点数。
在一个实施例中,所述采样点数的配置,具体包括:调用set_record_size()接口进行所述采样点数的设置,所述采样点数包括触发前需采样点数和所述期望采样点数;所述触发前需采样点数为0。
在一个实施例中,所述配置参数还包括一项或多项:参考时钟、输入电压幅值、波形偏移、触发类型和触发参数。
在一个实施例中,所述波形偏移的配置,具体包括:调用offset_adjust()接口进行所述波形偏移的设置,所述波形偏移的设置包括对AD信号接收通道的设置和偏移量值的设置。
在一个实施例中,所述启动所述AD信号采样,具体包括:调用sync_read()接口启动所述AD信号采样。
在一个实施例中,所述根据所述句柄与所述配置参数,启动所述AD信号采样之前,所述方法还包括:调用post_sync_buffer()接口,进行内存Buffer地址分配,其中所述内存Buffer地址分配的设置包括开辟的内存Buffer的地址指针和所述内存Buffer的长度。
在一个实施例中,所述将采样到的所述AD信号发送至数据处理端之前,所述方法还包括:获取采样到的所述AD信号,通过所述句柄确定所述AD信号对应的所述ADC板卡;将所述AD信号通过所述ADC板卡传输至所述内存Buffer地址对应的内存Buffer。
在一个实施例中,所述确定期望采样点数与实际采样点数一致,具体包括:调用ReadFile()接口,获取实际采样点数,确定期望采样点数与实际采样点数一致。
另一方面,本说明书实施例提供一种基于PCIE的ADC板卡实现波形绘制的设备,包括:至少一个处理器,以及,与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有可被所述至少一个处理器执行的指令,所述指令能被所述至少一个处理器执行,以使所述至少一个处理器能够:若确定机箱指定槽位号匹配到指定ADC板卡,启动所述指定ADC板卡,并获取所述指定ADC板卡的句柄;对所述指定ADC板卡进行AD信号采样相关的配置参数设置,其中,所述配置参数包括采样点数;根据所述句柄与所述配置参数,启动所述AD信号采样,确定期望采样点数与实际采样点数一致,将采样到的所述AD信号发送至数据处理端,以使所述数据处理端进行数据处理并对所述AD信号进行波形绘制,其中,所述期望采样点数为预先设置的所述AD信号采样时的采样点数;所述实际采样点数为所述AD信号采样时实际的采样点数。
本说明书实施例采用上述至少一个技术方案能够达到以下有益效果:以相对较低的成本,在不依靠国外成品数据采集卡的前提下,通过ADC板卡实现对一路或多路AD信号的采样,并通过数据处理将AD信号输出为完整的数据波形。
附图说明
此处所说明的附图用来提供对本说明书实施例的进一步理解,构成本说明书实施例的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对申请的不当限定。在附图中:
图1为本申请实施例提供的一种基于PCIE的ADC板卡实现波形绘制的方法的流程示意图;
图2为本申请实施例提供的一种基于PCIE的ADC板卡实现波形绘制的方法的示意图;
图3为本申请实施例提供的一种基于PCIE的ADC板卡实现波形绘制的设备的结构示意图。
具体实施方式
为使本说明书的目的、技术方案和优点更加清楚,下面将结合本说明书具体实施例及相应的附图对本申请技术方案进行清楚、完整的描述。显然,所描述的实施例仅是本申请的一部分实施例,而不是全部的实施例。基于说明书中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供了一种基于PCIE的ADC板卡实现波形绘制的方法、设备及介质,下面进行具体说明:
需要说明的是,本申请提供的一种基于PCIE的ADC板卡实现波形绘制的方法可以应用在计算机领域、云终端、物联网终端、多媒体终端、汽车电子终端等需要一路或者多路AD信号输入的应用场景中。
图1为本申请实施例提供的一种基于PCIE的ADC板卡实现波形绘制的方法的流程示意图,如图1所示,本申请实施例提供的一种基于PCIE的ADC板卡实现波形绘制的方法可以包括以下步骤:
S101:若确定机箱指定槽位号匹配到指定ADC板卡,启动所述指定ADC板卡,并获取所述指定ADC板卡的句柄。
首先,可以通过调用相关接口,枚举机箱上的所有PCIe设备,ADC板卡是PCIe设备中的一种。例如,可以调用get_devices()接口枚举机箱上的所有PCIe设备。
其中,get_devices()接口获取机箱所有板卡信息的核心代码可参考如下:
Figure BDA0003226663500000041
Figure BDA0003226663500000051
需要说明的是,主板上都有扩展槽用于扩充计算机功能,现在最常见的扩展槽是PCIe插槽,实际上在我们看不见的计算机主板芯片内部,各种硬件控制模块大部分也是以PCIe设备的形式挂载到了一颗或者几颗PCI/PCIe设备树上。固件和操作***正是通过枚举设备树们才能发现绝大多数即插即用(PNP)设备的。
在枚举机箱上的所有PCIe设备后,可以调用check_device_exist()接口,检测指定槽位号是否存在指定的ADC板卡;若没有匹配到该指定的ADC板卡的信息,则打印报错信息;若成功检测到指定的ADC板卡,可以通过调用CreateFile()接口,打开该ADC板卡,并返回该ADC板卡的句柄。
需要说明的是,句柄为一种特殊的智能指针,当一个应用程序要引用其他***(如数据库、操作***)所管理的内存块或对象时,就要使用句柄。
S102:对所述指定ADC板卡进行AD信号采样相关的配置参数设置,其中,所述配置参数包括采样点数。
在本说明书的一些实施例中,所述采样点数的配置,具体包括:调用set_record_size()接口进行所述采样点数的设置,所述采样点数包括触发前需采样点数和所述期望采样点数;所述触发前需采样点数为0。
例如,调用set_record_size(preTriggerSamples,postTriggerSamples)接口,进行采样点数设置,其中参数preTriggerSamples为触发前需采样点数,设置为0,postTriggerSamples为触发后需采样点数即期望采样点数。
其中,调用set_record_size()接口进行所述采样点数的设置的核心代码可参考如下:
Figure BDA0003226663500000061
S103:根据所述句柄与所述配置参数,启动所述AD信号采样,确定期望采样点数与实际采样点数一致,将采样到的所述AD信号发送至数据处理端,以使所述数据处理端进行数据处理并对所述AD信号进行波形绘制,其中,所述期望采样点数为预先设置的所述AD信号采样时的采样点数;所述实际采样点数为所述AD信号采样时实际的采样点数。
此外,需要调用start_capture()接口使能AD信号采样开关;利用write_register(address,data)接口实现对FPGA数据采样配置寄存器的配置,其中,参数address为要写的FPGA目标寄存器;参数data为寄存器要写入的值。
其中,调用start_capture()接口使能所述AD信号采样开关的核心代码可参考如下:
Figure BDA0003226663500000062
Figure BDA0003226663500000071
在本说明书的一些实施例中,所述确定期望采样点数与实际采样点数一致,具体包括:调用ReadFile()接口,获取实际采样点数,确定期望采样点数与实际采样点数一致。
在采样之前,设置一个期望的采样点数,但是实际能不能真的能采到这些点需要去记录一下,以确定期望采样点数与实际采样点数一致。如果实际采样点数大于或小于期望采样点数,就会报错;采样点数设置好了就不变了,报错会丢弃这次采样的数值,然后继续再采。在本说明书的一些实施例中,所述配置参数还包括一项或多项:参考时钟、输入电压幅值、波形偏移、触发类型和触发参数。
在本说明书的一些实施例中,所述波形偏移的配置,具体包括:调用offset_adjust()接口进行所述波形偏移的设置,所述波形偏移的设置包括对AD信号接收通道的设置和偏移量值的设置。
例如,调用offset_adjust(channel,offset_value)接口,进行波形偏移设置,其中参数channel为AD信号接收通道,可以包括A、B、C、D四路通道;offset_value为偏移量值,默认值设为0。
优选地,调用set_capture_clock(clock_source,reference_clock)接口,进行参考时钟设置。其中,参数clock_source为时钟源,包括内部和外部时钟源;参数reference_clock为面板选择,包括前面板和后面板。
其中,调用set_capture_clock(clock_source,reference_clock)接口,进行参考时钟设置的核心代码可以参考如下:
Figure BDA0003226663500000072
Figure BDA0003226663500000081
优选地,调用voltage_adjust(channel,adjust_value_float)接口,进行输入电压幅值设置。其中,参数channel为AD信号接收通道,可以包括A、B、C、D四路通道;参数adjust_value_float为电压幅值大小,设定的电压幅值范围可以为0-0.7V。
优选地,调用set_external_trigger(coupling,trigger_signal)接口,进行触发类型设置。其中,参数coupling为电源属性,可以包括AC交流电压和DC直流电压;参数trigger_signal为触发方式,可以包括Single-ended单端信号触发和Differential差分信号触发。
优选地,调用set_trigger_operation(trigger_mode,trigger_source,trigger_slope)接口,进行触发参数设置。其中,参数trigger_mode为触发模式,可以包括软触发模式和外部触发模式;参数trigger_source为触发源,可以包括channalA-channalD四路通道;参数trigger_slope为触发电平,可以包括Positive高电平和Negative负电平两种触发方式。
在本说明书的一些实施例中,所述根据所述句柄与所述配置参数,启动所述AD信号采样之前,所述方法还包括:调用post_sync_buffer()接口,进行内存Buffer地址分配,其中所述内存Buffer地址分配的设置包括开辟的内存Buffer的地址指针和所述内存Buffer的长度。
在本说明书的一些实施例中,所述将采样到的所述AD信号发送至数据处理端之前,所述方法还包括:获取采样到的所述AD信号,通过所述句柄确定所述AD信号对应的所述ADC板卡;将所述AD信号通过所述ADC板卡传输至所述内存Buffer地址对应的内存Buffer。
例如,调用sync_read()接口,开启AD信号采集;然后调用ReadFile()接口,ReadFile()接口至少包括以下参数:fd1、buffer_address、bytes_per_read和size。此时接口参数fd1为ADC板卡设备的句柄;参数buffer_address为数据缓冲区Buffer的地址,参数bytes_per_read为要读取的字节大小;参数size为本次读取实际读取到的字节长度。
经过此步骤即可获取采样到的AD信号,通过句柄确定AD信号对应的ADC板卡,将AD信号通过ADC板卡传输至内存Buffer地址对应的内存Buffer,供数据处理端进并对AD信号进行波形绘制,从而得到需要的数据波形。
例如,在Windows10环境下,安装PCIe Xilinx DMA驱动程序,在应用层与FPGA开启DMA通信,机箱***ADC板卡,并且利用信号发生器提供触发信号和AD信号两路信号。确定机箱成功识别到所有ADC板卡设备,配置相应模块的寄存器,包括时钟周期、电源幅值、偏移大小、输入范围、触发类型等内容,设置采样周期与采样点数,并针对采样点数开辟相应的内存Buffer。下发开始采样的指令,通过DMA通道,将采样到的数据填充到对应Buffer中。由此,数据处理端可以通过相应槽位号实现ADC板卡的控制与波形数据的采样。
在本说明书的一些实施例中,图2为本申请实施例提供的一种基于PCIE的ADC板卡实现波形绘制的方法的示意图,如图2所示,设备上电后,枚举机箱上的所有PCIe设备,由客户端为槽位号指定ADC板卡;在对AD信号进行采样之前,应当判断机箱指定槽位号是否与指定ADC板卡匹配;若是,此时启动指定ADC板卡,并获取指定ADC板卡的句柄;若否,设备会打印报错信息供用户进行修改;获取到句柄后,需要对相关的配置参数进行设置,包括设置参考时钟、输入电压幅值、波形偏移、触发类型、触发参数、采样点数等;基于采样点数的设置可以进行内存buffer分配;使能采样开关,启动AD信号采样,在采样过程中,应当判断期望采样点数与实际采样点数是否一致;若是,将采样到的AD信号发送至数据处理端以使得数据处理端进行数据处理并对AD信号进行波形绘制;若否,则会进行相应的报错处理。由此,通过ADC板卡实现对一路或多路AD信号的采样,并通过数据处理将AD信号输出为完整的数据波形。
综上,本申请提供的一种基于PCIE的ADC板卡实现波形绘制的方法,能够以相对较低的成本,在不依靠国外成品数据采集卡的前提下,通过ADC板卡实现对一路或多路AD信号的采样,并通过数据处理将AD信号输出为完整的数据波形。
图3为本申请实施例提供的一种基于PCIE的ADC板卡实现波形绘制的设备的结构示意图,如图3所示,本申请实施例提供的一种基于PCIE的ADC板卡实现波形绘制的设备,可以包括:至少一个处理器,以及,与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有可被所述至少一个处理器执行的指令,所述指令能被所述至少一个处理器执行,以使所述至少一个处理器能够:若确定机箱指定槽位号匹配到指定ADC板卡,启动所述指定ADC板卡,并获取所述指定ADC板卡的句柄;对所述指定ADC板卡进行AD信号采样相关的配置参数设置,其中,所述配置参数包括采样点数;根据所述句柄与所述配置参数,启动所述AD信号采样,确定期望采样点数与实际采样点数一致;所述期望采样点数为预先设置的所述AD信号采样时的采样点数;所述实际采样点数为所述AD信号采样时实际的采样点数;将采样到的所述AD信号发送至数据处理端,以使所述数据处理端进行数据处理并对所述AD信号进行波形绘制。
处理器与存储器之间可以通过总线通信,设备还可以包括与其他设备通信的输入/输出接口。
本申请的一些实施例提供的对应于图1的一种基于PCIE的ADC板卡实现波形绘制的非易失性计算机存储介质,存储有计算机可执行指令,所述计算机可执行指令设置为:若确定机箱指定槽位号匹配到指定ADC板卡,启动所述指定ADC板卡,并获取所述指定ADC板卡的句柄;对所述指定ADC板卡进行AD信号采样相关的配置参数设置,其中,所述配置参数包括采样点数;根据所述句柄与所述配置参数,启动所述AD信号采样,确定期望采样点数与实际采样点数一致;所述期望采样点数为预先设置的所述AD信号采样时的采样点数;所述实际采样点数为所述AD信号采样时实际的采样点数;将采样到的所述AD信号发送至数据处理端,以使所述数据处理端进行数据处理并对所述AD信号进行波形绘制。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于设备、非易失性计算机存储介质实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
以上所述仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的原理之内所作的任何修改、等同替换、改进等,均应包含在本申请的要求范围之内。

Claims (10)

1.一种基于PCIE的ADC板卡实现波形绘制的方法,其特征在于,所述方法包括:
若确定机箱指定槽位号匹配到指定ADC板卡,启动所述指定ADC板卡,并获取所述指定ADC板卡的句柄;
对所述指定ADC板卡进行AD信号采样相关的配置参数设置,其中,所述配置参数包括采样点数;
根据所述句柄与所述配置参数,启动所述AD信号采样,确定期望采样点数与实际采样点数一致,将采样到的所述AD信号发送至数据处理端,以使所述数据处理端进行数据处理并对所述AD信号进行波形绘制,其中,所述期望采样点数为预先设置的所述AD信号采样时的采样点数;所述实际采样点数为所述AD信号采样时实际的采样点数。
2.根据权利要求1所述的方法,其特征在于,所述采样点数的配置,具体包括:
调用set_record_size()接口进行所述采样点数的设置,所述采样点数包括触发前需采样点数和所述期望采样点数;所述触发前需采样点数为0。
3.根据权利要求1所述的方法,其特征在于,所述配置参数还包括一项或多项:
参考时钟、输入电压幅值、波形偏移、触发类型和触发参数。
4.根据权利要求3所述的方法,其特征在于,所述波形偏移的配置,具体包括:
调用offset_adjust()接口进行所述波形偏移的设置,所述波形偏移的设置包括对AD信号接收通道的设置和偏移量值的设置。
5.根据权利要求1所述的方法,其特征在于,所述启动所述AD信号采样,具体包括:
调用sync_read()接口启动所述AD信号采样。
6.根据权利要求1所述的方法,其特征在于,所述根据所述句柄与所述配置参数,启动所述AD信号采样之前,所述方法还包括:
调用post_sync_buffer()接口,进行内存Buffer地址分配,其中所述内存Buffer地址分配的设置包括开辟的内存Buffer的地址指针和所述内存Buffer的长度。
7.根据权利要求6所述的方法,其特征在于,所述将采样到的所述AD信号发送至数据处理端之前,所述方法还包括:
获取采样到的所述AD信号,通过所述句柄确定所述AD信号对应的所述ADC板卡;
将所述AD信号通过所述ADC板卡传输至所述内存Buffer地址对应的内存Buffer。
8.根据权利要求2所述的方法,其特征在于,所述确定期望采样点数与实际采样点数一致,具体包括:
调用ReadFile()接口,获取实际采样点数,确定期望采样点数与实际采样点数一致。
9.一种基于PCIE的ADC板卡实现波形绘制的设备,其特征在于,包括:
至少一个处理器,以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令能被所述至少一个处理器执行,以使所述至少一个处理器能够:
若确定机箱指定槽位号匹配到指定ADC板卡,启动所述指定ADC板卡,并获取所述指定ADC板卡的句柄;
对所述指定ADC板卡进行AD信号采样相关的配置参数设置,其中,所述配置参数包括采样点数;
根据所述句柄与所述配置参数,启动所述AD信号采样,确定期望采样点数与实际采样点数一致,将采样到的所述AD信号发送至数据处理端,以使所述数据处理端进行数据处理并对所述AD信号进行波形绘制,其中,所述期望采样点数为预先设置的所述AD信号采样时的采样点数;所述实际采样点数为所述AD信号采样时实际的采样点数。
10.一种非易失性计算机存储介质,存储有计算机可执行指令,所述计算机可执行指令被计算机执行时能够实现:
若确定机箱指定槽位号匹配到指定ADC板卡,启动所述指定ADC板卡,并获取所述指定ADC板卡的句柄;
对所述指定ADC板卡进行AD信号采样相关的配置参数设置,其中,所述配置参数包括采样点数;
根据所述句柄与所述配置参数,启动所述AD信号采样,确定期望采样点数与实际采样点数一致,将采样到的所述AD信号发送至数据处理端,以使所述数据处理端进行数据处理并对所述AD信号进行波形绘制,其中,所述期望采样点数为预先设置的所述AD信号采样时的采样点数;所述实际采样点数为所述AD信号采样时实际的采样点数。
CN202110973989.4A 2021-08-24 2021-08-24 一种基于pcie的adc板卡实现波形绘制的方法、设备及介质 Active CN113705821B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110973989.4A CN113705821B (zh) 2021-08-24 2021-08-24 一种基于pcie的adc板卡实现波形绘制的方法、设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110973989.4A CN113705821B (zh) 2021-08-24 2021-08-24 一种基于pcie的adc板卡实现波形绘制的方法、设备及介质

Publications (2)

Publication Number Publication Date
CN113705821A CN113705821A (zh) 2021-11-26
CN113705821B true CN113705821B (zh) 2023-06-30

Family

ID=78654350

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110973989.4A Active CN113705821B (zh) 2021-08-24 2021-08-24 一种基于pcie的adc板卡实现波形绘制的方法、设备及介质

Country Status (1)

Country Link
CN (1) CN113705821B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105974181A (zh) * 2016-06-16 2016-09-28 武汉航达航空科技发展有限公司 基于fpga板卡技术的交流电压rms值快速检测方法
CN109657788A (zh) * 2018-12-18 2019-04-19 北京中科寒武纪科技有限公司 数据处理方法、装置及相关产品
CN110908951A (zh) * 2019-10-30 2020-03-24 浙江科技学院 一种基于网络接口的分布式高速数据采集***
CN112597097A (zh) * 2020-12-28 2021-04-02 济南浪潮高新科技投资发展有限公司 一种pxie接口的adc数据采集卡及其应用方法、介质

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105974181A (zh) * 2016-06-16 2016-09-28 武汉航达航空科技发展有限公司 基于fpga板卡技术的交流电压rms值快速检测方法
CN109657788A (zh) * 2018-12-18 2019-04-19 北京中科寒武纪科技有限公司 数据处理方法、装置及相关产品
CN110908951A (zh) * 2019-10-30 2020-03-24 浙江科技学院 一种基于网络接口的分布式高速数据采集***
CN112597097A (zh) * 2020-12-28 2021-04-02 济南浪潮高新科技投资发展有限公司 一种pxie接口的adc数据采集卡及其应用方法、介质

Also Published As

Publication number Publication date
CN113705821A (zh) 2021-11-26

Similar Documents

Publication Publication Date Title
CN107748718B (zh) 应用程序测试方法、装置及服务器
CN114035749B (zh) 电子设备和Flash存储器
CN110460653A (zh) 自动驾驶车辆数据传输的方法及装置
CN112926285A (zh) 芯片验证方法、平台、装置、设备和存储介质
CN113961419B (zh) 存储器验证方法、装置、电子设备及存储介质
CN111693294A (zh) 车辆检测方法、装置、终端设备及存储介质
US9541921B2 (en) Measuring performance of an appliance
CN109255161B (zh) 一种net网表文件生成nod网表文件的方法
CN113705821B (zh) 一种基于pcie的adc板卡实现波形绘制的方法、设备及介质
US7348995B2 (en) Method, apparatus and computer program product for implementing picture format conversion to X, Y plot
CN111143092B (zh) 故障录波数据处理方法、***及终端设备
CN113946480A (zh) 一种i2c总线的检测装置和方法
CN116932304A (zh) 一种寄存器测试方法、装置、电子设备及存储介质
CN116955242A (zh) 一种单总线通信方法、存储介质及智能终端
CN109672482A (zh) 射频模组测试方法、装置、设备和存储介质
CN107704417A (zh) 与被测设备通信的方法及其通信***
CN113886302A (zh) 应用设备的串口号获取方法、装置、终端设备及存储介质
CN112395147B (zh) Soc上的调试装置
CN112462248A (zh) 一种测试信号输出***及其使用方法
CN106452838A (zh) Usb设备模拟装置及方法
CN117436405B (zh) 一种仿真验证方法、装置及电子设备
CN114444423B (zh) 基于验证平台的数据处理方法、***及电子设备
CN110347574B (zh) 一套终端节点的辅助开发***
CN116820867B (zh) 一种芯片调试方法、装置及芯片
CN115501573B (zh) 一种应用于服务端的获取多点触控数据的方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant