CN113674690A - 像素驱动电路、显示面板、显示装置以及驱动方法 - Google Patents

像素驱动电路、显示面板、显示装置以及驱动方法 Download PDF

Info

Publication number
CN113674690A
CN113674690A CN202110984405.3A CN202110984405A CN113674690A CN 113674690 A CN113674690 A CN 113674690A CN 202110984405 A CN202110984405 A CN 202110984405A CN 113674690 A CN113674690 A CN 113674690A
Authority
CN
China
Prior art keywords
module
frame
light
writing
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110984405.3A
Other languages
English (en)
Other versions
CN113674690B (zh
Inventor
程卫高
范文志
李瑶
朱超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Visionox Technology Co Ltd
Original Assignee
Hefei Visionox Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Visionox Technology Co Ltd filed Critical Hefei Visionox Technology Co Ltd
Priority to CN202110984405.3A priority Critical patent/CN113674690B/zh
Publication of CN113674690A publication Critical patent/CN113674690A/zh
Application granted granted Critical
Publication of CN113674690B publication Critical patent/CN113674690B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本申请公开了一种像素驱动电路、显示面板、显示装置以及驱动方法,像素驱动电路包括:驱动模块,用于在写入帧的发光阶段以及保持帧的发光阶段,驱动对应的发光元件发光;第一存储电容,与驱动模块的控制端电连接,第一存储电容用于存储电信号;阈值补偿模块,用于在写入帧的阈值补偿阶段对驱动模块的控制端进行亚阈值补偿,并且阈值补偿模块在保持帧的期间关断;复位模块,用于在写入帧的初始化复位阶段以及在保持帧的初始化复位阶段,对发光元件的阳极电压进行复位,以及复位模块还用于在写入帧的初始化复位阶段对驱动模块的控制端电压进行复位。本申请公开的像素驱动电路,能够减少漏电次数,提高了显示面板的对比度。

Description

像素驱动电路、显示面板、显示装置以及驱动方法
技术领域
本申请属于显示技术领域,尤其涉及一种像素驱动电路、显示面板、显示装置以及驱动方法。
背景技术
显示面板中的发光元件可以通过像素驱动电路来驱动发光,使得显示面板具有自发射特性以及较小的厚度及重量。而且,此类显示面板表现出诸如低功耗、高亮度及快响应速度等优异的特性,使得此类显示面板也越来越受到欢迎。
但是,在显示面板低频运行时由于像素驱动电路中的晶体管漏电,导致发光元件不能显示期望的亮度。比如,在发光元件处于黑色状态时,由于像素驱动电路中的晶体管漏电,导致部分电流流入发光元件,发光元件会微微亮起,使得发光元件无法达到期望的黑色状态。如此,导致显示面板的对比度降低。
发明内容
本申请实施例提供一种像素驱动电路、显示面板、显示装置以及驱动方法,能够解决显示面板的对比度比较低的技术问题。
一方面,本申请实施例提供一种像素驱动电路,应用于显示面板,所述显示面板的一帧画面包括写入帧和保持帧,所述写入帧和所述保持帧均包括初始化复位阶段和发光阶段,所述写入帧还包括阈值补偿阶段,所述显示面板包括多个像素单元,各所述像素单元包括所述像素驱动电路和发光元件,所述像素驱动电路包括:
驱动模块,用于在所述写入帧的发光阶段以及所述保持帧的发光阶段,驱动对应的所述发光元件发光;
第一存储电容,所述第一存储电容的第一极板与电源正电压信号线电连接,所述第一存储电容的第二极板与所述驱动模块的控制端电连接,所述第一存储电容用于存储电信号;
阈值补偿模块,所述阈值补偿模块的控制端与第一扫描信号线电连接,所述阈值补偿模块的第一端与所述驱动模块的控制端电连接,所述阈值补偿模块的第二端与所述驱动模块的第一端电连接,所述阈值补偿模块用于在所述写入帧的阈值补偿阶段对所述驱动模块的控制端进行亚阈值补偿,并且所述阈值补偿模块在所述保持帧的期间关断;
复位模块,所述复位模块的控制端与第二扫描信号线电连接,所述复位模块的第一端与参考电压信号线电连接,所述复位模块的第二端与所述发光元件的阳极电连接,所述复位模块用于在所述写入帧的初始化复位阶段以及在所述保持帧的初始化复位阶段,对所述发光元件的阳极电压进行复位,以及所述复位模块还用于在所述写入帧的初始化复位阶段对所述驱动模块的控制端电压进行复位。
另一方面,本申请实施例提供了一种显示面板,包括:
多个像素单元,各所述像素单元包括发光元件以及所述的像素驱动电路,所述像素驱动电路用于驱动对应的发光元件发光。
再一方面,本申请实施例提供了一种显示装置,包括所述的显示面板。
再一方面,本申请实施例提供了一种驱动方法,所述驱动方法为使用所述的像素驱动电路进行驱动的方法,所述方法包括:
在所述写入帧的初始化复位阶段,所述第二扫描信号线提供第一导通信号,所述复位模块导通,对所述发光元件的阳极电压以及所述驱动模块的控制端电压进行复位;
在所述写入帧的写入阶段,将数据信号线上的数据信号写入至所述驱动模块的控制端;
在所述写入帧的阈值补偿阶段,所述第一扫描信号线提供第二导通信号,所述阈值补偿模块导通,对所述驱动模块的控制端进行亚阈值补偿;
在所述写入帧的发光阶段,所述驱动模块产生驱动电流,驱动所述发光元件发光;
在所述保持帧的初始化复位阶段,所述第二扫描信号线提供第一导通信号,所述复位模块导通,对所述发光元件的阳极电压进行复位;
在所述保持帧的发光阶段,所述驱动模块产生驱动电流,驱动所述发光元件发光。
本申请实施例的像素驱动电路、显示面板、显示装置以及驱动方法,像素驱动电路应用于显示面板,显示面板的一帧画面包括写入帧和保持帧,像素驱动电路包括驱动模块、第一存储电容、阈值补偿模块以及复位模块,其中,复位模块用于在写入帧的初始化复位阶段以及在保持帧的初始化复位阶段,对发光元件的阳极电压进行复位,驱动模块用于在写入帧的发光阶段以及所述保持帧的发光阶段,驱动发光元件发光。那么,在显示面板的一帧画面的期间,对发光元件的阳极进行多次复位,并驱动发光元件进行多次发光。另外,在保持帧的期间,阈值补偿模块关断,那么阈值补偿模块仅在写入帧的期间出现了漏电,在保持帧的期间未出现漏电。因此,本申请实施例中,在显示面板的一帧画面的期间,发光元件进行了多次发光,而出现了一次漏电。如此,减少了漏电次数,避免由于频繁漏电导致发光元件无法维持原有的亮度,从而提高了显示面板的对比度。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单地介绍,显而易见地,下面所描述的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是相关技术提供的一种像素驱动电路的结构示意图。
图2示出了本申请提供的一种像素驱动电路的一个实施例的结构示意图。
图3示出了本申请提供的一种像素驱动电路的另一个实施例的结构示意图。
图4示出了本申请提供的一种像素驱动电路在写入帧期间的信号线的信号时序图。
图5示出了本申请提供的一种像素驱动电路在保持帧期间的信号线的信号时序图。
图6示出了本申请提供的一种像素驱动电路在一帧画面期间的信号线的信号时序图。
图7是本申请提供的一种包括寄生电容的像素驱动电路的一个实施例的结构示意图。
图8是本申请提供的一种像素驱动电路在M3阶段的等效电路的一个实施例的结构示意图。
图9是本申请提供的一种像素驱动电路在M4阶段的等效电路的一个实施例的结构示意图。
图10是本申请实施例提供的一种显示装置的一个实施例的结构示意图。
图11是本申请提供的一种驱动方法的一个实施例的流程示意图。
图12是本申请提供的一种驱动方法的另一个实施例的流程示意图。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅意在解释本申请,而不是限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
在相关技术中,显示面板包括多个像素单元,各像素单元包括像素驱动电路和发光元件,发光元件可以为有机发光二极管(Organic Light-Emitting Diode,OLED)。像素驱动电路用于驱动对应的发光元件发光。
假设相关技术中的像素驱动电路为图1所示的像素驱动电路,该像素驱动电路的工作原理具体如下:
在初始化复位阶段,第三晶体管T3、第六晶体管T6以及第二晶体管T2打开,对第一晶体管T1的栅极电压以及发光元件D的阳极电压进行复位;
在写入阶段,第一晶体管T1、第四晶体管T4和第二晶体管T2打开,数据信号线VDATA上的数据信号写入至第一晶体管T1的栅极,并且第一存储电容C1存储电信号;
在阈值补偿阶段,第二晶体管T2打开,对第一晶体管T1的栅极进行亚阈值补偿;
在发光阶段,第五晶体管T5和第六晶体管T6打开,第一晶体管T1产生驱动电流,驱动发光元件D发光。
但是,由于像素驱动电路中的晶体管漏电,导致发光元件不能显示期望的亮度,进而降低显示面板的对比度。对比度是指发光元件的最大亮度和最小亮度之间有多个亮度层级,最大亮度和最小亮度之间的差值越大代表对比越大,差值越小代表对比越小。比如,在发光元件处于黑色状态时,由于图1所示的像素驱动电路中的第二晶体管T2漏电,导致部分电流流入发光元件D,发光元件D会微微亮起,使得发光元件D无法达到期望的黑色状态。如此,导致显示面板的对比度降低。
为了提高显示面板的对比度,本申请提供一种像素驱动电路,应用于显示面板,显示面板的一帧画面包括写入帧和保持帧,保持帧在写入帧之后。所述写入帧和所述保持帧均包括初始化复位阶段和发光阶段,写入帧还包括阈值补偿阶段。显示面板包括多个像素单元,各像素单元包括像素驱动电路和发光元件。
图2示出了本申请提供的一种像素驱动电路的一个实施例的结构示意图。如图2所示,像素驱动电路包括:
驱动模块101,用于在写入帧的发光阶段以及保持帧的发光阶段,驱动对应的发光元件发光;
第一存储电容C1,第一存储电容C1的第一极板与电源正电压信号线VDD电连接,第一存储电容C1的第二极板与驱动模块101的控制端电连接,第一存储电容C1用于存储电信号;
阈值补偿模块102,阈值补偿模块102的控制端与第一扫描信号线Snx电连接,阈值补偿模块102的第一端与驱动模块101的控制端电连接,阈值补偿模块102的第二端与驱动模块101的第一端电连接,阈值补偿模块102用于在写入帧的阈值补偿阶段对驱动模块101的控制端进行亚阈值补偿,并且阈值补偿模块102在保持帧的期间关断;
复位模块103,复位模块103的控制端与第二扫描信号线Spx-1电连接,复位模块103的第一端与参考电压信号线Vref电连接,复位模块103的第二端与发光元件的阳极电连接,复位模块103用于在写入帧的初始化复位阶段以及在保持帧的初始化复位阶段,对发光元件的阳极电压进行复位,以及复位模块103还用于在写入帧的初始化复位阶段对驱动模块101的控制端电压进行复位。
作为一个示例,像素驱动电路可以为如图3所示的像素驱动电路。如图3所示,驱动模块101可以包括第一晶体管T1,阈值补偿模块102可以包括第二晶体管T2,复位模块103可以包括第三晶体管T3。第一存储电容C1的第一极板与电源正电压信号线VDD电连接,第一存储电容C1的第二极板以及第二晶体管T2的第一极分别与第一晶体管T1的栅极电连接。第二晶体管T2的栅极与第一扫描信号线Snx电连接,第二晶体管T2的第二极与第一晶体管T1的第一极电连接,第三晶体管T3的栅极与第二扫描信号线Spx-1电连接,第三晶体管T3的第一极与参考电压信号线Vref电连接,第三晶体管T3的第二极与发光元件D的阳极电连接。
在利用图3所示的像素驱动电路对发光元件D进行驱动的情况下,在写入帧的初始化复位阶段以及在保持帧的初始化复位阶段,对发光元件D的阳极电压进行复位。另外,在写入帧的初始化复位阶段,除了对发光元件D的阳极电压进行复位之外,还对第一晶体管T1的栅极电压进行复位。
可见,在写入帧以及保持帧均对发光元件的阳极电压进行了复位,那么在写入帧的发光阶段以及保持帧的发光阶段,发光元件D进行发光。如此,实现了在显示面板的一帧画面中,对发光元件D进行了多次发光。
在本申请实施例中,在显示面板的一帧画面的期间,对发光元件的阳极进行多次复位,并驱动发光元件进行多次发光。另外,在保持帧的期间,阈值补偿模块102关断,那么阈值补偿模块102仅在写入帧的期间出现了漏电,在保持帧的期间未出现漏电。因此,本申请实施例中,在显示面板的一帧画面的期间,发光元件进行了多次发光,而出现了一次漏电。如此,减少了漏电次数,避免由于频繁漏电导致发光元件无法维持原有的亮度,从而提高了显示面板的对比度。
但是,由于阈值补偿模块102中的晶体管漏电流,致使第一存储电容C1的第二极板的电压(即驱动模块101的控制端电压)逐渐发生变化,发光元件D的亮度也随之发生变化。在显示面板中的多个发光元件D的亮度均发生相同变化的情况下,显示面板会出现闪烁(flicker)的现象。
比如,继续参考图3,在理想状态下,发光元件D的亮度需要保持在一定的亮度,但是,由于第二晶体管T2漏电流,电流从第一存储电容C1流出,导致第一晶体管T1的栅极电压降低。假设第一晶体管T1为低电平导通,那么,随着第一晶体管T1的栅极电压降低,第一晶体管T1的电流逐渐增大。如此,发光元件D的电流也逐渐增大,导致发光元件D的发光亮度并未保持在一定的亮度,而是逐渐增大,导致显示面板出现闪烁的问题。而且,出于降功耗(省电)的目的,在某些使用场合,需要降低显示面板的刷新频率,而刷新频率越低,闪烁越明显。
为了解决显示面板的闪烁(flicker)问题,在本申请的一个或多个实施例中,写入帧和保持帧分别还包括写入阶段。继续参考图2,像素驱动电路还包括:
写入模块104,写入模块104的控制端与第三扫描信号线Spx电连接,写入模块104的第一端与数据信号线Vdata电连接,写入模块104的第二端与驱动模块101的第二端电连接。
其中,写入帧和保持帧还包括写入阶段,在写入帧的写入阶段,写入模块104、驱动模块101以及阈值补偿模块102均导通,数据信号线Vdata上的数据信号写入至驱动模块101的控制端,并且第一存储电容C1存储电信号。
在保持帧的写入阶段,写入模块104和驱动模块101导通,并且阈值补偿模块102关断,数据信号线Vdata上的数据信号写入至驱动模块101的第一端。
作为一个示例,在像素驱动电路为如图3所示的像素驱动电路的情况下,写入模块104包括第四晶体管T4,第四晶体管T4的栅极与第三扫描信号线Spx电连接,第四晶体管T4的第一极与数据信号线Vdata电连接,第四晶体管T4的第二极与第一晶体管T1的第二极电连接。
在写入帧的写入阶段,第四晶体管T4、第一晶体管T1以及第二晶体管T2均导通,数据信号线Vdata上的数据信号写入至第一晶体管T1的栅极。即在写入帧的写入阶段,对第一晶体管T1的栅极正常写入信号。而在保持帧的写入阶段,第四晶体管T4以及第一晶体管T1导通,第二晶体管T2关断,数据信号线Vdata上的数据信号写入至第一晶体管T1的第一极。
在本申请实施例中,在写入帧的写入阶段,数据信号线Vdata上的数据信号正常写入至驱动模块101的控制端。而在保持帧的写入阶段,由于阈值补偿模块102关断,因此,数据信号线Vdata上的数据信号写入至驱动模块101的第一端。如此,可以减弱甚至消除驱动模块101中的晶体管的阈值Vth漂移,使得驱动模块101中的晶体管关断的更加彻底,减小驱动模块101中的晶体管的漏电流,改善闪烁(Flicker)问题。
在本申请的一个或多个实施例中,继续参考图2,像素驱动电路还包括:
第一发光控制模块105,第一发光控制模块105的控制端与第一发光控制信号线EMx-1电连接,第一发光控制模块105的第一端与电源正电压信号线VDD电连接,第一发光控制模块105的第二端与驱动模块101的第二端电连接。
其中,第一发光控制模块105用于在写入帧的发光阶段以及保持帧的发光阶段,控制发光元件发光。
在本申请的一个或多个实施例中,继续参考图2,像素驱动电路还包括:
第二发光控制模块106,第二发光控制模块106的控制端与第二发光控制信号线EMx电连接,第二发光控制模块106的第一端与驱动模块101的第一端电连接,第二发光控制模块106的第二端与复位模块103的第二端电连接。
其中,第二发光控制模块106用于在写入帧的发光阶段以及保持帧的发光阶段,控制发光元件发光,以及在写入帧的初始化复位阶段导通,并对驱动模块101的控制端进行复位。
作为一个示例,在像素驱动电路为如图3所示的像素驱动电路的情况下,第一发光控制模块105包括第五晶体管T5,第五晶体管T5的栅极与第一发光控制信号线EMx-1电连接,第五晶体管T5的第一极与电源正电压信号线VDD电连接,第五晶体管T5的第二极与第一晶体管T1的第二极电连接。
第二发光控制模块106包括第六晶体管T6,第六晶体管T6的栅极与第二发光控制信号线EMx电连接,第六晶体管T6的第一极与第一晶体管T1的第一极电连接,第六晶体管T6的第二极与第三晶体管T3的第二极电连接。
在写入帧的发光阶段以及保持帧的发光阶段,第五晶体管T5以及第六晶体管T6导通,第一晶体管T1产生驱动电流,驱动发光元件D发光。另外,在写入帧的初始化复位阶段,第三晶体管T3、第六晶体管T6以及第二晶体管T2导通,将参考电压信号线Vref上的参考电压信号写入至第一晶体管T1的栅极,以实现对第一晶体管T1的栅极电压的复位。
下面继续以像素驱动电路为如图3所示的像素驱动电路为例说明本申请实施例。该像素驱动电路应用于显示面板,显示面板的一帧画面包括写入帧和保持帧,写入帧和保持帧中的每一帧均包括初始化复位阶段(即M1阶段)、写入阶段(即M2阶段)、阈值补偿阶段(即M3阶段)、电容复位阶段(即M4阶段)以及发光阶段(即M5阶段)。
像素驱动电路的信号线包括:第一扫描信号线Snx、第二扫描信号线Spx-1、第三扫描信号线Spx、第一发光控制信号线EMx-1以及第二发光控制信号线EMx。第一扫描信号线Snx、第二扫描信号线Spx-1、第三扫描信号线Spx、第一发光控制信号线EMx-1以及第二发光控制信号线EMx上的高电平可以为+7.5V,低电平可以为-7.5V。
另外,像素驱动电路还包括参考电压信号线Vref、电源正电压信号线VDD、电源负电压信号线VSS以及数据信号线Vdata。其中,参考电压信号线Vref上的参考电压可以为-3V,电源正电压信号线VDD上的电源正电压可以为+4.6V,电源负电压信号线VSS上的电压负电压可以为-4V,数据信号线Vdata上的电压可以为2V~7V。
假设在图2所示的像素驱动电路中,第二晶体管T2为高电平导通,第一晶体管T1以及第三晶体管T3至第六晶体管T6均为低电平导通。
下面结合图4对像素驱动电路在写入帧期间的工作原理进行说明。图4示出了本申请提供的一种像素驱动电路在写入帧期间的信号线的信号时序图。
在写入帧的初始化复位阶段(即M1阶段),第二扫描信号线Spx-1和第二发光控制信号线EMx置低电平,第一扫描信号线Snx置高电平,第三晶体管T3、第六晶体管T6以及第二晶体管T2打开,对第一晶体管T1的栅极电压以及发光元件D的阳极电压进行复位;
在写入帧的写入阶段(即M2阶段),第三扫描信号线Spx置低电平,第一扫描信号线Snx置高电平,第四晶体管T4和第二晶体管T2打开,数据信号线Vdata上的数据信号写入至第一晶体管T1的栅极,并且第一存储电容C1存储电信号;
在写入帧的阈值补偿阶段(即M3阶段),第一扫描信号线Snx置高电平,第二晶体管T2打开,对第一晶体管T1的栅极进行亚阈值补偿;
在写入帧的电容复位阶段(即M4阶段),第一发光控制信号线EMx-1置低电平,第五晶体管T5打开;
在写入帧的发光阶段(即M5阶段),第一发光控制信号线EMx-1以及第二发光控制信号线EMx置低电平,第五晶体管T5和第六晶体管T6打开,发光元件D发光。
以上是像素驱动电路在写入帧期间的工作原理。下面结合图5对像素驱动电路在保持帧期间的工作原理进行说明。
图5示出了本申请提供的一种像素驱动电路在保持帧期间的信号线的信号时序图。需要说明的是,图5和图4的主要区别在于第一扫描信号线Snx上的扫描信号不同,在图5中,第一扫描信号线Snx上的扫描信号一直为低电平,也就是说,在保持帧期间第二晶体管T2一直处于关断状态。
在保持帧的初始化复位阶段(即M1’阶段),第二扫描信号线Spx-1和第二发光控制信号线EMx置低电平,第三晶体管T3和第六晶体管T6打开,对发光元件D的阳极电压进行复位;
在保持帧的写入阶段(即M2’阶段),第三扫描信号线Spx置低电平,第四晶体管T4打开,数据信号线Vdata上的数据信号写入至第一晶体管的第一极;
在保持帧的阈值补偿阶段(即M3’阶段),由于第一扫描信号线Snx为低电平,因此,第二晶体管T2关断,那么不会对第一晶体管T1的栅极进行亚阈值补偿;
在保持帧的电容复位阶段(即M4’阶段),第一发光控制信号线EMx-1置低电平,第五晶体管T5打开;
在保持帧的发光阶段(即M5’阶段),第一发光控制信号线EMx-1以及第二发光控制信号线EMx置低电平,第五晶体管T5和第六晶体管T6打开,发光元件D发光。
基于上述对像素驱动电路分别在写入帧期间和保持帧期间的工作原理进行的说明,下面对显示面板的一帧画面的工作原理进行说明。
图6示出了本申请提供的一种像素驱动电路在一帧画面期间的信号线的信号时序图。如图6所示,显示面板的一帧画面包括写入帧和保持帧,保持帧在写入帧之后,并且一帧画面中的保持帧数量可以为一个或多个,虽然图6中一帧画面中的保持帧数量为3个,但是,此处对一帧画面中的保持帧数量并不做具体限定。
像素驱动电路在写入帧期间进行亚阈值补偿之后,像素驱动电路中的扫描信号线上的信号发生跳变的情况下,由于像素驱动电路中产生寄生电容,导致像素驱动电路中驱动模块的电位发生变化。进而导致发光元件的亮度发生变化。在显示面板中的发光元件的亮度变化幅度不同的情况下,显示面板就会出现显示不均匀(Mura)的现象。
比如,利用图1所示的相关技术中的像素驱动电路在写入帧期间进行亚阈值补偿之后,为了使得第二晶体管T2关断,与第二晶体管T2的栅极电连接的第一扫描信号线Snx上的信号会发生跳变。比如,第二晶体管T2为高电平导通,则第一扫描信号线Snx上的信号由高电平跳变为低电平。再比如,第二晶体管T2为低电平导通,则第一扫描信号线Snx上的信号由低电平跳变为高电平。
在第一扫描信号线Snx上的信号发生跳变的情况下,像素驱动电路中会产生的寄生电容。由于寄生电容的影响导致像素驱动电路中驱动模块的电位发生变化。进而导致发光元件的亮度发生变化。在显示面板中的发光元件的亮度变化幅度不同的情况下,显示面板就会出现显示不均匀(Mura)的现象。
为了解决显示面板出现显示不均匀的技术问题,在本申请的一个或多个实施例中,所述写入帧和所述保持帧分别还包括电容复位阶段。继续参考图2,像素驱动电路还包括:
第二存储电容C2,第二存储电容C2的第一极板与驱动模块101的第二端电连接,第二存储电容C2的第二极板与驱动模块101的控制端电连接。
其中,写入帧和保持帧均包括电容复位阶段,在写入帧的电容复位阶段以及保持帧的电容复位阶段,对第二存储电容C2的第一极板进行复位。
作为一个示例,在像素驱动电路为如图3所示的像素驱动电路的情况下,第二存储电容C2的两个极板分别与第一晶体管T1的第二极和第一晶体管T1的栅极电连接。
在写入帧的电容复位阶段(即M4阶段),第一发光控制信号线EMx-1置低电平,第五晶体管T5打开,对第二存储电容C2的第一极板进行复位。以及在保持帧的电容复位阶段(即M4’阶段),第一发光控制信号线EMx-1置低电平,第五晶体管T5打开,对第二存储电容C2的第一极板进行复位。
基于上述对像素驱动电路在写入帧时期的工作原理的说明,下面分析在写入帧的各个阶段第一晶体管T1的栅极电压,以此来分析为何添加第二存储电容C2就可以有效改善扫描信号线上的信号电压跳变造成低灰阶时显示不均匀的问题。
在写入帧的初始化复位阶段(即M1阶段),第一晶体管T1的栅极电压Vg1如下:
Vg1=Vref (1)
其中,Vref表示参考电压信号线VREF上的参考电压。
在写入帧的写入阶段(即M2阶段),第一晶体管T1的栅极电压Vg2如下:
Vg2=Vdata+Vth+Vref (2)
其中,Vdata表示数据信号线VDATA上的电压,Vth表示第一晶体管T1的阈值电压。
在写入帧的阈值补偿阶段(即M3阶段),第一晶体管T1的栅极电压Vg3如下:
Vg3=Vdata+(Vth+ΔVs.s.) (3)
其中,ΔVs.s.表示第一晶体管T1的亚阈值。
在写入帧的电容复位阶段(即M4阶段),第一晶体管T1的栅极电压Vg4如下:
Figure BDA0003230106850000131
其中,c1表示第一存储电容C1的容值,c2表示第二存储电容C2的容值,VDD表示电源正电压信号线上的电压。
在写入帧的发光阶段(即M5阶段),第一晶体管T1的栅极与源极之间的压差Vgs如下:
Figure BDA0003230106850000132
其中,Vg5表征在M5阶段理论上第一晶体管T1的栅极电压,Vs5表征在M5阶段理论上第一晶体管T1的源极电压。
另外,在M5阶段发光元件的驱动电流Ids如下:
Figure BDA0003230106850000141
其中,μ表示第一晶体管T1的迁移率,Cox表示氧化物电容值,W表示第一晶体管T1的沟道的宽,L表示第一晶体管T1的沟道的长。
以上是在M1至M4的各个阶段第一晶体管T1的栅极电压变化情况的分析。在从M3阶段进入至M4阶段的情况下,第一扫描信号线Snx上的信号会发生跳变,像素驱动电路中产生寄生电容,寄生电容主要包括两个部分的电容,一个部分的电容是由于第二晶体管T2的栅极分别与源极和漏极之间形成重叠导致栅极与源漏极之间产生的寄生电容,另一部分的电容是为了将数据信号线VDATA上的电压写入到第二晶体管T2的栅极,需要通过一条金属线将第二晶体管T2的漏极接到栅极,这条金属线会与第一扫描信号线Snx接触形成寄生电容。
图7是本申请提供的一种像素驱动电路的等效结构示意图。在如图3所示的像素驱动电路中存在寄生电容的情况下,如图3所示的像素驱动电路可以等效成如图7所示的像素驱动电路。如图7所示,寄生电容C3的两个极板分别与第二晶体管的栅极和第一极电连接。
在M3阶段,图7所示的像素驱动电路可以等效成如图8所示的电路。在此阶段,第一晶体管T1的栅极电压Vg为上述公式(3)计算得到的电压Vg3。
在M4阶段,图7所示的像素驱动电路可以等效成如图9所示的电路。在此阶段,由于从M3阶段进入至M4阶段,第一扫描信号线Snx上的电压发生跳变,第一晶体管T1的栅极电压在理论上是上述公式(4)计算得到的电压Vg4,但是,由于受到寄生电容C3的影响,第一晶体管T1的栅极电压实际上是下面公式(7)计算得到的电压Vgx。
Figure BDA0003230106850000142
其中,V(Snx)表示第一扫描信号线Snx上的电压。
作为一个示例,c2的取值可以是十几微法到几十微法的范围内,比如,c2为50微法。
由上述公式(7)可以看出,当第二存储电容C2的容值c2较小,第一存储电容C1的容值c1较大时,c2/(c1+c2+c3)的取值较小,即(Vdata-Vdd)乘了一个很小的系数。由于c2/(c1+c2+c3)的取值较小,所以即便寄生电容C3发生了耦合,对于第一晶体管的栅极电压Vgx的影响也是比较小的。另外,第一晶体管的栅极电压Vgx还受到数据信号线VDATA上的电压变化的影响,低灰阶时对电压Vgx的影响比较小,高灰阶时对电压Vgx的影响比较大,而人眼对低灰阶比较敏感,因此,通过添加第二存储电容C2,实现第一晶体管T1的栅极的电容非对称设计,可以有效改善扫描信号线上的信号电压跳变造成低灰阶时显示不均匀的问题。
另外,由于阈值补偿模块102中的晶体管漏电流,致使第一存储电容C1的第二极板的电压逐渐发生变化,发光元件D的亮度也随之发生变化。在显示面板中的多个发光元件D的亮度均发生相同变化的情况下,显示面板会出现闪烁(flicker)的现象。而在上述已经具体分析为何阈值补偿模块102中的晶体管漏电流会导致显示面板出现闪烁,在此对于为何晶体管漏电流会导致显示面板出现闪烁的问题不再进行赘述。
为了改善显示面板出现闪烁的问题,在本申请的一个或多个实施例中,阈值补偿模块102中的晶体管为氧化物薄膜晶体管(Thin Film Transistor,TFT)。
由于氧化物TFT不易漏电,因此,在像素驱动电路中采用氧化物TFT,可以改善由于晶体管漏电流而导致显示面板出现闪烁的问题。
假设像素驱动电路为图3所示的像素驱动电路,那么,阈值补偿模块102中的第二晶体管T2可以为氧化物TFT。
作为一个示例,氧化物TFT可以为氧化铟镓锌(Indium Gallium Zinc Oxide,IGZO)TFT。
在本申请的一个或多个实施例中,像素驱动电路中除阈值补偿模块102之外的其他晶体管可以为多晶硅TFT。具体地,驱动模块101以及复位模块103中的晶体管可以均为多晶硅TFT。比如,在像素驱动电路为图3所示的像素驱动电路的情况下,第一晶体管T1、第三晶体管T3至第六晶体管T6可以均是多晶硅TFT。
作为一个示例,多晶硅TFT可以为低温多晶硅(Low Temperature Poly-Silicon,LTPS)TFT。
在本申请的一个或多个实施例中,驱动模块101以及复位模块103中的晶体管均为P型金属氧化物半导体场效应晶体管(Positive channel Metal Oxide Semiconductor,PMOS),阈值补偿模块102中的晶体管为N型金属氧化物半导体场效应晶体管(Negativechannel Metal Oxide Semiconductor,NMOS)。
作为一个示例,在像素驱动电路为图2所示的像素驱动电路的情况下,第二晶体管T2可以为NMOS,第一晶体管T1、第三晶体管T3至第六晶体管T6可以均是PMOS。
应当理解的是,本申请实施例附图提供的像素电路的具体结构仅仅是一些示例,并不用于限定本申请。另外,在不矛盾的情况下,本申请提供的上述各实施例可以相互结合。
本申请还提供一种显示面板,包括:多个像素单元,各像素单元包括发光元件以及上述任意一项实施例中的像素驱动电路,像素驱动电路用于驱动对应的发光元件发光。本申请实施例提供的显示面板,具有本申请实施例提供的像素驱动电路的有益效果,具体可以参考上述各实施例对于像素驱动电路的具体说明,本实施例在此不再赘述。
本申请还提供一种显示装置,包括上述任意一项实施例中的显示面板。请参考图10,图10是本申请实施例提供的一种显示装置的一个实施例的结构示意图。图10提供的显示装置200包括本申请上述任一实施例提供的显示面板202。图10实施例仅以手机为例,对显示装置200进行说明,可以理解的是,本申请实施例提供的显示装置,可以是可穿戴产品、电脑、电视、车载显示装置等其他具有显示功能的显示装置,本申请对此不作具体限制。本申请实施例提供的显示装置,具有本申请实施例提供的像素驱动电路的有益效果,具体可以参考上述各实施例对于像素驱动电路的具体说明,本实施例在此不再赘述。
本申请还提供一种驱动方法,驱动方法为使用上述任意一项实施例中的像素驱动电路进行驱动的方法。
图11是本申请提供的一种驱动方法的一个实施例的流程示意图。如图11所示,驱动方法300包括:
S302,在写入帧的初始化复位阶段,第二扫描信号线Spx-1提供第一导通信号,复位模块导通,对发光元件的阳极电压以及驱动模块的控制端电压进行复位;
S304,在写入帧的写入阶段,将数据信号线上的数据信号写入至驱动模块的控制端;
S306,在写入帧的阈值补偿阶段,第一扫描信号线Snx提供第二导通信号,阈值补偿模块导通,对驱动模块的控制端进行亚阈值补偿;
S308,在写入帧的发光阶段,驱动模块产生驱动电流,驱动发光元件发光;
S310,在保持帧的初始化复位阶段,第二扫描信号线Spx-1提供第一导通信号,复位模块导通,对发光元件的阳极电压进行复位;
S312,在保持帧的发光阶段,驱动模块产生驱动电流,驱动发光元件发光。
在本申请实施例中,复位模块在写入帧的初始化复位阶段以及在保持帧的初始化复位阶段,对发光元件的阳极电压进行复位,驱动模块在写入帧的发光阶段以及保持帧的发光阶段,驱动发光元件发光。可见,在显示面板的一帧画面的期间,对发光元件的阳极进行多次复位,并驱动发光元件进行多次发光。另外,在保持帧的期间,阈值补偿模块关断,那么阈值补偿模块仅在写入帧的期间出现了漏电,在保持帧的期间未出现漏电。因此,本申请实施例中,在显示面板的一帧画面的期间,发光元件进行了多次发光,而出现了一次漏电。如此,减少了漏电次数,避免由于频繁漏电导致发光元件无法维持原有的亮度,从而提高了显示面板的对比度。
在本申请的一个或多个实施例中,如图12所示,在S310之后,并且在S312之前,驱动方法300还包括:
S314,在保持帧的写入阶段,将数据信号线上的数据信号写入至驱动模块的第一端。
在本申请实施例中,在保持帧的写入阶段,数据信号线上的数据信号写入至驱动模块的第一端,如此,可以减弱甚至消除驱动模块中的晶体管的阈值漂移,使得驱动模块中的晶体管关断的更加彻底,减小驱动模块中的晶体管的漏电流,改善闪烁问题。
在本申请的一个或多个实施例中,像素驱动电路还包括:第二存储电容,第二存储电容的第一极板与驱动模块的第二端电连接,第二存储电容的第二极板与驱动模块的控制端电连接。
继续参考图12,在S306之后,并且在S308之前,驱动方法300还包括:
S316,在写入帧的电容复位阶段,对第二存储电容的第二极板进行复位。
以及在S314之后,并且在S312之前,驱动方法300还包括:
S318,在保持帧的电容复位阶段,对第二存储电容的第二极板进行复位。
需要说明的是,本申请中提及的示例性实施例,基于一系列的步骤或者装置描述一些方法或***。但是,本申请不局限于上述步骤的顺序,也就是说,可以按照实施例中提及的顺序执行步骤,也可以不同于实施例中的顺序,或者若干步骤同时执行。
以上所述,仅为本申请的具体实施方式,所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的***、模块和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。应理解,本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本申请的保护范围之内。

Claims (12)

1.一种像素驱动电路,应用于显示面板,其特征在于,所述显示面板的一帧画面包括写入帧和保持帧,所述写入帧和所述保持帧均包括初始化复位阶段和发光阶段,所述写入帧还包括阈值补偿阶段,所述显示面板包括多个像素单元,各所述像素单元包括所述像素驱动电路和发光元件,所述像素驱动电路包括:
驱动模块,用于在所述写入帧的发光阶段以及所述保持帧的发光阶段,驱动对应的所述发光元件发光;
第一存储电容,所述第一存储电容的第一极板与电源正电压信号线电连接,所述第一存储电容的第二极板与所述驱动模块的控制端电连接,所述第一存储电容用于存储电信号;
阈值补偿模块,所述阈值补偿模块的控制端与第一扫描信号线电连接,所述阈值补偿模块的第一端与所述驱动模块的控制端电连接,所述阈值补偿模块的第二端与所述驱动模块的第一端电连接,所述阈值补偿模块用于在所述写入帧的阈值补偿阶段对所述驱动模块的控制端进行亚阈值补偿,并且所述阈值补偿模块在所述保持帧的期间关断;
复位模块,所述复位模块的控制端与第二扫描信号线电连接,所述复位模块的第一端与参考电压信号线电连接,所述复位模块的第二端与所述发光元件的阳极电连接,所述复位模块用于在所述写入帧的初始化复位阶段以及在所述保持帧的初始化复位阶段,对所述发光元件的阳极电压进行复位,以及所述复位模块还用于在所述写入帧的初始化复位阶段对所述驱动模块的控制端电压进行复位。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述写入帧和所述保持帧分别还包括写入阶段;
所述像素驱动电路还包括:
写入模块,所述写入模块的控制端与第三扫描信号线电连接,所述写入模块的第一端与数据信号线电连接,所述写入模块的第二端与所述驱动模块的第二端电连接;
其中,所述写入帧和所述保持帧还包括写入阶段;
在所述写入帧的写入阶段,所述写入模块、所述驱动模块以及所述阈值补偿模块均导通,所述数据信号线上的数据信号写入至所述驱动模块的控制端,并且所述第一存储电容存储电信号;
在所述保持帧的写入阶段,所述写入模块和所述驱动模块导通,并且所述阈值补偿模块关断,所述数据信号线上的数据信号写入至所述驱动模块的第一端。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
第一发光控制模块,所述第一发光控制模块的控制端与第一发光控制信号线电连接,所述第一发光控制模块的第一端与所述电源正电压信号线电连接,所述第一发光控制模块的第二端与所述驱动模块的第二端电连接;
其中,所述第一发光控制模块用于在所述写入帧的发光阶段以及所述保持帧的发光阶段,控制所述发光元件发光。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
第二发光控制模块,所述第二发光控制模块的控制端与第二发光控制信号线电连接,所述第二发光控制模块的第一端与所述驱动模块的第一端电连接,所述第二发光控制模块的第二端与所述复位模块的第二端电连接;
其中,所述第二发光控制模块用于在所述写入帧的发光阶段以及所述保持帧的发光阶段,控制所述发光元件发光,以及在所述写入帧的初始化复位阶段导通,并对所述驱动模块的控制端进行复位。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述写入帧和所述保持帧分别还包括电容复位阶段;
所述像素驱动电路还包括:
第二存储电容,所述第二存储电容的第一极板与所述驱动模块的第二端电连接,所述第二存储电容的第二极板与所述驱动模块的控制端电连接;
其中,在所述写入帧的电容复位阶段以及所述保持帧的电容复位阶段,对所述第二存储电容的第一极板进行复位。
6.根据权利要求1至5中任意一项所述的像素驱动电路,其特征在于,所述阈值补偿模块中的晶体管为氧化物薄膜晶体管。
7.根据权利要求1至5中任意一项所述的像素驱动电路,其特征在于,所述驱动模块以及所述复位模块中的晶体管均为P型金属氧化物半导体场效应晶体管,所述阈值补偿模块中的晶体管为N型金属氧化物半导体场效应晶体管。
8.一种显示面板,其特征在于,包括:
多个像素单元,各所述像素单元包括发光元件以及如权利要求1至7中任意一项所述的像素驱动电路,所述像素驱动电路用于驱动对应的发光元件发光。
9.一种显示装置,其特征在于,包括:如权利要求8所述的显示面板。
10.一种驱动方法,其特征在于,所述驱动方法为使用如权利要求1至7中任意一项所述的像素驱动电路进行驱动的方法,所述方法包括:
在所述写入帧的初始化复位阶段,所述第二扫描信号线提供第一导通信号,所述复位模块导通,对所述发光元件的阳极电压以及所述驱动模块的控制端电压进行复位;
在所述写入帧的写入阶段,将数据信号线上的数据信号写入至所述驱动模块的控制端;
在所述写入帧的阈值补偿阶段,所述第一扫描信号线提供第二导通信号,所述阈值补偿模块导通,对所述驱动模块的控制端进行亚阈值补偿;
在所述写入帧的发光阶段,所述驱动模块产生驱动电流,驱动所述发光元件发光;
在所述保持帧的初始化复位阶段,所述第二扫描信号线提供第一导通信号,所述复位模块导通,对所述发光元件的阳极电压进行复位;
在所述保持帧的发光阶段,所述驱动模块产生驱动电流,驱动所述发光元件发光。
11.根据权利要求10所述的驱动方法,其特征在于,在所述保持帧的初始化复位阶段之后,并且在所述保持帧的发光阶段之前,所述方法还包括:
在保持帧的写入阶段,将所述数据信号线上的数据信号写入至所述驱动模块的第一端。
12.根据权利要求11所述的驱动方法,其特征在于,所述像素驱动电路还包括:第二存储电容,所述第二存储电容的第一极板与所述驱动模块的第二端电连接,所述第二存储电容的第二极板与所述驱动模块的控制端电连接;
在所述写入帧的阈值补偿阶段之后,并且在所述写入帧的发光阶段之前,所述方法还包括:
在所述写入帧的电容复位阶段,对所述第二存储电容的第二极板进行复位;
以及在所述保持帧的写入阶段之后,并且在所述保持帧的发光阶段之前,所述方法还包括:
在所述保持帧的电容复位阶段,对所述第二存储电容的第二极板进行复位。
CN202110984405.3A 2021-08-25 2021-08-25 像素驱动电路、显示面板、显示装置以及驱动方法 Active CN113674690B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110984405.3A CN113674690B (zh) 2021-08-25 2021-08-25 像素驱动电路、显示面板、显示装置以及驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110984405.3A CN113674690B (zh) 2021-08-25 2021-08-25 像素驱动电路、显示面板、显示装置以及驱动方法

Publications (2)

Publication Number Publication Date
CN113674690A true CN113674690A (zh) 2021-11-19
CN113674690B CN113674690B (zh) 2023-04-07

Family

ID=78546391

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110984405.3A Active CN113674690B (zh) 2021-08-25 2021-08-25 像素驱动电路、显示面板、显示装置以及驱动方法

Country Status (1)

Country Link
CN (1) CN113674690B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114495836A (zh) * 2022-02-23 2022-05-13 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板及电子设备
CN114582283A (zh) * 2022-03-30 2022-06-03 云谷(固安)科技有限公司 一种像素电路和显示面板
CN114913816A (zh) * 2022-05-23 2022-08-16 京东方科技集团股份有限公司 像素电路、显示面板及显示装置
CN114974111A (zh) * 2022-05-26 2022-08-30 厦门天马显示科技有限公司 像素电路、显示面板及显示装置
CN115101004A (zh) * 2022-06-30 2022-09-23 厦门天马微电子有限公司 一种像素驱动电路及其驱动方法、发光面板、显示装置
CN115376463A (zh) * 2022-08-23 2022-11-22 北京京东方技术开发有限公司 像素电路、驱动方法及显示装置
WO2023225931A1 (zh) * 2022-05-26 2023-11-30 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106531076A (zh) * 2017-01-12 2017-03-22 京东方科技集团股份有限公司 一种像素电路、显示面板及其驱动方法
CN110197647A (zh) * 2019-07-01 2019-09-03 上海天马有机发光显示技术有限公司 一种显示面板及显示面板拓扑结构模型调整方法、装置
CN111009218A (zh) * 2018-10-04 2020-04-14 三星显示有限公司 显示装置以及使用该显示装置驱动显示面板的方法
CN111710299A (zh) * 2020-06-30 2020-09-25 厦门天马微电子有限公司 一种显示面板、其驱动方法及显示装置
CN112509523A (zh) * 2021-02-04 2021-03-16 上海视涯技术有限公司 一种显示面板、驱动方法及显示装置
CN112735314A (zh) * 2020-12-30 2021-04-30 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板和显示装置
CN112992070A (zh) * 2021-02-25 2021-06-18 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板及显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106531076A (zh) * 2017-01-12 2017-03-22 京东方科技集团股份有限公司 一种像素电路、显示面板及其驱动方法
CN111009218A (zh) * 2018-10-04 2020-04-14 三星显示有限公司 显示装置以及使用该显示装置驱动显示面板的方法
CN110197647A (zh) * 2019-07-01 2019-09-03 上海天马有机发光显示技术有限公司 一种显示面板及显示面板拓扑结构模型调整方法、装置
CN111710299A (zh) * 2020-06-30 2020-09-25 厦门天马微电子有限公司 一种显示面板、其驱动方法及显示装置
CN112735314A (zh) * 2020-12-30 2021-04-30 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板和显示装置
CN112509523A (zh) * 2021-02-04 2021-03-16 上海视涯技术有限公司 一种显示面板、驱动方法及显示装置
CN112992070A (zh) * 2021-02-25 2021-06-18 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板及显示装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114495836A (zh) * 2022-02-23 2022-05-13 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板及电子设备
CN114582283A (zh) * 2022-03-30 2022-06-03 云谷(固安)科技有限公司 一种像素电路和显示面板
CN114582283B (zh) * 2022-03-30 2024-05-03 云谷(固安)科技有限公司 一种像素电路和显示面板
CN114913816A (zh) * 2022-05-23 2022-08-16 京东方科技集团股份有限公司 像素电路、显示面板及显示装置
CN114913816B (zh) * 2022-05-23 2023-10-03 京东方科技集团股份有限公司 像素电路、显示面板及显示装置
CN114974111A (zh) * 2022-05-26 2022-08-30 厦门天马显示科技有限公司 像素电路、显示面板及显示装置
WO2023225931A1 (zh) * 2022-05-26 2023-11-30 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN115101004A (zh) * 2022-06-30 2022-09-23 厦门天马微电子有限公司 一种像素驱动电路及其驱动方法、发光面板、显示装置
CN115376463A (zh) * 2022-08-23 2022-11-22 北京京东方技术开发有限公司 像素电路、驱动方法及显示装置
WO2024041314A1 (zh) * 2022-08-23 2024-02-29 京东方科技集团股份有限公司 像素电路、驱动方法及显示装置

Also Published As

Publication number Publication date
CN113674690B (zh) 2023-04-07

Similar Documents

Publication Publication Date Title
CN113674690B (zh) 像素驱动电路、显示面板、显示装置以及驱动方法
US11069297B2 (en) Pixel circuit and method of driving the same, display panel, and display apparatus
CN107358917B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
US9747839B2 (en) Pixel driving circuit, driving method, array substrate and display apparatus
US20210233469A1 (en) Pixel driving circuit and method, and display panel
CN110808012B (zh) 像素电路、移位寄存器单元、栅极驱动电路和显示装置
CN107481675B (zh) 像素驱动电路及其驱动方法、阵列基板及显示装置
US9548024B2 (en) Pixel driving circuit, driving method thereof and display apparatus
WO2017041453A1 (zh) 像素电路、其驱动方法及相关装置
WO2017031909A1 (zh) 像素电路及其驱动方法、阵列基板、显示面板及显示装置
CN109801592B (zh) 像素电路及其驱动方法、显示基板
CN107346654B (zh) 一种像素电路及其驱动方法、显示装置
US11011107B2 (en) Pixel circuit, method for driving pixel circuit, and display apparatus
US20130088165A1 (en) Light-emitting component driving circuit and related pixel circuit and applications using the same
CN107369412B (zh) 一种像素电路及其驱动方法、显示装置
CN108389551B (zh) 一种像素电路及其驱动方法、显示装置
CN113744683B (zh) 像素电路、驱动方法和显示装置
CN113707089B (zh) 一种像素驱动电路、显示面板及显示装置
US20210193046A1 (en) Pixel unit, display panel and electronic device
CN106652910B (zh) 像素电路及其驱动方法和有机发光显示器
CN114627817A (zh) 像素电路、像素驱动方法及显示装置
CN110544458A (zh) 一种像素电路、其驱动方法及显示装置
CN113990257B (zh) 像素电路、驱动方法和显示装置
CN113066439A (zh) 一种像素电路、驱动方法、电致发光显示面板及显示装置
US11024232B2 (en) Pixel driving circuit and driving method therefor, and display panel

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant