CN113485661A - 四路服务器及其输出日志信息的方法 - Google Patents

四路服务器及其输出日志信息的方法 Download PDF

Info

Publication number
CN113485661A
CN113485661A CN202110748469.3A CN202110748469A CN113485661A CN 113485661 A CN113485661 A CN 113485661A CN 202110748469 A CN202110748469 A CN 202110748469A CN 113485661 A CN113485661 A CN 113485661A
Authority
CN
China
Prior art keywords
log information
processor
buffer
data conversion
conversion chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110748469.3A
Other languages
English (en)
Other versions
CN113485661B (zh
Inventor
曾庆超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Tong Tai Yi Information Technology Co ltd
Original Assignee
Shenzhen Tong Tai Yi Information Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Tong Tai Yi Information Technology Co ltd filed Critical Shenzhen Tong Tai Yi Information Technology Co ltd
Priority to CN202110748469.3A priority Critical patent/CN113485661B/zh
Publication of CN113485661A publication Critical patent/CN113485661A/zh
Application granted granted Critical
Publication of CN113485661B publication Critical patent/CN113485661B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1407General aspects irrespective of display type, e.g. determination of decimal point position, display with fixed or driving decimal point, suppression of non-significant zeros
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring
    • G06F11/3476Data logging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明公开了一种四路服务器及其输出日志信息的方法。其中,所述四路服务器包括:第一处理器、第二处理器、第三处理器、第四处理器、可编程逻辑器件、数据转换芯片和串行通讯端口,该可编程逻辑器件为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符和配置成第五日志信息,该数据转换芯片从该第五日志信息中转换出与该串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,该串行通讯端口同步显示经该数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。通过上述方式,能够实现四路服务器能够同步显示其上的四路处理器的日志信息。

Description

四路服务器及其输出日志信息的方法
技术领域
本发明涉及服务器技术领域,尤其涉及一种四路服务器及其输出日志信息的方法。
背景技术
现有的四路服务器,有第一处理器、第二处理器、第三处理器和第四处理器共四路处理器;其中,该第一处理器用于作为主处理器,控制、整合该四路处理器和整机***、***设备,该第二处理器、该第三处理器和该第四处理器用于作为辅助处理器,处理该第一处理器下发的任务。该第一处理器、该第二处理器、该第三处理器和该第四处理器都分别有独立的调试串口,该第一处理器可以通过其上的调试串口输出日志信息,该第二处理器、该第三处理器和该第四处理器可以在该四路服务器开机自检阶段分别通过其上的调试串口分别输出日志信息。
然而,现有的四路服务器,一般只提供一个COM(cluster communication port,串行通讯端口)接口,只能显示该第一处理器输出的日志信息,而第二处理器、第三处理器和第四处理器的日志信息无法得知,无法实现四路服务器能够同步显示其上的四路处理器的日志信息。
发明内容
有鉴于此,本发明的目的在于提出一种四路服务器及其输出日志信息的方法,能够实现四路服务器能够同步显示其上的四路处理器的日志信息。
根据本发明的一个方面,提供一种四路服务器,包括:第一处理器、第二处理器、第三处理器、第四处理器、可编程逻辑器件、数据转换芯片和串行通讯端口;所述第一处理器,其上设置有第一调试串口,用于通过所述第一调试串口输出第一日志信息到所述可编程逻辑器件数据转换芯片;所述第二处理器,其上设置有第二调试串口,用于通过所述第二调试串口输出第二日志信息到所述可编程逻辑器件;所述第三处理器,其上设置有第三调试串口,用于通过所述第三调试串口输出第三日志信息到所述可编程逻辑器件;所述第四处理器,其上设置有第四调试串口,用于通过所述第四调试串口输出第四日志信息到所述可编程逻辑器件;所述可编程逻辑器件,用于为所述第一日志信息、所述第二日志信息、所述第三日志信息和所述第四日志信息分别***预设的指定字符,和将所述***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将所述第五日志信息发送到所述数据转换芯片;所述数据转换芯片,用于从所述第五日志信息中转换出与所述串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息;所述串行通讯端口,用于根据所述第五缓存器分别***的预设的指定字符,同步显示经所述数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
其中,所述可编程逻辑器件,包括:第一缓存器、第二缓存器、第三缓存器、第四缓存器、第五缓存器、计数器和串口输出控制器;所述第一缓存器,用于缓存所述第一日志信息;所述第二缓存器,用于缓存所述第二日志信息;所述第三缓存器,用于缓存所述第三日志信息;所述第四缓存器,用于缓存所述第四日志信息;所述计数器,用于根据所述第一处理器、所述第二处理器、所述第三处理器、所述第四处理器的工作频率分别进行关联所述工作频率的同步计数;所述第五缓存器,用于根据所述计数器分别进行的关联所述工作频率的同步计数,为所述第一日志信息、所述第二日志信息、所述第三日志信息和所述第四日志信息分别***预设的指定字符,和将所述***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息;所述串口输出控制器,用于将所述第五日志信息发送到所述数据转换芯片。
其中,所述计数器,具体用于:根据所述第一处理器、所述第二处理器、所述第三处理器、所述第四处理器的工作频率,通过以所述第一调试串口、所述第二调试串口、所述第三调试串口和所述第四调试串口分别相同的特率周期开始计数的方式,分别进行关联所述工作频率的同步计数。
其中,所述数据转换芯片,具体用于:通过所述第五缓存器分别***的预设的指定字符,从所述第五日志信息中分解出与所述分别***的预设的指定字符相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,并将所述分解出的第一日志信息、第二日志信息、第三日志信息和第四日志信息转换出与所述串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
其中,所述串行通讯端口,具体用于:根据所述第五缓存器分别***的预设的指定字符,获取与所述分别***的预设的指定字符相匹配的起始时间和结束时间,根据所述获取的起始时间和结束时间,同步显示经所述数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
根据本发明的另一个方面,提供一种四路服务器输出日志信息的方法,包括:所述四路服务器包括第一处理器、第二处理器、第三处理器、第四处理器、可编程逻辑器件、数据转换芯片和串行通讯端口;所述第一处理器通过其上设置的第一调试串口输出第一日志信息到所述可编程逻辑器件数据转换芯片,所述第二处理器通过其上设置的第二调试串口输出第二日志信息到所述可编程逻辑器件数据转换芯片,所述第三处理器通过其上设置的第三调试串口输出第三日志信息到所述可编程逻辑器件数据转换芯片,所述第四处理器通过其上设置的第四调试串口输出第四日志信息到所述可编程逻辑器件数据转换芯片;所述可编程逻辑器件为所述第一日志信息、所述第二日志信息、所述第三日志信息和所述第四日志信息分别***预设的指定字符,和将所述***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将所述第五日志信息发送到所述数据转换芯片;所述数据转换芯片从所述第五日志信息中转换出与所述串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息;所述串行通讯端口根据所述第五缓存器分别***的预设的指定字符,同步显示经所述数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
其中,所述可编程逻辑器件为所述第一日志信息、所述第二日志信息、所述第三日志信息和所述第四日志信息分别***预设的指定字符,和将所述***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将所述第五日志信息发送到所述数据转换芯片,包括:所述可编程逻辑器件,包括第一缓存器、第二缓存器、第三缓存器、第四缓存器、第五缓存器、计数器和串口输出控制器;所述第一缓存器缓存所述第一日志信息,所述第二缓存器缓存所述第二日志信息,所述第三缓存器缓存所述第三日志信息,所述第四缓存器缓存所述第四日志信息,所述计数器根据所述第一处理器、所述第二处理器、所述第三处理器、所述第四处理器的工作频率分别进行关联所述工作频率的同步计数,所述第五缓存器根据所述计数器分别进行的关联所述工作频率的同步计数,为所述第一日志信息、所述第二日志信息、所述第三日志信息和所述第四日志信息分别***预设的指定字符,和将所述***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,所述串口输出控制器将所述第五日志信息发送到所述数据转换芯片。
其中,所述所述计数器根据所述第一处理器、所述第二处理器、所述第三处理器、所述第四处理器的工作频率分别进行关联所述工作频率的同步计数,包括:根据所述第一处理器、所述第二处理器、所述第三处理器、所述第四处理器的工作频率,通过以所述第一调试串口、所述第二调试串口、所述第三调试串口和所述第四调试串口分别相同的特率周期开始计数的方式,分别进行关联所述工作频率的同步计数。
其中,所述数据转换芯片从所述第五日志信息中转换出与所述串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,包括:通过所述第五缓存器分别***的预设的指定字符,从所述第五日志信息中分解出与所述分别***的预设的指定字符相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,并将所述分解出的第一日志信息、第二日志信息、第三日志信息和第四日志信息转换出与所述串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
其中,所述串行通讯端口根据所述第五缓存器分别***的预设的指定字符,同步显示经所述数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息,包括:根据所述第五缓存器分别***的预设的指定字符,获取与所述分别***的预设的指定字符相匹配的起始时间和结束时间,根据所述获取的起始时间和结束时间,同步显示经所述数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
可以发现,以上方案,该四路服务器可以包括第一处理器、第二处理器、第三处理器、第四处理器、可编程逻辑器件、数据转换芯片和串行通讯端口,该第一处理器,其上设置有第一调试串口,可以通过该第一调试串口输出第一日志信息到该可编程逻辑器件数据转换芯片,该第二处理器,其上设置有第二调试串口,可以通过该第二调试串口输出第二日志信息到该可编程逻辑器件,该第三处理器,其上设置有第三调试串口,可以通过该第三调试串口输出第三日志信息到该可编程逻辑器件,该第四处理器,其上设置有第四调试串口,可以通过该第四调试串口输出第四日志信息到该可编程逻辑器件,该可编程逻辑器件可以为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符,和将该***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将该第五日志信息发送到该数据转换芯片,该数据转换芯片可以从该第五日志信息中转换出与该串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,该串行通讯端口可以根据该第五缓存器分别***的预设的指定字符,同步显示经该数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息,能够实现四路服务器能够同步显示其上的四路处理器的日志信息。
进一步的,以上方案,该可编程逻辑器件可以包括第一缓存器、第二缓存器、第三缓存器、第四缓存器、第五缓存器、计数器和串口输出控制器,该第一缓存器可以缓存该第一日志信息,该第二缓存器可以缓存该第二日志信息,该第三缓存器可以缓存该第三日志信息,该第四缓存器可以缓存该第四日志信息,该计数器可以根据该第一处理器、该第二处理器、该第三处理器、该第四处理器的工作频率分别进行关联该工作频率的同步计数,该第五缓存器可以根据该计数器分别进行的关联该工作频率的同步计数,为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符,和将该***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,该串口输出控制器可以将该第五日志信息发送到该数据转换芯片,这样的好处是能够实现获取该第一处理器、该第二处理器、该第三处理器和该第四处理器共四路处理器的日志信息。
进一步的,以上方案,该计数器可以根据该第一处理器、该第二处理器、该第三处理器、该第四处理器的工作频率,通过以该第一调试串口、该第二调试串口、该第三调试串口和该第四调试串口分别相同的特率周期开始计数的方式,分别进行关联该工作频率的同步计数,这样的好处是能够实现分别进行关联该第一处理器、该第二处理器、该第三处理器、该第四处理器共四路处理器的工作频率的同步计数,方便根据该分别进行的关联该工作频率的同步计数完整获取该四路处理器的日志信息。
进一步的,以上方案,该数据转换芯片可以通过该第五缓存器分别***的预设的指定字符,从该第五日志信息中分解出与该分别***的预设的指定字符相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,并将该分解出的第一日志信息、第二日志信息、第三日志信息和第四日志信息转换出与该串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,这样的好处是能够实现便于后续同步显示该第一处理器、该第二处理器、该第三处理器和该第四处理器共四路处理器的日志信息。
进一步的,以上方案,该串行通讯端口,可以根据该第五缓存器分别***的预设的指定字符,获取与该分别***的预设的指定字符相匹配的起始时间和结束时间,根据该获取的起始时间和结束时间,同步显示经该数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息,这样的好处是能够实现同步显示该第一处理器、该第二处理器、该第三处理器和该第四处理器共四路处理器的日志信息。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明四路服务器一实施例的结构示意图;
图2是本发明四路服务器输出日志信息的方法一实施例的流程示意图。
具体实施方式
下面结合附图和实施例,对本发明作进一步的详细描述。特别指出的是,以下实施例仅用于说明本发明,但不对本发明的范围进行限定。同样的,以下实施例仅为本发明的部分实施例而非全部实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
本发明提供一种四路服务器,能够实现四路服务器能够同步显示其上的四路处理器的日志信息。
请参见图1,图1是本发明四路服务器一实施例的结构示意图。本实施例中,该四路服务器10包括第一处理器11、第二处理器12、第三处理器13、第四处理器14、可编程逻辑器件15、数据转换芯片16和串行通讯端口17。
该第一处理器11,其上设置有第一调试串口(图中未标示),用于通过该第一调试串口输出第一日志信息到该可编程逻辑器件15数据转换芯片16。
该第二处理器12,其上设置有第二调试串口(图中未标示),用于通过该第二调试串口输出第二日志信息到该可编程逻辑器件15。
该第三处理器13,其上设置有第三调试串口(图中未标示),用于通过该第三调试串口输出第三日志信息到该可编程逻辑器件15。
该第四处理器14,其上设置有第四调试串口(图中未标示),用于通过该第四调试串口输出第四日志信息到该可编程逻辑器件15。
该可编程逻辑器件15,用于为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符,和将该***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将该第五日志信息发送到该数据转换芯片16。
该数据转换芯片16,用于从该第五日志信息中转换出与该串行通讯端口17数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
该串行通讯端口17,用于根据该第五缓存器155分别***的预设的指定字符,同步显示经该数据转换芯片16转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
可选地,该可编程逻辑器件15,可以包括:
第一缓存器151、第二缓存器152、第三缓存器153、第四缓存器154、第五缓存器155、计数器156和串口输出控制器157;
该第一缓存器151,用于缓存该第一日志信息;
该第二缓存器152,用于缓存该第二日志信息;
该第三缓存器153,用于缓存该第三日志信息;
该第四缓存器154,用于缓存该第四日志信息;
该计数器156,用于根据该第一处理器11、该第二处理器12、该第三处理器13、该第四处理器14的工作频率分别进行关联该工作频率的同步计数;
该第五缓存器155,用于根据该计数器156分别进行的关联该工作频率的同步计数,为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符,和将该***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息;
该串口输出控制器157,用于将该第五日志信息发送到该数据转换芯片16;
这样的好处是能够实现获取该第一处理器11、该第二处理器12、该第三处理器13和该第四处理器14共四路处理器的日志信息。
可选地,该计数器156,可以具体用于:
根据该第一处理器11、该第二处理器12、该第三处理器13、该第四处理器14的工作频率,通过以该第一调试串口、该第二调试串口、该第三调试串口和该第四调试串口分别相同的特率周期开始计数的方式,分别进行关联该工作频率的同步计数;
这样的好处是能够实现分别进行关联该第一处理器11、该第二处理器12、该第三处理器13、该第四处理器14共四路处理器的工作频率的同步计数,方便根据该分别进行的关联该工作频率的同步计数完整获取该四路处理器的日志信息。
可选地,该数据转换芯片16,可以具体用于:
通过该第五缓存器155分别***的预设的指定字符,从该第五日志信息中分解出与该分别***的预设的指定字符相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,并将该分解出的第一日志信息、第二日志信息、第三日志信息和第四日志信息转换出与该串行通讯端口17数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息;
这样的好处是能够实现便于后续同步显示该第一处理器11、该第二处理器12、该第三处理器13和该第四处理器14共四路处理器的日志信息。
可选地,该串行通讯端口17,可以具体用于:
根据该第五缓存器155分别***的预设的指定字符,获取与该分别***的预设的指定字符相匹配的起始时间和结束时间,根据该获取的起始时间和结束时间,同步显示经该数据转换芯片16转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息;
这样的好处是能够实现同步显示该第一处理器11、该第二处理器12、该第三处理器13和该第四处理器14共四路处理器的日志信息。
可以发现,在本实施例中,该四路服务器可以包括第一处理器、第二处理器、第三处理器、第四处理器、可编程逻辑器件、数据转换芯片和串行通讯端口,该第一处理器,其上设置有第一调试串口,可以通过该第一调试串口输出第一日志信息到该可编程逻辑器件数据转换芯片,该第二处理器,其上设置有第二调试串口,可以通过该第二调试串口输出第二日志信息到该可编程逻辑器件,该第三处理器,其上设置有第三调试串口,可以通过该第三调试串口输出第三日志信息到该可编程逻辑器件,该第四处理器,其上设置有第四调试串口,可以通过该第四调试串口输出第四日志信息到该可编程逻辑器件,该可编程逻辑器件可以为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符,和将该***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将该第五日志信息发送到该数据转换芯片,该数据转换芯片可以从该第五日志信息中转换出与该串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,该串行通讯端口可以根据该第五缓存器分别***的预设的指定字符,同步显示经该数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息,能够实现四路服务器能够同步显示其上的四路处理器的日志信息。
进一步的,在本实施例中,该可编程逻辑器件可以包括第一缓存器、第二缓存器、第三缓存器、第四缓存器、第五缓存器、计数器和串口输出控制器,该第一缓存器可以缓存该第一日志信息,该第二缓存器可以缓存该第二日志信息,该第三缓存器可以缓存该第三日志信息,该第四缓存器可以缓存该第四日志信息,该计数器可以根据该第一处理器、该第二处理器、该第三处理器、该第四处理器的工作频率分别进行关联该工作频率的同步计数,该第五缓存器可以根据该计数器分别进行的关联该工作频率的同步计数,为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符,和将该***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,该串口输出控制器可以将该第五日志信息发送到该数据转换芯片,这样的好处是能够实现获取该第一处理器、该第二处理器、该第三处理器和该第四处理器共四路处理器的日志信息。
进一步的,在本实施例中,该计数器可以根据该第一处理器、该第二处理器、该第三处理器、该第四处理器的工作频率,通过以该第一调试串口、该第二调试串口、该第三调试串口和该第四调试串口分别相同的特率周期开始计数的方式,分别进行关联该工作频率的同步计数,这样的好处是能够实现分别进行关联该第一处理器、该第二处理器、该第三处理器、该第四处理器共四路处理器的工作频率的同步计数,方便根据该分别进行的关联该工作频率的同步计数完整获取该四路处理器的日志信息。
进一步的,在本实施例中,该数据转换芯片可以通过该第五缓存器分别***的预设的指定字符,从该第五日志信息中分解出与该分别***的预设的指定字符相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,并将该分解出的第一日志信息、第二日志信息、第三日志信息和第四日志信息转换出与该串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,这样的好处是能够实现便于后续同步显示该第一处理器、该第二处理器、该第三处理器和该第四处理器共四路处理器的日志信息。
进一步的,在本实施例中,该串行通讯端口,可以根据该第五缓存器分别***的预设的指定字符,获取与该分别***的预设的指定字符相匹配的起始时间和结束时间,根据该获取的起始时间和结束时间,同步显示经该数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息,这样的好处是能够实现同步显示该第一处理器、该第二处理器、该第三处理器和该第四处理器共四路处理器的日志信息。
本发明还提供一种四路服务器输出日志信息的方法,能够实现四路服务器能够同步显示其上的四路处理器的日志信息。
请参见图2,图2是本发明四路服务器输出日志信息的方法一实施例的流程示意图。该四路服务器包括第一处理器、第二处理器、第三处理器、第四处理器、可编程逻辑器件、数据转换芯片和串行通讯端口。需注意的是,若有实质上相同的结果,本发明的方法并不以图2所示的流程顺序为限。如图1所示,该方法包括如下步骤:
S201:该第一处理器通过其上设置的第一调试串口输出第一日志信息到该可编程逻辑器件数据转换芯片,该第二处理器通过其上设置的第二调试串口输出第二日志信息到该可编程逻辑器件数据转换芯片,该第三处理器通过其上设置的第三调试串口输出第三日志信息到该可编程逻辑器件数据转换芯片,该第四处理器通过其上设置的第四调试串口输出第四日志信息到该可编程逻辑器件数据转换芯片。
S202:该可编程逻辑器件为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符,和将该***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将该第五日志信息发送到该数据转换芯片。
S203:该数据转换芯片从该第五日志信息中转换出与该串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
S204:该串行通讯端口根据该第五缓存器分别***的预设的指定字符,同步显示经该数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
其中,该可编程逻辑器件为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符,和将该***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将该第五日志信息发送到该数据转换芯片,可以包括:
该可编程逻辑器件,可以包括第一缓存器、第二缓存器、第三缓存器、第四缓存器、第五缓存器、计数器和串口输出控制器;
该第一缓存器缓存该第一日志信息,该第二缓存器缓存该第二日志信息,该第三缓存器缓存该第三日志信息,该第四缓存器缓存该第四日志信息,该计数器根据该第一处理器、该第二处理器、该第三处理器、该第四处理器的工作频率分别进行关联该工作频率的同步计数,该第五缓存器根据该计数器分别进行的关联该工作频率的同步计数,为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符,和将该***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,该串口输出控制器将该第五日志信息发送到该数据转换芯片。
其中,该该计数器根据该第一处理器、该第二处理器、该第三处理器、该第四处理器的工作频率分别进行关联该工作频率的同步计数,可以包括:
根据该第一处理器、该第二处理器、该第三处理器、该第四处理器的工作频率,通过以该第一调试串口、该第二调试串口、该第三调试串口和该第四调试串口分别相同的特率周期开始计数的方式,分别进行关联该工作频率的同步计数。
其中,该数据转换芯片从该第五日志信息中转换出与该串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,可以包括:
通过该第五缓存器分别***的预设的指定字符,从该第五日志信息中分解出与该分别***的预设的指定字符相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,并将该分解出的第一日志信息、第二日志信息、第三日志信息和第四日志信息转换出与该串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
其中,该串行通讯端口根据该第五缓存器分别***的预设的指定字符,同步显示经该数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息,可以包括:
根据该第五缓存器分别***的预设的指定字符,获取与该分别***的预设的指定字符相匹配的起始时间和结束时间,根据该获取的起始时间和结束时间,同步显示经该数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
在本实施例中,该四路服务器输出日志信息的方法中的各个单元模块可分别执行上述四路服务器实施例中对应单元模块的功能和作用,故在此不对各单元模块进行赘述,详细请参见以上对应单元模块功能和作用的说明。
可以发现,以上方案,该四路服务器可以包括第一处理器、第二处理器、第三处理器、第四处理器、可编程逻辑器件、数据转换芯片和串行通讯端口,该第一处理器,其上设置有第一调试串口,可以通过该第一调试串口输出第一日志信息到该可编程逻辑器件数据转换芯片,该第二处理器,其上设置有第二调试串口,可以通过该第二调试串口输出第二日志信息到该可编程逻辑器件,该第三处理器,其上设置有第三调试串口,可以通过该第三调试串口输出第三日志信息到该可编程逻辑器件,该第四处理器,其上设置有第四调试串口,可以通过该第四调试串口输出第四日志信息到该可编程逻辑器件,该可编程逻辑器件可以为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符,和将该***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将该第五日志信息发送到该数据转换芯片,该数据转换芯片可以从该第五日志信息中转换出与该串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,该串行通讯端口可以根据该第五缓存器分别***的预设的指定字符,同步显示经该数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息,能够实现四路服务器能够同步显示其上的四路处理器的日志信息。
进一步的,以上方案,该可编程逻辑器件可以包括第一缓存器、第二缓存器、第三缓存器、第四缓存器、第五缓存器、计数器和串口输出控制器,该第一缓存器可以缓存该第一日志信息,该第二缓存器可以缓存该第二日志信息,该第三缓存器可以缓存该第三日志信息,该第四缓存器可以缓存该第四日志信息,该计数器可以根据该第一处理器、该第二处理器、该第三处理器、该第四处理器的工作频率分别进行关联该工作频率的同步计数,该第五缓存器可以根据该计数器分别进行的关联该工作频率的同步计数,为该第一日志信息、该第二日志信息、该第三日志信息和该第四日志信息分别***预设的指定字符,和将该***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,该串口输出控制器可以将该第五日志信息发送到该数据转换芯片,这样的好处是能够实现获取该第一处理器、该第二处理器、该第三处理器和该第四处理器共四路处理器的日志信息。
进一步的,以上方案,该计数器可以根据该第一处理器、该第二处理器、该第三处理器、该第四处理器的工作频率,通过以该第一调试串口、该第二调试串口、该第三调试串口和该第四调试串口分别相同的特率周期开始计数的方式,分别进行关联该工作频率的同步计数,这样的好处是能够实现分别进行关联该第一处理器、该第二处理器、该第三处理器、该第四处理器共四路处理器的工作频率的同步计数,方便根据该分别进行的关联该工作频率的同步计数完整获取该四路处理器的日志信息。
进一步的,以上方案,该数据转换芯片可以通过该第五缓存器分别***的预设的指定字符,从该第五日志信息中分解出与该分别***的预设的指定字符相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,并将该分解出的第一日志信息、第二日志信息、第三日志信息和第四日志信息转换出与该串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,这样的好处是能够实现便于后续同步显示该第一处理器、该第二处理器、该第三处理器和该第四处理器共四路处理器的日志信息。
进一步的,以上方案,该串行通讯端口,可以根据该第五缓存器分别***的预设的指定字符,获取与该分别***的预设的指定字符相匹配的起始时间和结束时间,根据该获取的起始时间和结束时间,同步显示经该数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息,这样的好处是能够实现同步显示该第一处理器、该第二处理器、该第三处理器和该第四处理器共四路处理器的日志信息。
在本发明所提供的几个实施方式中,应该理解到,所揭露的***,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施方式仅仅是示意性的,例如,模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施方式方案的目的。
另外,在本发明各个实施方式中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(processor)执行本发明各个实施方式方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅为本发明的部分实施例,并非因此限制本发明的保护范围,凡是利用本发明说明书及附图内容所作的等效装置或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种四路服务器,其特征在于,包括:
第一处理器、第二处理器、第三处理器、第四处理器、可编程逻辑器件、数据转换芯片和串行通讯端口;
所述第一处理器,其上设置有第一调试串口,用于通过所述第一调试串口输出第一日志信息到所述可编程逻辑器件数据转换芯片;
所述第二处理器,其上设置有第二调试串口,用于通过所述第二调试串口输出第二日志信息到所述可编程逻辑器件;
所述第三处理器,其上设置有第三调试串口,用于通过所述第三调试串口输出第三日志信息到所述可编程逻辑器件;
所述第四处理器,其上设置有第四调试串口,用于通过所述第四调试串口输出第四日志信息到所述可编程逻辑器件;
所述可编程逻辑器件,用于为所述第一日志信息、所述第二日志信息、所述第三日志信息和所述第四日志信息分别***预设的指定字符,和将所述***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将所述第五日志信息发送到所述数据转换芯片;
所述数据转换芯片,用于从所述第五日志信息中转换出与所述串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息;
所述串行通讯端口,用于根据所述第五缓存器分别***的预设的指定字符,同步显示经所述数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
2.如权利要求1所述的四路服务器,其特征在于,所述可编程逻辑器件,包括:
第一缓存器、第二缓存器、第三缓存器、第四缓存器、第五缓存器、计数器和串口输出控制器;
所述第一缓存器,用于缓存所述第一日志信息;
所述第二缓存器,用于缓存所述第二日志信息;
所述第三缓存器,用于缓存所述第三日志信息;
所述第四缓存器,用于缓存所述第四日志信息;
所述计数器,用于根据所述第一处理器、所述第二处理器、所述第三处理器、所述第四处理器的工作频率分别进行关联所述工作频率的同步计数;
所述第五缓存器,用于根据所述计数器分别进行的关联所述工作频率的同步计数,为所述第一日志信息、所述第二日志信息、所述第三日志信息和所述第四日志信息分别***预设的指定字符,和将所述***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息;
所述串口输出控制器,用于将所述第五日志信息发送到所述数据转换芯片。
3.如权利要求2所述的四路服务器,其特征在于,所述计数器,具体用于:
根据所述第一处理器、所述第二处理器、所述第三处理器、所述第四处理器的工作频率,通过以所述第一调试串口、所述第二调试串口、所述第三调试串口和所述第四调试串口分别相同的特率周期开始计数的方式,分别进行关联所述工作频率的同步计数。
4.如权利要求1所述的四路服务器,其特征在于,所述数据转换芯片,具体用于:
通过所述第五缓存器分别***的预设的指定字符,从所述第五日志信息中分解出与所述分别***的预设的指定字符相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,并将所述分解出的第一日志信息、第二日志信息、第三日志信息和第四日志信息转换出与所述串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
5.如权利要求1所述的四路服务器,其特征在于,所述串行通讯端口,具体用于:
根据所述第五缓存器分别***的预设的指定字符,获取与所述分别***的预设的指定字符相匹配的起始时间和结束时间,根据所述获取的起始时间和结束时间,同步显示经所述数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
6.一种四路服务器输出日志信息的方法,其特征在于,包括:
所述四路服务器包括第一处理器、第二处理器、第三处理器、第四处理器、可编程逻辑器件、数据转换芯片和串行通讯端口;
所述第一处理器通过其上设置的第一调试串口输出第一日志信息到所述可编程逻辑器件数据转换芯片,所述第二处理器通过其上设置的第二调试串口输出第二日志信息到所述可编程逻辑器件数据转换芯片,所述第三处理器通过其上设置的第三调试串口输出第三日志信息到所述可编程逻辑器件数据转换芯片,所述第四处理器通过其上设置的第四调试串口输出第四日志信息到所述可编程逻辑器件数据转换芯片;
所述可编程逻辑器件为所述第一日志信息、所述第二日志信息、所述第三日志信息和所述第四日志信息分别***预设的指定字符,和将所述***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将所述第五日志信息发送到所述数据转换芯片;
所述数据转换芯片从所述第五日志信息中转换出与所述串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息;
所述串行通讯端口根据所述第五缓存器分别***的预设的指定字符,同步显示经所述数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
7.如权利要求6所述的四路服务器,其特征在于,所述可编程逻辑器件为所述第一日志信息、所述第二日志信息、所述第三日志信息和所述第四日志信息分别***预设的指定字符,和将所述***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,并将所述第五日志信息发送到所述数据转换芯片,包括:
所述可编程逻辑器件,包括第一缓存器、第二缓存器、第三缓存器、第四缓存器、第五缓存器、计数器和串口输出控制器;
所述第一缓存器缓存所述第一日志信息,所述第二缓存器缓存所述第二日志信息,所述第三缓存器缓存所述第三日志信息,所述第四缓存器缓存所述第四日志信息,所述计数器根据所述第一处理器、所述第二处理器、所述第三处理器、所述第四处理器的工作频率分别进行关联所述工作频率的同步计数,所述第五缓存器根据所述计数器分别进行的关联所述工作频率的同步计数,为所述第一日志信息、所述第二日志信息、所述第三日志信息和所述第四日志信息分别***预设的指定字符,和将所述***预设的指定字符后的第一日志信息、第二日志信息、第三日志信息和第四日志信息配置成第五日志信息,所述串口输出控制器将所述第五日志信息发送到所述数据转换芯片。
8.如权利要求7所述的四路服务器,其特征在于,所述所述计数器根据所述第一处理器、所述第二处理器、所述第三处理器、所述第四处理器的工作频率分别进行关联所述工作频率的同步计数,包括:
根据所述第一处理器、所述第二处理器、所述第三处理器、所述第四处理器的工作频率,通过以所述第一调试串口、所述第二调试串口、所述第三调试串口和所述第四调试串口分别相同的特率周期开始计数的方式,分别进行关联所述工作频率的同步计数。
9.如权利要求6所述的四路服务器,其特征在于,所述数据转换芯片从所述第五日志信息中转换出与所述串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,包括:
通过所述第五缓存器分别***的预设的指定字符,从所述第五日志信息中分解出与所述分别***的预设的指定字符相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息,并将所述分解出的第一日志信息、第二日志信息、第三日志信息和第四日志信息转换出与所述串行通讯端口数据显示相匹配的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
10.如权利要求6所述的四路服务器,其特征在于,所述串行通讯端口根据所述第五缓存器分别***的预设的指定字符,同步显示经所述数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息,包括:
根据所述第五缓存器分别***的预设的指定字符,获取与所述分别***的预设的指定字符相匹配的起始时间和结束时间,根据所述获取的起始时间和结束时间,同步显示经所述数据转换芯片转换出的第一日志信息、第二日志信息、第三日志信息和第四日志信息。
CN202110748469.3A 2021-07-01 2021-07-01 四路服务器及其输出日志信息的方法 Active CN113485661B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110748469.3A CN113485661B (zh) 2021-07-01 2021-07-01 四路服务器及其输出日志信息的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110748469.3A CN113485661B (zh) 2021-07-01 2021-07-01 四路服务器及其输出日志信息的方法

Publications (2)

Publication Number Publication Date
CN113485661A true CN113485661A (zh) 2021-10-08
CN113485661B CN113485661B (zh) 2023-08-22

Family

ID=77940238

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110748469.3A Active CN113485661B (zh) 2021-07-01 2021-07-01 四路服务器及其输出日志信息的方法

Country Status (1)

Country Link
CN (1) CN113485661B (zh)

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102662907A (zh) * 2012-03-02 2012-09-12 北京百度网讯科技有限公司 多处理器环境下的tcp连接的指标获取方法及装置
JP2012190197A (ja) * 2011-03-10 2012-10-04 Canon Inc ログ処理システム
CN103763143A (zh) * 2014-01-23 2014-04-30 北京华胜天成科技股份有限公司 基于存储服务器的设备异常报警的方法及***
CN104202203A (zh) * 2014-09-26 2014-12-10 浪潮电子信息产业股份有限公司 一种服务器主板的远程管理方法
EP2843546A2 (en) * 2013-08-28 2015-03-04 VIA Technologies, Inc. Propagation of microcode patches to multiple cores in multicore microprocessor
EP2843551A2 (en) * 2013-08-28 2015-03-04 VIA Technologies, Inc. Multi-core synchronization mechanism
US20160062936A1 (en) * 2014-08-26 2016-03-03 Bull Sas Server comprising a plurality of modules
CN107315756A (zh) * 2016-04-27 2017-11-03 ***通信集团安徽有限公司 一种日志处理方法及装置
CN108984377A (zh) * 2018-06-29 2018-12-11 深圳市同泰怡信息技术有限公司 一种统计bios登录日志的方法、***及介质
US20190049912A1 (en) * 2017-12-28 2019-02-14 Intel Corporation Fpga based functional safety control logic (ffscl)
CN110941532A (zh) * 2019-11-20 2020-03-31 深圳市华星光电半导体显示技术有限公司 Mes的监控方法、监控装置及可读存储介质
CN111198855A (zh) * 2019-12-31 2020-05-26 深圳移航通信技术有限公司 日志数据的处理方法和装置
US20200226292A1 (en) * 2019-01-16 2020-07-16 Siemens Aktiengesellschaft Protecting integrity of log data
CN112380001A (zh) * 2020-10-30 2021-02-19 网宿科技股份有限公司 日志输出方法、负载均衡设备及计算机可读存储介质

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012190197A (ja) * 2011-03-10 2012-10-04 Canon Inc ログ処理システム
CN102662907A (zh) * 2012-03-02 2012-09-12 北京百度网讯科技有限公司 多处理器环境下的tcp连接的指标获取方法及装置
EP2843546A2 (en) * 2013-08-28 2015-03-04 VIA Technologies, Inc. Propagation of microcode patches to multiple cores in multicore microprocessor
EP2843551A2 (en) * 2013-08-28 2015-03-04 VIA Technologies, Inc. Multi-core synchronization mechanism
CN103763143A (zh) * 2014-01-23 2014-04-30 北京华胜天成科技股份有限公司 基于存储服务器的设备异常报警的方法及***
US20160062936A1 (en) * 2014-08-26 2016-03-03 Bull Sas Server comprising a plurality of modules
CN104202203A (zh) * 2014-09-26 2014-12-10 浪潮电子信息产业股份有限公司 一种服务器主板的远程管理方法
CN107315756A (zh) * 2016-04-27 2017-11-03 ***通信集团安徽有限公司 一种日志处理方法及装置
US20190049912A1 (en) * 2017-12-28 2019-02-14 Intel Corporation Fpga based functional safety control logic (ffscl)
CN108984377A (zh) * 2018-06-29 2018-12-11 深圳市同泰怡信息技术有限公司 一种统计bios登录日志的方法、***及介质
US20200226292A1 (en) * 2019-01-16 2020-07-16 Siemens Aktiengesellschaft Protecting integrity of log data
CN110941532A (zh) * 2019-11-20 2020-03-31 深圳市华星光电半导体显示技术有限公司 Mes的监控方法、监控装置及可读存储介质
CN111198855A (zh) * 2019-12-31 2020-05-26 深圳移航通信技术有限公司 日志数据的处理方法和装置
CN112380001A (zh) * 2020-10-30 2021-02-19 网宿科技股份有限公司 日志输出方法、负载均衡设备及计算机可读存储介质

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
李文方: "基于融合架构的多路服务器***架构设计", 电子技术与软件工程, pages 127 - 128 *
葛明: "多路串口服务器的设计与实现", 中国优秀硕士论文电子期刊, pages 139 - 39 *

Also Published As

Publication number Publication date
CN113485661B (zh) 2023-08-22

Similar Documents

Publication Publication Date Title
CN110049118A (zh) 消息推送方法、装置、设备及存储介质
CN101311905A (zh) 调试卡及调试方法
CN104820604B (zh) 一种应用于pos终端的浏览器
CN111831542B (zh) Api应用调测方法及装置、存储介质
US8719637B2 (en) System and method for acquiring basic input/output system debug codes
CN113254284A (zh) 芯片测试方法、装置、设备、存储介质以及程序产品
CN109614094B (zh) 基于UML的GPU glCallList视图模型的绘制方法
CN109542398B (zh) 一种业务***生成方法、装置及计算机可读存储介质
CN113286174B (zh) 视频抽帧方法、装置、电子设备、计算机可读存储介质
CN110569230A (zh) 数据库设计模型与设计文档互相转换方法、***及设备
CN114138476A (zh) 一种池化资源的处理方法、装置、电子设备及介质
CN113485661A (zh) 四路服务器及其输出日志信息的方法
CN109561048B (zh) 一种通信管理方法和装置
CN111382004B (zh) 参数备份方法及装置、还原方法及装置和备份还原***
CN115268846A (zh) 一种添加属性信息的方法、装置及计算机可读存储介质
US6691195B1 (en) Compact diagnostic connector for a motherboard of data processing system
CN112559304A (zh) 一种软件性能测试方法
CN117436405B (zh) 一种仿真验证方法、装置及电子设备
CN110995754A (zh) 一种数据报文索引的管理方法和装置以及设备
CN111221898A (zh) 一种基于浏览器的数据可视化方法
CN110781106A (zh) 一种通用闪存存储器主机端芯片装置以及设备
CN116339733B (zh) 一种应用程序页面生成方法、***、电子设备及介质
CN111914131B (zh) 磁盘阵列模式查询方法、装置、计算机***及介质
CN115905288B (zh) 数据报送生成对账数据的通用方法及装置
CN111124974B (zh) 接口扩展装置及方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant