CN113345934A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN113345934A
CN113345934A CN202110175660.3A CN202110175660A CN113345934A CN 113345934 A CN113345934 A CN 113345934A CN 202110175660 A CN202110175660 A CN 202110175660A CN 113345934 A CN113345934 A CN 113345934A
Authority
CN
China
Prior art keywords
wiring
extension
wirings
display device
effective
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110175660.3A
Other languages
English (en)
Inventor
赵承奂
崔原硕
朴正泰
方琪皓
李圣俊
全相炫
崔锺炫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN113345934A publication Critical patent/CN113345934A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本申请涉及显示装置。显示装置包括:有效区,包括通过多个数据线接收多个数据信号的多个像素;以及非有效区,在有效区的第一方向上的一侧并且包括焊盘部。显示装置包括:多个非有效扇出布线,在非有效区中并且连接到焊盘部;多个信号布线,在第一方向上跨过有效区延伸并且连接到多个像素;以及多个连接布线,穿过有效区并且连接多个非有效扇出布线中的一些和多个信号布线中的一些。多个连接布线中的每个包括由第一导电层制成的第一延伸部和第二延伸部以及由与第一导电层不同的第二导电层制成的第三延伸部。第一延伸部和第二延伸部在第一方向上延伸,并且第三延伸部在与第一方向相交的第二方向上延伸。

Description

显示装置
技术领域
本公开的示例性实施例涉及一种显示装置。
背景技术
随着多媒体的发展,显示装置正变得越来越重要。相应地,正在使用各种类型的显示装置,诸如有机发光二极管(OLED)显示器和液晶显示器(LCD)。
显示装置包括显示图像的有效区以及设置在有效区周围的不显示图像的非有效区。用于将信号传输到有效区的布线设置在非有效区中。布线从焊盘部扇出,并且然后朝向有效区延伸。
近来,具有窄边框的显示装置已成为优选。然而,如果为了实现窄边框而将非有效区的面积减小太多,则扇出布线能穿过的路径可能更少。
为了即使在窄边框结构中也确保扇出布线的路径,可以使扇出布线中的一些穿过有效区。然而,如果扇出布线穿过有效区,则数据信号的顺序可能改变,因此需要驱动器芯片的附加映射。另外,信号布线在每个区中可包括不同的导电层,在这种情况下,由于每个导电层的工艺分散,区之间可能出现亮度差异。
发明内容
本公开的各方面提供了一种显示装置,该显示装置包括穿过有效区的连接布线但是能采用通用驱动器芯片,并且降低由于导电层的工艺分散而引起的区之间的亮度差异。
根据本公开的示例性实施例,显示装置包括:有效区,包括通过多个数据线接收多个数据信号并且布置成矩阵的多个像素;以及非有效区,设置在有效区的第一方向上的一侧并且包括焊盘部。显示装置包括:多个非有效扇出布线,设置在非有效区中并且连接到焊盘部;多个信号布线,在第一方向上跨过有效区延伸并且连接到多个像素;以及多个连接布线,穿过有效区的至少一部分,并且分别连接多个非有效扇出布线中的一些和多个信号布线中的一些。多个连接布线中的每个包括由第一导电层制成的第一延伸部和第二延伸部以及由与第一导电层不同的第二导电层制成的第三延伸部。第一延伸部和第二延伸部在第一方向上延伸,并且第三延伸部在与第一方向相交的第二方向上延伸。
多个信号布线可以由第一导电层制成,并且第二导电层可以设置在第一导电层下方。
显示装置还可包括:第一虚设布线,在有效区中在第一方向上延伸,并且由第一导电层制成;以及第二虚设布线,在有效区中在第二方向上延伸,并且由第二导电层制成。
第一虚设布线可以沿第一方向设置并且与第一延伸部和第二延伸部分离,并且第二虚设布线可以沿第二方向设置并且与第三延伸部分离。
第一虚设布线可以与第三延伸部或第二虚设布线相交。
显示装置还可包括:多个虚设孔,设置在第一虚设布线与第三延伸部的相交处或第一延伸部和第二延伸部与第二虚设布线的相交处。第一虚设布线不与第三延伸部接触或第一延伸部和第二延伸部不与第二虚设布线接触。
显示装置还可包括:第三虚设布线,在有效区中设置为在第二方向上延伸并且与多个第一虚设布线和多个信号布线相交。第三虚设布线不与第一延伸部和第二延伸部相交。
第二虚设布线在第二方向上的长度可以小于第三虚设布线在第二方向上的长度。
在多个非有效扇出布线在第一方向上延伸时,有效区可以被划分为与多个非有效扇出布线重叠的内部有效区和不与多个非有效扇出布线重叠的外部有效区。多个连接布线中的每个的第一延伸部可以设置在内部有效区中,并且第二延伸部可以设置在外部有效区中。
第三延伸部可以设置在内部有效区和外部有效区中,第三延伸部的一端可以在内部有效区中接触第一延伸部,并且第三延伸部的另一端可以在外部有效区中接触第二延伸部。
多个信号布线可包括设置在内部有效区中的第一信号布线和设置在外部有效区中的第二信号布线,并且多个非有效扇出布线可包括连接到第一信号布线的第一非有效扇出布线和连接到连接布线的第二非有效扇出布线。
显示装置还可包括接触电极,接触电极设置在与外部有效区相邻的非有效区中,并且连接到第二信号布线和连接布线的第二延伸部中的每一者。
第三延伸部的一端可以在内部有效区中接触第一延伸部,并且第三延伸部的另一端可以在外部有效区中连接到第二信号布线。
第三延伸部还可包括布线突起,布线突起与第二信号布线部分重叠并且在第一方向上突出,并且布线突起可以接触第二信号布线。
连接第二非有效扇出布线和第二信号布线的连接布线可包括一个或多个第一延伸部和一个或多个第二延伸部。
多个连接布线可包括第一连接布线和第二连接布线,并且在第二方向上测量的第一连接布线的第三延伸部的长度可以小于第二连接布线的第三延伸部的长度。
第一连接布线的第一延伸部在第一方向上的长度可以小于第二连接布线的第一延伸部在第一方向上的长度。
第一连接布线的第一延伸部在第一方向上的长度可以大于第二连接布线的第一延伸部在第一方向上的长度。
第二导电层可以设置在第一导电层上方。
根据本公开的示例性实施例,显示装置包括有效区和设置在有效区的第一方向上的一侧的非有效区。显示装置包括:多个非有效扇出布线,设置在非有效区中,并且包括沿与第一方向相交的第二方向交替布置的第一非有效扇出布线和第二非有效扇出布线;多个信号布线,包括第一信号布线和第二信号布线,第一信号布线在第一方向上延伸并且设置在有效区中的当多个非有效扇出布线在第一方向上延伸时与多个非有效扇出布线重叠的内部有效区中,第二信号布线在第一方向上延伸并且设置在有效区中的不与多个非有效扇出布线重叠的外部有效区中;以及多个有效扇出布线,穿过有效区。多个有效扇出布线包括在内部有效区中在第一方向上延伸的第一延伸部、在外部有效区中在第一方向上延伸的第二延伸部以及在第二方向上延伸的第三延伸部。多个信号布线、第一延伸部和第二延伸部由第一导电层制成,并且第三延伸部由不同于第一导电层的第二导电层制成。第一信号布线连接到第一非有效扇出布线以形成第一数据线,并且第二信号布线通过有效扇出布线连接到第二非有效扇出布线以形成第二数据线。
第三延伸部的一端可以在内部有效区中接触第一延伸部,并且第三延伸部的另一端可以在外部有效区中接触第二延伸部。
多个第二信号布线中的一些可以与第三延伸部相交并且不接触第三延伸部。
多个有效扇出布线可包括第一有效扇出布线和围绕第一有效扇出布线的第二有效扇出布线,并且第一有效扇出布线的第三延伸部的长度可以小于第二有效扇出布线的第三延伸部的长度。
显示装置还可包括:第一虚设布线,在有效区中在第一方向上延伸,并且可以由第一导电层制成;以及第二虚设布线和第三虚设布线,在有效区中在第二方向上延伸,并且可以由第二导电层制成。
第一虚设布线可以沿第一方向设置,并且第一虚设布线可以与第一延伸部或第二延伸部分离,并且第二虚设布线可以沿第二方向设置,并且可以与第三延伸部分离。
附图说明
通过参照附图详细描述本发明的示例性实施例,本发明的以上和其他特征将变得更加显而易见。
图1是根据示例性实施例的显示装置的平面视图。
图2是根据示例性实施例的图1的显示装置的侧视图。
图3是示出根据示例性实施例的图1的显示装置的像素布置的布局视图。
图4是根据示例性实施例的图1的显示装置的一个像素的电路图。
图5是根据示例性实施例的图1的显示装置的一个像素的剖面视图。
图6是根据示例性实施例的图1的显示装置的一些布线的布局视图。
图7是示出根据示例性实施例的构成每个数据线的布线的布局视图。
图8是沿图7的线VIII-VIII'截取的剖面视图。
图9是沿图7的线IX-IX'截取的剖面视图。
图10是沿图7的线X-X'截取的剖面视图。
图11是沿图7的线XI-XI'截取的剖面视图。
图12是示出根据示例性实施例的设置在图1的显示装置的有效区中的多个布线的布置的示意性布局视图。
图13是示出根据示例性实施例的图1的显示装置的有效扇出区中的信号布线和连接布线的布置的局部布局视图。
图14是示出根据示例性实施例的图1的显示装置的主有效区中的信号布线和连接布线的布置的局部布局视图。
图15是沿图14的线XV-XV'截取的剖面视图。
图16是示出根据示例性实施例的连接布线的连接的局部剖面视图。
图17是示出根据示例性实施例的图1的显示装置的有效扇出区中的信号布线和连接布线的布置的局部布局视图。
图18是示出根据示例性实施例的连接布线和数据线之间的连接部的局部布局视图。
图19是沿图18的线A-A'截取的剖面视图。
图20是示出根据示例性实施例的连接布线和数据线之间的连接部的局部布局视图。
图21是沿图20的线B-B'截取的剖面视图。
图22是示出根据示例性实施例的有效扇出区中的信号布线和连接布线的布置的局部布局视图。
图23是示出根据示例性实施例的有效扇出区中的信号布线和连接布线的布置的局部布局视图。
图24是沿图23的线C-C'截取的剖面视图。
图25是根据示例性实施例的虚设孔的剖面视图。
图26是示出根据示例性实施例的有效扇出区中的信号布线和连接布线的布置的局部布局视图。
图27是示出根据示例性实施例的有效扇出区中的信号布线和连接布线的布置的局部布局视图。
图28是示出根据示例性实施例的有效扇出区中的信号布线和连接布线的布置的局部布局视图。
图29是根据示例性实施例的显示装置的透视图。
图30是图29的显示装置的平面视图。
具体实施方式
在下文中将参照附图更全面地描述本发明的示例性实施例。在整个附图中,相似的附图标记可以是指相似的元件。
将理解的是,当诸如膜、区、层或元件的组件被称为在另一组件“上”,“连接到”、“联接到”或“相邻于”另一组件时,它能直接在另一组件上,直接连接到、直接联接到或直接相邻于另一组件,或者可以存在中间组件。还将理解的是,当组件被称为在两个组件之间时,它能是两个组件之间的唯一组件,或者也可以存在一个或多个中间组件。还将理解的是,当组件被称为“覆盖”另一组件时,它能是覆盖另一组件的唯一组件,或者一个或多个中间组件也可以覆盖另一组件。用于描述组件之间关系的其他词语应以类似的方式解释。
将理解的是,尽管在本文中可以使用术语“第一”、“第二”等来描述各种元件,但是这些元件不应受这些术语限制。这些术语仅用于区分开一个元件和另一元件。举例来说,在不背离本发明的教导的情况下,以下讨论的第一元件能被称为第二元件。类似地,第二元件也能被称为第一元件。
应理解的是,除非上下文另外清楚指示,否则每个示例性实施例内的特征或方面的描述通常应被认为可用于其他示例性实施例中的其他类似特征或方面。
如本文中所使用的,单数形式“一”、“一个”和“该”旨在也包括复数形式,但上下文另外清楚指示的除外。
为了示出的便利,一些图中包括的附图标记没有被包括在其他图中,以表示先前表示和描述的相同元件。然而,将理解的是,除非上下文另外清楚指示,否则相似的元件对应于其他图中包括的这类附图标记。
图1是根据示例性实施例的显示装置1的平面视图。图1示出了显示装置1在弯折之前的平面形状。在附图中,第一方向DR1指示在平面视图中的垂直方向,并且第二方向DR2指示在平面视图中的水平方向。图2是图1的显示装置1的侧视图。图2示出了显示装置1在厚度方向上弯折之后的侧面形状。
参照图1和图2,显示装置1是用于显示视频或静止图像的装置。显示装置1可以用作诸如移动电话、智能电话、平板个人电脑(PC)、智能手表、手表电话、移动通信终端、电子笔记本、电子书、便携式多媒体播放器(PMP)、导航装置和超移动PC(UMPC)等便携式电子装置以及诸如电视、笔记本电脑、监视器、广告牌和物联网(IoT)装置等各种产品中的显示屏。
显示装置1可包括显示面板10。显示面板10可以是包括诸如聚酰亚胺的柔性聚合物材料的柔性基板。相应地,显示面板10能弯折、弯曲、折叠或卷曲。
显示面板10可包括显示图像的有效区AAR和不显示图像的非有效区NAR。在平面视图中,显示面板10可以划分为有效区AAR和非有效区NAR。非有效区NAR可以围绕有效区AAR。
有效区AAR可包括多个像素PX(例如,图3中的PX1至PX3)。像素PX可以布置成矩阵。像素PX中的每个可包括发光层和控制从发光层发射的光的量的电路层。电路层可包括布线、电极和至少一个晶体管。发光层可包括有机发光材料。发光层可以由封装层密封。稍后将描述每个像素PX的具体配置。
显示面板10可包括主区MR和连接到主区MR在第一方向DR1上的第一侧的弯折区BR。显示面板10还可包括子区SR,子区SR在第一方向DR1上的第一侧连接到弯折区BR,并且在厚度方向上弯折以在厚度方向上与主区MR重叠。
主区MR可包括有效区AAR。非有效区NAR可以位于主区MR的有效区AAR周围的边缘部分中。
主区MR可以具有与显示装置1的平面形状相似的形状。主区MR可以是位于一个平面中的平坦区。然而,本公开不限于此。例如,在示例性实施例中,主区MR的除了连接到弯折区BR的边缘(侧)之外的边缘中的至少一个也可以弯曲或可以垂直地弯折。
如果主区MR的除了连接到弯折区BR的边缘(侧)之外的边缘中的至少一个被弯曲或被弯折,则有效区AAR也可以设置在弯曲或弯折的边缘处。然而,本公开不限于此。例如,在示例性实施例中,不显示图像的非有效区NAR或者有效区AAR和非有效区NAR这两者也可以设置在弯曲或弯折的边缘处。
主区MR的非有效区NAR可以从有效区AAR的外边界延伸到显示面板10的边缘。用于将信号传输到有效区AAR的信号布线或驱动电路可以设置在主区MR的非有效区NAR中。
弯折区BR可以连接到主区MR的短边。弯折区BR(在第二方向DR2上)的宽度可以小于主区MR的(短边的)宽度。主区MR和弯折区BR的连接部可以具有L形切口形状以减小边框的宽度。
在弯折区BR中,显示面板10可以在与显示表面相反的方向上以一曲率弯折。当显示面板10在弯折区BR中弯折时,显示面板10的表面可以反转。即,显示面板10的面向上的表面通过弯折区BR可以改变为横向地面向外,并且然后面向下。
子区SR从弯折区BR延伸出。在弯折完成之后,子区SR可以平行于主区MR延伸。子区SR可以在显示面板10的厚度方向上与主区MR重叠。子区SR可以与在主区MR的边缘处的非有效区NAR重叠并且可以进一步与主区MR的有效区AAR重叠。在示例性实施例中,子区SR的宽度可以约等于弯折区BR的宽度。
焊盘部PDR(参见图6)可以设置在显示面板10的子区SR中。外部装置可以安装(附接)在焊盘部PDR上。外部装置的示例包括驱动器芯片20和由柔性印刷电路板或刚性印刷电路板制成的驱动板30。另外,布线连接膜、连接器等可以作为外部装置安装在焊盘部PDR上。子区SR上可以安装仅一个外部装置或多个外部装置。例如,如图1和图2中所示,驱动器芯片20可以设置在显示面板10的子区SR上,并且驱动板30可以附接到子区SR的端部。在这种情况下,显示面板10可包括连接到驱动器芯片20的焊盘部和连接到驱动板30的焊盘部。在示例性实施例中,驱动器芯片20可以安装在膜上,并且膜可以附接到显示面板10的子区SR。
驱动器芯片20可以安装在显示面板10的与显示表面为同一表面的表面上。如以上所描述的,随着显示面板10的表面因弯折区BR的弯折而反转,安装在厚度方向上面向下的显示面板10的表面上的驱动器芯片20的上表面可以面向下。
驱动器芯片20可以例如通过各向异性导电膜或通过超声结合附接到显示面板10上。驱动器芯片20的水平宽度可以小于显示面板10的水平宽度。驱动器芯片20可以设置在子区SR的在水平方向(第二方向DR2)上的中央部分中,并且驱动器芯片20的左边缘和右边缘可以分别与子区SR的左边缘和右边缘间隔开。
驱动器芯片20可包括用于驱动显示面板10的集成电路。在示例性实施例中,集成电路可以是产生并且提供数据信号的数据驱动器集成电路。然而,本公开不限于此。驱动器芯片20连接到在显示面板10的焊盘部PDR中设置的布线焊盘WR_PD(参见图6),并且向布线焊盘WR_PD提供数据信号。连接到布线焊盘WR_PD的布线WR(参见图6)朝向像素PX延伸并且将数据信号传输到像素PX。
图3是示出根据示例性实施例的显示装置1的像素布置的布局视图。
参照图3,像素PX包括第一颜色像素PX1、第二颜色像素PX2和第三颜色像素PX3。在示例性实施例中,第一颜色像素PX1可以是红色像素,第二颜色像素PX2可以是蓝色像素,并且第三颜色像素PX3可以是绿色像素。像素PX可以交替布置成矩阵。
像素PX中的每个可包括发光区EMA和围绕发光区EMA的非发光区NEA。发光区EMA在每个颜色像素PX1、PX2和PX3中可以具有不同的尺寸。例如,每个第二颜色像素PX2的发光区EMA可以大于每个第一颜色像素PX1的发光区EMA,并且每个第三颜色像素PX3的发光区EMA可以小于每个第一颜色像素PX1的发光区EMA。每个像素PX的发光区EMA可以具有大致八边形形状。然而,每个像素PX的发光区EMA不限于八边形形状,并且能具有诸如六边形、圆形、菱形或其他多边形等各种形状,以及带有圆拐角的多边形。
在一些像素列PXC(在下文中,被称为第一像素列PXC1)中,第一颜色像素PX1和第二颜色像素PX2沿第一方向DR1(列方向)交替布置。在其他像素列PXC(在下文中,被称为第二像素列PXC2)中,第三颜色像素PX3被重复布置。第一像素列PXC1和第二像素列PXC2沿第二方向DR2(行方向)交替布置。例如,奇数像素列PXC可以是第一像素列PXC1,并且偶数像素列PXC可以是第二像素列PXC2。
属于一个像素列PXC的每个发光区EMA可以沿第一方向DR1基本上对齐。一个像素列PXC中的发光区EMA可以相对于相邻像素列PXC中的发光区EMA交错。例如,每个第一像素列PXC1中的第一颜色像素PX1和第二颜色像素PX2可以利用相邻的第二像素列PXC2中的相邻的第三颜色像素PX3之间的间隔沿第二方向DR2对齐,并且每个第二像素列PXC2中的第三颜色像素PX3可以利用相邻的第一像素列PXC1中的相邻的第一颜色像素PX1与第二颜色像素PX2之间的间隔沿第二方向DR2对齐。
在像素行PXR中,第一颜色像素PX1和第二颜色像素PX2在第三颜色像素PX3介于其间的情况下交替布置。在每个第一像素行PXR1中,第一颜色像素PX1、第三颜色像素PX3、第二颜色像素PX2和第三颜色像素PX3可以以这个顺序重复布置。在每个第二像素行PXR2中,第二颜色像素PX2、第三颜色像素PX3、第一颜色像素PX1和第三颜色像素PX3可以以这个顺序重复布置。第一像素行PXR1和第二像素行PXR2沿第一方向DR1(列方向)交替布置。例如,奇数像素行PXR可以是第一像素行PXR1,并且偶数像素行PXR可以是第二像素行PXR2。在一个像素行PXR中,与第三颜色像素PX3的发光区EMA相比,第一颜色像素PX1的发光区EMA和第二颜色像素PX2的发光区EMA可以相对地位于第一方向DR1上的第二侧。即,每个像素行PXR中的像素PX的相应发光区EMA可以沿第二方向DR2以锯齿形布置。
属于同一列的像素PX可以接收来自相同的数据线的数据信号,并且属于同一行的像素PX可以接收来自相同的栅极线的栅极信号。每个像素PX可以由像素电路驱动。像素电路可包括多个晶体管和至少一个电容器。在图4中,示出了像素电路的示例的电路图。
图4是根据示例性实施例的显示装置1的一个像素PX的电路图。
参照图4,像素电路可包括第一晶体管TR1、第二晶体管TR2、电容器Cst以及发光元件,诸如有机发光二极管OLED等。每个像素电路连接到扫描线SL、数据线DL和第一电源电压线ELVDDL。
第一晶体管TR1可以是驱动晶体管,并且第二晶体管TR2可以是开关晶体管。尽管在图4中第一晶体管TR1和第二晶体管TR2示出为p沟道金属氧化物半导体(PMOS)晶体管,但是本公开不限于此。例如,在示例性实施例中,第一晶体管TR1和第二晶体管TR2中的任何一个或这两者也可以是n沟道金属氧化物半导体(NMOS)晶体管。
第一晶体管TR1的第一电极(源电极)连接到第一电源电压线ELVDDL,并且第一晶体管TR1的第二电极(漏电极)连接到有机发光二极管OLED的像素电极(阳极)。第二晶体管TR2的第一电极(源电极)连接到数据线DL,并且第二晶体管TR2的第二电极(漏电极)连接到第一晶体管TR1的栅电极。电容器Cst连接在第一晶体管TR1的栅电极和第一电极之间。有机发光二极管OLED的公共电极(阴极)接收第二电源电压ELVSS。第二电源电压ELVSS可以低于从第一电源电压线ELVDDL提供的第一电源电压。
第二晶体管TR2可以响应于由扫描线SL传输的扫描信号来输出由数据线DL传输的数据信号。电容器Cst可以用与从第二晶体管TR2接收的数据信号对应的电压充电。第一晶体管TR1可以根据存储在电容器Cst中的电荷量来控制流过有机发光二极管OLED的驱动电流。
将理解的是,图4的等效电路仅是一个示例,并且本公开不限于此。例如,在示例性实施例中,像素电路也可包括更多数量(例如,七个)晶体管和电容器。
图5是显示装置1的一个像素PX的剖面视图。在图5中,图4的两个晶体管之中的第一晶体管TR1以薄膜晶体管的形式示出,并且未示出第二晶体管TR2。
现在将参照图5详细描述像素PX的剖面结构。显示面板10可包括基板100、缓冲层105、半导体层110、第一绝缘层121、第一栅极导电层130、第二绝缘层122、第二栅极导电层140、第三绝缘层123、第一数据导电层150、第四绝缘层124、第二数据导电层160、第五绝缘层125、像素电极181、包括暴露像素电极181的开口的像素限定层128、设置在像素限定层128的开口中的有机层190以及设置在有机层190和像素限定层128上的公共电极182。以上层中的每个可以是单层或多层的堆叠。另一层也可以设置在以上层之间。
基板100支撑设置在基板100上的每层。基板100可以由诸如聚合物树脂的绝缘材料制成。聚合物材料可以是例如聚醚砜(PES)、聚丙烯酸酯(PA)、聚芳酯(PAR)、聚醚酰亚胺(PEI)、聚萘二甲酸乙二醇酯(PEN)、聚对苯二甲酸乙二醇酯(PET)、聚苯硫醚(PPS)、聚烯丙基酯、聚酰亚胺(PI)、聚碳酸酯(PC)、三乙酸纤维素(CAT)、乙酸丙酸纤维素(CAP)或这些材料的组合。基板100可以是能弯折、折叠、卷曲等的柔性基板。形成柔性基板的材料可以是但不限于聚酰亚胺(PI)。
缓冲层105设置在基板100上。缓冲层105可以防止杂质离子的扩散,防止湿气或外部空气的渗透,并且执行表面平坦化功能。缓冲层105可包括例如氮化硅、氧化硅或氮氧化硅。依据基板100的类型或工艺条件,能够省略缓冲层105。
半导体层110设置在缓冲层105上。半导体层110形成像素PX的薄膜晶体管的沟道。半导体层110可包括多晶硅。然而,半导体层110的材料不限于多晶硅。例如,在示例性实施例中,半导体层110可包括单晶硅、低温多晶硅、非晶硅或氧化物半导体。氧化物半导体的示例可包括:包含例如铟、锌、镓、锡、钛、铝、铪(Hf)、锆(Zr)、镁(Mg)等的二元化合物(ABx)、三元化合物(ABxCy)和四元化合物(ABxCyDz)。
第一绝缘层121可以是具有栅极绝缘功能的栅极绝缘膜。第一绝缘层121可包括例如硅化合物、金属氧化物等。例如,第一绝缘层121可包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钽、氧化铪、氧化锆、氧化钛等。可以单独使用或彼此结合使用这些材料。第一绝缘层121可以是单层或包括不同材料的堆叠层的多层。
第一绝缘层121设置在半导体层110上。第一绝缘层121可以基本上设置在基板100的整个表面上方。
第一栅极导电层130设置在第一绝缘层121上。第一栅极导电层130可包括像素PX的薄膜晶体管的栅电极131、连接到栅电极131的扫描线以及存储电容器第一电极132。非有效区NAR的第一非有效扇出布线NFW_1(参见图8)也可以由第一栅极导电层130制成。
第一栅极导电层130可包括选自例如钼(Mo)、铝(Al)、铂(Pt)、钯(Pd)、银(Ag)、镁(Mg)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)、钙(Ca)、钛(Ti)、钽(Ta)、钨(W)和铜(Cu)中的一种或多种金属。第一栅极导电层130可以是单层或多层。
第二绝缘层122可以设置在第一栅极导电层130上。第二绝缘层122可以是层间绝缘膜或第二栅极绝缘膜。第二绝缘层122可包括无机绝缘材料,诸如氧化硅、氮化硅、氮氧化硅、氧化铪、氧化铝、氧化钛、氧化钽或氧化锌等。
第二栅极导电层140设置在第二绝缘层122上。第二栅极导电层140可包括存储电容器第二电极。非有效区NAR的第二非有效扇出布线NFW_2(参见图8)也可以由第二栅极导电层140制成。第二栅极导电层140可包括选自例如钼(Mo)、铝(Al)、铂(Pt)、钯(Pd)、银(Ag)、镁(Mg)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)、钙(Ca)、钛(Ti)、钽(Ta)、钨(W)和铜(Cu)中的一种或多种金属。第二栅极导电层140可以由与第一栅极导电层130相同的材料制成,但是本公开不限于此。第二栅极导电层140可以是单层或多层。
第三绝缘层123设置在第二栅极导电层140上。第三绝缘层123可以是层间绝缘膜。第三绝缘层123可包括:无机绝缘材料,诸如氧化硅、氮化硅、氮氧化硅、氧化铪、氧化铝、氧化钛、氧化钽或氧化锌等;或者有机绝缘材料,诸如聚丙烯酸酯树脂、环氧树脂、酚醛树脂、聚酰胺树脂、聚酰亚胺树脂、不饱和聚酯树脂、聚苯醚树脂、聚苯硫醚树脂或苯并环丁烯(BCB)等。第三绝缘层123可以是单层或包括不同材料的堆叠层的多层。
第一数据导电层150设置在第三绝缘层123上。第一数据导电层150可以是第一源极/漏极导电层。第一数据导电层150可包括像素PX的薄膜晶体管的第一电极151和第二电极152。信号布线SW1和SW2(参见图7)也可以由第一数据导电层150制成。薄膜晶体管的第一电极151和第二电极152可以通过穿透第三绝缘层123、第二绝缘层122和第一绝缘层121的接触孔电连接到半导体层110的源极区和漏极区。像素PX的第一电源电压电极153也可以由第一数据导电层150制成。
第一数据导电层150可包括选自例如铝(Al)、钼(Mo)、铂(Pt)、钯(Pd)、银(Ag)、镁(Mg)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)、钙(Ca)、钛(Ti)、钽(Ta)、钨(W)和铜(Cu)中的一种或多种金属。第一数据导电层150可以是单层或多层。例如,第一数据导电层150可以具有Ti/Al/Ti、Mo/Al/Mo、Mo/AlGe/Mo或Ti/Cu的堆叠结构。
第四绝缘层124设置在第一数据导电层150上。第四绝缘层124覆盖第一数据导电层150。第四绝缘层124可以是层间绝缘膜或通孔层。第四绝缘层124可包括有机绝缘材料,诸如聚丙烯酸酯树脂、环氧树脂、酚醛树脂、聚酰胺树脂、聚酰亚胺树脂、不饱和聚酯树脂、聚苯醚树脂、聚苯硫醚树脂或苯并环丁烯(BCB)等。
第二数据导电层160设置在第四绝缘层124上。第二数据导电层160可以是第二源极/漏极导电层。第二数据导电层160可包括像素PX的连接电极161。连接布线CW(参见图7和图8)也可以由第二数据导电层160制成。连接电极161可以通过穿透第四绝缘层124的接触孔电连接到像素PX的薄膜晶体管的第二电极152。
第二数据导电层160可包括选自例如铝(Al)、钼(Mo)、铂(Pt)、钯(Pd)、银(Ag)、镁(Mg)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)、钙(Ca)、钛(Ti)、钽(Ta)、钨(W)和铜(Cu)中的一种或多种金属。第二数据导电层160可以是单层或多层。第二数据导电层160可以由与第一数据导电层150相同的材料制成,但是本公开不限于此。
第五绝缘层125设置在第二数据导电层160上。第五绝缘层125覆盖第二数据导电层160。第五绝缘层125可以是通孔层。第五绝缘层125可包括与以上描述的第四绝缘层124相同的材料,或者可包括选自示例作为第四绝缘层124的材料的材料中的一种或多种材料。
像素电极181设置在第五绝缘层125上。像素电极181可以是发光元件(例如,OLED)的阳极。像素电极181可以通过穿透第五绝缘层125的接触孔电连接到由第二数据导电层160制成的连接电极161,并且可以通过连接电极161连接到薄膜晶体管的第二电极152。像素电极181可以至少部分地与像素PX的发光区EMA重叠。
像素电极181可以具有但不限于堆叠结构,在堆叠结构中,堆叠有诸如氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)或氧化铟(In2O3)等具有高功函数的材料层以及诸如银(Ag)、镁(Mg)、铝(Al)、铂(Pt)、钯(Pd)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)、锂(Li)、钙(Ca)或它们的混合物等反射材料层。具有高功函数的材料层可以设置在反射材料层上以靠近有机层190。像素电极181可以具有ITO/Mg、ITO/MgF2、ITO/Ag或ITO/Ag/ITO的多层结构,但是本公开不限于此。
像素限定层128可以设置在像素电极181上。像素限定层128可以至少部分地与像素PX的非发光区NEA重叠。像素限定层128可包括暴露像素电极181的开口。像素限定层128可包括:无机绝缘材料,诸如氧化硅、氮化硅、氮氧化硅、氧化铪、氧化铝、氧化钛、氧化钽或氧化锌等;或者有机绝缘材料,诸如聚丙烯酸酯树脂、环氧树脂、酚醛树脂、聚酰胺树脂、聚酰亚胺树脂、不饱和聚酯树脂、聚苯醚树脂、聚苯硫醚树脂或苯并环丁烯(BCB)等。像素限定层128可以是单层或由不同材料的堆叠层组成的多层。
发光层设置在像素限定层128的开口中。发光层可以由无机材料或有机材料制成。在示例性实施例中,发光层可包括有机层190。有机层190可包括例如有机发光层、空穴注入/传输层和电子注入/传输层。有机层190可以与发光区EMA重叠。
公共电极182设置在有机层190和像素限定层128上。公共电极182可以是发光元件的阴极。公共电极182不仅可以设置在像素PX的发光区EMA中,而且可以设置在像素PX的非发光区NEA中。即,公共电极182可以设置在每个像素PX的整个表面上。公共电极182可包括诸如Li、Ca、LiF、Al、Mg、Ag、Pt、Pd、Ni、Au、Nd、Ir、Cr、BaF2、Ba或它们的化合物或混合物(例如,Ag和Mg的混合物)等具有小功函数的材料层。公共电极182还可包括设置在具有小功函数的材料层上的透明金属氧化物层。
在示例性实施例中,封装层可以设置在公共电极182上。封装层可包括无机层。在示例性实施例中,封装层可包括第一无机层、设置在第一无机层上的有机层和设置在有机层上的第二无机层。
图6是根据示例性实施例的显示装置1的一些布线的布局视图。
参照图6,焊盘部PDR的一行布线焊盘WR_PD的第二方向DR2上的宽度小于有效区AAR的第二方向DR2上的宽度。为了覆盖更多的有效区AAR,布线WR可以从布线焊盘WR_PD朝向有效区AAR扇出。可能最期望的是,在与有效区AAR相邻的非有效区NAR中布置布线WR,使得布线WR覆盖整个有效区AAR。然而,如果减小显示装置1的边框,则布线WR能扇出的空间可能不足。如果显示装置1具有L形切口形状,或者如果其他布线设置在拐角处,并且因此布线WR不能穿过拐角,则会进一步减小用于布线WR的空间。结果,从焊盘部PDR延伸出的布线WR在与有效区AAR相邻的非有效区NAR中在第二方向DR2上布置的宽度会小于有效区AAR的宽度。
有效区AAR可根据其与设置有从与有效区AAR相邻的非有效区NAR中的焊盘部PDR延伸出的布线WR的区的相对关系,被划分为内部有效区AAR_I和外部有效区AAR_L(AAR_L1和AAR_L2)。内部有效区AAR_I可以定义为当从与有效区AAR相邻的非有效区NAR的焊盘部PDR延伸出的布线WR在第一方向DR1上延伸到第二侧时,与该布线WR重叠的有效区。外部有效区AAR_L可以定义为当从与有效区AAR相邻的非有效区NAR的焊盘部PDR延伸出的布线WR在第一方向DR1上延伸到第二侧时,没有与该布线WR重叠的有效区。在图6中,内部有效区AAR_I位于有效区AAR的中央部分中,第一外部有效区AAR_L1位于内部有效区AAR_I的第二方向DR2上的第一侧,并且第二外部有效区AAR_L2位于内部有效区AAR_I的第二方向DR2上的第二侧。然而,本公开不限于此。例如,根据示例性实施例,内部有效区AAR_I和外部有效区AAR_L的数量、位置等能根据焊盘部PDR的该行布线焊盘WR_PD的位置而被不同地改变。
在内部有效区AAR_I中,每个布线WR可以从与内部有效区AAR_I相邻的非有效区NAR(例如,内部的非有效区NAR)起在第一方向DR1上延伸。因此,每个布线WR可以在相应区中与像素PX相邻地设置,并且可以将信号传输到像素PX。在外部有效区AAR_L中,每个布线WR可以从内部的非有效区NAR起通过旁路布线WR_CN向外(朝向第二方向DR2上的第一侧或第二侧)延伸到一位置,并且然后从该位置起在第一方向DR1上延伸。因此,每个布线WR可以在相应区中与像素PX相邻地设置,并且可以将信号传输到像素PX。旁路布线WR_CN可以经由内部有效区AAR_I延伸到与外部有效区AAR_L相邻的非有效区NAR(例如,外部的非有效区NAR)。由于其他的布线WR设置在旁路布线WR_CN穿过的有效区AAR中,因此旁路布线WR_CN被设计为避免与布线WR短路。因此,根据示例性实施例,旁路布线WR_CN中的一些可以由位于与有效区AAR的布线WR不同的层上的导电层制成。现在将参照其他附图描述多个布线的布置。
图7是示出根据示例性实施例的构成每个数据线的信号布线的布局视图。图8是沿图7的线VIII-VIII'截取的剖面视图。图9是沿图7的线IX-IX'截取的剖面视图。图10是沿图7的线X-X'截取的剖面视图。图11是沿图7的线XI-XI'截取的剖面视图。
图8示出了其中将多个非有效扇出布线NFW_1和NFW_2与多个信号布线SW(SW1和SW2)或连接布线CW(CW#1和CW#2)连接的内部布线接触部CNI的剖面。连接布线CW也可以被称为有效扇出布线。图9和图10示出了连接布线CW的局部剖面。图11示出了信号布线SW和连接布线CW在外部的非有效区NAR中连接的外部布线接触部的剖面。
参照图7至图11,显示装置1的显示面板10包括多个数据线DL(DL1和DL2)。数据线DL包括将第一数据信号提供给属于内部有效区AAR_I的像素PX的第一数据线DL1和将第二数据信号提供给属于外部有效区AAR_L的像素PX的第二数据线DL2。第一数据线DL1和第二数据线DL2可以通过使用多个导电层从焊盘部PDR连接到有效区AAR的像素PX。第一数据线DL1和第二数据线DL2可以沿第二方向DR2在整个有效区AAR上方间隔地布置。非有效区NAR可以设置在有效区AAR的第一方向DR1上的一侧,并且可包括焊盘部PDR。
如图7中所示,在示例性实施例中,非有效扇出布线NFW_1和NFW_2设置于在第一方向DR1上与内部有效区AAR_I相邻的非有效区NAR中,并且不设置于在第一方向DR1上与外部有效区AAR_L相邻的非有效区NAR中。例如,非有效扇出布线NFW_1和NFW_2可以设置在非有效区NAR的在第一方向DR1上与内部有效区AAR_I对齐(例如,重叠)但在第一方向DR1上不与外部有效区AAR_L对齐(例如,重叠)的区域中。另外,连接布线CW中的每个的第一延伸部CWV_1设置在内部有效区AAR_I中(而不设置在外部有效区AAR_L中),并且连接布线CW中的每个的第二延伸部CWV_2设置在外部有效区AAR_L(而不设置在内部有效区AAR_I中)。另外,连接布线CW中的每个的第三延伸部CWH设置在内部有效区AAR_I和外部有效区AAR_L这两者中,第三延伸部CWH的第一端在内部有效区AAR_I中与第一延伸部CWV_1接触,并且第三延伸部CWH的第二端在外部有效区AAR_L中与第二延伸部CWV_2接触。
第一数据线DL1和第二数据线DL2可以分别被分类为内部数据线和外部数据线。内部数据线可以是用于向位于内部有效区AAR_I中的像素PX提供数据信号的数据线,并且外部数据线可以是用于向位于外部有效区AAR_L中的像素PX提供数据信号的数据线。
数据线DL包括非有效扇出布线NFW_1和NFW_2以及信号布线SW(SW1和SW2)。一些数据线DL还可包括连接布线CW,而连接布线CW是连接非有效扇出布线NFW_1和NFW_2与信号布线SW的旁路布线WR_CN(参见图6)。
作为内部数据线的第一数据线DL1中的每个可包括第一非有效扇出布线NFW_1和第一信号布线SW1。第一非有效扇出布线NFW_1可以设置在内部的非有效区NAR中,并且第一信号布线SW1可以从内部的非有效区NAR延伸以穿越有效区AAR(即,内部有效区AAR_I)。
作为外部数据线的第二数据线DL2中的每个可包括第二非有效扇出布线NFW_2、第二信号布线SW2和连接布线CW。第二非有效扇出布线NFW_2可以设置在内部的非有效区NAR中,并且第二信号布线SW2可以从外部的非有效区NAR延伸以穿越与外部的非有效区NAR相邻的有效区AAR(即,外部有效区AAR_L)。
第一数据线DL1的第一信号布线SW1和第二数据线DL2的第二信号布线SW2可以电连接到设置在有效区AAR中的像素PX,并且可以将从非有效扇出布线NFW_1和NFW_2接收的数据信号传输到像素PX。即,信号布线SW1和SW2可以在第一方向DR1上跨过有效区AAR延伸并且可以连接到像素PX。
作为内部数据线的第一数据线DL1的第一非有效扇出布线NFW_1和第一信号布线SW1可以在位于与内部有效区AAR_I相邻的非有效区NAR中的内部布线接触部CNI中彼此连接。第一数据线DL1的第一非有效扇出布线NFW_1和第一信号布线SW1可以彼此直接接触。
作为外部数据线的第二数据线DL2的第二非有效扇出布线NFW_2和连接布线CW可以在位于与内部有效区AAR_I相邻的非有效区NAR中的内部布线接触部CNI中彼此连接。第二数据线DL2的第二非有效扇出布线NFW_2和第二信号布线SW2可以彼此直接接触。连接布线CW可以是穿过有效区AAR的有效扇出布线。
第二数据线DL2的连接布线CW和第二信号布线SW2可以在位于与外部有效区AAR_L相邻的非有效区NAR中的外部布线接触部中彼此连接。在外部布线接触部中,连接布线CW和第二信号布线SW2可以通过在第一方向DR1上与外部有效区AAR_L相邻的非有效区NAR中所设置的接触电极CNE连接。然而,本公开不限于此。例如,根据示例性实施例,连接布线CW和第二信号布线SW2可以在没有接触电极CNE的情况下在外部布线接触部中彼此直接接触。在这种情况下,在外部布线接触部中,每个接触布线CW和每个第二信号布线SW2中的至少一个可进一步包括与接触电极CNE的形状对应的结构(例如,在第二方向DR2上从布线延伸出的部分)。如图7中所示,在示例性实施例中,当利用接触电极CNE时,每个接触电极CNE可以连接到第二信号布线SW2和连接布线CW的第二延伸部CWV_2,从而将第三延伸部CWH的一端连接到外部有效区AAR_L中的第二信号布线SW2。
因此,在示例性实施例中,连接布线CW可以穿过有效区AAR的至少一部分,并且可以将非有效扇出布线(例如,NFW_1和NFW_2)中的一些与信号布线(例如,SW1和SW2)中的一些分别连接。
作为以上描述的内部数据线的第一数据线DL1是其第一非有效扇出布线NFW_1和第一信号布线SW1直接彼此连接而没有穿越有效区AAR的连接布线CW的数据线。因此,第一数据线DL1也可以被称为直接连接的数据线、直线数据线或直接数据线。相反,作为以上描述的外部数据线的第二数据线DL2是其第二非有效扇出布线NFW_2和第二信号布线SW2通过连接布线CW连接的数据线。因此,第二数据线DL2也可以被称为间接连接的数据线、迂回数据线或间接数据线。
如以上所描述的,布线WR可以在第一方向DR1上跨过有效区AAR延伸,并且旁路布线WR_CN被设计为避免在旁路布线WR_CN穿过的有效区AAR中与布线WR短路。因此,根据示例性实施例,连接布线CW中的每个可包括由设置在不同层上的导电层制成的多个延伸部CWV_1、CWV_2和CWH。连接布线CW中的每个可包括在第一方向DR1上延伸的第一延伸部CWV_1和第二延伸部CWV_2以及在与第一方向DR1相交的第二方向DR2上延伸的第三延伸部CWH。第一延伸部CWV_1和第二延伸部CWV_2可以由第一导电层制成,并且第三延伸部CWH可以由与第一导电层不同的第二导电层制成。以下将进一步详细描述这些不同的导电层。
第一延伸部CWV_1可以从与内部有效区AAR_I相邻的内部的非有效区NAR延伸到内部有效区AAR_I。第一延伸部CWV_1可以在内部布线接触部CNI中连接到第二非有效扇出布线NFW_2。第二延伸部CWV_2可以从与外部有效区AAR_L相邻的外部的非有效区NAR延伸到外部有效区AAR_L。第二延伸部CWV_2可以通过外部布线接触部中的接触电极CNE电连接到第二信号布线SW2。在显示面板10的有效区AAR的与非有效区NAR相邻的一部分中,与在第一方向DR1上延伸的第一信号布线SW1和第二信号布线SW2一起,连接布线CW的第一延伸部CWV_1和第二延伸部CWV_2可以交替布置。例如,第一信号布线SW1和第一延伸部CWV_1可以在内部有效区AAR_I中交替布置,并且第二信号布线SW2和第二延伸部CWV_2可以在外部有效区AAR_L中交替布置。
第三延伸部CWH可以设置在与非有效区NAR相邻的有效区AAR中。第三延伸部CWH可以在外部有效区AAR_L和内部有效区AAR_I中在第二方向DR2上延伸。第三延伸部CWH可以分别在内部有效区AAR_I和外部有效区AAR_L中电连接到第一延伸部CWV_1和第二延伸部CWV_2。
在一些示例性实施例中,第三延伸部CWH的一端可以在它与第一延伸部CWV_1的相交处通过穿透第四绝缘层124的第一接触孔CT1直接连接到第一延伸部CWV_1。第三延伸部CWH的另一端可以在它与第二延伸部CWV_2的相交处通过穿透第四绝缘层124的第二接触孔CT2直接连接到第二延伸部CWV_2。第一延伸部CWV_1和第二延伸部CWV_2中的每个可包括在它与第三延伸部CWH的相交处的具有宽的宽度的第一扩展部CE_1,并且可以通过在第一扩展部CE_1中形成的接触孔CT1或CT2接触第三延伸部CWH。第一延伸部CWV_1、第二延伸部CWV_2和第三延伸部CWH可以彼此连接,以使得每个第二数据线DL2的第二非有效扇出布线NFW_2和第二信号布线SW2能通过连接布线CW彼此电连接。
由于显示装置1包括多个第二数据线DL2,因此多个第二信号布线SW2可以设置在外部有效区AAR_L中。连接布线CW的数量可以对应于设置在外部有效区AAR_L中的第二数据线DL2的数量或第二信号布线SW2的数量。尽管在图7中设置了第一连接布线CW#1和第二连接布线CW#2,但是本公开不限于此。例如,根据示例性实施例,显示装置1可包括更多数量的连接布线CW。连接布线CW中的每个可以连接第二非有效扇出布线NFW_2和第二信号布线SW2。
如图7中所示,在示例性实施例中,第一连接布线CW#1的第三延伸部CWH在第二方向DR2上的长度小于第二连接布线CW#2的第三延伸部CWH在第二方向DR2上的长度。而且,如图7中所示,在示例性实施例中,第一连接布线CW#1的第一延伸部CWV_1在第一方向DR1上的长度小于第二连接布线CW#2的第一延伸部CWV_1在第一方向DR1上的长度。
当连接布线CW设置在有效区AAR的与非有效区NAR相邻的一部分中时,显示装置1可以被划分为设置有布线的区和未设置有布线的另一区。结果,可能出现由于反射率的差异而引起的从外部观看到显示装置1的以上部分的视觉缺陷。为了防止这种情况,根据示例性实施例,显示装置1还可包括设置在除了设置有连接布线CW的有效区AAR的部分之外的有效区AAR中的多个虚设布线DW(DWV和DWH(DWH_1和DWH_2))。在以下进一步详细描述虚设布线DW。在图7中,虚设布线DWV可以被顺序编号(例如,DWV#1、DWV#2),并且虚设布线DWH可以被顺序编号(例如,DWH#1、DWH#2、DWH#3)。如果虚设布线DW设置在整个有源区域AAR上方未设置连接布线CW的区中,则可以减小区之间的差异,从而防止从外部看到设置有连接布线CW的区。即,能改善可视性。
虚设布线DW可包括在有效区AAR中在第一方向DR1上延伸的第一虚设布线DWV(包括第一第一虚设布线DWV#1和第二第一虚设布线DWV#2),以及在第二方向DR2上延伸的第二虚设布线DWH_1和第三虚设布线DWH_2。虚设布线DW可以具有与连接布线CW基本上相同的形状,但是因为它们设置在整个有效区AAR上方,因此可以与连接布线CW区分开。
第一虚设布线DWV可以在整个有效区AAR上方在第一方向DR1上延伸,并且可以位于与连接布线CW的第一延伸部CWV_1和第二延伸部CWV_2相同的线上。例如,设置在内部有效区AAR_I中的第一虚设布线DWV可以沿第一延伸部CWV_1延伸的方向设置,并且设置在外部有效区AAR_L中的第一虚设布线DWV可以设置在第二延伸部CWV_2的延伸之上。第一虚设布线DWV可以与第一延伸部CWV_1和第二延伸部CWV_2分离并且间隔开(图7的CBV),并且可以电浮置。例如,在示例性实施例中,第一虚设布线DWV、第一延伸部CWV_1和第二延伸部CWV_2可以在第一方向DR1上延伸,在第一虚设布线DWV和第一延伸部CWV_1之间可以存在空间,并且在第一虚设布线DWV和第二延伸部CWV_2之间可以存在空间。此外,在示例性实施例中,第一虚设布线DWV可以与第三延伸部CWH或第二虚设布线DWH_1相交。
在第一方向DR1上测量的第一虚设布线DWV的长度可以彼此不同。如以上所描述的,连接布线CW可以在平面视图中围绕其他连接布线CW,并且它们各自的第一延伸部CWV_1和第二延伸部CWV_2可以具有不同的长度。与第一延伸部CWV_1和第二延伸部CWV_2并排设置的第一虚设布线DWV在第一方向DR1上的长度可以受到有效区AAR在第一方向DR1上的长度和第一延伸部CWV_1和第二延伸部CWV_2在第一方向DR1上的长度的影响。例如,与第一连接布线CW#1的第一延伸部CWV_1并排设置的第一虚设布线DWV在第一方向DR1上的长度可以大于与第二连接布线CW#2的第一延伸部CWV_1并排设置的第一虚设布线DWV在第一方向DR1上的长度。然而,本公开不限于此。例如,根据示例性实施例,第一虚设布线CWV的长度可以根据连接布线CW的第一延伸部CWV_1和第二延伸部CWV_2的长度而变化。
第二虚设布线DWH_1和第三虚设布线DWH_2可以在整个有效区AAR上方在第二方向DR2上延伸。第二虚设布线DWH_1可以在有效区AAR的与设置有连接布线CW的非有效区NAR相邻的一部分中位于与连接布线CW的第三延伸部CWH相同的线上。第三虚设布线DWH_2可以在有效区AAR的未设置有连接布线CW的一部分中在第二方向DR2上延伸。即,第三虚设布线DWH_2可以设置为不与连接布线CW的第一延伸部CWV_1和第二延伸部CWV_2相交。
第二虚设布线DWH_1可以在内部有效区AAR_I或外部有效区AAR_L中设置为在第二方向DR2上延伸,并且第三虚设布线DWH_2可以从外部有效区AAR_L延伸到内部有效区AAR_I。第二虚设布线DWH_1可以与第三延伸部CWH分离并且间隔开(图7的CBH),并且第二虚设布线DWH_1和第三虚设布线DWH_2可以电浮置。例如,在示例性实施例中,第二虚设布线DWH_1和第三延伸部CWH可以在第二方向DR2上延伸,并且在第二虚设布线DWH_1和第三延伸部CWH之间可以存在空间。
在具有一定宽度的有效区AAR中,第二虚设布线DWH_1可以在第二方向DR2上与连接布线CW的第三延伸部CWH并排设置,并且第三虚设布线DWH_2可以在未设置有第三延伸部CWH的区中在第二方向DR2上延伸。在示例性实施例中,在第二方向DR2上测量的第二虚设布线DWH_1和第三虚设布线DWH_2的长度可以彼此不同。由于第二虚设布线DWH_1在第二方向DR2上与第三延伸部CWH间隔开,因此第二虚设布线DWH_1在第二方向DR2上的长度可以小于第三虚设布线DWH_2在第二方向DR2上的长度。
第一第一虚设布线DWV#1可以与第一连接布线CW#1的第一延伸部CWV_1和第二延伸部CWV_2间隔开,但是可以位于与第一连接布线CW#1的第一延伸部CWV_1和第二延伸部CWV_2相同的线上。第二第一虚设布线DWV#2可以与第二连接布线CW#2的第一延伸部CWV_1和第二延伸部CWV_2间隔开,但是可以位于与第二连接布线CW#2的第一延伸部CWV_1和第二延伸部CWV_2相同的线上。第一第二虚设布线DWH#1可以与第一连接布线CW#1的第三延伸部CWH间隔开,但是可以位于与第一连接布线CW#1的第三延伸部CWH相同的线上,并且第二第二虚设布线DWH#2可以与第二连接布线CW#2的第三延伸部CWH间隔开,但是可以位于与第二连接布线CW#2的第三延伸部CWH相同的线上。
虚设布线DW可以在第一方向DR1和第二方向DR2上彼此相交,或者可以部分地与连接布线CW相交。例如,第一虚设布线DWV可以与第二虚设布线DWH_1和第三虚设布线DWH_2相交,并且第一虚设布线DWV和第二虚设布线DWH_1可以与连接布线CW相交。具有宽的宽度的第二扩展部CE_2可以形成在以上布线的每个相交处。然而,如稍后将描述的,在示例性实施例中,虚设布线DW可以由设置在不同层上的导电层制成,并且与在连接布线CW的延伸部CWV_1、CWV_2和CWH中不同,接触孔未形成在以上布线的每个相交处的第二扩展部CE_2中。另外,在示例性实施例中,虚设布线DW彼此不电连接,或者虚设布线DW与连接布线CW彼此不电连接。虚设布线DW可以以与作为有效区AAR的扇出布线的连接布线CW相似的图案来设置,以便减少仅将连接布线CW视为有效区AAR中的特定图案的情况。
非有效扇出布线NFW_1和NFW_2、信号布线SW1和SW2、连接布线CW以及虚设布线DW可以由位于不同层上的导电层制成。另外,根据示例性实施例,连接布线CW可包括由位于不同层上的导电层制成的多个延伸部CWV_1、CWV_2和CWH。例如,非有效扇出布线NFW_1和NFW_2可以由栅极导电层130和140制成,信号布线SW1和SW2可以由数据导电层160制成,并且连接布线CW可以由不同的数据导电层150和160制成。
例如,属于第一数据线DL1的第一非有效扇出布线NFW_1可以由第一栅极导电层130制成,并且属于第二数据线DL2的第二非有效扇出布线NFW_2可以由第二栅极导电层140制成。然而,本公开不限于此。例如,根据示例性实施例,第一非有效扇出布线NFW_1可以由第二栅极导电层140制成,并且第二非有效扇出布线NFW_2可以由第一栅极导电层130制成。
第一信号布线SW1和第二信号布线SW2可以均由第二数据导电层160制成。连接布线CW的第三延伸部CWH、第二虚设布线DWH_1和第三虚设布线DWH_2可以由第一数据导电层150制成,并且连接布线CW的第一延伸部CWV_1和第二延伸部CWV_2以及第一虚设布线DWV可以由第二数据导电层160制成。然而,本公开不限于此。例如,根据示例性实施例,可以将以上布线应用的导电层颠倒。
如图9中所示,在示例性实施例中,第一数据导电层150可以设置在第二数据导电层160下方。此外,如以上所记载的,术语“第一”、“第二”、“第三”等用于将一个元件与另一元件区分开,并且这些元件不受这些术语的限制。因此,在示例性实施例中,数据导电层160可以被称为第一数据导电层(或第一导电层),并且数据导电层150可以被称为第二数据导电层(或第二导电层)。
接触电极CNE可以由设置在与连接布线CW和第二信号布线SW2不同的层上的导电层制成。例如,根据示例性实施例,如附图中所示的,接触电极CNE可以由第二栅极导电层140制成,或者可以由第一栅极导电层130制成。
非有效扇出布线NFW_1和NFW_2可以连接到布线焊盘WR_PD,并且可以随着它们延伸到布线焊盘WR_PD而延伸到不同的导电层。例如,非有效扇出布线NFW_1和NFW_2中的每个可以使用第一数据导电层150或第二数据导电层160穿过弯折区BR,并且然后使用第一栅极导电层130或第二栅极导电层140在子区SR中延伸。布线焊盘WP_PD可包括栅极导电层130和140以及使用接触连接到栅极导电层130和140的数据导电层150和160。当布线的导电层在布线的一部分中改变为不同的导电层时,可以在布线的该部分中形成用于连接导电层的接触孔。
在有效区AAR中在第一方向DR1上延伸的信号布线SW1和SW2、第一延伸部CWV_1、第二延伸部CWV_2和第一虚设布线DWV可以由第二数据导电层160制成,并且在第二方向DR2上延伸的第三延伸部CWH和第二虚设布线DWH_1可以由第一数据导电层150制成。由于用于将数据信号传输到设置在外部有效区AAR_L中的第二信号布线SW2的连接布线CW设置在有效区AAR中,因此一些布线可以在彼此相交的方向上延伸。然而,由于在不同方向上延伸的布线由设置在显示装置1中的不同层上的导电层制成,因此能防止布线之间的短路。
图12是示出根据示例性实施例的设置在显示装置1的有效区AAR中的多个布线的布置的示意性布局视图。在图12中,为了描述的方便,示出了设置在有效区AAR中的多个连接布线CW和多个虚设布线DW的相对位置。尽管在其他附图中示出并且在图12中未示出,但是将理解的是,多个信号布线SW可以进一步设置在有效区AAR中。
参照图12,多个布线可以在显示装置1的有效区AAR中设置为彼此相交。设置有连接布线CW的有效扇出区AAR_F可以限定在有效区AAR的与设置有非有效扇出布线NFW_1和NFW_2的非有效区NAR相邻的一部分中。在除了有效扇出区AAR_F之外的主有效区AAR_M中,可以设置具有与连接布线CW相同的形状但不电连接到连接布线CW的虚设布线DW。然而,虚设布线DW中的一些也可以设置在有效扇出区AAR_F中。另外,如以上所描述的,信号布线SW1和SW2可以在整个有效区AAR中在第一方向DR1上延伸。
图13是示出根据示例性实施例的显示装置1的有效扇出区AAR_F中的信号布线SW1和SW2以及连接布线CW的布置的局部布局视图。图14是示出根据示例性实施例的显示装置1的主有效区AAR_M中的信号布线SW1和SW2以及连接布线CW的布置的局部布局视图。图15是沿图14的线XV-XV'截取的剖面视图。
在图13和图14中,示出了四行和八列的布线布置结构。图13示出了设置有连接布线CW的内部有效区AAR_I和第二外部有效区AAR_L2的布线布置。图14示出了未设置有连接布线CW的内部有效区AAR_I和第二外部有效区AAR_L2的布线布置。第一外部有效区AAR_L1和与第一外部有效区AAR_L1相邻的内部有效区AAR_I的布线布置可以与如图13和图14中所示的第二外部有效区AAR_L2和内部有效区AAR_I的布线布置基本上对称。
现在将参照图13至图15详细描述多个布线之间的连接关系。
信号布线SW1和SW2、连接布线CW和一些虚设布线DW设置在有效扇出区AAR_F中。八个非有效扇出布线NFW(编号为NFW#1、NFW#2、NFW#3、NFW#4、NFW#5、NFW#6、NFW#7、NFW#8)设置在内部的非有效区NAR中。从图13中的左侧起的第一非有效扇出布线NFW#1、第三非有效扇出布线NFW#3、第五非有效扇出布线NFW#5和第七非有效扇出布线NFW#7是属于第一数据线DL1的与第一信号布线SW1连接的第一非有效扇出布线NFW_1。连接到第一非有效扇出布线NFW#1、第三非有效扇出布线NFW#3、第五非有效扇出布线NFW#5和第七非有效扇出布线NFW#7的第一信号布线SW1可以在内部有效区AAR_I中在第一方向DR1上延伸,并且可以设置在有效扇出区AAR_F和主有效区AAR_M中。
从图13中的左侧起的第二非有效扇出布线NFW#2、第四非有效扇出布线NFW#4、第六非有效扇出布线NFW#6和第八非有效扇出布线NFW#8是属于第二数据线DL2的第二非有效扇出布线NFW_2。
作为外部数据线的第二数据线DL2的第二信号布线SW2可以连接到随着它们更远离内部有效区AAR_I而更远离它们设置的第二非有效扇出布线NFW_2。即,在外部数据线的第二信号布线SW2之中与内部有效区AAR_I相邻的第二信号布线SW2可以连接到相对靠近它们设置的第二非有效扇出布线NFW_2。当外部数据线的第二信号布线SW2更远离在第二方向DR2上的第一侧时,更靠近在第二方向DR2上的第二侧的第二非有效扇出布线NFW_2可以连接到第二信号布线SW2。在平面视图中,位于相对外侧的外部数据线的连接布线CW可以围绕位于以上外部数据线内部的外部数据线的连接布线CW。每个连接布线CW可以设置为在多个布线列WRC(编号为WRC#1、WRC#2、WRC#3、WRC#4、WRC#5、WRC#6、WRC#7、WRC#8)之间的空间或者在多个布线行WRR(编号为WRR#1、WRR#2、WRR#3、WRR#4)之间的空间中具有最短路径。因此,布线列WRC或布线行WRR可以顺序地用作每个连接布线CW的路径,而在中间没有被省略。
例如,第二非有效扇出布线NFW#2通过第一连接布线CW#1连接到设置在第四布线列WRC#4中的第二信号布线SW2。第一连接布线CW#1的第一延伸部CWV_1设置在第五布线列WRC#5中,并且第一连接布线CW#1的第二延伸部CWV_2设置在第四布线列WRC#4中。第一连接布线CW#1的第三延伸部CWH设置在第一布线行WRR#1中,使得一端通过第一接触孔CT1连接到第一延伸部CWV_1,并且另一端通过第二接触孔CT2连接到第二延伸部CWV_2。
第四非有效扇出布线NFW#4通过第二连接布线CW#2连接到设置在第三布线列WRC#3中的第二信号布线SW2。第二连接布线CW#2的第一延伸部CWV_1设置在第六布线列WRC#6中,并且第二连接布线CW#2的第二延伸部CWV_2设置在第三布线列WRC#3中。第二连接布线CW#2的第三延伸部CWH设置在第二布线行WRR#2中。
第六非有效扇出布线NFW#6通过第三连接布线CW#3连接到设置在第二布线列WRC#2中的第二信号布线SW2。第三连接布线CW#3的第一延伸部CWV_1设置在第七布线列WRC#7中,并且第三连接布线CW#3的第二延伸部CWV_2设置在第二布线列WRC#2中。第三连接布线CW#3的第三延伸部CWH设置在第三布线行WRR#3中。
第八非有效扇出布线NFW#8通过第四连接布线CW#4连接到设置在第一布线列WRC#1中的第二信号布线SW2。第四连接布线CW#4的第一延伸部CWV_1设置在第八布线列WRC#8中,并且第四连接布线CW#4的第二延伸部CWV_2设置在第一布线列WRC#1中。第四连接布线CW#4的第三延伸部CWH设置在第四布线行WRR#4中。
外部有效区AAR_L的第二信号布线SW2可以通过第一连接布线CW#1、第二连接布线CW#2、第三连接布线CW#3和第四连接布线CW#4电连接到第二非有效扇出布线NFW_2,以接收数据信号。
另外,可以在多个布线列WRC和多个布线行WRR中分别设置多个虚设布线DW。在第一方向DR1上延伸的多个第一虚设布线DWV可以分别设置在多个布线列WRC中。设置在第一布线列WRC#1至第八布线列WRC#8中的多个第一虚设布线DWV可以分别与第一连接布线CW#1至第四连接布线CW#4的第一延伸部CWV_1或第二延伸部CWV_2并排设置。在有效扇出区AAR_F中在第二方向DR2上延伸的多个第二虚设布线DWH_1可以分别设置在多个布线行WRR中。设置在第一布线行WRR#1至第四布线行WRR#4中的多个第二虚设布线DWH_1可以分别与第一连接布线CW#1至第四连接布线CW#4的第三延伸部CWH并排设置。
设置在有效扇出区AAR_F中的连接布线CW和虚设布线DW在第一方向DR1和第二方向DR2上相交。然而,由于连接布线CW和虚设布线DW包括由设置在不同层上的导电层制成的部分,因此能防止它们之间的短路。另外,由于还包括以与连接布线CW基本上相同的形状设置的虚设布线DW,因此可以防止由于有效扇出区AAR_F中的连接布线CW而引起的视觉缺陷。
此外,虚设布线DW也可以设置在未设置有连接布线CW的主有效区AAR_M中。多个第一虚设布线DWV可以分别在布线列WRC#1至WRC#8中在第一方向DR1上延伸,并且因此也设置在主有效区AAR_M中。在主有效区AAR_M中,设置有在第二方向DR2上延伸的第三虚设布线DWH_2。由于在主有效区AAR_M中未设置有连接布线CW,因此设置在第N布线行WRR#N至第(N+4)布线行WRR#N+4中的第三虚设布线DWH_2可以从外部有效区AAR_L延伸到内部有效区AAR_I。
如以上所描述的,虚设布线DW,例如,第一虚设布线DWV与第二虚设布线DWH_1或第三虚设布线DWH_2可以彼此相交(参见图14的第二扩展部CE_2)。然而,如以上所描述的,在示例性实施例中,虚设布线DW不彼此接触并且不彼此电连接。
根据示例性实施例的显示装置1在有效区AAR中包括连接布线CW,以传输电信号,并且包括虚设布线DW,以防止从外部看到连接布线CW。连接布线CW和虚设布线DW包括在第一方向DR1上延伸的部分和在第二方向DR2上延伸的部分,并且这些部分可以彼此相交。然而,在第一方向DR1上延伸的部分和在第二方向DR2上延伸的部分可以由设置在不同层上的导电层制成,并且根据需要仅一些布线可以彼此电连接。通过包括在有效区AAR中设置的连接布线CW作为用于向外部有效区AAR_L传输信号的扇出布线,显示装置1可以最小化或减小非有效区NAR的面积。另外,显示装置1可以通过包括设置在整个有效区AAR中的虚设布线DW来防止连接布线CW在一些区中被看作图案。
在下文中,将描述显示装置1的各种示例性实施例。
图16是示出根据示例性实施例的连接布线的连接的局部剖面视图。
参照图16,在根据示例性实施例的显示装置1中,连接布线CW的第三延伸部CWH、第二虚设布线DWH_1和第三虚设布线DWH_2(图16中未示出)可以设置在第一延伸部CWV_1、第二延伸部CWV_2、第一虚设布线DWV和第一信号布线SW1上面。显示装置1还可包括设置在第二数据导电层160上的第三数据导电层170。第三数据导电层170可包括连接布线CW的第三延伸部CWH、第二虚设布线DWH_1和第三虚设布线DWH_2。第二数据导电层160可包括第一延伸部CWV_1、第二延伸部CWV_2、第一虚设布线DWV和第一信号布线SW1。
第三数据导电层170设置在第五绝缘层125上。第三数据导电层170可以是第三源极/漏极导电层。第三数据导电层170可包括连接布线CW的第三延伸部CWH以及虚设布线DW之中的在第二方向DR2上延伸的第二虚设布线DWH_1和第三虚设布线DWH_2(图16中未示出)。
第三数据导电层170可包括选自例如铝(Al)、钼(Mo)、铂(Pt)、钯(Pd)、银(Ag)、镁(Mg)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)、钙(Ca)、钛(Ti)、钽(Ta)、钨(W)和铜(Cu)中的一种或多种金属。第三数据导电层170可以是单层或多层。第三数据导电层170可以由与第二数据导电层160相同的材料制成。然而,本公开不限于此。
第六绝缘层126设置在第三数据导电层170上。第六绝缘层126覆盖第三数据导电层170。第六绝缘层126可以是通孔层。第六绝缘层126可包括与第五绝缘层125相同的材料,或者可包括选自示例作为第五绝缘层125的材料的材料中的一种或多种材料
每个像素的像素电极181可以设置在第六绝缘层126上。
根据参照图16描述的示例性实施例,包括更多数量的数据导电层,并且设置在有效区AAR中并且在第二方向DR2上延伸的布线可以设置在沿第一方向DR1延伸的布线之上。连接布线CW的第三延伸部CWH可以通过穿透第五绝缘层125的第一接触孔CT1和第二接触孔CT2分别接触第一延伸部CWV_1和第二延伸部CWV_2。如以上所描述的,显示装置1的多个布线包括在第一方向DR1和第二方向DR2上延伸的布线,并且在第一方向DR1和第二方向DR2上延伸的布线可以设置在不同的导电层中以防止它们之间的短路。在根据示例性实施例的显示装置1中,在第一方向DR1上延伸的布线可以设置在沿第二方向DR2延伸的布线下方,并且可以比在第一方向DR1上延伸的布线高地设置以上布线通过其彼此接触的接触孔CT1和CT2。其他细节与以上描述的那些相同,并且因此,为了解释的便利,省略其进一步的详细描述。
图17是示出根据示例性实施例的显示装置1的有效扇出区AAR_F中的信号布线SW和连接布线CW的布置的局部布局视图。
参照图17,在根据示例性实施例的显示装置1中,连接布线CW和设置在外部有效区AAR_L1或AAR_L2中的第二信号布线SW2可以在有效区AAR中彼此直接连接。在根据示例性实施例的显示装置1中,每个连接布线CW不包括第二延伸部CWV_2,并且每个连接布线CW的第三延伸部CWH直接接触第二信号布线SW2。连接布线CW的第二延伸部CWV_2可以是在整个有效区AAR上方延伸的第一虚设布线DWV,并且连接布线CW的第三延伸部CWH可以通过在与第二信号布线SW2重叠的区中的第二接触孔CT2接触第二信号布线SW2。第二数据线DL2的第二信号布线SW2可以在有效区AAR中连接到连接布线CW。
每个连接布线CW的第三延伸部CWH可以具有在内部有效区AAR_I中与第一延伸部CWV_1接触的一端和在外部有效区AAR_L中与第二信号布线SW2接触的另一端。在示例性实施例中,每个连接布线CW的第三延伸部CWH可以与多个第一虚设布线DWV相交,并且在其与第一虚设布线DWV中的每个的相交处未形成接触孔。
当连接布线CW在与外部有效区AAR_L相邻的非有效区NAR中通过接触电极CNE与第二信号布线SW2电连接时,作为数据信号流过的旁路布线WR_CN的连接布线CW的长度会增加。随着旁路布线WR_CN的长度增加,旁路布线WR_CN的电阻增加,从而与其他相邻布线形成寄生电容器。在示例性实施例中,当第二数据线DL2的第二信号布线SW2在有效区AAR中连接到连接布线CW时,旁路布线WR_CN的长度减小。相应地,减小了旁路布线WR_CN的电阻,从而减小了与其他相邻布线形成的寄生电容器。
作为在第一方向DR1上延伸的布线,连接布线CW的第一延伸部CWV_1和第一虚设布线DWV可包括在它们与在第二方向DR2上延伸的第三延伸部CWH或第二虚设布线DWH_1的相交处的具有宽的宽度的第二扩展部CE_2。由于第二信号布线SW2和第一虚设布线DWV设置在相同的第二数据导电层160中,因此当第三延伸部CWH直接接触第二信号布线SW2时,在与第二信号布线SW2相邻的第一虚设布线DWV的第二扩展部CE_2和第二信号布线SW2之间可能发生干扰。根据示例性实施例,显示装置1还可包括从连接布线CW的第三延伸部CWH在第一方向DR1上突出的布线突起CWB(参见图18)。第二信号布线SW2可以接触从第三延伸部CWH突出的布线突起CWB,并且可以防止或减少第二信号布线SW2和第一虚设布线DWV的第二扩展部CE_2之间的干扰。
图18是示出根据示例性实施例的连接布线CW和数据线之间的连接部的局部布局视图。图19是沿图18的线A-A'截取的剖面视图。
参照图18和图19,连接布线CW的第三延伸部CWH还可包括在与第二信号布线SW2部分重叠的区中在第一方向DR1上分支的布线突起CWB。与第三延伸部CWH相同,布线突起CWB可以设置在第一数据导电层150中。布线突起CWB可以在与第二信号布线SW2重叠的区中通过穿透第四绝缘层124的第二接触孔CT2接触第二信号布线SW2。
第三延伸部CWH可以与第一虚设布线DWV的第二扩展部CE_2相交,同时与第二信号布线SW2相交。第一虚设布线DWV包括在其与第三延伸部CWH的相交处形成的第二扩展部CE_2。当第二信号布线SW2包括在其与第三延伸部CWH的相交处的具有宽的宽度的扩展部时,第一虚设布线DWV的第二扩展部CE_2可以干扰第二信号布线SW2的扩展部。由于第二信号布线SW2和第一虚设布线DWV分别由设置在相同的层上的导电层制成,并且第一虚设布线DWV的第二扩展部CE_2和第二信号布线SW2彼此相邻地设置,因此形成第二信号布线SW2的扩展部的空间可能不足。可替代地,寄生电容器可以随着信号传输而在相邻扩展部之间形成。
根据示例性实施例,显示装置1包括从第三延伸部CWH在第一方向DR1上延伸的布线突起CWB,并且第二信号布线SW2可以接触第三延伸部CWH的布线突起CWB。第二接触孔CT2可以形成在第二信号布线SW2和布线突起CWB重叠的区中,并且第二信号布线SW2可以在相对于第一虚设布线DWV的第二扩展部CE_2交错的区中接触布线突起CWB。相应地,第二信号布线SW2可以在不受设置在与第二信号布线SW2相同的层上的第一虚设布线DWV的第二扩展部CE_2的干扰的情况下确保用于形成第二接触孔CT2的空间。
当仅在连接布线CW的第三延伸部CWH与第二信号布线SW2重叠的区中形成布线突起CWB时,可能发生仅位于有效扇出区AAR_F的一部分中的布线突起CWB被看作图案的视觉缺陷。为了防止或减少这个影响,还可包括设置在与连接布线CW的第三延伸部CWH相同的层上但与第三延伸部CWH分离的虚设图案DWP。虚设图案DWP可以设置在内部有效区AAR_L中与第一信号布线SW1重叠的区中,但是可以与第三延伸部CWH分离并且间隔开。虚设图案DWP可以通过形成在与第一信号布线SW1重叠的区中的第三接触孔CT3电连接到第一信号布线SW1。虚设图案DWP可以具有与连接到第三延伸部CWH的布线突起CWB基本上相同的形状,但是与布线突起CWB的不同之处在于,虚设图案DWP在内部有效区AAR_I中与第三延伸部CWH分离。虚设图案DWP可以设置为防止或减少设置在外部有效区AAR_L中的第三延伸部CWH的布线突起CWB被看作特定图案的视觉缺陷。
在根据示例性实施例的显示装置1中,由于连接布线CW和第二信号布线SW2在外部有效区AAR_L中直接彼此连接,因此能减少作为旁路布线WR_CN的连接布线CW的电阻,并且能防止寄生电容器的形成。
图20是示出根据示例性实施例的连接布线CW与数据线之间的连接部的局部布局视图。图21是沿图20的线B-B'截取的剖面视图。
参照图20和图21,在示例性实施例中,连接布线CW的第三延伸部CWH可以通过布线突起CWB直接连接到第二信号布线SW2,但是第二信号布线SW2可以通过第二延伸部CWV_2的第三扩展部CE_3直接连接到第二延伸部CWV_2。参照图20和图21描述的示例性实施例与图18的示例性实施例的不同之处在于,连接布线CW包括第二延伸部CWV_2,并且第二延伸部CWV_2和第三延伸部CWH中的每个与第二信号布线SW2直接连接。
如以上所描述的,在显示装置1中,连接布线CW和第二信号布线SW2可以在有效区AAR中彼此直接接触。第二信号布线SW2可以在接触第三延伸部CWH的同时直接连接到第二延伸部CWV_2。第二信号布线SW2和第二延伸部CWV_2可以分别由设置在相同的层上的导电层制成,并且第二延伸部CWV_2可以通过具有宽的宽度的第三扩展部CE_3直接连接到第二信号布线SW2。显示装置1可以配置为使得在第二延伸部CWV_2未被设置为浮置的虚设布线的同时,减小作为旁路布线WR_CN的连接布线CW的长度。例如,当设置在有效区AAR中的多个布线交替布置时,仅在不同结构中形成一些布线在工艺方面可能是不利的。在示例性实施例中,由于连接布线CW包括第一延伸部CWV_1和第二延伸部CWV_2,因此内部有效区AAR_I和外部有效区AAR_L彼此对称地构造。另外,由于连接布线CW部分地直接连接到第二信号布线SW2,因此能获得布线电阻减小和工艺优势这两者。
图22是示出根据示例性实施例的有效扇出区AAR_F中的信号布线SW和连接布线CW的布置的局部布局视图。
参照图22,在设置在有效扇出区AAR_F中的连接布线CW中,与非有效区NAR相邻地设置的第三延伸部CWH的长度可以大于与主有效区AAR_M相邻地设置的第三延伸部CWH的长度。在根据图22的示例性实施例中,任何一个连接布线CW不围绕另一连接布线CW。
例如,与在图13的示例性实施例中不同,第一连接布线CW#1的第三延伸部CWH设置在第四布线行WRR#4中,第二连接布线CW#2的第三延伸部CWH设置在第三布线行WRR#3中,第三连接布线CW#3的第三延伸部CWH设置在第二布线行WRR#2中,并且第四连接布线CW#4的第三延伸部CWH设置在第一布线行WRR#1中。相反,第一连接布线CW#1至第四连接布线CW#4中的每个的第一延伸部CWV_1和第二延伸部CWV_2可以以与图13的示例性实施例相同的方式设置。相应地,作为有效扇出布线的连接布线CW的布置结构可以与图13的布置结构不同。
从第一连接布线CW#1朝着第四连接布线CW#4,第三延伸部CWH的长度可以增加,但是第一延伸部CWV_1和第二延伸部CWV_2的长度可以减小。相应地,每个连接布线CW的第一延伸部CWV_1、第二延伸部CWV_2和第三延伸部CWH的长度之和可以基本上相等。
在示例性实施例中,第一连接布线CW#1的第一延伸部CWV_1在第一方向DR1上的长度大于第二连接布线CW#2的第一延伸部CWV_1在第一方向DR1上的长度。
当任何一个连接布线CW围绕另一连接布线CW时,外部连接布线CW的长度可以大于内部连接布线CW的长度。如以上所描述的,随着作为旁路布线WR_CN的连接布线CW的长度增加,连接布线CW的电阻会增加。另外,当连接布线CW的长度不同时,连接布线CW可以具有不同的电阻。在这种情况下,驱动器芯片可被附加地映射到外部有效区AAR_L的第二数据线DL2。
在每个连接布线CW中,由于在第一方向DR1上延伸的第一延伸部CWV_1和第二延伸部CWV_2以及在第二方向DR2上延伸的第三延伸部CWH由设置在不同层上的导电层制成,因此能相对自由地设计这些部分的布置。
根据示例性实施例,与内部有效区AAR_I和外部有效区AAR_L之间的边界相邻的连接布线CW的第一延伸部CWV_1可以长于其他连接布线CW的第一延伸部CWV_1。每个连接布线CW的第一延伸部CWV_1、第二延伸部CWV_2和第三延伸部CWH之和可以基本上相等,并且连接布线CW可以被设计为具有相同的布线电阻。相应地,能利用通用驱动器芯片而无需驱动器芯片的到外部有效区AAR_L的第二数据线DL2的附加映射。
图23是示出根据示例性实施例的有效扇出区AAR_F中的信号布线SW和连接布线CW的布置的局部布局视图。图24是沿图23的线C-C'截取的剖面视图。
每个连接布线CW包括第一接触孔CT1和第二接触孔CT2,第一延伸部CWV_1和第三延伸部CWH通过第一接触孔CT1连接,第三延伸部CWH和第二延伸部CWV_2通过第二接触孔CT2连接。在示例性实施例中,在有效区AAR的整个表面上方,第一接触孔CT1和第二接触孔CT2可以设置在有效扇出区AAR_F中,并且不设置在主有效区AAR_M中。每个连接布线CW的与第一接触孔CT1和第二接触孔CT2重叠的部分凹入或者处于比其他部分低的高度。因此,当从外部观看显示面板10时,可以改变从外部入射的光的反射率,并且可以沿在有效扇出区AAR_F中设置第一接触孔CT1和第二接触孔CT2的部分看到特定图案。为了防止这种情况,根据示例性实施例,可以在未设置有连接布线CW的第一接触孔CT1和第二接触孔CT2并且与其他布线相交的区中形成多个虚设孔CTD。
例如,如图23中所示,在示例性实施例中,虚设孔CTD可以设置在第一虚设布线DWV和第三延伸部CWH的相交处或者在第一虚设布线DWV和第二虚设布线DWH_1的相交处,并且第一虚设布线DWV不接触第三延伸部CWH或第二虚设布线DWH_1。
参照图23和图24,作为在第一方向DR1上延伸的布线的第一延伸部CWV_1和第二延伸部CWV_2可包括在它们与作为在第二方向DR2上延伸的布线的第三延伸部CWH的相交处的具有宽的宽度的第一扩展部CE_1。第一延伸部CWV_1、第二延伸部CWV_2和第一虚设布线DWV可包括在它们与第三延伸部CWH和第二虚设布线DWH_1的相交处的具有宽的宽度的第二扩展部CE_2。第一扩展部CE_1和第二扩展部CE_2可以以规则的间隔布置在整个有效区AAR上方。
形成在第一扩展部CE_1中的第一接触孔CT1和第二接触孔CT2可以穿透第四绝缘层124以暴露设置在第四绝缘层124下方的第一数据导电层150的部分。设置为与每个第一接触孔CT1或每个第二接触孔CT2对应的第二数据导电层160,例如,第一延伸部CWV_1或第二延伸部CWV_2的第一扩展部CE_1,可以具有与每个接触孔CT1或CT2对应的部分凹入的台阶。在第二数据导电层160中包括的布线中形成的台阶可以导致当从外部观看显示装置1时台阶被看作图案的视觉缺陷。
为了防止由于仅在第一扩展部CE_1中形成的接触孔CT1和CT2而引起的台阶被看作有效扇出区AAR_F中的图案,显示装置1可包括设置为也在与第一扩展部CE_1以规则的间隔布置的第二扩展部CE_2中形成台阶的虚设孔CTD。
虚设孔CTD可以形成为使得设置在第二数据导电层160下方的第四绝缘层124的上表面的部分凹入。虚设孔CTD可以形成为与设置有第二扩展部CE_2的区对应,并且第二扩展部CE_2中的每个可以具有与虚设孔CTD对应的部分凹入的台阶。然而,由于虚设孔CTD与第二扩展部CE_2重叠,因此它们可以与设置在虚设孔CTD下方的第一数据导电层150的布线重叠。因此,虚设孔CTD可以形成为使得仅第四绝缘层124的上表面的部分凹入,以防止第二数据导电层160的布线与第一数据导电层150的布线接触,并且虚设孔CTD可以形成为不暴露第一数据导电层150的布线。
形成在第一扩展部CE_1中的台阶和形成在第二扩展部CE_2中的台阶可以在整个有效区AAR上方以规则的间隔布置。由于除了有效扇出区AAR_F之外,虚设孔CTD还以规则的间隔设置在主有效区AAR_M中,因此能预防或减少由于仅在有效扇出区AAR_F中设置接触孔CT1和CT2而引起的视觉缺陷。
图25是根据示例性实施例的虚设孔CTD的剖面视图。
参照图25,第四绝缘层124可包括在与在设置在第二数据导电层160中的布线中形成的第二扩展部CE_2重叠的区中形成的虚设孔CTD。在一些情况下,虚设孔CTD不与设置在第一数据导电层150中的布线重叠。虚设孔CTD可以穿透第四绝缘层124以暴露设置在第四绝缘层124下方的绝缘层(例如,第三绝缘层123)。在根据示例性实施例的显示装置1中,虚设孔CTD形成得更深以完全穿透第四绝缘层124。虚设孔CTD可以具有与第一接触孔CT1或第二接触孔CT2的形状相似的形状,并且基本上相同形状的台阶可以形成在设置在第二数据导电层160中的布线中。相应地,能进一步防止或减少由于仅在有效扇出区AAR_F中设置接触孔CT1和CT2而引起的视觉缺陷。
图26是示出根据示例性实施例的有效扇出区AAR_F中的信号布线SW和连接布线CW的布置的局部布局视图。
参照图26,与在连接布线CW中的布线重叠的区中形成的第一接触孔CT1和第二接触孔CT2相同,连接布线CW的多个延伸部CWV_1、CWV_2和CWH与虚设布线DWV和DWH之间的断开部CBV(例如,CBV_1、CBV_2、CBV_3)和CBH(例如,CBH_1、CBH_2)也可以被看作特定图案。为了防止看到这些图案,连接布线CW的延伸部CWV_1、CWV_2和CWH与虚设布线DWV和DWH之间的断开部CBV和CBH可以以不规则的间隔随机布置。
在第一方向DR1上延伸的布线包括第一延伸部CWV_1、第二延伸部CWV_2和第一虚设布线DWV。在第二方向DR2上延伸的布线包括第三延伸部CWH、第二虚设布线DWH_1和第三虚设布线DWH_2(图26中未示出)。作为连接布线CW的第一延伸部CWV_1、第二延伸部CWV_2和第三延伸部CWH可以在断开部CBV和CBH处分别与第一虚设布线DWV和第二虚设布线DWH_1分离并且间隔开。在第一方向DR1上延伸的布线之间的第一断开部CBV可以与第一延伸部CWV_1或第二延伸部CWV_2的第一扩展部CE_1相邻地设置。例如,第一第一断开部CBV_1可以与第一连接布线CW#1的第一延伸部CWV_1的第一扩展部CE_1相邻地设置。第二第一断开部CBV_2可以与第一连接布线CW#1的第二延伸部CWV_2的第一扩展部CE_1间隔开。第一第一断开部CBV_1和第二第一断开部CBV_2可以在第二布线行WRR#2中但是在距相邻的第一布线行WRR#1的第三延伸部CWH的不同距离处设置。另外,第一连接布线CW#1的第一延伸部CWV_1和第二延伸部CWV_2可以具有不同的长度。
类似地,第三第一断开部CBV_3可以与第二连接布线CW#2的第二延伸部CWV_2的第一扩展部CE_1间隔开,并且第三第一断开部CBV_3和相邻的第二布线行WRR#2的第三延伸部CWH之间的距离可以与第一第一断开部CBV_1和相邻的第一布线行WRR#1的第三延伸部CWH之间的距离不同。另外,第二断开部CBH_1和CBH_2可以设置在距相邻的布线列WRC的第一延伸部CWV_1或第二延伸部CWV_2的不同距离处。由于设置在整个有效区AAR上方的断开部CBV和CBH被随机地而不是规则地布置,因此能防止或减少断开部CBV和CBH在有效扇出区AAR_F中被看作图案的视觉缺陷。
图27是示出根据示例性实施例的有效扇出区AAR_F中的信号布线SW和连接布线CW的布置的局部布局视图。图28是示出根据示例性实施例的有效扇出区AAR_F中的信号布线SW和连接布线CW的布置的局部布局视图。
参照图27和图28,根据示例性实施例的显示装置1的每个连接布线CW可包括一个或多个第一延伸部CWV_1、一个或多个第二延伸部CWV_2以及一个或多个第三延伸部CWH。相应地,连接第二非有效扇出布线NFW_2和设置在外部有效区AAR_L1或AAR_L2中的第二信号布线SW2的每个连接布线CW可包括更多数量的相同延伸部。
例如,设置在第八布线列WRC#8中的第二非有效扇出布线NFW_2(图27和图28中未示出)可以通过一个连接布线CW连接到设置在第一布线列WRC#1中的第二信号布线SW2。
连接布线CW可以在第一布线行WRR#1至第四布线行WRR#4中的每个中包括一个第一延伸部CWV_1和一个第二延伸部CWV_2。设置在相同的行中的第一延伸部CWV_1和第二延伸部CWV_2可以具有相同的长度。一个第一延伸部CWV_1和一个第二延伸部CWV_2均可以具有基本上等于在第一方向DR1上测量的一个布线行WRR的宽度的长度。另外,连接布线CW可在第一布线行WRR#1至第三布线行WRR#3中的每个中包括两个第三延伸部CWH,并且在第四布线行WRR#4中包括一个第三延伸部CWH。一个连接布线CW可以通过包括多个第一延伸部CWV_1、多个第二延伸部CWV_2和多个第三延伸部CWH而以阶梯结构设置在有效扇出区AAR_F中。
在图27的显示装置1中,通过包括多个第一延伸部CWV_1、多个第二延伸部CWV_2和多个第三延伸部CWH,连接布线CW通过接触电极CNE连接到第二信号布线SW2。在图28的显示装置1中,连接布线CW通过包括多个第一延伸部CWV_1、多个第二延伸部CWV_2和多个第三延伸部CWH而在有效区AAR中直接连接到第二信号布线SW2。其他细节与以上描述的那些相同,并且因此,为了解释的便利,省略了其进一步的详细描述。
图29是根据示例性实施例的显示装置2的透视图。图30是图29的显示装置2的平面视图。图29和图30示出了显示装置2能作为多面显示装置来应用。
参照图29和图30,根据示例性实施例的显示装置2包括前有效区AAR0、侧有效区AAR1至AAR4以及拐角区C1至C4。
前有效区AAR0和侧有效区AAR1至AAR4可以构成显示图像的有效区AAR。侧有效区AAR1至AAR4可以相对于前有效区AAR0以约30度至约120度的角度弯折。
拐角区C1至C4可以位于侧有效区AAR1至AAR4之间。拐角区C1至C4可包括分别位于第一侧有效区AAR1至第四侧有效区AAR4之间的第一拐角区C1至第四拐角区C4。第一拐角区C1至第四拐角区C4可以分别与前有效区AAR0的长边和短边相接时所处的四个拐角相邻设置。除了它们的位置之外,第一拐角区C1至第四拐角区C4在它们的功能或构造上可以基本上相同。拐角区C1至C4可以构成不显示图像的非有效区NAR,并且可以提供布线穿过的空间。
在示例性实施例中,如以上参照图6所描述的,焊盘部PDR的宽度小于整个有效区AAR的宽度。因此,直线布线可以用于将信号传输到在第一方向DR1上与布置有从焊盘部PDR延伸出的布线WR的区重叠的第一侧有效区AAR1、前有效区AAR0和第三侧有效区AAR3。然而,难以在非有效区NAR中确保用于直线布线的空间,以将信号传输到第二侧有效区AAR2或第四侧有效区AAR4。在第二侧有效区AAR2或第四侧有效区AAR4的情况下,如以上所描述的,可以使用穿过有效区AAR的旁路布线WR_CN,通过迂回布线来传输信号。由于以上已详细描述了针对其的具体方法,因此为了解释的便利,省略了其多余的描述。
根据示例性实施例的显示装置包括设置在有效区中的作为旁路布线的连接布线,并且每个连接布线的在不同方向上延伸的布线由设置在不同层上的导电层制成。连接布线可以连接到非有效扇出布线,并且在穿过有效区之后连接到信号布线。在显示装置中,由于每个连接布线的在不同方向上延伸的布线设置在不同的层上,因此能防止布线之间的短路。另外,由于连接布线穿过有效区,因此能最小化或减小非有效区的面积。
此外,根据示例性实施例的显示装置包括以与连接布线基本上相同的图案设置的多个虚设布线。因此,可以防止或减少连接布线(例如,旁路布线)在设置有它们的区中被看作图案的视觉缺陷。
尽管已参照本发明的示例性实施例具体示出并且描述了本发明,但是本领域普通技术人员将理解的是,在不脱离由随附的权利要求书所限定的本发明的精神和范围的情况下,可以在其中进行形式和细节上的各种改变。

Claims (25)

1.一种显示装置,包括:
多个非有效扇出布线,设置在所述显示装置的非有效区中并且连接到所述显示装置的焊盘部,
其中,所述显示装置还包括有效区,所述有效区包括布置成矩阵的多个像素,所述多个像素通过多个数据线接收多个数据信号,
其中,所述非有效区设置在所述有效区的第一方向上的一侧,
并且包括所述焊盘部;
多个信号布线,在所述第一方向上跨过所述有效区延伸并且连接到所述多个像素;以及
多个连接布线,穿过所述有效区的至少一部分并且将所述多个非有效扇出布线中的一些非有效扇出布线和所述多个信号布线中的一些信号布线分别连接,
其中,所述多个连接布线中的每个包括:由第一导电层制成的第一延伸部和第二延伸部以及由与所述第一导电层不同的第二导电层制成的第三延伸部,并且
所述第一延伸部和所述第二延伸部在所述第一方向上延伸,并且所述第三延伸部在与所述第一方向相交的第二方向上延伸。
2.根据权利要求1所述的显示装置,其中,所述多个信号布线由所述第一导电层制成,并且所述第二导电层设置在所述第一导电层下方。
3.根据权利要求1所述的显示装置,还包括:
第一虚设布线,在所述有效区中在所述第一方向上延伸并且由所述第一导电层制成;以及
第二虚设布线,在所述有效区中在所述第二方向上延伸并且由所述第二导电层制成。
4.根据权利要求3所述的显示装置,其中,所述第一虚设布线沿所述第一方向设置,并且与所述第一延伸部和所述第二延伸部分离,并且
所述第二虚设布线沿所述第二方向设置,并且与所述第三延伸部分离。
5.根据权利要求4所述的显示装置,其中,所述第一虚设布线与所述第三延伸部或所述第二虚设布线相交。
6.根据权利要求5所述的显示装置,还包括:
多个虚设孔,设置在所述第一虚设布线与所述第三延伸部的相交处,或设置在所述第一延伸部和所述第二延伸部与所述第二虚设布线的相交处,
其中,所述第一虚设布线不与所述第三延伸部接触或者所述第一延伸部和所述第二延伸部不与所述第二虚设布线接触。
7.根据权利要求4所述的显示装置,还包括:
第三虚设布线,设置在所述有效区中,在所述第二方向上延伸,并且与所述多个信号布线和包括所述第一虚设布线的多个第一虚设布线相交,
其中,所述第三虚设布线不与所述第一延伸部和所述第二延伸部相交。
8.根据权利要求7所述的显示装置,其中,所述第二虚设布线在所述第二方向上的长度小于所述第三虚设布线在所述第二方向上的长度。
9.根据权利要求1所述的显示装置,其中,所述有效区被划分为内部有效区和外部有效区,
所述多个非有效扇出布线设置于在所述第一方向上与所述内部有效区相邻的所述非有效区中,并且不设置于在所述第一方向上与所述外部有效区相邻的所述非有效区中,并且
所述多个连接布线中的每个的所述第一延伸部设置在所述内部有效区中,并且所述多个连接布线中的每个的所述第二延伸部设置在所述外部有效区中。
10.根据权利要求9所述的显示装置,其中,所述第三延伸部设置在所述内部有效区和所述外部有效区中,并且
所述第三延伸部的第一端在所述内部有效区中与所述第一延伸部接触,并且所述第三延伸部的第二端在所述外部有效区中与所述第二延伸部接触。
11.根据权利要求9所述的显示装置,其中,所述多个信号布线包括设置在所述内部有效区中的第一信号布线和设置在所述外部有效区中的第二信号布线,并且
所述多个非有效扇出布线包括连接到所述第一信号布线的第一非有效扇出布线和连接到所述多个连接布线中的一个连接布线的第二非有效扇出布线。
12.根据权利要求11所述的显示装置,还包括:
接触电极,设置于在所述第一方向上与所述外部有效区相邻的所述非有效区中,并且连接到所述第二信号布线和所述多个连接布线中的一个连接布线的所述第二延伸部中的每一者。
13.根据权利要求11所述的显示装置,其中,所述第三延伸部的第一端在所述内部有效区中接触所述第一延伸部,并且所述第三延伸部的第二端在所述外部有效区中连接到所述第二信号布线。
14.根据权利要求13所述的显示装置,其中,所述第三延伸部还包括布线突起,所述布线突起与所述第二信号布线部分重叠并且在所述第一方向上从所述第三延伸部突出;并且
所述布线突起接触所述第二信号布线。
15.根据权利要求11所述的显示装置,其中,将所述第二非有效扇出布线和所述第二信号布线进行连接的所述多个连接布线中的所述一个连接布线包括一个或多个第一延伸部和一个或多个第二延伸部。
16.根据权利要求1所述的显示装置,其中,所述多个连接布线包括第一连接布线和第二连接布线,并且
所述第一连接布线的所述第三延伸部在所述第二方向上的长度小于所述第二连接布线的所述第三延伸部在所述第二方向上的长度。
17.根据权利要求16所述的显示装置,其中,所述第一连接布线的所述第一延伸部在所述第一方向上的长度小于所述第二连接布线的所述第一延伸部在所述第一方向上的长度。
18.根据权利要求16所述的显示装置,其中,所述第一连接布线的所述第一延伸部在所述第一方向上的长度大于所述第二连接布线的所述第一延伸部在所述第一方向上的长度。
19.根据权利要求1所述的显示装置,其中,所述第二导电层设置在所述第一导电层上方。
20.一种显示装置,包括:
多个非有效扇出布线,设置在所述显示装置的非有效区中,并且包括沿与第一方向相交的第二方向交替布置的第一非有效扇出布线和第二非有效扇出布线,
其中,所述非有效区设置在有效区的所述第一方向的一侧;
多个信号布线,包括第一信号布线和第二信号布线,所述第一信号布线在所述第一方向上延伸,并且设置在所述有效区中的在所述第一方向上与所述多个非有效扇出布线相邻的内部有效区中,所述第二信号布线在所述第一方向上延伸,并且设置在所述有效区中的在所述第一方向上与所述多个非有效扇出布线不相邻的外部有效区中;以及
多个有效扇出布线,穿过所述有效区,
其中,所述多个有效扇出布线中的每个包括:在所述内部有效区中在所述第一方向上延伸的第一延伸部、在所述外部有效区中在所述第一方向上延伸的第二延伸部和在所述第二方向上延伸的第三延伸部,
所述多个信号布线、所述第一延伸部和所述第二延伸部由第一导电层制成,并且所述第三延伸部由与所述第一导电层不同的第二导电层制成,
所述第一信号布线连接到所述第一非有效扇出布线以形成第一数据线,并且
所述第二信号布线通过所述多个有效扇出布线中的一个有效扇出布线连接到所述第二非有效扇出布线以形成第二数据线。
21.根据权利要求20所述的显示装置,其中,所述第三延伸部的第一端在所述内部有效区中与所述第一延伸部接触,并且所述第三延伸部的第二端在所述外部有效区中与所述第二延伸部接触。
22.根据权利要求21所述的显示装置,其中,包括所述第二信号布线的多个第二信号布线中的一些第二信号布线与所述第三延伸部相交并且不接触所述第三延伸部。
23.根据权利要求21所述的显示装置,其中,所述多个有效扇出布线包括第一有效扇出布线和围绕所述第一有效扇出布线的第二有效扇出布线,并且
所述第一有效扇出布线的所述第三延伸部在所述第二方向上的长度小于所述第二有效扇出布线的所述第三延伸部在所述第二方向上的长度。
24.根据权利要求20所述的显示装置,还包括:
第一虚设布线,在所述有效区中在所述第一方向上延伸并且由所述第一导电层制成;以及
第二虚设布线和第三虚设布线,在所述有效区中在所述第二方向上延伸并且由所述第二导电层制成。
25.根据权利要求24所述的显示装置,其中,所述第一虚设布线沿所述第一方向设置,并且所述第一虚设布线与所述第一延伸部和所述第二延伸部分离,并且
所述第二虚设布线沿所述第二方向设置,并且所述第二虚设布线与所述第三延伸部分离。
CN202110175660.3A 2020-02-18 2021-02-09 显示装置 Pending CN113345934A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020200019528A KR20210105462A (ko) 2020-02-18 2020-02-18 표시 장치
KR10-2020-0019528 2020-02-18

Publications (1)

Publication Number Publication Date
CN113345934A true CN113345934A (zh) 2021-09-03

Family

ID=77272827

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110175660.3A Pending CN113345934A (zh) 2020-02-18 2021-02-09 显示装置

Country Status (3)

Country Link
US (3) US11482591B2 (zh)
KR (1) KR20210105462A (zh)
CN (1) CN113345934A (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210105462A (ko) 2020-02-18 2021-08-27 삼성디스플레이 주식회사 표시 장치
JP2022152394A (ja) * 2021-03-29 2022-10-12 セイコーエプソン株式会社 光学モジュールおよび画像表示装置
CN114283696A (zh) * 2022-02-09 2022-04-05 武汉天马微电子有限公司 一种显示面板及显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102367954B1 (ko) * 2014-12-19 2022-02-25 삼성디스플레이 주식회사 유기 발광 표시 장치
EP4386734A1 (en) 2016-01-21 2024-06-19 Apple Inc. Power and data routing structures for organic light-emitting diode displays
CN107305757A (zh) * 2016-04-21 2017-10-31 瀚宇彩晶股份有限公司 显示装置
CN106057820B (zh) 2016-07-21 2019-04-30 京东方科技集团股份有限公司 阵列基板及其制备方法、显示面板、显示装置
KR20180051739A (ko) * 2016-11-08 2018-05-17 삼성디스플레이 주식회사 표시 장치
KR102326386B1 (ko) 2017-05-11 2021-11-15 삼성디스플레이 주식회사 표시 장치
KR102640726B1 (ko) * 2018-04-18 2024-02-27 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102491276B1 (ko) * 2018-05-14 2023-01-26 삼성디스플레이 주식회사 유기 발광 표시 장치
CN108878444B (zh) * 2018-06-07 2021-11-19 武汉天马微电子有限公司 显示面板及显示装置
KR20200046221A (ko) * 2018-10-23 2020-05-07 삼성디스플레이 주식회사 디스플레이 장치 및 디스플레이 장치를 제조하기 위한 마스크
CN109541865A (zh) 2018-12-26 2019-03-29 厦门天马微电子有限公司 阵列基板、显示面板和显示装置
KR20210013449A (ko) * 2019-07-25 2021-02-04 삼성디스플레이 주식회사 표시 장치
KR20210027666A (ko) * 2019-08-30 2021-03-11 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR20210044362A (ko) * 2019-10-14 2021-04-23 삼성디스플레이 주식회사 표시 장치
KR20210105462A (ko) 2020-02-18 2021-08-27 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
US20230063317A1 (en) 2023-03-02
KR20210105462A (ko) 2021-08-27
US11482591B2 (en) 2022-10-25
US20240032364A1 (en) 2024-01-25
US11800764B2 (en) 2023-10-24
US20210257438A1 (en) 2021-08-19

Similar Documents

Publication Publication Date Title
US11205390B2 (en) Display device
US11800764B2 (en) Display device
US11302769B2 (en) Display device
EP3792979B1 (en) Display device
US11800763B2 (en) Display device
US20230056517A1 (en) Display device
US20220246706A1 (en) Display device
US11621312B2 (en) Display device
US20230120255A1 (en) Display device
US20230260981A1 (en) Display device
US20230163247A1 (en) Light emitting element and display device including the same
US20220352485A1 (en) Display device
US20220336565A1 (en) Display device
US20230197764A1 (en) Display device
US20230006013A1 (en) Display device
KR20240005271A (ko) 표시 장치
KR20230156192A (ko) 표시 장치 및 이의 제조 방법
CN117476836A (zh) 显示装置
CN116598328A (zh) 显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination