CN113241035B - 驱动控制电路及驱动方法、移位寄存器、显示装置 - Google Patents
驱动控制电路及驱动方法、移位寄存器、显示装置 Download PDFInfo
- Publication number
- CN113241035B CN113241035B CN202110739075.1A CN202110739075A CN113241035B CN 113241035 B CN113241035 B CN 113241035B CN 202110739075 A CN202110739075 A CN 202110739075A CN 113241035 B CN113241035 B CN 113241035B
- Authority
- CN
- China
- Prior art keywords
- node
- signal line
- electrically connected
- electrode
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/026—Arrangements or methods related to booting a display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明实施例提供了一种驱动控制电路及驱动方法、移位寄存器、显示装置,涉及显示技术领域,用以有效避免开机闪屏现象。驱动控制电路包括:控制模块,启动信号线、第一时钟信号线、第二时钟信号线、第一电位信号线、第二电位信号线、第一节点和第二节点,用于响应第一时钟信号和第二时钟信号,向第一节点和第二节点传输电压信号;输出模块,第一电位信号线、第二电位信号线、输出布线、第一节点和第二节点,用于响应第一节点和第二节点的控制信号,向输出布线传输电压信号;第一状态和显示状态,第一状态在显示状态之前;保护模块,用于在第一状态下,响应控制信号向第一节点传输有效电压信号,使输出模块向输出布线传输非有效电压信号。
Description
【技术领域】
本发明涉及显示技术领域,尤其涉及一种驱动控制电路及驱动方法、移位寄存器、显示装置。
【背景技术】
显示装置包括显示面板,显示面板包括多个像素,各像素包括电连接的像素电路和显示元件(例如OLED显示面板中的有机发光二极管、LCD显示面板中的液晶显示点、电子纸显示面板中的电泳显示点),其中,像素电路响应于驱动信号(例如扫描驱动信号和发光驱动信号),驱动显示元件发光。
相关技术中,在显示装置上电进行开机启动时,驱动信号无法立即置于非有效电平,这就会导致像素电路中的晶体管导通,进而导致像素电路驱动显示元件发光,造成显示装置出现开机闪屏现象,影响显示效果。
【发明内容】
有鉴于此,本发明实施例提供了一种驱动控制电路及驱动方法、移位寄存器、显示装置,用以有效避免开机闪屏现象。
一方面,本发明实施例提供了一种驱动控制电路,包括:
控制模块,电连接于启动信号线、第一时钟信号线、第二时钟信号线、第一电位信号线、第二电位信号线、第一节点和第二节点,用于响应第一时钟信号和第二时钟信号,向所述第一节点和所述第二节点传输电压信号;
输出模块,电连接于所述第一电位信号线、所述第二电位信号线、输出布线、所述第一节点和所述第二节点,用于响应所述第一节点和所述第二节点的控制信号,向所述输出布线传输电压信号;
第一状态和显示状态,所述第一状态在所述显示状态之前;
保护模块,用于在所述第一状态下,响应控制信号向所述第一节点传输有效电压信号,使所述输出模块向所述输出布线传输非有效电压信号。
另一方面,基于同一发明构思,本发明实施例提供了一种上述驱动控制电路的驱动方法,所述驱动方法包括:
在所述第一状态下,所述保护模块响应控制信号向所述第一节点传输有效电压信号,所述输出模块响应所述第一节点的有效电压信号,向输出布线传输非有效电压信号;
在所述显示状态下,所述控制模块响应所述第一时钟信号和所述第二时钟信号,向所述第一节点和所述第二节点传输电压信号,所述输出模块响应所述第一节点和所述第二节点的控制信号,向所述输出布线传输有效电压信号。
再一方面,基于同一发明构思,本发明实施例提供了一种移位寄存器,包括多个级联的上述驱动控制电路。
又一方面,基于同一发明构思,本发明实施例提供了一种显示装置,包括上述移位寄存器。
在本发明实施例中,通过在驱动控制电路中设置保护模块,当开机启动且未开始显示第一帧画面之前,驱动控制电路可以处于第一状态,在该状态下,保护模块响应控制信号向第一节点传输有效电压信号,使输出模块响应于第一节点的有效电压信号向输出布线传输非有效电压信号,该非有效电压信号进一步通过输出布线传输至像素电路中,使像素电路无法向显示元件传输驱动信号,进而保证显示元件在该状态下不发光。可见,采用本发明实施例所提供的驱动控制电路,可以有效避免显示装置出现开机闪屏现象,提高了显示装置的工作可靠性及显示效果。
【附图说明】
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为相关技术中发光驱动信号的时序图;
图2为本发明实施例所提供的驱动控制电路和像素电路的连接示意图;
图3为本发明实施例所提供的像素电路的结构示意图;
图4为图3对应的时序图;
图5为本发明实施例所提供的驱动控制电路的结构示意图;
图6为本发明实施例所提供的时序图;
图7为本发明实施例所提供的驱动控制电路的另一种结构示意图;
图8为本发明实施例所提供的驱动控制电路的再一种结构示意图;
图9为本发明实施例所提供的驱动控制电路的又一种结构示意图;
图10为本发明实施例所提供的驱动控制电路的又一种结构示意图;
图11为本发明实施例所提供的另一种时序图;
图12为本发明实施例所提供的第一控制信号的时序图;
图13为本发明实施例所提供的第一控制信号的另一种时序图;
图14为本发明实施例所提供的驱动控制电路的又一种结构示意图;
图15为本发明实施例所提供的驱动方法的流程图;
图16为本发明实施例所提供的驱动方法的另一种流程图;
图17为本发明实施例所提供的驱动方法的再一种流程图;
图18为本发明实施例所提供的驱动方法的又一种流程图;
图19为本发明实施例所提供的驱动方法的又一种流程图;
图20为本发明实施例所提供的显示装置的结构示意图。
【具体实施方式】
为了更好的理解本发明的技术方案,下面结合附图对本发明实施例进行详细描述。
应当明确,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。在不脱离本发明的精神或范围的情况下,在本发明中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本发明意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本发明的修改和变化。需要说明的是,本发明实施例所提供的实施方式,在不矛盾的情况下可以相互组合。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
应当理解,尽管在本发明实施例中可能采用术语第一、第二、第三来描述控制单元,但这些控制单元不应限于这些术语。这些术语仅用来将控制单元彼此区分开。例如,在不脱离本发明实施例范围的情况下,第一控制单元也可以被称为第二控制单元,类似地,第二控制单元也可以被称为第一控制单元。
在阐述本发明实施例所提供的技术方案之前,本发明首先对相关技术中存在的问题进行详细说明。
正如背景技术中所述,在开机启动时,驱动信号无法立即置于非有效电平,这就导致像素电路会在驱动信号的有效电平的作用下驱动显示元件发光。
以驱动信号为OLED面板中的发光驱动信号为例,可选的,发光驱动信号的有效电平为低电平,当像素电路接收到低电平的发光驱动信号时,像素电路向显示元件传输驱动信号,从而驱动显示元件发光。然而,如图1所示,图1为相关技术中发光驱动信号的时序图,其中,图1中的Emit_i表示第i行像素电路对应的发光驱动信号,i=1、2、…、n,n为像素电路的行数。在开机启动时,发光驱动信号Emit会发生电压跳变,发光驱动信号Emit首先跳变至低电平,持续一段低电平之后才置高,然后再进入正常的第一帧画面显示。那么,在发光驱动信号Emit置低的那段时间内,像素电路会向显示元件(例如有机发光二极管)传输驱动信号(例如驱动电流),从而导致,例如显示装置在第一帧画面显示之前出现开机闪屏现象。
为解决上述问题,本发明实施例提供了一种驱动控制电路,该驱动控制电路具体可为显示面板(例如OLED显示面板、LCD显示面板或电子纸显示面板)中的驱动控制电路。如图2所示,图2为本发明实施例所提供的驱动控制电路和像素电路的连接示意图,该驱动控制电路101与像素电路102电连接,驱动控制电路101用于向像素电路102传输驱动信号,以控制像素电路102工作。
以图3所示的OLED显示面板中的像素电路102为例,结合图4所示的信号时序图,像素电路102包括电容C、以及第一开关晶体管T1~第七开关晶体管T7。
在初始化时段Tt-1,第一扫描线Scan1提供的第一扫描驱动信号为低电平,第二扫描线Scan2提供的第二扫描驱动信号和发光控制信号线Emit提供的发光驱动信号分别为高电平,参考电压线Vref提供的参考电压信号经由导通的第五开关晶体管T5对第三开关晶体管T3的控制极的电压进行复位,以及经由导通的第七开关晶体管T7对显示元件,例如有机发光元件D的阳极进行复位。
在充电时段Tt-2,第二扫描线Scan2提供的第二扫描驱动信号为低电平,第一扫描线Scan1提供的第一扫描驱动信号和发光控制信号线Emit提供的发光驱动信号分别为高电平,数据线Data经由导通的第二开关晶体管T2和第四开关晶体管T4向第三开关晶体管T3的控制极写入数据信号。
在发光控制时段Tt-3,发光控制信号线Emit提供的发光驱动信号为低电平,第一扫描线Scan1提供的第一扫描驱动信号和第二扫描线Scan2提供的第二扫描驱动信号分别为高电平,第一开关晶体管T1和第六开关晶体管T6导通,有机发光元件D在由数据信号以及电源信号线PVDD提供的电源信号转换的驱动电流的作用下发光。
示例性的,驱动控制电路101向像素电路102传输的驱动信号为发光驱动信号。
如图5所示,图5为本发明实施例所提供的驱动控制电路的结构示意图,该驱动控制电路包括控制模块1、保护模块2和输出模块3。驱动控制电路包括第一状态和显示状态,第一状态在显示状态之前。
其中,控制模块1电连接于启动信号线STV、第一时钟信号线CK、第二时钟信号线XCK、第一电位信号线VGL、第二电位信号线VGH、第一节点N1和第二节点N2,控制模块1用于响应第一时钟信号和第二时钟信号,向第一节点N1和第二节点N2传输电压信号。
输出模块3电连接于第一电位信号线VGL、第二电位信号线VGH、输出布线OUT、第一节点N1和第二节点N2,用于响应第一节点N1和第二节点N2的控制信号,向输出布线OUT传输电压信号,该电压信号也就是上述提及的驱动信号,输出布线OUT进一步将该电压信号传输至像素电路中。
保护模块2用于在第一状态下,响应控制信号向第一节点N1传输有效电压信号,使输出模块3向输出布线OUT传输非有效电压信号。
需要说明的是,上述显示状态是指输出模块3向输出布线OUT传输有效电压信号,以使像素电路驱动显示元件发光的状态。以驱动控制电路为OLED显示面板中的发射驱动控制电路、驱动信号为发光驱动信号为例,在驱动控制电路向输出布线OUT(发光控制信号线Emit)传输有效电压信号(例如低电平)时,输出布线OUT进一步将该有效电压信号传输至像素电路,像素电路在该有效电压信号的作用下向显示元件输出驱动信号,驱动显示元件发光,该状态则为显示状态。
第一状态位于显示状态之前,其中,第一状态可以包括开机启动且未开始进行画面显示的状态,以及进入每帧画面显示时,驱动控制电路向输出布线OUT传输非有效电压信号的状态。
在本发明实施例中,通过在驱动控制电路中设置保护模块2,在开机启动且未开始显示第一帧画面之前,驱动控制电路可以处于第一状态,在该状态下,保护模块2可以响应控制信号向第一节点N1传输有效电压信号,使输出模块3响应于第一节点N1的有效电压信号向输出布线OUT传输非有效电压信号,该非有效电压信号进一步通过输出布线OUT传输至像素电路中,使像素电路无法向显示元件(有机发光二极管)传输驱动信号(驱动电流),进而保证有机发光二极管在该状态下不发光。以驱动控制电路为发射驱动控制电路为例,结合图6所示的驱动信号的时序图,在第一状态下,输出模块3向输出布线OUT传输非有效电压信号(高电平),从而保证像素电路无法驱动有机发光二极管发光。
可见,采用本发明实施例所提供的驱动控制电路,可以有效避免显示装置出现开机闪屏现象,提高了显示装置的工作可靠性及显示效果。
在一种实施方式中,如图7所示,图7为本发明实施例所提供的驱动控制电路的另一种结构示意图,保护模块2包括第一晶体管M1,第一晶体管M1的控制极与第一控制信号线CL1电连接,第一晶体管M1的第一极与第一信号线S1电连接,第一晶体管M1的第二极与第一节点N1电连接。
在第一状态下,第一晶体管M1在第一控制信号线CL1提供的第一控制信号的作用下导通,第一信号线S1提供的有效电压信号经由导通的第一晶体管M1传输至第一节点N1,此时,输出模块3响应于第一节点N1的有效电压信号,向输出布线OUT传输非有效电压信号,输出布线OUT将该非有效电压信号进一步通过像素电路中,使像素电路无法向显示元件传输驱动信号,使显示元件在第一状态下不发光,避免出现开机闪屏。
在一种实施方式中,保护模块2还用于在第一状态下,响应控制信号向第二节点N2传输非有效电压信号,此时,输出模块3不向输出布线OUT传输有效电压信号,以进一步提高输出模块3在第一状态下所输出的信号的电平状态的准确性。
进一步地,如图8所示,图8为本发明实施例所提供的驱动控制电路的再一种结构示意图,保护模块2还包括第二晶体管M2,第二晶体管M2的控制极与第二控制信号线CL2电连接,第二晶体管M2的第一极与第二信号线S2电连接,第二晶体管M2的第二极与第二节点N2电连接。
在第一状态下,第二晶体管M2在第二控制信号线CL2提供的第二控制信号的作用下导通,第二信号线S2提供的非有效电压信号经由导通的第二晶体管M2传输至第二节点N2,使输出模块3不向输出布线OUT传输有效电压信号。
需要说明的是,请再次参见图8,当第一晶体管M1和第二晶体管M2为同一类型的晶体管时,第一控制信号线CL1和第二控制信号线CL2可复用为同一条控制信号线。在本发明其它可选的实施例中,当第一晶体管M1和第二晶体管M2为不同类型的晶体管时,第一控制信号线CL1和第二控制信号线CL2可以为两条独立的控制信号线。
进一步地,请再次参见图8,第一晶体管M1的控制极与第二晶体管M2的控制极电连接,此时,第一控制信号线CL1和第二控制信号线CL2可复用为同一条控制信号线,以节省版图空间。
基于此,请再次参见图8,第一信号线S1为第一电位信号线VGL,第二信号线S2为第二电位信号线VGH。
如此设置,在第一状态下,第一晶体管M1和第二晶体管M2分别在第一控制信号的作用下导通,第一电位信号线VGL提供的有效电压信号(低电平)经由导通的第一晶体管M1传输至第一节点N1,第二电位信号线VGH提供的非有效电压信号(高电平)经由导通的第二晶体管M2传输至第二节点N2。
在另一种可选的实施方式中,如图9所示,图9为本发明实施例所提供的驱动控制电路的又一种结构示意图,第一晶体管M1和第二晶体管M2均为P型晶体管,第一晶体管M1的第一极与控制极电连接,第二信号线S2为第二电位信号线VGH。
如此设置,在第一状态下,P型的第一晶体管M1和第二晶体管M2分别在第一控制信号线CL1提供的低电平的作用下导通,第一控制信号线CL1提供的低电平经由导通的第一晶体管M1传输至第一节点N1,第二电位信号线VGH提供的高电平经由导通的第二晶体管M2传输至第二节点N2。
在该种结构的版图设计中,第一晶体管M1的第一极直接与控制极即可,第一晶体管M1的第一极无需通过连接走线连接至其它的信号线上,节省了版图空间。
在再一种可选的实施方式中,如图10所示,图10为本发明实施例所提供的驱动控制电路的又一种结构示意图,第一晶体管M1和第二晶体管M2均为N型晶体管,第二晶体管M2的第一极与控制极电连接,第一信号线S1为第一电位信号线VGL。
如此设置,在第一状态下,N型的第一晶体管M1和第二晶体管M2分别在第一控制信号线CL1提供的高电平的作用下导通,第一电位信号线VGL提供的低电平经由导通的第一晶体管M1传输至第一节点N1,第一控制信号线CL1提供的高电平经由导通的第二晶体管M2传输至第二节点N2。
在该种结构的版图设计中,第二晶体管M2的第一极直接与控制极即可,第二晶体管M2的第一极无需通过连接走线连接至其它的信号线上,节省了版图空间。
在一种实施方式中,请再次参见图5,控制模块1具体可包括第一控制单元4、第二控制单元5和第三控制单元6。
其中,第一控制单元4电连接于第一时钟信号线CK、第一电位信号线VGL、第二节点N2和第三节点N3,用于响应第一时钟信号和第二节点N2的电压信号,向第三节点N3传输电压信号。第二控制单元5电连接于启动信号线STV、第一时钟信号线CK、第二时钟信号线XCK、第二电位信号线VGH、第三节点N3和第二节点N2,用于响应第一时钟信号、第二时钟信号和第三节点N3的电压信号,向第二节点N2传输电压信号。第三控制单元6电连接于第二时钟信号线XCK、第一节点N1、第二节点N2和第三节点N3,用于响应第三节点N3的电压信号、第二时钟信号和第二节点N2的电压信号,向第一节点N1传输电压信号。
结合图11所示的时序图,驱动控制电路的工作过程可以包括第一时段t1、第二时段t2、第三时段t3、第四时段t4和第五时段t5。
其中,在第一时段t1,第二控制单元5响应第一时钟信号线CK提供的有效电压信号,将启动信号线STV提供的非有效电压信号传输至第二节点N2,第一控制单元4响应第一时钟信号线CK提供的有效电压信号,将第一电位信号线VGL提供的有效电压信号传输至第三节点。
在第二时段t2,第二控制单元5响应第三节点的有效电压信号和第二时钟信号线XCK提供的有效电压信号,向第二节点N2传输非有效电压信号,第三控制单元6响应第三节点的有效电压信号和第二时钟信号线XCK提供的有效电压信号,将第二时钟信号线XCK提供的有效电压信号传输至第一节点N1,输出模块3响应第一节点N1的有效电压信号和第二节点N2的非有效电压信号,将第二电位信号线VGH提供的非有效电压信号传输至输出布线OUT,在该时段,像素电路不驱动显示元件发光。
在第三时段t3,第二控制单元5响应第一时钟信号线CK提供的有效电压,将启动信号线STV提供的非有效电压信号传输至第二节点N2,第一控制单元4响应第一时钟信号线CK提供的有效电压信号,将第一电位信号线VGL提供的有效电压线提供传输至第三节点,输出模块3持续响应第一节点N1的有效电压线提供和第二节点N2的非有效电压线提供,持续向输出布线OUT输出非有效电压线,在该时段,像素电路不驱动显示元件发光。
在第四时段t4,第二控制单元5响应第三节点的有效电压信号和第二时钟信号线XCK提供的有效电压信号,向第二节点N2传输非有效电压信号,第三控制单元6响应第三节点的有效电压和第二时钟信号线XCK提供的有效电压,将第二时钟信号线XCK提供的有效电压信号传输至第一节点N1,输出模块3持续响应第一节点N1的有效电压信号和第二节点N2的非有效电压信号,持续向输出布线OUT输出非有效电压信号,在该时段,像素电路不驱动显示元件发光。
在第五时段t5,第二控制单元5响应第一时钟信号的有效电压信号,将启动信号线STV提供的有效电压信号传输至第二节点N2,第一控制单元4响应第一时钟信号线CK提供的有效电压信号和第二节点N2的有效电压信号,将第一电位信号线VGL提供的有效电压信号和第一时钟信号线CK提供的有效电压信号传输至第三节点,第三控制单元6响应第二节点N2的有效电压信号,将第二电位信号线VGH提供的非有效电压信号传输至第一节点N1,输出模块3响应第二节点N2的有效电压信号和第一节点N1的非有效电压信号,将第一电位信号线VGL提供的有效电压信号传输至输出布线OUT,此时,像素电路驱动显示元件发光,驱动控制电路处于显示状态。
需要说明的是,上述工作过程为显示面板进入每帧画面显示时驱动控制电路的工作过程,也就是说,显示面板在进行每一帧画面显示时,驱动控制电路的工作过程均包括上述第一时段t1~第五时段t5,其中,第五时段t5为本发明实施例中所述的显示状态。
以第一晶体管M1为P型晶体管为例,当第一状态仅包括开机启动且未开始进行画面显示的状态时,第一控制信号的时序图可以如图12所示,此时,第一控制信号可以仅在第一帧画面显示之前为低电平,在开始进行第一帧画面显示之后,持续维持高电平。或者,当第一状态包括开机启动且未开始进行画面显示的状态和每帧画面显示时驱动控制电路向输出布线OUT传输非有效电压信号的状态时,第一控制信号的时序图可以如图13所示,此时,第一控制信号在第一帧画面显示之前以及每帧画面显示时驱动控制电路工作过程中的第一时段t1~第四时段t4均为低电平,仅在第五时段t5为高电平。需要说明的是,在一些可选的实施方式中,第一控制信号也可以是在第一时段t1~第四时段t4的至少一个时段内为低电平,在第五时段t5为高电平。
在一种实施方式中,如图14所示,图14为本发明实施例所提供的驱动控制电路的又一种结构示意图,第二控制单元5包括第三晶体管M3、第四晶体管M4和第五晶体管M5。
其中,第三晶体管M3的控制极与第一时钟信号线CK电连接,第三晶体管M3的第一极与启动信号线STV电连接,第三晶体管M3的第二极与第二节点N2电连接。第四晶体管M4的控制极与第三节点电连接,第四晶体管M4的第一极与第二电位信号线VGH电连接,第四晶体管M4的第二极与第四节点N4电连接。第五晶体管M5的控制极与第二时钟信号线XCK电连接,第五晶体管M5的第一极与第四节点N4电连接,第五晶体管M5的第二极与第二节点N2电连接。
具体地,在第一时段t1和第三时段t3,第三晶体管M3在第一时钟信号线CK提供的低电平的作用下导通,将启动信号线STV提供的高电平传输至第二节点N2。在第二时段t2和第四时段t4,第四晶体管M4在第三节点N3的低电平的作用下导通,第五晶体管M5在第二时钟信号线XCK提供的低电平的作用下导通,第二电位信号线VGH提供的高电平经由导通的第四晶体管M4和第五晶体管M5传输至第二节点N2。在第三时段t3,第三晶体管M3在第一时钟信号线CK提供的低电平的作用下导通,将启动信号线STV提供的高电平传输至第二节点N2。在第五时段t5,第三晶体管M3在第一时钟信号线CK提供的低电平的作用下导通,将启动信号线STV提供的低电平传输至第二节点N2。
进一步地,保护模块2还用于在第一状态下,响应控制信号向第四节点N4传输非有效电压信号;在第一状态下,第五晶体管M5响应第二时钟信号,将第四节点N4的非有效电压信号传输至第二节点N2,使输出模块3不向输出布线OUT传输有效电压信号,以进一步提高输出模块3在第一状态下所输出的信号的电平状态的准确性。
进一步地,请再次参见图14,保护模块2还包括第六晶体管M6,第六晶体管M6的控制极与第三控制信号线CK3电连接,第六晶体管M6的第一极与第二电位信号线VGH电连接,第六晶体管M6的第二极与第四节点N4电连接。
在第一状态下,第六晶体管M6在第三控制信号线CL3提供的第三控制信号的作用下导通,第二电位信号线VGH提供的高电平经由导通的第六晶体管M6传输至第四节点N4,第五晶体管M5在第二时钟信号线XCK提供的低电平的作用下导通,第四节点N4的高电平进而经由导通的第五晶体管M5传输至第二节点N2,使输出模块3不向输出布线OUT传输有效电压信号。
需要说明的是,第二时钟信号线XCK交替提供高电平和低电平,当第二时钟信号线XCK提供低电平时,第四节点N4的高电平可以在第二时钟信号线XCK提供低电平时经由导通的第五晶体管M5传输至第二节点N2。
此外,还需要说明的是,当第一晶体管M1和第六晶体管M6为同一类型的晶体管时,第一控制信号线CL1和第三控制信号线CL3可复用为同一条控制信号线。或者,当第一晶体管M1和第六晶体管M6为不同类型的晶体管时,第一控制信号线CL1和第三控制信号线CK3为两条独立的控制信号线。
在一种实施方式中,请再次参见图14,第一控制单元4包括第七晶体管M7和第八晶体管M8。
其中,第七晶体管M7的控制极与第一时钟信号线CK电连接,第七晶体管M7的第一极与第一电位信号线VGL电连接,第七晶体管M7的第二极与第三节点N3电连接;第八晶体管M8的控制极与第二节点N2电连接,第八晶体管M8的第一极与第一时钟信号线CK电连接,第八晶体管M8的第二极与第三节点N3电连接。
具体地,在第一时段t1和第三时段t3,第七晶体管M7在第一时钟信号线CK提供的低电平的作用下导通,第一电位信号线VGL提供的低电平经由导通的第七晶体管M7传输至第三节点N3,在第五时段t5,第七晶体管M7在第一时钟信号线CK提供的低电平的作用下导通,第一电位信号线VGL提供的低电平经由导通的第七晶体管M7传输至第三节点N3,第八晶体管M8在第二节点N2的低电平的作用下导通,第一时钟信号线CK提供的低电平经由导通的第八晶体管M8传输至第三节点N3。
在一种实施方式中,请再次参见图14,第三控制单元6包括第九晶体管M9、第十晶体管M10、第十一晶体管M11和第一电容C1。
其中,第九晶体管M9的控制极与第三节点N3电连接,第九晶体管M9的第一极与第二时钟信号线XCK电连接;第十晶体管M10的控制极与第二时钟信号线XCK电连接,第十晶体管M10的第一极与第九晶体管M9的第二极电连接,第十晶体管M10的第二极与第一节点N1电连接;第十一晶体管M11的控制极与第二节点N2电连接,第十一晶体管M11的第一极与第二电位信号线VGH电连接,第十一晶体管M11的第二极与第一节点N1电连接;第一电容C1的第一极板与第三节点N3电连接,第一电容C1的第二极板与第九晶体管M9的第二极电连接。
具体地,在第二时段t2和第四时段t4,第九晶体管M9在第三节点N3的有效电压信号的作用下导通,第十晶体管M10在第二时钟信号线XCK提供的有效电压信号的作用下导通,第二时钟信号线XCK提供的有效电压信号经由导通的第九晶体管M9和第十晶体管M10传输至第一节点N1;在第五时段t5,第十一晶体管M11在第二节点N2的有效电压信号的作用下导通,将第二电位信号线VGH提供的非有效电压信号传输至第一节点N1。
进一步地,请再次参见图14,驱动控制电路还包括第二电容C2和第三电容C3。其中,第二电容C2的第一极板与第二电位信号线VGH电连接,第二电容C2的第二极板与第一节点N1电连接,用以提高第一节点N1电位的稳定性;第三电容C3的第一极板与第二节点N2电连接,第三电容C3的第二极板与第二时钟信号线XCK电连接,用以提高第二节点N2电位的稳定性。
在一种实施方式中,请再次参见图14,输出模块3包括第十二晶体管M12和第十三晶体管M13。
其中,第十二晶体管M12的控制极与第一节点N1电连接,第十二晶体管M12的第一极与第二电位信号线VGH电连接,第十二晶体管M12的第二极与输出布线OUT电连接;第十三晶体管M13的控制极与第二节点N2电连接,第十三晶体管M13的第一极与第一电位信号线VGL电连接,第十三晶体管M13的第二极与输出布线OUT电连接。
具体地,当第一节点N1为有效电压信号时,第十二晶体管M12在第一节点N1的有效电压信号的作用下导通,第二电位信号线VGH提供的非有效电压信号经由导通的第十二晶体管M12传输至输出布线OUT中。当第二节点N2为有效电压信号时,第十三晶体管M13在第二节点N2的有效电压信号的作用下导通,第一电位信号线VGL提供的有效电压信号经由导通的第十三晶体管M13传输至输出布线OUT中。
在一种实施方式中,驱动控制电路可以为适用于OLED显示面板的发射驱动控制电路,输出布线OUT可以为发光控制信号线,输出布线OUT用于向像素电路传输发光驱动信号。在第一状态下,发射驱动控制电路向输出布线OUT输出非有效的低电平的发射驱动信号,进而控制像素电路在非有效的发射驱动信号的作用下无法将驱动电流传输至有机发光二极管中,令有机发光二极管无法发光。
在另一种可选的实施方式中,驱动控制电路可以为适用于OLED显示面板、LCD显示面板以及电子纸显示面板的扫描驱动控制电路,输出布线OUT为扫描信号线,输出布线OUT用于向像素电路传输扫描驱动信号。在第一状态下,扫描驱动控制电路向输出布线OUT输出非有效的低电平的扫描驱动信号,进而控制像素电路在非有效的扫描驱动信号的作用下无法驱动显示元件发光。
基于同一发明构思,本发明实施例还提供了一种驱动控制电路的驱动方法,结合图5和图6,如图15所示,图15为本发明实施例所提供的驱动方法的流程图,该驱动方法包括:
步骤K1:在第一状态下,保护模块2响应控制信号向第一节点N1传输有效电压信号,输出模块3响应第一节点N1的有效电压信号,向输出布线OUT传输非有效电压信号。
步骤K2:在显示状态下,控制模块1响应第一时钟信号和第二时钟信号,向第一节点N1和第二节点N2传输电压信号,输出模块3响应第一节点N1和第二节点N2的控制信号,向输出布线OUT传输有效电压信号。
在本发明实施例中,当开机启动且未开始显示第一帧画面之前,驱动控制电路可以处于第一状态,在该状态下,保护模块2可以响应控制信号向第一节点N1传输有效电压信号,使输出模块3响应于第一节点N1的有效电压信号向输出布线OUT传输非有效电压信号,该非有效电压信号进一步通过输出布线OUT传输至像素电路中,使像素电路无法向显示元件传输驱动信号,进而保证显示元件在该状态下不发光,从而有效避免了显示装置出现开机闪屏现象,提高了显示装置的工作可靠性及显示效果。
在一种实施方式中,如图16所示,图16为本发明实施例所提供的驱动方法的另一种流程图,步骤K1还包括:在第一状态下,保护模块2还响应控制信号向第二节点N2传输非有效电压信号。此时,输出模块3不向输出布线OUT传输有效电压信号,以进一步提高输出模块3在第一状态下所输出的信号的电平状态的准确性。
在一种实施方式中,如图17所示,图17为本发明实施例所提供的驱动方法的再一种流程图,步骤K2还包括:在显示状态下,保护模块2响应控制信号,停止向第一节点N1传输电压信号。从而保证第一节点N1在显示状态下能够正常接收非有效电压信号,保证输出模块3所输出的信号的电平状态的准确性。
在一种实施方式中,结合图5和图6,控制模块1包括第一控制单元4、第二控制单元5和第三控制单元6,其中,第一控制单元4电连接于第一时钟信号线CK、第一电位信号线VGL、第二节点N2和第三节点N3,第二控制单元5电连接于启动信号线STV、第一时钟信号线CK、第二时钟信号线XCK、第二电位信号线VGH、第三节点N3和第二节点N2,第三控制单元6电连接于第二时钟信号线XCK、第一节点N1、第二节点N2和第三节点N3。
驱动控制电路的工作过程包括第一时段t1、第二时段t2、第三时段t3、第四时段t4和第五时段t5。
如图18所示,图18为本发明实施例所提供的驱动方法的又一种流程图,驱动控制电路的工作过程包括:
步骤H1:在第一时段t1,第二控制单元5响应第一时钟信号线CK提供的有效电压信号,将启动信号线STV提供的非有效电压信号传输至第二节点N2,第一控制单元4响应第一时钟信号线CK提供的有效电压信号,将第一电位信号线VGL提供的有效电压信号传输至第三节点N3。
步骤H2:在第二时段t2,第二控制单元5响应第三节点N3的有效电压信号和第二时钟信号线XCK提供的有效电压信号,向第二节点N2传输非有效电压信号,第三控制单元6响应第三节点N3的有效电压信号和第二时钟信号线XCK提供的有效电压信号,将第二时钟信号线XCK提供的有效电压信号传输至第一节点N1,输出模块3响应第一节点N1的有效电压信号和第二节点N2的非有效电压信号,将第二电位信号线VGH提供的非有效电压信号传输至输出布线OUT。
步骤H3:在第三时段t3,第二控制单元5响应第一时钟信号线CK提供的有效电压,将启动信号线STV提供的非有效电压信号传输至第二节点N2,第一控制单元4响应第一时钟信号线CK提供的有效电压信号,将第一电位信号线VGL提供的有效电压线提供传输至第三节点N3,输出模块3持续响应第一节点N1的有效电压线提供和第二节点N2的非有效电压线提供,持续向输出布线OUT输出非有效电压线。
步骤H4:在第四时段t4,第二控制单元5响应第三节点N3的有效电压信号和第二时钟信号线XCK提供的有效电压信号,向第二节点N2传输非有效电压信号,第三控制单元6响应第三节点N3的有效电压和第二时钟信号线XCK提供的有效电压,将第二时钟信号线XCK提供的有效电压信号传输至第一节点N1,输出模块3持续响应第一节点N1的有效电压信号和第二节点N2的非有效电压信号,持续向输出布线OUT输出非有效电压信号。
步骤H5:在第五时段t5,第二控制单元5响应第一时钟信号的有效电压信号,将启动信号线STV提供的有效电压信号传输至第二节点N2,第一控制单元4响应第一时钟信号线CK提供的有效电压信号和第二节点N2的有效电压信号,将第一电位信号线VGL提供的有效电压信号和第一时钟信号线CK提供的有效电压信号传输至第三节点N3,第三控制单元6响应第二节点N2的有效电压信号,将第二电位信号线VGH提供的非有效电压信号传输至第一节点N1,输出模块3响应第二节点N2的有效电压信号和第一节点N1的非有效电压信号,将第一电位信号线VGL提供的有效电压信号传输至输出布线OUT。
在一种实施方式中,结合图14,第二控制单元5包括:第三晶体管M3,第三晶体管M3的控制极与第一时钟信号线CK电连接,第三晶体管M3的第一极与启动信号线STV电连接,第三晶体管M3的第二极与第二节点N2电连接;第四晶体管M4,第四晶体管M4的控制极与第三节点N3电连接,第四晶体管M4的第一极与第二电位信号线VGH电连接,第四晶体管M4的第二极与第四节点N4电连接;第五晶体管M5,第五晶体管M5的控制极与第二时钟信号线XCK电连接,第五晶体管M5的第一极与四节点电连接,第五晶体管M5的第二极与第二节点N2电连接。
基于此,保护模块2还包括第六晶体管M6,第六晶体管M6的控制极与控制信号线电连接,第六晶体管M6的第一极与第二电位信号线VGH电连接,第六晶体管M6的第二极与第四节点N4电连接。
如图19所示,图19为本发明实施例所提供的驱动方法的又一种流程图,在第一状态下,第六晶体管M6响应控制信号向第四节点N4传输非有效电压信号,第五晶体管M5响应第二时钟信号,将第四节点N4的非有效电压信号传输至第二节点N2。
具体地,在第一状态下,第六晶体管M6在第三控制信号线CL3提供的第三控制信号的作用下导通,第二电位信号线VGH提供的高电平经由导通的第六晶体管M6传输至第四节点N4,第五晶体管M5在第二时钟信号线XCK提供的低电平的作用下导通,第四节点N4的高电平进而经由导通的第五晶体管M5传输至第二节点N2,使输出模块3不向输出布线OUT传输有效电压信号,以进一步提高输出模块3在第一状态下所输出的信号的电平状态的准确性。
基于同一发明构思,请再次参见图2,本发明实施例提供了一种移位寄存器103,该移位寄存器103包括多个级联上述驱动控制电路101。其中,驱动控制电路101的具体结构和驱动方法已经在上述实施例中进行了详细说明,此处不再赘述。
基于同一发明构思,如图20所示,图20为本发明实施例所提供的显示装置的结构示意图,本发明实施例提供了一种显示装置,该显示装置包括上述移位寄存器103。当然,图20所示的显示装置仅仅为示意说明,该显示装置可以是例如手机、平板计算机、笔记本电脑、电纸书或电视机等任何具有显示功能的电子设备。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (22)
1.一种驱动控制电路,其特征在于,包括:
控制模块,电连接于启动信号线、第一时钟信号线、第二时钟信号线、第一电位信号线、第二电位信号线、第一节点和第二节点,用于响应第一时钟信号和第二时钟信号,向所述第一节点和所述第二节点传输电压信号;
输出模块,电连接于所述第一电位信号线、所述第二电位信号线、输出布线、所述第一节点和所述第二节点,用于响应所述第一节点和所述第二节点的控制信号,向所述输出布线传输电压信号;
第一状态和显示状态,所述第一状态在所述显示状态之前;
保护模块,用于在所述第一状态下,响应控制信号向所述第一节点传输有效电压信号,使所述输出模块向所述输出布线传输非有效电压信号。
2.根据权利要求1所述的驱动控制电路,其特征在于,所述保护模块包括:
第一晶体管,所述第一晶体管的控制极与第一控制信号线电连接,所述第一晶体管的第一极与第一信号线电连接,所述第一晶体管的第二极与所述第一节点电连接。
3.根据权利要求1或2所述的驱动控制电路,其特征在于,
所述保护模块还用于在所述第一状态下,响应控制信号向所述第二节点传输非有效电压信号,使所述输出模块不向所述输出布线传输有效电压信号。
4.根据权利要求3所述的驱动控制电路,其特征在于,所述保护模块还包括:
第二晶体管,所述第二晶体管的控制极与第二控制信号线电连接,所述第二晶体管的第一极与第二信号线电连接,所述第二晶体管的第二极与所述第二节点电连接。
5.根据权利要求4所述的驱动控制电路,其特征在于,所述保护模块包括:
第一晶体管,所述第一晶体管的控制极与第一控制信号线电连接,所述第一晶体管的第一极与第一信号线电连接,所述第一晶体管的第二极与所述第一节点电连接;
所述第一晶体管的控制极与所述第二晶体管的控制极电连接;
所述第一信号线为所述第一电位信号线,所述第二信号线为所述第二电位信号线;
或者,所述第一晶体管和所述第二晶体管均为P型晶体管,且所述第一晶体管的第一极与控制极电连接,所述第一信号线复用为所述第一控制信号线,所述第二信号线为所述第二电位信号线;
或者,所述第一晶体管和所述第二晶体管均为N型晶体管,且所述第二晶体管的第一极与控制极电连接,所述第二信号线复用为所述第二控制信号线,所述第一信号线为所述第一电位信号线。
6.根据权利要求1所述的驱动控制电路,其特征在于,所述控制模块包括:
第一控制单元,电连接于所述第一时钟信号线、所述第一电位信号线、所述第二节点和第三节点,用于响应第一时钟信号和所述第二节点的电压信号,向所述第三节点传输电压信号;
第二控制单元,电连接于所述启动信号线、所述第一时钟信号线、所述第二时钟信号线、所述第二电位信号线、所述第三节点和所述第二节点,用于响应第一时钟信号、第二时钟信号和所述第三节点的电压,向所述第二节点传输电压信号;
第三控制单元,电连接于所述第二时钟信号线、所述第一节点、所述第二节点和所述第三节点,用于响应所述第三节点的电压信号、第二时钟信号和所述第二节点的电压信号,向所述第一节点传输电压信号。
7.根据权利要求6所述的驱动控制电路,其特征在于,所述第二控制单元包括:
第三晶体管,所述第三晶体管的控制极与所述第一时钟信号线电连接,所述第三晶体管的第一极与所述启动信号线电连接,所述第三晶体管的第二极与所述第二节点电连接;
第四晶体管,所述第四晶体管的控制极与所述第三节点电连接,所述第四晶体管的第一极与所述第二电位信号线电连接,所述第四晶体管的第二极与第四节点电连接;
第五晶体管,所述第五晶体管的控制极与所述第二时钟信号线电连接,所述第五晶体管的第一极与所述第四节点电连接,所述第五晶体管的第二极与所述第二节点电连接。
8.根据权利要求7所述的驱动控制电路,其特征在于,
所述保护模块还用于在所述第一状态下,响应控制信号向所述第四节点传输非有效电压信号;
在所述第一状态下,所述第五晶体管响应所述第二时钟信号,将所述第四节点的非有效电压信号传输至所述第二节点,使所述输出模块不向所述输出布线传输有效电压信号。
9.根据权利要求8所述的驱动控制电路,其特征在于,
所述保护模块还包括第六晶体管,所述第六晶体管的控制极与第三控制信号线电连接,所述第六晶体管的第一极与所述第二电位信号线电连接,所述第六晶体管的第二极与所述第四节点电连接。
10.根据权利要求6所述的驱动控制电路,其特征在于,所述第一控制单元包括:
第七晶体管,所述第七晶体管的控制极与所述第一时钟信号线电连接,所述第七晶体管的第一极与所述第一电位信号线电连接,所述第七晶体管的第二极与所述第三节点电连接;
第八晶体管,所述第八晶体管的控制极与所述第二节点电连接,所述第八晶体管的第一极与所述第一时钟信号线电连接,所述第八晶体管的第二极与所述第三节点电连接。
11.根据权利要求6所述的驱动控制电路,其特征在于,所述第三控制单元包括:
第九晶体管,所述第九晶体管的控制极与所述第三节点电连接,所述第九晶体管的第一极与所述第二时钟信号线电连接;
第十晶体管,所述第十晶体管的控制极与所述第二时钟信号线电连接,所述第十晶体管的第一极与所述第九晶体管的第二极电连接,所述第十晶体管的第二极与第一节点电连接;
第十一晶体管,所述第十一晶体管的控制极与所述第二节点电连接,所述第十一晶体管的第一极与所述第二电位信号线电连接,所述第十一晶体管的第二极与第一节点电连接;
第一电容,所述第一电容的第一极板与所述第三节点电连接,所述第一电容的第二极板与所述第九晶体管的第二极电连接。
12.根据权利要求1所述的驱动控制电路,其特征在于,所述驱动控制电路还包括:
第二电容,所述第二电容的第一极板与所述第二电位信号线电连接,所述第二电容的第二极板与所述第一节点电连接;
第三电容,所述第三电容的第一极板与所述第二节点电连接,所述第三电容的第二极板与所述第二时钟信号线电连接。
13.根据权利要求1所述的驱动控制电路,其特征在于,所述输出模块包括:
第十二晶体管,所述第十二晶体管的控制极与所述第一节点电连接,所述第十二晶体管的第一极与所述第二电位信号线电连接,所述第十二晶体管的第二极与所述输出布线电连接;
第十三晶体管,所述第十三晶体管的控制极与所述第二节点电连接,所述第十三晶体管的第一极与所述第一电位信号线电连接,所述第十三晶体管的第二极与所述输出布线电连接。
14.根据权利要求1所述的驱动控制电路,其特征在于,
所述驱动控制电路为发射驱动控制电路,所述输出布线为发光控制信号线。
15.根据权利要求1所述的驱动控制电路,其特征在于,
所述驱动控制电路为扫描驱动控制电路,所述输出布线为扫描信号线。
16.一种如权利要求1-15任一项所述驱动控制电路的驱动方法,其特征在于,所述驱动方法包括:
在所述第一状态下,所述保护模块响应控制信号向所述第一节点传输有效电压信号,所述输出模块响应所述第一节点的有效电压信号,向输出布线传输非有效电压信号;
在所述显示状态下,所述控制模块响应所述第一时钟信号和所述第二时钟信号,向所述第一节点和所述第二节点传输电压信号,所述输出模块响应所述第一节点和所述第二节点的控制信号,向所述输出布线传输有效电压信号。
17.根据权利要求16所述的驱动方法,其特征在于,
在所述第一状态下,所述保护模块还响应控制信号向所述第二节点传输非有效电压信号。
18.根据权利要求16所述的驱动方法,其特征在于,
在所述显示状态下,所述保护模块响应控制信号,停止向所述第一节点传输电压信号。
19.根据权利要求16所述的驱动方法,其特征在于,
所述控制模块包括第一控制单元、第二控制单元和第三控制单元,其中,所述第一控制单元电连接于所述第一时钟信号线、所述第一电位信号线、所述第二节点和第三节点,所述第二控制单元电连接于所述启动信号线、所述第一时钟信号线、所述第二时钟信号线、所述第二电位信号线、所述第三节点和所述第二节点,所述第三控制单元电连接于所述第二时钟信号线、所述第一节点、所述第二节点和所述第三节点;
所述驱动控制电路的工作过程包括第一时段、第二时段、第三时段、第四时段和第五时段,其中,
在所述第一时段,所述第二控制单元响应第一时钟信号线提供的有效电压信号,将所述启动信号线提供的非有效电压信号传输至所述第二节点,所述第一控制单元响应第一时钟信号线提供的有效电压信号,将所述第一电位信号线提供的有效电压信号传输至所述第三节点;
在所述第二时段,所述第二控制单元响应所述第三节点的有效电压信号和所述第二时钟信号线提供的有效电压信号,向所述第二节点传输非有效电压信号,所述第三控制单元响应所述第三节点的有效电压信号和第二时钟信号线提供的有效电压信号,将第二时钟信号线提供的有效电压信号传输至所述第一节点,所述输出模块响应所述第一节点的有效电压信号和所述第二节点的非有效电压信号,将所述第二电位信号线提供的非有效电压信号传输至所述输出布线;
在所述第三时段,所述第二控制单元响应第一时钟信号线提供的有效电压,将所述启动信号线提供的非有效电压信号传输至所述第二节点,所述第一控制单元响应第一时钟信号线提供的有效电压信号,将所述第一电位信号线提供的有效电压线提供传输至所述第三节点,所述输出模块持续响应所述第一节点的有效电压线提供和所述第二节点的非有效电压线提供,持续向所述输出布线输出非有效电压线;
在所述第四时段,所述第二控制单元响应所述第三节点的有效电压信号和所述第二时钟信号线提供的有效电压信号,向所述第二节点传输非有效电压信号,所述第三控制单元响应所述第三节点的有效电压和第二时钟信号线提供的有效电压,将第二时钟信号线提供的有效电压信号传输至所述第一节点,所述输出模块持续响应所述第一节点的有效电压信号和所述第二节点的非有效电压信号,持续向所述输出布线输出非有效电压信号;
在所述第五时段,所述第二控制单元响应第一时钟信号的有效电压信号,将所述启动信号线提供的有效电压信号传输至所述第二节点,所述第一控制单元响应第一时钟信号线提供的有效电压信号和第二节点的有效电压信号,将所述第一电位信号线提供的有效电压信号和第一时钟信号线提供的有效电压信号传输至所述第三节点,所述第三控制单元响应所述第二节点的有效电压信号,将所述第二电位信号线提供的非有效电压信号传输至所述第一节点,所述输出模块响应所述第二节点的有效电压信号和所述第一节点的非有效电压信号,将所述第一电位信号线提供的有效电压信号传输至所述输出布线。
20.根据权利要求19所述的驱动方法,其特征在于,
所述第二控制单元包括:
第三晶体管,所述第三晶体管的控制极与所述第一时钟信号线电连接,所述第三晶体管的第一极与所述启动信号线电连接,所述第三晶体管的第二极与所述第二节点电连接;
第四晶体管,所述第四晶体管的控制极与所述第三节点电连接,所述第四晶体管的第一极与所述第二电位信号线电连接,所述第四晶体管的第二极与第四节点电连接;
第五晶体管,所述第五晶体管的控制极与所述第二时钟信号线电连接,所述第五晶体管的第一极与所述四节点电连接,所述第五晶体管的第二极与所述第二节点电连接;
所述保护模块还包括第六晶体管,所述第六晶体管的控制极与控制信号线电连接,所述第六晶体管的第一极与所述第二电位信号线电连接,所述第六晶体管的第二极与所述第四节点电连接;
在所述第一状态下,所述第六晶体管响应控制信号向所述第四节点传输非有效电压信号,所述第五晶体管响应所述第二时钟信号,将所述第四节点的非有效电压信号传输至所述第二节点。
21.一种移位寄存器,其特征在于,包括多个级联的如权利要求1~15任一项所述的驱动控制电路。
22.一种显示装置,其特征在于,包括如权利要求21所述的移位寄存器。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110739075.1A CN113241035B (zh) | 2021-06-30 | 2021-06-30 | 驱动控制电路及驱动方法、移位寄存器、显示装置 |
US17/559,253 US11657752B2 (en) | 2021-06-30 | 2021-12-22 | Drive circuit and drive method, shift register and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110739075.1A CN113241035B (zh) | 2021-06-30 | 2021-06-30 | 驱动控制电路及驱动方法、移位寄存器、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113241035A CN113241035A (zh) | 2021-08-10 |
CN113241035B true CN113241035B (zh) | 2022-04-01 |
Family
ID=77141144
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110739075.1A Active CN113241035B (zh) | 2021-06-30 | 2021-06-30 | 驱动控制电路及驱动方法、移位寄存器、显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11657752B2 (zh) |
CN (1) | CN113241035B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114863856A (zh) * | 2022-04-25 | 2022-08-05 | 武汉天马微电子有限公司 | 显示面板的驱动方法、显示装置 |
CN115346487A (zh) | 2022-09-02 | 2022-11-15 | 武汉天马微电子有限公司 | 显示面板及其驱动方法、显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106023874A (zh) * | 2016-07-29 | 2016-10-12 | 上海中航光电子有限公司 | 一种双向扫描单元、驱动方法及栅极驱动电路 |
CN106652918A (zh) * | 2017-03-20 | 2017-05-10 | 京东方科技集团股份有限公司 | 一种goa单元及其驱动方法、goa电路、显示装置 |
CN108389546A (zh) * | 2018-03-26 | 2018-08-10 | 上海天马有机发光显示技术有限公司 | 发射控制电路及其驱动方法、发射控制器、显示装置 |
CN108510938A (zh) * | 2018-04-20 | 2018-09-07 | 上海天马有机发光显示技术有限公司 | 一种移位寄存器及其驱动方法、发射驱动电路和显示装置 |
CN109785787A (zh) * | 2019-03-21 | 2019-05-21 | 合肥鑫晟光电科技有限公司 | 移位寄存器、其驱动方法、栅极驱动电路及显示装置 |
CN111179830A (zh) * | 2019-07-16 | 2020-05-19 | 友达光电股份有限公司 | 移位寄存器、显示装置及其驱动方法 |
CN112150961A (zh) * | 2020-10-19 | 2020-12-29 | 武汉天马微电子有限公司 | 栅极驱动电路及其驱动方法、显示面板及显示装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104821148B (zh) * | 2015-05-28 | 2016-11-09 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
CN105761757B (zh) * | 2016-05-13 | 2018-05-18 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、阵列基板、显示面板和装置 |
CN106057143A (zh) * | 2016-05-30 | 2016-10-26 | 京东方科技集团股份有限公司 | 移位寄存器及其操作方法、栅极驱动电路和显示装置 |
CN106910453A (zh) * | 2017-05-09 | 2017-06-30 | 京东方科技集团股份有限公司 | 移位寄存器、其驱动方法、栅极集成驱动电路及显示装置 |
CN107039014B (zh) * | 2017-05-26 | 2019-03-05 | 京东方科技集团股份有限公司 | 移位寄存器单元、其驱动方法、栅极驱动电路及显示面板 |
CN107784977B (zh) * | 2017-12-11 | 2023-12-08 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN107945762A (zh) * | 2018-01-03 | 2018-04-20 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 |
CN110264971B (zh) | 2019-06-26 | 2022-01-04 | 京东方科技集团股份有限公司 | 防闪屏电路及方法、驱动电路、显示装置 |
CN111445866B (zh) * | 2020-05-08 | 2021-04-13 | 京东方科技集团股份有限公司 | 移位寄存器、驱动方法、驱动控制电路及显示装置 |
CN111524486A (zh) * | 2020-06-04 | 2020-08-11 | 京东方科技集团股份有限公司 | 复位控制信号生成电路、方法、模组和显示装置 |
CN111754915B (zh) | 2020-06-29 | 2022-10-11 | 昆山国显光电有限公司 | 移位寄存器、发光控制电路和显示面板 |
CN114641825A (zh) * | 2020-09-30 | 2022-06-17 | 京东方科技集团股份有限公司 | 显示基板及其制作方法、显示装置 |
US11922845B2 (en) * | 2020-10-23 | 2024-03-05 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Shift register unit, method for driving the same, driving circuit and display device |
CN114842901A (zh) * | 2021-02-01 | 2022-08-02 | 京东方科技集团股份有限公司 | 移位寄存器单元、扫描驱动电路、显示基板和显示装置 |
US11854458B2 (en) * | 2021-04-27 | 2023-12-26 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Driving circuit connecting first control voltage terminal and second voltage control terminal, driving method, shift register and display device |
-
2021
- 2021-06-30 CN CN202110739075.1A patent/CN113241035B/zh active Active
- 2021-12-22 US US17/559,253 patent/US11657752B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106023874A (zh) * | 2016-07-29 | 2016-10-12 | 上海中航光电子有限公司 | 一种双向扫描单元、驱动方法及栅极驱动电路 |
CN106652918A (zh) * | 2017-03-20 | 2017-05-10 | 京东方科技集团股份有限公司 | 一种goa单元及其驱动方法、goa电路、显示装置 |
CN108389546A (zh) * | 2018-03-26 | 2018-08-10 | 上海天马有机发光显示技术有限公司 | 发射控制电路及其驱动方法、发射控制器、显示装置 |
CN108510938A (zh) * | 2018-04-20 | 2018-09-07 | 上海天马有机发光显示技术有限公司 | 一种移位寄存器及其驱动方法、发射驱动电路和显示装置 |
CN109785787A (zh) * | 2019-03-21 | 2019-05-21 | 合肥鑫晟光电科技有限公司 | 移位寄存器、其驱动方法、栅极驱动电路及显示装置 |
CN111179830A (zh) * | 2019-07-16 | 2020-05-19 | 友达光电股份有限公司 | 移位寄存器、显示装置及其驱动方法 |
CN112150961A (zh) * | 2020-10-19 | 2020-12-29 | 武汉天马微电子有限公司 | 栅极驱动电路及其驱动方法、显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN113241035A (zh) | 2021-08-10 |
US11657752B2 (en) | 2023-05-23 |
US20220114945A1 (en) | 2022-04-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108648691B (zh) | 显示面板及其驱动方法、显示装置 | |
CN112449714B (zh) | 显示面板、显示装置及驱动方法 | |
EP1840866A2 (en) | Pixel and organic light emitting display device using the pixel | |
CN112513963A (zh) | 显示面板及显示装置 | |
CN109346009B (zh) | 有机发光显示面板和显示装置 | |
CN113241035B (zh) | 驱动控制电路及驱动方法、移位寄存器、显示装置 | |
CN112233621B (zh) | 一种像素驱动电路、显示面板及电子设备 | |
CN112449715B (zh) | 显示面板、显示装置及驱动方法 | |
CN111883042B (zh) | 显示面板和显示装置 | |
US11749169B2 (en) | Display panel, driving method for same, and display apparatus | |
CN111445861A (zh) | 像素驱动电路及驱动方法、移位寄存器电路、显示装置 | |
CN110176215B (zh) | 显示面板和显示装置 | |
CN110930944B (zh) | 显示面板的驱动方法和显示装置 | |
US20220093046A1 (en) | Light Emitting Scanning Drive Unit, Array Substrate and Method for Outputting Light Emitting Scanning Signal | |
US11107410B2 (en) | Pixel circuit and method of controlling the same, display panel and display device | |
CN112767883A (zh) | 像素驱动电路及其驱动方法、显示装置 | |
KR20220092813A (ko) | 픽셀 구동 회로 및 그 구동 방법, 디스플레이 패널 및 디스플레이 디바이스 | |
US11538379B2 (en) | Foldable display panel and driving method thereof, display device and electronic apparatus | |
US11900873B2 (en) | Display panels, methods of driving the same, and display devices | |
CN111243522A (zh) | 一种显示装置及其驱动方法 | |
CN111916027B (zh) | 像素电路及其驱动方法、显示面板及其驱动方法 | |
CN108389544B (zh) | 发射控制器及其控制方法、显示装置 | |
CN116631325A (zh) | 一种显示面板及其驱动方法、显示装置 | |
US11942035B2 (en) | Display panel, method for driving display panel, and display device | |
US20230222978A1 (en) | Pixel driving circuit, display panel and driving method therefor, and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |