CN113196563B - 耦合器模块 - Google Patents

耦合器模块 Download PDF

Info

Publication number
CN113196563B
CN113196563B CN201980083355.2A CN201980083355A CN113196563B CN 113196563 B CN113196563 B CN 113196563B CN 201980083355 A CN201980083355 A CN 201980083355A CN 113196563 B CN113196563 B CN 113196563B
Authority
CN
China
Prior art keywords
signal
signal terminals
component
coupler
terminals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201980083355.2A
Other languages
English (en)
Other versions
CN113196563A (zh
Inventor
德田大辅
北岛宏通
村濑永德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Publication of CN113196563A publication Critical patent/CN113196563A/zh
Application granted granted Critical
Publication of CN113196563B publication Critical patent/CN113196563B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P5/00Coupling devices of the waveguide type
    • H01P5/12Coupling devices having more than two ports
    • H01P5/16Conjugate devices, i.e. devices having at least one port decoupled from one other port
    • H01P5/18Conjugate devices, i.e. devices having at least one port decoupled from one other port consisting of two coupled guides, e.g. directional couplers

Landscapes

  • Transmitters (AREA)
  • Transceivers (AREA)
  • Surface Acoustic Wave Elements And Circuit Networks Thereof (AREA)

Abstract

耦合器模块(1)具备安装于基板的第1部件(11)和第2部件(21)。第1部件(11)具有包含主线路和副线路的耦合器(100),第2部件(21)具有:外部电路,用于对流过所述主线路或所述副线路的信号进行处理;以及多个第1信号端子(P5、P6),是所述信号向外部电路的输入输出端子。多个第1信号端子(P5、P6)配置在将第2部件(21)分割后的两个部分(A1、A2)中的更远离第1部件(11)的第1部分(A1)。

Description

耦合器模块
技术领域
本发明涉及带外部电路的耦合器模块。
背景技术
以往,有在定向耦合器(在本说明书中,也简称为耦合器)的主线路或副线路连接了对流过主线路或副线路的信号进行处理的外部电路的带外部电路的耦合器(例如,专利文献1以及专利文献2)。
在专利文献1公开了在副线路的耦合端口连接了滤波器的带滤波器的耦合器。根据专利文献1的耦合器,通过使用滤波器来排除检测信号包含的无用的信号(或者仅使所希望的信号通过),从而可得到噪声少的检测信号。
在专利文献2公开了放大器的输出端与主线路的输入端口连接的带放大器的耦合器。根据专利文献2的耦合器,通过使用从耦合器的副线路导出的检测信号对放大器的增益进行修正,从而能够控制从放大器输出的主信号的功率。
在先技术文献
专利文献
专利文献1:美国专利第9954564号说明书
专利文献2:日本特开2004-289797号公报
发明内容
发明要解决的课题
带外部电路的耦合器有时实现为如下的耦合器模块,即,将由于制造工艺等的差异而由不同的部件构成的耦合器和外部电路(例如,滤波器或放大电路)安装于一个模块基板。
在这样的耦合器模块中,若在耦合器与外部电路之间存在无用的耦合,则信号在耦合器与外部电路之间脱离本来的路径而迂回,有可能使耦合器的方向性劣化。虽然无用的耦合能够通过将耦合器和外部电路充分分开而进行抑制,但是在该情况下,产生耦合器模块大型化的问题。
因此,本发明的目的在于,提供一种容易在不使耦合器模块大型化的情况下抑制在耦合器与外部电路之间产生的无用的耦合的带外部电路的耦合器模块。
用于解决课题的技术方案
为了达到上述目的,本发明的一个方式涉及的耦合器模块,在基板安装了第1部件和第2部件,在所述耦合器模块中,所述第1部件具有包含主线路和副线路的定向耦合器,所述第2部件具有:外部电路,用于对流过所述主线路或所述副线路的信号进行处理;以及多个第1信号端子,是所述信号向所述外部电路的输入输出端子,在俯视的情况下,所述多个第1信号端子配置在将所述第2部件分割后的两个部分中的更远离所述第1部件的第1部分。
发明效果
由此,通过将外部电路的信号的输入输出端子配置在将第2部件分割后的两个部分中的更远离耦合器的第1部分,从而容易与耦合器分开。其结果是,容易在不使耦合器模块大型化的情况下抑制在耦合器与外部电路之间产生的无用的耦合,能够使耦合器的方向性良好。
附图说明
图1是示出第1实施方式涉及的耦合器模块的功能性的结构的一个例子的框图。
图2是示出第1实施方式涉及的耦合器模块的构造的一个例子的图。
图3是示出第2实施方式涉及的耦合器模块的功能性的结构的一个例子的框图。
图4是示出第2实施方式涉及的耦合器模块的构造的一个例子的图。
图5是示出第2实施方式的变形例涉及的耦合器模块的功能性的结构的一个例子的框图。
图6是示出第2实施方式的变形例涉及的耦合器模块的构造的一个例子的图。
图7是示出第3实施方式涉及的耦合器模块的功能性的结构的一个例子的框图。
图8是示出第3实施方式涉及的耦合器模块的构造的一个例子的图。
图9是示出第3实施方式涉及的耦合器模块的构造的另一个例子的图。
具体实施方式
以下,使用附图对本发明的实施方式进行详细说明。另外,以下说明的实施方式均示出总括性的或具体的例子。在以下的实施方式中示出的数值、形状、材料、构成要素、构成要素的配置以及连接方式等是一个例子,其主旨并不在于限定本发明。
(第1实施方式)
关于第1实施方式涉及的耦合器模块,列举将一个耦合器部件和一个滤波器部件安装于一个模块基板的带滤波器的耦合器模块的例子来进行说明。另外,以下有时将“耦合器模块”称为“模块”。
图1是示出第1实施方式涉及的耦合器模块的功能性的结构的一个例子的框图。如图1所示,带外部电路的模块1具备作为耦合器部件的第1部件11和作为滤波器部件的第2部件21。第1部件11和第2部件21安装于模块基板41。
第1部件11具有两个耦合器100、开关电路101、两个可变终止器105、可变衰减器106以及控制·电源部107。在耦合器100内示出的宽度相对宽的矩形以及宽度相对窄的矩形分别示意性地表示耦合器的主线路以及副线路。
耦合器100从副线路的一端输出与供给到主线路的主信号的方向以及功率相应的检测信号。
开关电路101形成将两个耦合器100中的任一个耦合器100的副线路的一端或另一端和耦合器100的检测信号输出端子P15连结的检测信号用的信号路径。开关电路101具有多个开关101a~101d。
开关101a是将耦合器100的副线路的一端以及另一端分别连接至检测信号输出端子P15或可变终止器105的耦合方向切换开关。通过使用开关101a对耦合器100的副线路的一端以及另一端的连接目的地进行切换,从而选择性地输出与从输入端子朝向输出端子流过耦合器100的主线路的正向的主信号相应的检测信号、或者与从输出端子朝向输入端子流过耦合器100的主线路的反向的主信号相应的检测信号。
开关101b是使两个耦合器100之中未使用的耦合器短路的短路开关,开关101c是将两个耦合器100之中使用的耦合器连接至检测信号输出端子P15的开关。
开关101d是对是否将后述的滤波器电路211连接至检测信号用的信号路径进行切换的开关。
可变终止器105经由开关101a连接至耦合器100的副线路的与检测信号的导出端相反侧的端部,对耦合器100的方向性进行调整。
可变衰减器106经由开关101a~101d连接至检测信号用的信号路径,对耦合器100的增益(耦合度)进行调整。
控制·电源部107进行开关电路101、可变终止器105、可变衰减器106的驱动以及调整。控制·电源部107既可以基于与外部电路的通信来进行驱动以及调整,也可以具有用于存储控制内容的存储器(未图示)。
第2部件21具有滤波器电路211。
滤波器电路211是将检测信号的频带作为通带的带通滤波器。滤波器电路211经由模块基板41的布线与开关电路101连接。开关电路101的开关101d将滤波器电路211嵌入到检测信号用的信号路径,或者使滤波器电路211旁路。
第1部件11例如可以是在硅基板上通过半导体工艺形成了电路的集成电路芯片。第1部件11具有包含与耦合器100的主线路连接的信号端子P1~P4在内的多个连接端子。
第2部件21例如可以是包含形成于层叠陶瓷基板的电容器以及电感器的LC谐振滤波器,此外,也可以是使用了弹性波谐振器、电介质谐振器的滤波器。第2部件21具有包含作为滤波器电路211的信号的输入输出端子的信号端子P5、P6在内的多个连接端子。
模块基板41例如可以是包含树脂材料的印刷布线基板。第1部件11以及第2部件21经由形成于模块基板41的布线相互连接。
模块1根据开关电路101的连接状态,使与供给至耦合器100中的任一个耦合器的主线路的信号相应的检测信号通过滤波器电路211,或者绕过滤波器电路211而输出。
此时,若在耦合器100与滤波器电路211之间存在无用的耦合,则信号在耦合器100与滤波器电路211之间脱离本来的路径而迂回,有可能使耦合器100的方向性劣化。虽然无用的耦合能够通过将第1部件11和第2部件21充分分开而进行抑制,但是在该情况下,产生模块1大型化的问题。
因此,提出了一种容易在不使模块1大型化的情况下抑制耦合器100与滤波器电路211之间的无用的耦合的构造。
图2是示出耦合器模块1的构造的一个例子的图,(a)是俯视图,(b)是主视图,(c)是侧视图。
如图2所示,第1部件11以及第2部件21的连接端子(信号端子P1~P6、接地端子GND)通过焊料等导电性接合材料48连接到模块基板41的上表面。在此,第2部件21的信号端子P5、P6是第1信号端子的一个例子,第1部件11的信号端子P1~P4是第2信号端子的一个例子。
在模块基板41的下表面形成用于连接至通信装置等利用模块1的装置的安装端子(连接盘电极)47。第1部件11以及第2部件21通过环氧树脂等热固化性的密封树脂49进行固定。另外,在图2的(a)中,为了容易观察,省略了密封树脂49。
根据图2所示的部件以及连接电极的配置,可得到如下的效果。
第2部件21的信号端子P5、P6(第1信号端子)在俯视下配置在将第2部件21在轴X1处分割后的两个部分A1、A2中的更远离第1部件11的第1部分A1。
另外,本说明书中的“更远离/更靠近”这样的语句表示“距~的最短距离更大/更小”。在图2的例子中,部分A1距第1部件11的最短距离是L1,部分A2距第1部件11的最短距离是L2,最短距离L1大于最短距离L2。因此,第2部件21的部分A1与部分A2相比,更远离第1部件11。
由此,即使在将第1部件11和第2部件21靠近至安装所需的最小的分离距离而进行配置的情况下,也容易使信号端子P5、P6与第1部件11包含的耦合器100分开。因此,容易在不使模块1大型化的情况下抑制在耦合器100与滤波器电路211之间产生的无用的耦合。
更具体地,能够防止耦合器100的主线路以及信号端子P1~P4和滤波器电路211的信号端子P5不经由耦合器100的副线路而直接耦合。其结果是,能够使耦合器100的方向性良好。
此外,能够防止耦合器100的主线路以及信号端子P1~P4和滤波器电路211的信号端子P6不经由耦合器100的副线路而直接耦合。其结果是,能够使耦合器100的方向性良好,同时能够防止滤波器电路211的通带外的信号不必要地输出到信号端子P6。
此外,信号端子P5、P6沿着第2部件21的处于第1部分A1的边E1进行配置。具体地,信号端子P5、P6配置在更靠近第1部分A1中的边E1和轴X1中的边E1的位置,边E1是第1部分A1中的最远离第1部件11的边。
由此,能够使信号端子P5、P6与第1部件11包含的耦合器100更可靠地分离,能够更有效地抑制无用的耦合。
此外,第2部件21是在俯视下作为长边的边E1处于部分A1的矩形,信号端子P5、P6配置在边E1的两端部。另外,本说明书中的所谓“矩形”,不仅包含所有的角为直角的四边形,还包含至少一部分的角被形成倒角而成为曲面的四边形。
由此,能够提高信号端子P5、P6间的隔离度。
此外,在信号端子P5、P6各自与第1部件11之间配置有接地端子GND。
由此,能够利用接地端子GND抑制信号端子P5、P6与耦合器100之间的耦合。
此外,第1部件11的信号端子P1~P4(第2信号端子)在俯视下配置在将第1部件11在轴X2处分割后的两个部分A3、A4中的更远离第2部件21的第2部分A3。
在图2的例子中,部分A3距第2部件21的最短距离是L3,部分A4距第2部件21的最短距离是L2,最短距离L3大于最短距离L2。因此,第1部件11的部分A3与部分A4相比,更远离第2部件21。
由此,即使在将第1部件11和第2部件21靠近至安装所需的最小的分离距离而进行配置的情况下,也容易使信号端子P1~P4与第2部件21包含的滤波器电路211分开。其结果是,容易在不使模块1大型化的情况下抑制在耦合器100与滤波器电路211之间产生的无用的耦合,能够使耦合器100的方向性良好。
此外,信号端子P1~P4沿着第1部件11的处于第2部分A3的边E2进行配置。具体地,信号端子P1~P4配置在更靠近第2部分A3中的边E2和轴X2中的边E2的位置,边E2是第2部分A3中的最远离第2部件21的边。
由此,能够使信号端子P1~P4与第2部件21包含的滤波器电路211更可靠地分离,能够更有效地抑制无用的耦合。
另外,虽然在图2的例子中,信号端子P1~P4全部沿着边E2配置,但是并不限于该例子。例如,也可以设为信号端子P1~P4中的至少一半沿着边E2配置。在该情况下,与信号端子P1~P4的至少一半未沿着边E2的情况相比,能够更有效地抑制无用的耦合。
此外,信号端子P1~P4中的信号端子P1、P2间的距离以及信号端子P3、P4间的距离分别小于信号端子P1、P4间的距离。像这样,在第1部件11包含两个以上的耦合器100的情况下,只要将与不同的耦合器的主线路连接的信号端子彼此的距离取得较大(例如,大于与相同的耦合器的主线路连接的信号端子彼此的距离),则还能够抑制各耦合器100彼此的无用的耦合,因此可得到特性良好的耦合器模块。
另外,在图2中,在俯视下,将第1部件11、第2部件21分别分割为两个部分的轴X1、X2成为将俯视时的第1部件11、第2部件21分别分割为面积均等的两个部分的轴。然而,基于轴X1、X2的分割的方式并不限于此。例如,也可以通过轴X1、X2将第1部件11以及第2部件21分别分割为面积不均等的两个部分。即使在像这样不均等地进行分割的情况下,只要信号端子P1~P4处于更远离第2部件21的部分,或者,只要信号端子P5、P6处于更远离第1部件11的部分,则也能够抑制耦合器100与滤波器电路211的无用的耦合。
(第2实施方式)
关于第2实施方式涉及的模块,列举将一个耦合器部件和两个滤波器部件安装于一个模块基板的带滤波器的耦合器模块的例子来进行说明。以下,关于在第1实施方式中参照的构成要素,标注相同的附图标记并省略说明,主要对与第1实施方式不同的事项进行说明。
图3是示出第2实施方式涉及的耦合器模块的功能性的结构的一个例子的框图。如图3所示,带外部电路的模块2与图1的模块1相比,作为耦合器部件的第1部件12不同,并追加了作为滤波器部件的第3部件22。
在第1部件12中,与第1部件11相比,变更了开关电路102,并追加了可变衰减器106。
开关电路102并行地形成将两个耦合器100各自的副线路的一端或另一端和两个检测信号输出端子P15、P16中的任一个检测信号输出端子连结的两个检测信号用的信号路径。开关电路102具有多个开关101a~101d。各个开关的作用与在图1的开关电路101中标注了相同的附图标记的开关相同。
第3部件22具有滤波器电路221。
滤波器电路221是将检测信号的频带作为通带的低通滤波器。滤波器电路221经由模块基板41的布线与开关电路102连接。开关电路102将滤波器电路211、221各自嵌入到两个检测信号用的信号路径中的一个信号路径,或者使滤波器电路211、221旁路。
第1部件12例如可以是在硅基板上通过半导体工艺形成了电路的集成电路芯片。第1部件12具有包含与耦合器100的主线路连接的信号端子P1~P4在内的多个连接端子。
第3部件22例如可以是包含形成于层叠陶瓷基板的电容器以及电感器的LC谐振滤波器,此外,也可以是使用了弹性波谐振器、电介质谐振器的滤波器。第3部件22具有包含作为滤波器电路221的信号的输入输出端子的信号端子P7、P8在内的多个连接端子。
图4是示出耦合器模块2的构造的一个例子的图,(a)是俯视图,(b)是主视图,(c)是侧视图。
如图4所示,模块2与图2所示的模块1相比,不同点在于,追加了第3部件22。第2部件21和第3部件22彼此相邻地配置,使得在俯视下的模块基板41中与第1部件12对置。在此,第2部件21的信号端子P5、P6是第1信号端子的一个例子,第1部件12的信号端子P1~P4是第2信号端子的一个例子,第3部件22的信号端子P7、P8是第3信号端子的一个例子。
根据图4所示的部件以及连接电极的配置,除了对模块1说明的效果以外,还可得到如下的效果。
在俯视下,在将第3部件22在轴X3处分割后的两个部分A5、A6之中,将更靠近第2部件21的部分作为第3部分A5,并将更远离第2部件21的部分作为第4部分A6。
在图4的例子中,部分A5距第2部件21的最短距离为L5,部分A6距第2部件21的最短距离为L6,最短距离L6大于最短距离L5。因此,第3部件22的部分A6与部分A5相比,更远离第2部件21。
第3部件22的信号端子P7、P8(第3信号端子)中的信号端子P7在俯视下配置在将第3部分A5在轴X4处分割后的两个部分中的更远离第2部件21的信号端子P5的部分。
此外,第3部件22的信号端子P7、P8中的信号端子P8在俯视下配置在将第4部分A6在轴X4处分割后的两个部分中的更远离第1部件12的部分。
由此,即使在将第2部件21和第3部件22靠近至安装所需的最小的分离距离而进行配置的情况下,也容易使信号端子P7、P8与第2部件21的信号端子P5、P6中的最靠近第3部件22的信号端子P5分开。因此,容易在不使模块2大型化的情况下抑制在信号端子P7、P8与信号端子P5之间产生的无用的耦合。其结果是,可将通带内的纹波、阻带内的杂散响应这样的由于滤波器电路211、221的干扰而产生的滤波器特性的劣化抑制在最小限度。
此外,由于信号端子P7、P8容易在第3部件22的对角方向上分开,所以能够提高信号端子P7、P8间的隔离度。
进而,由于信号端子P8容易与第1部件12分开,所以能够抑制信号端子P8与第1部件12之间的无用的耦合。
另外,根据模块2的构造,信号端子P7容易靠近第1部件12,因此容易产生信号端子P7与耦合器100的耦合。因此,从抑制信号端子P7与耦合器100的耦合的观点出发,模块2的构造也可以在第1部件12与第3部件22的最短距离L4比较大(例如,大于第2部件21与第3部件22的最短距离L5)的情况下采用。
另一方面,在第1部件12与第3部件22的最短距离L4比较小(例如,小于第2部件21与第3部件22的最短距离L5)的情况下,也可以将信号端子P7配置在将第3部分A5在轴X4处分割后的部分中的更远离第1部件12的部分。
模块2的构造还能够应用于耦合器部件具有单个耦合器的情况,并能够得到同样的效果。
图5是示出第2实施方式的变形例涉及的耦合器模块的功能性的结构的一个例子的框图。如图5所示,带外部电路的模块3与图3的模块2相比,作为耦合器部件的第1部件13不同。
在第1部件13中,与第1部件12相比,变更了开关电路103,且耦合器100以及可变衰减器106各自被削减为一个。开关电路103具有多个开关101a以及101d。各个开关的作用与在图1的开关电路101中标注了相同的附图标记的开关相同。
图6是示出耦合器模块3的构造的一个例子的图,(a)是俯视图,(b)是主视图,(c)是侧视图。
如图6所示,模块3与图4所示的模块2相比,不同点在于,用第1部件13置换了第1部件12。第1部件13代替第1部件12的信号端子P1~P4而具有信号端子P9、P10。在此,第2部件21的信号端子P5、P6是第1信号端子的一个例子,第1部件13的信号端子P9、P10是第2信号端子的一个例子,第3部件22的信号端子P7、P8是第3信号端子的一个例子。
根据模块3中的这样的部件以及连接电极的配置,可得到与对模块2说明的效果同样的效果。
另外,在图4以及图6中,在俯视下将第3部件22分割为两个部分的轴X3、X4成为将俯视时的第3部件22分割为面积均等的两个部分的轴。然而,基于轴X3、X4的分割的方式并不限于此。例如,也可以通过轴X3、X4将第3部件22分割为面积不均等的两个部分。即使在像这样不均等地进行分割的情况下,只要信号端子P7、P8处于如前所述的位置,则也可将由于滤波器电路211、221的干扰而产生的滤波器特性的劣化抑制在最小限度,还能够提高信号端子P7、P8间的隔离度。
(第3实施方式)
关于第3实施方式涉及的模块,列举将一个耦合器部件和两个放大器部件安装于一个模块基板的带放大器的耦合器模块的例子来进行说明。以下,关于在第1实施方式以及第2实施方式中参照的构成要素,标注相同的附图标记并省略说明,主要对与第1实施方式以及第2实施方式不同的事项进行说明。
图7是示出第3实施方式涉及的耦合器模块的功能性的结构的一个例子的框图。如图7所示,带外部电路的模块4与图3的模块2相比,作为耦合器部件的第1部件14以及作为放大器部件的第2部件31以及第3部件32不同,并删除了作为滤波器部件的第2部件21以及第3部件22。
在第1部件14中,与第1部件12相比,变更了开关电路104。
开关电路104并行地形成将两个耦合器100各自的副线路的一端或另一端和两个检测信号输出端子P15、P16中的任一个检测信号输出端子连结的两个检测信号用的信号路径。开关电路104具有多个开关101a~101c。各个开关的作用与在图1的开关电路101中标注了相同的附图标记的开关相同。
第2部件31具有放大电路311。放大电路311经由模块基板41的布线与一个耦合器100的主线路连接。
第3部件32具有放大电路321。放大电路321经由模块基板41的布线与另一个耦合器100的主线路连接。
第1部件14例如可以是在硅基板上通过半导体工艺形成了电路的集成电路芯片。第1部件14具有包含与耦合器100的主线路连接的信号端子P1~P4在内的多个连接端子。
第2部件31以及第3部件32例如可以是在硅基板上通过半导体工艺形成了电路的集成电路芯片。第2部件31具有包含作为放大电路311的信号的输入输出端子的信号端子P11、P12在内的多个连接端子。第3部件32具有包含作为放大电路321的信号的输入输出端子的信号端子P13、P14在内的多个连接端子。
图8是示出耦合器模块4的构造的一个例子的图,(a)是俯视图,(b)是主视图,(c)是侧视图。
如图8所示,模块4与图4所示的模块2相比,不同点在于,用第2部件31置换了第2部件21,并用第3部件32置换了第3部件22。第2部件31和第3部件32彼此相邻地配置,使得在俯视下的模块基板41中与第1部件14对置。第2部件31以及第3部件32的连接端子中的信号端子P11~P14以外的未示出端子名的端子例如是接地端子、电源端子、控制端子以及散热端子(中央的大型的端子)。
在此,第2部件31的信号端子P11、P12是第1信号端子的一个例子,第1部件12的信号端子P1~P4是第2信号端子的一个例子,第3部件32的信号端子P13、P14是第3信号端子的一个例子。
根据图8所示的部件以及连接电极的配置,除了对模块1、2说明的效果以外,还可得到如下的效果。
在俯视下,在将第3部件32在轴X5处分割后的两个部分A7、A8之中,将更靠近第2部件31的部分作为第3部分A7,并将更远离第2部件31的部分作为第4部分A8。
在图8的例子中,部分A7距第2部件31的最短距离为L7,部分A8距第2部件31的最短距离为L8,最短距离L8大于最短距离L7。因此,第3部件32的部分A8与部分A7相比,更远离第2部件31。
第3部件32的信号端子P13、P14中的信号端子P13在俯视下配置在将第3部分A7在轴X6处分割后的两个部分中的更远离第2部件31的信号端子P11的部分。
此外,第3部件32的信号端子P13、P14中的信号端子P14在俯视下配置在将第4部分A8在轴X6处分割后的两个部分中的更靠近第2部件31的信号端子P11的部分。
由此,信号端子P13、P14容易在第3部件32的对角方向上分开,因此能够提高信号端子P13、P14间的隔离度。
另外,信号端子P14也可以在俯视下配置在将第4部分A8在轴X6处分割后的两个部分中的更远离第2部件31的信号端子P11的部分。
图9是示出耦合器模块4a的构造的一个例子的俯视图。
如图9所示,带外部电路的模块4a与图8的(a)所示的模块4相比,第3部件32a中的第3信号端子P14的配置不同。在模块4a中,第3信号端子P14在俯视下配置在将第3部件32a的第4部分A8在轴X6处分割后的两个部分中的更远离第2部件31的信号端子P11的部分。
根据图9所示的部件以及连接电极的配置,信号端子P13、P14容易在第3部件32a的边E3的方向上分开,因此能够提高信号端子P13、P14间的隔离度。在该情况下,在俯视下的第3部件32a是具有长边和短边的矩形且边E3为长边的情况下,能够进一步提高信号端子P13、P14间的隔离度。
根据模块4a,特别是,容易抑制在流过大功率的信号端子P12、P14和耦合器100之间产生的无用的耦合。
具体地,容易抑制信号端子P12、P14和耦合器100的副线路的不经由主线路的直接耦合,因此能够使耦合器100的方向性良好。
此外,容易抑制信号端子P11和与耦合器100的主线路连接的信号端子P1~P4的无用的耦合,因此能够防止以放大电路311、321的振荡、寄生振动为代表的异常动作。
另外,在图8、图9中,在俯视下分别将第3部件32、33分割为两个部分的轴X5、X6成为将俯视时的第3部件32、33分割为面积均等的两个部分的轴。然而,基于轴X5、X6的分割的方式并不限于此。例如,也可以通过轴X5、X6将第3部件32、33分割为面积不均等的两个部分。即使在像这样不均等地进行分割的情况下,只要信号端子P13、P14处于如前所述的位置,则也能够提高信号端子P13、P14间的隔离度。
(总结)
像以上说明的那样,本发明的一个方式涉及的耦合器模块,在基板安装了第1部件和第2部件,在所述耦合器模块中,所述第1部件具有包含主线路和副线路的定向耦合器,所述第2部件具有:外部电路,用于对流过所述主线路或所述副线路的信号进行处理;以及多个第1信号端子,是所述信号向所述外部电路的输入输出端子,在俯视的情况下,所述多个第1信号端子配置在将所述第2部件分割后的两个部分中的更远离所述第1部件的第1部分。
由此,通过将外部电路的输入输出端子配置在将第2部件分割后的两个部分中的更远离耦合器的第1部分,从而容易与耦合器分开。其结果是,容易在不使耦合器模块大型化的情况下抑制在耦合器与外部电路之间产生的无用的耦合,能够使耦合器的方向性良好。
此外,也可以是,所述多个第1信号端子沿着所述第2部件的处于所述第1部分的边进行配置。
由此,将外部电路的输入输出端子沿着第2部件的第1部分中的处于更远离第1部件的一侧的边进行配置,因此能够更有效地抑制在耦合器与外部电路之间产生的无用的耦合。
此外,也可以是,所述第2部件是长边处于所述第1部分的矩形,所述多个第1信号端子中的至少两个第1信号端子分别配置在所述长边的两端部。
由此,在配置于长边的两端部的至少两个第1信号端子中,能够提高外部电路的输入输出端子间的隔离度。
此外,也可以是,所述第2部件具有在俯视的情况下配置在所述多个第1信号端子中的至少一个第1信号端子与所述第1部件之间的接地端子。
由此,能够利用接地端子来抑制外部电路的输入输出端子与耦合器之间的耦合。
此外,本发明的一个方式涉及的耦合器模块,在基板安装了第1部件和第2部件,在所述耦合器模块中,所述第1部件具有:定向耦合器,包含主线路和副线路;以及多个第2信号端子,与所述主线路或所述副线路连接,所述第2部件具有用于对流过所述主线路或所述副线路的信号进行处理的外部电路,在俯视的情况下,所述多个第2信号端子配置在将所述第1部件分割后的两个部分中的更远离所述第2部件的第2部分。
由此,通过将耦合器的主线路或副线路用的输入输出端子配置在更远离外部电路的第1部件的第2部分,从而容易与外部电路分开。其结果是,容易在不使耦合器模块大型化的情况下抑制在耦合器与外部电路之间产生的无用的耦合,能够使耦合器的方向性良好。
此外,也可以是,在俯视的情况下,所述多个第2信号端子中的至少一半的第2信号端子沿着所述第1部件的处于所述第2部分的边进行配置。
由此,将主线路或副线路用的输入输出端子中的至少一半沿着第1部件的第2部分中的处于更远离第2部件的一侧的边进行配置。由此,与至少一半的输入输出端子未沿着该边的情况相比,能够更有效地抑制在耦合器与外部电路之间产生的无用的耦合。
此外,也可以是,在俯视的情况下,所述第1部件是长边处于所述第2部分的矩形,所述多个第2信号端子中的至少两个第2信号端子分别配置在所述长边的两端部。
由此,在配置在长边的两端部的至少两个第2信号端子中,能够提高耦合器的输入输出端子间的隔离度。
此外,也可以是,所述第1部件具有在俯视的情况下配置在所述多个第2信号端子中的至少一个第2信号端子与所述第2部件之间的接地端子。
由此,能够利用接地端子来抑制外部电路的输入输出端子与耦合器之间的耦合。
此外,也可以是,所述第2部件还具有作为所述信号向所述外部电路的输入输出端子的多个第1信号端子,在俯视的情况下,所述多个第1信号端子配置在将所述第2部件分割后的两个部分中的更远离所述第1部件的第1部分。
由此,通过将外部电路的输入输出端子配置在将第2部件分割后的两个部分中的更远离耦合器的第1部分,从而容易与耦合器分开。其结果是,容易在不使耦合器模块大型化的情况下抑制在耦合器与外部电路之间产生的无用的耦合,能够使耦合器的方向性良好。
此外,所述外部电路可以是滤波器电路。
由此,可抑制在耦合器与滤波器电路之间产生的无用的耦合,从耦合器经由无用的耦合而绕入到滤波器电路的输出端的不希望的信号减少。其结果是,容易得到良好的滤波器特性。
此外,所述外部电路也可以是放大电路。
由此,可抑制在耦合器与放大电路之间产生的无用的耦合,从放大电路的输出端经由无用的耦合而绕入到耦合器的不希望的信号减少。其结果是,不易引起振荡、寄生振动等异常动作。
此外,也可以是,在所述基板还安装有第3部件,所述第3部件具有:外部电路,用于对流过所述主线路或所述副线路的信号进行处理;以及多个第3信号端子,是所述外部电路的所述信号的输入输出端子,所述第2部件和所述第3部件彼此相邻地配置,使得在俯视下的所述基板中与所述第1部件对置,在俯视下,将对所述第3部件进行分割后的两个部分之中更靠近所述第2部件的部分作为第3部分,将更远离所述第2部件的部分作为第4部分,此时,所述多个第3信号端子中的一部分第3信号端子配置在将所述第3部分分割后的两个部分之中更远离所述多个第1信号端子之中最靠近所述第3部件的第1信号端子的部分,另一部分第3信号端子配置在将所述第4部分分割后的两个部分之中更靠近在所述多个第1信号端子之中最靠近所述第3部件的所述第1信号端子的部分。
由此,通过将第3部件的外部电路的输入输出端子配置在更靠近第2部件的第3部分中的更远离第2部件的最靠近的输入输出端子的部分、和更远离第2部件的第4部分,从而容易与第2部件的外部电路的输入输出端子分开。其结果是,容易在不使耦合器模块大型化的情况下抑制第2部件以及第3部件的外部电路的输入输出端子间的无用的耦合,能够抑制由外部电路彼此的干扰造成的特性劣化、经由双方的外部电路的信号的绕入。
此外,也可以是,在所述基板还安装有第3部件,所述第3部件具有:外部电路,用于对流过所述主线路或所述副线路的信号进行处理;以及多个第3信号端子,是所述外部电路的所述信号的输入输出端子,所述第2部件和所述第3部件彼此相邻地配置,使得在俯视下的所述基板中与所述第1部件对置,在俯视下,将对所述第3部件进行分割后的两个部分中的更靠近所述第2部件的部分作为第3部分,将更远离所述第2部件的部分作为第4部分,此时,所述多个第3信号端子中的一部分第3信号端子配置在将所述第3部分分割后的两个部分之中更远离所述多个第1信号端子之中最靠近所述第3部件的第1信号端子的部分,另一部分第3信号端子配置在将所述第4部分分割后的两个部分之中更远离所述多个第1信号端子之中最靠近所述第3部件的所述第1信号端子的部分。
由此,通过将第3部件的外部电路的输入输出端子配置在更靠近第2部件的第3部分中的更远离第2部件的最靠近的输入输出端子的部分、和更远离第2部件的第4部分,从而容易与第2部件的外部电路的输入输出端子分开。其结果是,容易在不使耦合器模块大型化的情况下抑制第2部件以及第3部件的外部电路的输入输出端子间的无用的耦合,能够抑制由外部电路彼此的干扰造成的特性劣化、经由双方的外部电路的信号的绕入。
此外,也可以是,在所述第3部件的所述多个第3信号端子中的至少一个第3信号端子与所述第1部件之间配置有接地端子。
由此,能够利用接地端子来抑制第3部件的外部电路的输入输出端子与耦合器之间的耦合。
此外,也可以是,形成于所述第2部件的外部电路以及形成于所述第3部件的外部电路均为滤波器电路。
由此,可抑制第2部件与第3部件之间的滤波器电路彼此的无用的耦合,因此,例如可将通带内的纹波、阻带内的杂散响应这样的由于滤波器电路彼此的干扰而产生的滤波器特性的劣化抑制在最小限度。
产业上的可利用性
本发明作为对高频信号进行处理的带信号处理电路的耦合器模块,能够广泛利用于通信装置等各种高频装置。
附图标记说明
1、2、3、4、4a:耦合器模块(模块)
11~14:第1部件;
100:耦合器;
101~104:开关电路;
105:可变终止器;
106:可变衰减器;
107:控制·电源部;
21、31:第2部件;
22、32:第3部件;
211、221:滤波器电路;
311、321:放大电路;
41:模块基板;
47:安装端子;
48:导电性接合材料;
49:密封树脂;
A1~A8:部分;
P1~P14:信号端子;
E1~E3:边。

Claims (20)

1.一种耦合器模块,在基板安装了第1部件和第2部件,在所述耦合器模块中,
所述第1部件具有包含主线路和副线路的定向耦合器,
所述第2部件具有:外部电路,用于对流过所述主线路或所述副线路的信号进行处理;以及多个第1信号端子,是所述信号向所述外部电路的输入输出端子,
在俯视的情况下,所述多个第1信号端子配置在将所述第2部件分割后的两个部分中的更远离所述第1部件的第1部分,
所述第1部件还具有作为信号端子的多个第2信号端子,
所述多个第2信号端子配置在将所述第1部件分割后的两个部分中的更远离所述第2部件的第2部分,且沿着所述第2部分的离所述第2部件最远的边配置。
2.根据权利要求1所述的耦合器模块,其中,
在俯视的情况下,所述多个第1信号端子沿着所述第2部件的处于所述第1部分的边进行配置。
3.根据权利要求1或2所述的耦合器模块,其中,
在俯视的情况下,所述第2部件是长边处于所述第1部分的矩形,所述多个第1信号端子中的至少两个第1信号端子分别配置在所述长边的两端部。
4.根据权利要求1或2所述的耦合器模块,其中,
所述第2部件具有在俯视的情况下配置在所述多个第1信号端子中的至少一个第1信号端子与所述第1部件之间的接地端子。
5.根据权利要求1或2所述的耦合器模块,其中,
所述外部电路是滤波器电路。
6.根据权利要求1或2所述的耦合器模块,其中,
所述外部电路是放大电路。
7.根据权利要求1或2所述的耦合器模块,其中,
在所述基板还安装有第3部件,
所述第3部件具有:外部电路,用于对流过所述主线路或所述副线路的信号进行处理;以及多个第3信号端子,是所述外部电路的所述信号的输入输出端子,
所述第2部件和所述第3部件彼此相邻地配置,使得在俯视下的所述基板中与所述第1部件对置,
在俯视下,将对所述第3部件进行分割后的两个部分之中更靠近所述第2部件的部分作为第3部分,将更远离所述第2部件的部分作为第4部分,此时,
所述多个第3信号端子中的一部分第3信号端子配置在将所述第3部分分割后的两个部分之中更远离所述多个第1信号端子之中最靠近所述第3部件的第1信号端子的部分,另一部分第3信号端子配置在将所述第4部分分割后的两个部分之中更远离所述第1部件的部分。
8.根据权利要求1或2所述的耦合器模块,其中,
在所述基板还安装有第3部件,
所述第3部件具有:外部电路,用于对流过所述主线路或所述副线路的信号进行处理;以及多个第3信号端子,是所述外部电路的所述信号的输入输出端子,
所述第2部件和所述第3部件彼此相邻地配置,使得在俯视下的所述基板中与所述第1部件对置,
在俯视下,将对所述第3部件进行分割后的两个部分中的更靠近所述第2部件的部分作为第3部分,将更远离所述第2部件的部分作为第4部分,此时,
所述多个第3信号端子中的一部分第3信号端子配置在将所述第3部分分割后的两个部分之中更远离所述多个第1信号端子之中最靠近所述第3部件的第1信号端子的部分,另一部分第3信号端子配置在将所述第4部分分割后的两个部分之中更远离所述多个第1信号端子之中最靠近所述第3部件的所述第1信号端子的部分。
9.根据权利要求7所述的耦合器模块,其中,
在所述第3部件的所述多个第3信号端子中的至少一个第3信号端子与所述第1部件之间配置有接地端子。
10.根据权利要求7所述的耦合器模块,其中,
形成于所述第2部件的外部电路以及形成于所述第3部件的外部电路均为滤波器电路。
11.一种耦合器模块,在基板安装了第1部件和第2部件,在所述耦合器模块中,
所述第1部件具有:定向耦合器,包含主线路和副线路;以及多个第2信号端子,与所述主线路或所述副线路连接,
所述第2部件具有用于对流过所述主线路或所述副线路的信号进行处理的外部电路,
在俯视的情况下,所述多个第2信号端子配置在将所述第1部件分割后的两个部分中的更远离所述第2部件的第2部分,且沿着所述第2部分的离所述第2部件最远的边配置。
12.根据权利要求11所述的耦合器模块,其中,
在俯视的情况下,所述第1部件是长边处于所述第2部分的矩形,所述多个第2信号端子中的至少两个第2信号端子分别配置在所述长边的两端部。
13.根据权利要求11所述的耦合器模块,其中,
所述第1部件具有在俯视的情况下配置在所述多个第2信号端子中的至少一个第2信号端子与所述第2部件之间的接地端子。
14.根据权利要求11所述的耦合器模块,其中,
所述第2部件还具有作为所述信号向所述外部电路的输入输出端子的多个第1信号端子,
在俯视的情况下,所述多个第1信号端子配置在将所述第2部件分割后的两个部分中的更远离所述第1部件的第1部分。
15.根据权利要求11所述的耦合器模块,其中,
所述外部电路是滤波器电路。
16.根据权利要求11所述的耦合器模块,其中,
所述外部电路是放大电路。
17.根据权利要求14所述的耦合器模块,其中,
在所述基板还安装有第3部件,
所述第3部件具有:外部电路,用于对流过所述主线路或所述副线路的信号进行处理;以及多个第3信号端子,是所述外部电路的所述信号的输入输出端子,
所述第2部件和所述第3部件彼此相邻地配置,使得在俯视下的所述基板中与所述第1部件对置,
在俯视下,将对所述第3部件进行分割后的两个部分之中更靠近所述第2部件的部分作为第3部分,将更远离所述第2部件的部分作为第4部分,此时,
所述多个第3信号端子中的一部分第3信号端子配置在将所述第3部分分割后的两个部分之中更远离所述多个第1信号端子之中最靠近所述第3部件的第1信号端子的部分,另一部分第3信号端子配置在将所述第4部分分割后的两个部分之中更远离所述第1部件的部分。
18.根据权利要求14所述的耦合器模块,其中,
在所述基板还安装有第3部件,
所述第3部件具有:外部电路,用于对流过所述主线路或所述副线路的信号进行处理;以及多个第3信号端子,是所述外部电路的所述信号的输入输出端子,
所述第2部件和所述第3部件彼此相邻地配置,使得在俯视下的所述基板中与所述第1部件对置,
在俯视下,将对所述第3部件进行分割后的两个部分中的更靠近所述第2部件的部分作为第3部分,将更远离所述第2部件的部分作为第4部分,此时,
所述多个第3信号端子中的一部分第3信号端子配置在将所述第3部分分割后的两个部分之中更远离所述多个第1信号端子之中最靠近所述第3部件的第1信号端子的部分,另一部分第3信号端子配置在将所述第4部分分割后的两个部分之中更远离所述多个第1信号端子之中最靠近所述第3部件的所述第1信号端子的部分。
19.根据权利要求17所述的耦合器模块,其中,
在所述第3部件的所述多个第3信号端子中的至少一个第3信号端子与所述第1部件之间配置有接地端子。
20.根据权利要求17所述的耦合器模块,其中,
形成于所述第2部件的外部电路以及形成于所述第3部件的外部电路均为滤波器电路。
CN201980083355.2A 2018-12-18 2019-12-16 耦合器模块 Active CN113196563B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2018-236106 2018-12-18
JP2018236106 2018-12-18
PCT/JP2019/049153 WO2020129892A1 (ja) 2018-12-18 2019-12-16 カプラモジュール

Publications (2)

Publication Number Publication Date
CN113196563A CN113196563A (zh) 2021-07-30
CN113196563B true CN113196563B (zh) 2023-02-21

Family

ID=71101320

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980083355.2A Active CN113196563B (zh) 2018-12-18 2019-12-16 耦合器模块

Country Status (3)

Country Link
US (1) US20210234247A1 (zh)
CN (1) CN113196563B (zh)
WO (1) WO2020129892A1 (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010178014A (ja) * 2009-01-29 2010-08-12 Murata Mfg Co Ltd デュプレクサモジュール
CN105471390A (zh) * 2014-09-26 2016-04-06 精工爱普生株式会社 半导体电路、振荡器、电子设备以及移动体
WO2017223141A1 (en) * 2016-06-22 2017-12-28 Skyworks Solutions, Inc. Electromagnetic coupler arrangements for multi-frequency power detection, and devices including same
CN107785641A (zh) * 2016-08-30 2018-03-09 株式会社村田制作所 双向耦合器
WO2018101112A1 (ja) * 2016-11-30 2018-06-07 株式会社村田製作所 配線基板、カプラモジュール、及び通信装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5105171A (en) * 1991-04-29 1992-04-14 Hughes Aircraft Company Coplanar waveguide directional coupler and flip-clip microwave monolithic integrated circuit assembly incorporating the coupler
JP3765400B2 (ja) * 2001-11-22 2006-04-12 株式会社村田製作所 誘電体フィルタ、誘電体デュプレクサ、高周波モジュールおよび通信装置
JP4413176B2 (ja) * 2005-09-12 2010-02-10 株式会社日立国際電気 無線通信装置
WO2017151321A1 (en) * 2016-02-29 2017-09-08 Skyworks Solutions, Inc. Integrated filter and directional coupler assemblies

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010178014A (ja) * 2009-01-29 2010-08-12 Murata Mfg Co Ltd デュプレクサモジュール
CN105471390A (zh) * 2014-09-26 2016-04-06 精工爱普生株式会社 半导体电路、振荡器、电子设备以及移动体
WO2017223141A1 (en) * 2016-06-22 2017-12-28 Skyworks Solutions, Inc. Electromagnetic coupler arrangements for multi-frequency power detection, and devices including same
CN107785641A (zh) * 2016-08-30 2018-03-09 株式会社村田制作所 双向耦合器
WO2018101112A1 (ja) * 2016-11-30 2018-06-07 株式会社村田製作所 配線基板、カプラモジュール、及び通信装置

Also Published As

Publication number Publication date
US20210234247A1 (en) 2021-07-29
CN113196563A (zh) 2021-07-30
WO2020129892A1 (ja) 2020-06-25

Similar Documents

Publication Publication Date Title
US11121733B2 (en) Semiconductor device, radio-frequency circuit, and communication apparatus
KR102448318B1 (ko) 고주파 모듈 및 통신 장치
KR20190040041A (ko) 스위치 ic, 프론트 엔드 모듈 및 통신 장치
KR102438877B1 (ko) 고주파 모듈 및 통신 장치
KR102455842B1 (ko) 회로 모듈 및 통신 장치
US11394817B2 (en) Radio frequency module and communication device
US11336315B2 (en) Radio-frequency module and communication device
US11777534B2 (en) Radio frequency module and communication device
US11310355B2 (en) Radio frequency module and communication device
US10743416B2 (en) Circuit module
CN215646781U (zh) 高频模块和通信装置
CN214851215U (zh) 高频模块和通信装置
CN214851214U (zh) 高频模块和通信装置
US20210091797A1 (en) Radio frequency module and communication device
CN113196563B (zh) 耦合器模块
US11303319B2 (en) Radio frequency module and communication device
CN117256100A (zh) 高频模块和通信装置
US11418225B2 (en) Radio frequency module and communication device
JP2021190746A (ja) 高周波モジュールおよび通信装置
US20230208003A1 (en) Directional coupler, high-frequency module, and communication apparatus
CN117099306A (zh) 高频模块和通信装置
CN117136497A (zh) 高频模块和通信装置
CN116569485A (zh) 混合滤波器、多工器、高频模块以及通信装置
CN117882293A (zh) 高频模块和通信装置
CN115552795A (zh) 高频模块以及通信装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant