CN113160746A - Oled面板的节能型驱动电路及驱动方法 - Google Patents

Oled面板的节能型驱动电路及驱动方法 Download PDF

Info

Publication number
CN113160746A
CN113160746A CN202110431219.7A CN202110431219A CN113160746A CN 113160746 A CN113160746 A CN 113160746A CN 202110431219 A CN202110431219 A CN 202110431219A CN 113160746 A CN113160746 A CN 113160746A
Authority
CN
China
Prior art keywords
amplifier
pixel
output
comparison circuit
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110431219.7A
Other languages
English (en)
Inventor
南潤鍚
施伟
杨召远
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenghe Microelectronics Zhaoqing Co ltd
Original Assignee
Shenghe Microelectronics Zhaoqing Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenghe Microelectronics Zhaoqing Co ltd filed Critical Shenghe Microelectronics Zhaoqing Co ltd
Priority to CN202110431219.7A priority Critical patent/CN113160746A/zh
Publication of CN113160746A publication Critical patent/CN113160746A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明涉及OLED面板技术领域,提供了OLED面板的节能型驱动电路及驱动方法,以降低OLED面板的功耗。本节能型驱动电路和驱动方法包括四个通道,在通道之间构造有两通道像素比较电路、四通道像素比较电路、以及跨通道连接放大器和缓存器的开关,利用各像素比较电路的结果控制对应通道的放大器启动/关闭以及控制对应开关的导通/截止,使得在四通道驱动电路中,当四个通道的数据全部相同时三个通道的放大器被关闭,由剩余通道的放大器同时驱动四个通道的缓存器,最多可以减少75%的通道AMP静态电流,从而实现OLED面板功耗的进一步降低。其采用层次结构的比较电路,减少了IC面积。

Description

OLED面板的节能型驱动电路及驱动方法
技术领域
本发明涉及OLED面板技术领域,具体涉及OLED面板的节能型驱动电路、OLED面板的节能型驱动方法、以及采用该节能电路或节能方法的低功耗OLED面板。
背景技术
最近适用OLED(Organic Light Emitting Diode,有机发光二极管)面板的产品规格越来越高,功能也越来越多样,采用OLED面板的产品设计时,维持电池使用时间的方法总是迫切需要的。特别是OLED面板产品特性上,从不使用时的待机模式转变为息屏模式(AOD),OLED驱动芯片的功耗最小化方案决定了电池使用时间。
发明内容
本发明的目的是提供一种OLED面板的节能型驱动电路及方法,以降低OLED面板的功耗。
为达上述目的,本发明采用的技术方案如下:
一种OLED面板的节能型驱动电路,其包括:
第一通道,具有顺次相连的第一像素锁存器、第一放大器和第一缓存器;
第二通道,具有顺次相连的第二像素锁存器、第二放大器和第二缓存器;
第三通道,具有顺次相连的第三像素锁存器、第三放大器和第三缓存器;
第四通道,具有顺次相连的第四像素锁存器、第四放大器和第四缓存器;
第五开关,连接于第二放大器的输出端和第一缓存器的输入端之间;
第六开关,连接于第四放大器的输出端和第三缓存器的输入端之间;
第七开关,连接于第四放大器的输出端和第一缓存器的输入端之间;
第八开关,连接于第四放大器的输出端和第二缓存器的输入端之间;
第一像素比较电路,分别与第一和第二像素锁存器的输出端、第一放大器的控制端和第五开关的控制端相连;
第二像素比较电路,分别与第三和第四像素锁存器的输出端、第三放大器的控制端和第六开关的控制端相连;以及
第三像素比较电路,分别与第一和第二像素比较电路的输出端、第二和第三像素锁存器的输出端、第二放大器的控制端、第七和第八开关的控制端相连。
优选地,所述节能型驱动电路还包括:
第五通道,具有顺次相连的第五像素锁存器、第五放大器和第五缓存器;
第六通道,具有顺次相连的第六像素锁存器、第六放大器和第六缓存器;
第七通道,具有顺次相连的第七像素锁存器、第七放大器和第七缓存器;
第八通道,具有顺次相连的第八像素锁存器、第八放大器和第八缓存器;
第十三开关,连接于第六放大器的输出端和第五缓存器的输入端之间;
第十四开关,连接于第八放大器的输出端和第七缓存器的输入端之间;
第十五开关,连接于第八放大器的输出端和第五缓存器的输入端之间;
第十六开关,连接于第八放大器的输出端和第六缓存器的输入端之间;
第十七开关,连接于第八放大器的输出端和第一缓存器的输入端之间;
第十八开关,连接于第八放大器的输出端和第二缓存器的输入端之间;
第十九开关,连接于第八放大器的输出端和第三缓存器的输入端之间;
第二十开关,连接于第八放大器的输出端和第四缓存器的输入端之间;
第四像素比较电路,分别与第五和第六像素锁存器的输出端、第五放大器的控制端和第十三开关的控制端相连;
第五像素比较电路,分别与第七和第八像素锁存器的输出端、第七放大器的控制端和第十四开关的控制端相连;
第六像素比较电路,分别与第四和第五像素比较电路的输出端、第六和第七像素锁存器的输出端、第六放大器的控制端、第十五和第十六开关的控制端相连;以及
第七像素比较电路,分别与第三和第六像素比较电路的输出端、第四和第五像素锁存器的输出端、第四放大器的控制端、第十七至第二十开关的控制端相连。
优选地,各通道中的像素锁存器分别经数模转换器和解码器连接放大器。
一种OLED面板的节能型驱动方法,采用如上述的四通道节能型驱动电路,所述驱动方法包括:
当第一像素锁存器输出的数据和第二像素锁存器输出的数据相同时,第一像素比较电路的输出使得第一放大器关闭且第五开关导通,第二放大器输出数据至第一和第二缓存器;
当第三像素锁存器输出的数据和第四像素锁存器输出的数据相同时,第二像素比较电路的输出使得第三放大器关闭且第六开关导通,第四放大器输出数据至第三和第四缓存器;
当第一至第四像素锁存器输出的数据均相同时,第一像素比较电路的输出使得第一放大器关闭,第二像素比较电路的输出使得第三放大器关闭且第六开关导通,第三像素比较电路的输出使得第二放大器关闭且第七和第八开关均导通,第四放大器输出数据至第一至第四缓存器。
一种OLED面板的节能型驱动方法,其采用如上述的八通道节能型驱动电路,所述驱动方法包括:
当第一像素锁存器输出的数据和第二像素锁存器输出的数据相同时,第一像素比较电路的输出使得第一放大器关闭且第五开关导通,第二放大器输出数据至第一和第二缓存器;
当第三像素锁存器输出的数据和第四像素锁存器输出的数据相同时,第二像素比较电路的输出使得第三放大器关闭且第六开关导通,第四放大器输出数据至第三和第四缓存器;
当第一至第四像素锁存器输出的数据均相同时,第一像素比较电路的输出使得第一放大器关闭,第二像素比较电路的输出使得第三放大器关闭且第六开关导通,第三像素比较电路的输出使得第二放大器关闭且第七和第八开关均导通,第四放大器输出数据至第一至第四缓存器;
当第五像素锁存器输出的数据和第六像素锁存器输出的数据相同时,第四像素比较电路的输出使得第五放大器关闭且第十三开关导通,第六放大器输出数据至第五和第六缓存器;
当第七像素锁存器输出的数据和第八像素锁存器输出的数据相同时,第五像素比较电路的输出使得第七放大器关闭且第十四开关导通,第八放大器输出数据至第七和第八缓存器;
当第五至第八像素锁存器输出的数据均相同时,第四像素比较电路的输出使得第五放大器关闭,第五像素比较电路的输出使得第七放大器关闭且第十四开关导通,第六像素比较电路的输出使得第六放大器关闭且第十五和第十六开关均导通,第八放大器输出数据至第五至第八缓存器;
当第一至第八像素锁存器输出的数据均相同时,第一像素比较电路的输出使得第一放大器关闭,第二像素比较电路的输出使得第三放大器关闭,第三像素比较电路的输出使得第二放大器关闭,第四像素比较电路的输出使得第五放大器关闭,第五像素比较电路的输出使得第七放大器关闭且第十四开关导通,第六像素比较电路的输出使得第六放大器关闭且第十五和第十六开关均导通,第七像素比较电路的输出使得第四放大器关闭且第十七至第二十开关均导通,第八放大器输出数据至第一至第八缓存器。
采用如上述节能型驱动电路的低功耗OLED面板。
采用如上述节能型驱动方法的低功耗OLED面板。
与现有技术相比,本发明至少具有以下有益效果:
当采用四通道时,最多可以减少75%的通道AMP(amplifier,放大器)静态电流。当采用八通道时,最多可以减少87.5%的通道AMP静态电流。
另外,第一像素比较电路、第二像素比较电路、第四像素比较电路、第五像素比较电路各自利用两个像素锁存器的结果生成两通道比较结果,第三像素比较电路利用第一像素比较电路和第二像素比较电路的结果生成四通道比较结果,第六像素比较电路利用第四像素比较电路和第五像素比较电路的结果生成四通道比较结果,第七像素比较电路利用第三像素比较电路和第六像素比较电路的结果生成八通道比较结果,即采用了层次结构的比较电路。相比所有像素锁存器比较的复杂方式,本发明的层次结构的比较电路减少了IC(integrated circuit,集成电路)面积。
附图说明
图1为第一实施例的电路框图;
图2为第二实施例的电路框图;
附图标记:
10、第一通道;
11、第一像素锁存器;12、第一数模转换器;13、第一解码器;14、第一放大器;15、第一开关;16、第一缓存器;
20、第二通道;
21、第二像素锁存器;22、第二数模转换器;23、第二解码器;24、第二放大器;25、第二开关;26、第二缓存器;
30、第三通道;
31、第三像素锁存器;32、第三数模转换器;33、第三解码器;34、第三放大器;35、第三开关;36、第三缓存器;
40、第四通道;
41、第四像素锁存器;42、第四数模转换器;43、第四解码器;44、第四放大器;45、第四开关;46、第四缓存器;
50、第五通道;
51、第五像素锁存器;52、第五数模转换器;53、第五解码器;54、第五放大器;55、第九开关;56、第五缓存器;
60、第六通道;
61、第六像素锁存器;62、第六数模转换器;63、第六解码器;64、第六放大器;65、第十开关;66、第六缓存器;
70、第七通道;
71、第七像素锁存器;72、第七数模转换器;73、第七解码器;74、第七放大器;75、第十一开关;76、第七缓存器;
80、第八通道;
81、第八像素锁存器;82、第八数模转换器;83、第八解码器;84、第八放大器;85、第十二开关;86、第八缓存器;
91、第一像素比较电路;92、第三像素比较电路;93、第二像素比较电路;94、第七像素比较电路;95、第四像素比较电路;96、第六像素比较电路;97、第五像素比较电路;
101、第五开关;102、第六开关;103、第十三开关;104、第十四开关;105、第七开关;106、第八开关;107、第十五开关;108、第十六开关;109、第十七开关;110、第十八开关;111、第十九开关;112、第二十开关。
具体实施方式
下面结合附图和实施例对本发明做进一步说明。
第一实施例:
请参照图1,本节能型驱动电路包括:第一通道10,第二通道20,第三通道30,第四通道40,第五开关101,第六开关102,第七开关105,第八开关106,第一像素比较电路91,第二像素比较电路93,第三像素比较电路92。
第一通道10具有顺次相连的第一像素锁存器11、第一数模转换器(L/S)12、第一解码器(DEC)13、第一放大器14和第一缓存器16;第二通道20具有顺次相连的第二像素锁存器21、第二数模转换器22、第二解码器23、第二放大器24和第二缓存器26;第三通道30具有顺次相连的第三像素锁存器31、第三数模转换器32、第三解码器33、第三放大器34和第三缓存器36;第四通道40具有顺次相连的第四像素锁存器41、第四数模转换器42、第四解码器43、第四放大器44和第四缓存器46。第五开关101连接于第二放大器24的输出端和第一缓存器16的输入端之间;第六开关102连接于第四放大器44的输出端和第三缓存器36的输入端之间;第七开关105连接于第四放大器44的输出端和第一缓存器16的输入端之间;第八开关106连接于第四放大器44的输出端和第二缓存器26的输入端之间。第一像素比较电路91分别与第一像素锁存器11的输出端和第二像素锁存器21的输出端、第一放大器14的控制端和第五开关101的控制端相连。第二像素比较电路93分别与第三像素锁存器31的输出端和第四像素锁存器41的输出端、第三放大器34的控制端和第六开关102的控制端相连。第三像素比较电路92分别与第一像素比较电路91的输出端和第二像素比较电路93的输出端、第二像素锁存器21的输出端和第三像素锁存器31的输出端、第二放大器24的控制端、第七开关105的控制端和第八开关106的控制端相连。
上述节能型驱动电路的驱动方法如下:
当第一像素锁存器11输出的数据和第二像素锁存器21输出的数据相同时,第一像素比较电路91的输出使得第一放大器14关闭且第五开关101导通,第二放大器24输出数据至第一缓存器16和第二缓存器26;否则,第一放大器14和第二放大器24均开启;
当第三像素锁存器31输出的数据和第四像素锁存器41输出的数据相同时,第二像素比较电路93的输出使得第三放大器34关闭且第六开关102导通,第四放大器44输出数据至第三缓存器36和第四缓存器46;否则,第三放大器34和第四放大器44均开启;
当第一像素锁存器41、第二像素锁存器42、第三像素锁存器43和第四像素锁存器44输出的数据均相同时,第一像素比较电路91的输出使得第一放大器14关闭,第二像素比较电路93的输出使得第三放大器34关闭且第六开关102导通,第三像素比较电路92的输出使得第二放大器24关闭且第七开关105和第八开关106均导通,第四放大器44同时输出数据至第一缓存器16、第二缓存器26、第三缓存器36和第四缓存器46;否则,第二放大器24和第四放大器44均开启。
由上述可见,当第一至第四像素锁存器输出的数据均相同时,第一放大器14、第二放大器24和第三放大器34均关闭,由第四放大器44同时驱动第一缓存器16、第二缓存器26、第三缓存器36、第四缓存器46,可以减少75%的通道AMP静态电流。另外,第一像素比较电路91和第二像素比较电路93各自利用两个像素锁存器的结果生成两通道比较结果,第三像素比较电路92利用第一像素比较电路91的结果、第二像素比较电路93的结果、第二像素锁存器21的输出数据和第三像素锁存器31的输出数据生成四通道比较结果,即采用了层次结构的比较电路。相比所有像素锁存器比较的复杂方式,该层次结构的比较电路减少了IC面积。
上述四通道节能型驱动电路的公式如下:
if(LATCH1==LATCH2)
2CH_COMP_EN[0]=1,CH1 AMP1=OFF,CH2 AMP2=ON
Else
2CH_COMP_EN[0]=0,CH1 AMP1=ON,CH2 AMP2=ON
if(LATCH3==LATCH4)
2CH_COMP_EN[1]=1,CH3 AMP3=OFF,CH4 AMP4=ON
Else
2CH_COMP_EN[1]=0,CH3 AMP3=ON,CH4 AMP4=ON
if(2CH_COMP_EN[1:0]=11&&(LATCH2==LATCH3))
4CH_COMP_EN=1,CH2 AMP2=OFF,CH4 AMP4=ON
Else
4CH_COMP_EN=0,CH2 AMP2=ON,CH4 AMP4=ON
第二实施例:
请参照图2,本节能型驱动电路包括:第一通道10,第二通道20,第三通道30,第四通道40,第五通道50,第六通道60,第七通道70,第八通道80,第五开关101,第六开关102,第七开关105,第八开关106,第十三开关103,第十四开关104,第十五开关107,第十六开关108,第十七开关109,第十八开关110,第十九开关111,第二十开关112,第一像素比较电路91,第二像素比较电路93,第三像素比较电路92,第四像素比较电路95,第五像素比较电路97,第六像素比较电路96,第七像素比较电路94。
第一通道10具有顺次相连的第一像素锁存器11、第一数模转换器12、第一解码器13、第一放大器14和第一缓存器16;第二通道20具有顺次相连的第二像素锁存器21、第二数模转换器22、第二解码器23、第二放大器24和第二缓存器26;第三通道30具有顺次相连的第三像素锁存器31、第三数模转换器32、第三解码器33、第三放大器34和第三缓存器36;第四通道40具有顺次相连的第四像素锁存器41、第四数模转换器42、第四解码器43、第四放大器44和第四缓存器46;第五通道50具有顺次相连的第五像素锁存器51、第五数模转换器52、第五解码器53、第五放大器54和第五缓存器56;第六通道60具有顺次相连的第六像素锁存器61、第六数模转换器62、第六解码器63、第六放大器64和第六缓存器66;第七通道70具有顺次相连的第七像素锁存器71、第七数模转换器72、第七解码器73、第七放大器74和第七缓存器76;第八通道80具有顺次相连的第八像素锁存器81、第八数模转换器82、第八解码器83、第八放大器84和第八缓存器86。
第五开关101连接于第二放大器24的输出端和第一缓存器16的输入端之间;第六开关102连接于第四放大器44的输出端和第三缓存器36的输入端之间;第七开关105连接于第四放大器44的输出端和第一缓存器16的输入端之间;第八开关106连接于第四放大器44的输出端和第二缓存器26的输入端之间;第十三开关103连接于第六放大器64的输出端和第五缓存器56的输入端之间;第十四开关104连接于第八放大器84的输出端和第七缓存器76的输入端之间;第十五开关107连接于第八放大器84的输出端和第五缓存器56的输入端之间;第十六开关108连接于第八放大器84的输出端和第六缓存器66的输入端之间;第十七开关109连接于第八放大器84的输出端和第一缓存器16的输入端之间;第十八开关110连接于第八放大器84的输出端和第二缓存器26的输入端之间;第十九开关111连接于第八放大器84的输出端和第三缓存器36的输入端之间;第二十开关112连接于第八放大器84的输出端和第四缓存器46的输入端之间。
第一像素比较电路91分别与第一像素锁存器11的输出端和第二像素锁存器21的输出端、第一放大器14的控制端和第五开关101的控制端相连。第二像素比较电路93分别与第三像素锁存器31的输出端和第四像素锁存器41的输出端、第三放大器34的控制端和第六开关102的控制端相连。第三像素比较电路92分别与第一像素比较电路91的输出端和第二像素比较电路93的输出端、第二像素锁存器21的输出端和第三像素锁存器31的输出端、第二放大器24的控制端、第七开关105的控制端和第八开关106的控制端相连。第四像素比较电路95分别与第五像素锁存器51的输出端和第六像素锁存器61的输出端、第五放大器54的控制端和第十三开关103的控制端相连。第五像素比较电路97分别与第七像素锁存器71的输出端和第八像素锁存器81的输出端、第七放大器74的控制端和第十四开关104的控制端相连。第六像素比较电路96分别与第四像素比较电路95的输出端和第五像素比较电路97的输出端、第六像素锁存器61的输出端和第七像素锁存器71的输出端、第六放大器64的控制端、第十五开关107的控制端和第十六开关108的控制端相连。第七像素比较电路94分别与第三像素比较电路92的输出端和第六像素比较电路96的输出端、第四像素锁存器41的输出端和第五像素锁存器51的输出端、第四放大器44的控制端、第十七开关109的控制端、第十八开关110的控制端、第十九开关111的控制端和第二十开关112的控制端相连。
第二实施例节能型驱动电路的驱动方法如下:
当第一像素锁存器11输出的数据和第二像素锁存器21输出的数据相同时,第一像素比较电路91的输出使得第一放大器14关闭且第五开关101导通,第二放大器24输出数据至第一缓存器16和第二缓存器26;否则,第一放大器14和第二放大器24均开启;
当第三像素锁存器31输出的数据和第四像素锁存器41输出的数据相同时,第二像素比较电路93的输出使得第三放大器34关闭且第六开关102导通,第四放大器44输出数据至第三缓存器36和第四缓存器46;否则,第三放大器34和第四放大器44均开启;
当第一像素锁存器41、第二像素锁存器42、第三像素锁存器43和第四像素锁存器44输出的数据均相同时,第一像素比较电路91的输出使得第一放大器14关闭,第二像素比较电路93的输出使得第三放大器34关闭且第六开关102导通,第三像素比较电路92的输出使得第二放大器24关闭且第七开关105和第八开关106均导通,第四放大器44同时输出数据至第一缓存器16、第二缓存器26、第三缓存器36和第四缓存器46;否则,第二放大器24和第四放大器44均开启;
当第五像素锁存器51输出的数据和第六像素锁存器61输出的数据相同时,第四像素比较电路95的输出使得第五放大器54关闭且第十三开关103导通,第六放大器64输出数据至第五缓存器56和第六缓存器66;否则,第五放大器54和第六放大器64均开启;
当第七像素锁存器71输出的数据和第八像素锁存器81输出的数据相同时,第五像素比较电路97的输出使得第七放大器74关闭且第十四开关104导通,第八放大器84输出数据至第七缓存器76和第八缓存器86;否则,第七放大器74和第八放大器84均开启;
当第五像素锁存器51、第六像素锁存器61、第七像素锁存器71和第八像素锁存器81输出的数据均相同时,第四像素比较电路95的输出使得第五放大器54关闭,第五像素比较电路97的输出使得第七放大器74关闭且第十四开关104导通,第六像素比较电路96的输出使得第六放大器64关闭且第十五开关107和第十六开关108均导通,第八放大器84同时输出数据至第五缓存器56、第六缓存器66、第七缓存器76和第八缓存器86;否则,第六放大器64和第八放大器84均开启;
当第一至第八像素锁存器输出的数据均相同时,第一像素比较电路91的输出使得第一放大器14关闭,第二像素比较电路93的输出使得第三放大器34关闭,第三像素比较电路92的输出使得第二放大器24关闭,第四像素比较电路95的输出使得第五放大器54关闭,第五像素比较电路97的输出使得第七放大器74关闭且第十四开关104导通,第六像素比较电路96的输出使得第六放大器64关闭且第十五开关107和第十六开关108均导通,第七像素比较电路94的输出使得第四放大器44关闭且第十七开关109、第十八开关110、第十九开关111和第二十开关112均导通,第八放大器84同时输出数据至第一缓存器16、第二缓存器26、第三缓存器36、第四缓存器46、第五缓存器56、第六缓存器66、第七缓存器76和第八缓存器86;否则,第四放大器44和第八放大器84均开启。
上述八通道节能型驱动电路的公式如下:
if(LATCH1==LATCH2)
2CH_COMP_EN[0]=1,CH1 AMP1=OFF,CH2 AMP2=ON
Else
2CH_COMP_EN[0]=0,CH1 AMP1=ON,CH2 AMP2=ON
if(LATCH3==LATCH4)
2CH_COMP_EN[1]=1,CH3 AMP3=OFF,CH4 AMP4=ON
Else
2CH_COMP_EN[1]=0,CH3 AMP3=ON,CH4 AMP4=ON
if(2CH_COMP_EN[1:0]=11&&(LATCH2==LATCH3))
4CH_COMP_EN[0]=1,CH2 AMP2=OFF,CH4 AMP4=ON
Else
4CH_COMP_EN[0]=0,CH2 AMP2=ON,CH4 AMP4=ON
if(LATCH5==LATCH6)
2CH_COMP_EN[2]=1,CH5 AMP5=OFF,CH6 AMP6=ON
Else
2CH_COMP_EN[2]=0,CH5 AMP5=ON,CH6 AMP6=ON
if(LATCH7==LATCH8)
2CH_COMP_EN[3]=1,CH7 AMP7=OFF,CH8 AMP8=ON
Else
2CH_COMP_EN[3]=0,CH7 AMP7=ON,CH8 AMP8=ON
if(2CH_COMP_EN[3:2]=11&&(LATCH6==LATCH7))
4CH_COMP_EN[1]=1,CH6 AMP6=OFF,CH8 AMP8=ON
Else
4CH_COMP_EN[1]=0,CH6 AMP6=ON,CH8 AMP8=ON
if(4CH_COMP_EN[1:0]=11&&(LATCH4==LATCH5))
8CH_COMP_EN=1,CH4 AMP4=OFF,CH8 AMP8=ON
else
8CH_COMP_EN=0,CH4 AMP4=ON,CH8 AMP8=ON
上述八通道节能型驱动电路,在不同情况下,放大器的状态及功耗如下表,表中CH表示通道。
Figure BDA0003031530400000141
由上表可见,根据八个通道的像素锁存器的输出数据的不同,分为多种情况。情况a是所有通道数据均不同的情况,该情况下所有通道的放大器均是ON(开启)状态,功耗为100%。情况b是第一和第二通道数据相同,第五和第六通道数据相同的情况,该情况下第一和第五通道中的放大器是OFF(关闭)状态,可以减少两个通道AMP的静态电流,功耗为75%。情况c是相邻四通道(即第五至第八通道)的数据相同的情况,该四通道中的三个放大器是OFF状态,可以减少三个通道AMP的静态电流,功耗为62.5%。情况d是第一和第二通道数据相同、且第五至第八通道数据相同的情况,该情况下,四个通道中的放大器是OFF状态,可以减少四个通道AMP的静态电流,功耗为50%。情况e是八个通道的数据全部相同的情况,该情况下七个通道中的放大器是OFF状态,可以减少七个通道AMP的静态电流,功耗为12.5%。
由上述可见,采用第二实施例,当第一至第八像素锁存器输出的数据均相同时,第一放大器14、第二放大器24、......、第七放大器74均被关闭,通过第八放大器84驱动第一至第八缓存器,最多可以减少87.5%的通道AMP静态电流。另外,第二实施例采用了层次结构的比较电路,即:第一像素比较电路91、第二像素比较电路93、第四像素比较电路95、第五像素比较电路97各自利用两个像素锁存器的结果生成两通道比较结果,第三像素比较电路92利用第一像素比较电路91的结果、第二像素比较电路93的结果、第二像素锁存器21的结果和第三像素锁存器31的结果生成四通道比较结果,第六像素比较电路96利用第四像素比较电路95的结果、第五像素比较电路97的结果、第六像素锁存器61的结果和第七像素锁存器71的结果生成四通道比较结果,第七像素比较电路94利用第三像素比较电路92的结果、第六像素比较电路96的结果、第四像素锁存器41的结果和第五像素锁存器51的结果生成八通道比较结果。相比所有像素锁存器比较的复杂方式,这种层次结构的比较电路减少了IC面积。
第三实施例:
采用第一实施例的四通道节能型驱动电路的低功耗OLED面板。
第四实施例:
采用第二实施例的八通道节能型驱动电路的低功耗OLED面板。
第五实施例:
采用第一实施例中的节能型驱动方法的低功耗OLED面板。
第六实施例:
采用第二实施例中的节能型驱动方法的低功耗OLED面板。
上述通过具体实施例对本发明进行了详细的说明,这些详细的说明仅仅限于帮助本领域技术人员理解本发明的内容,并不能理解为对本发明保护范围的限制。本领域技术人员在本发明构思下对上述方案进行的各种润饰、等效变换等均应包含在本发明的保护范围内。

Claims (8)

1.一种OLED面板的节能型驱动电路,其特征在于,包括:
第一通道(10),具有顺次相连的第一像素锁存器(11)、第一放大器(14)和第一缓存器(16);
第二通道(20),具有顺次相连的第二像素锁存器(21)、第二放大器(24)和第二缓存器(26);
第三通道(30),具有顺次相连的第三像素锁存器(31)、第三放大器(34)和第三缓存器(36);
第四通道(40),具有顺次相连的第四像素锁存器(41)、第四放大器(44)和第四缓存器(46);
第五开关(101),连接于第二放大器(24)的输出端和第一缓存器(16)的输入端之间;
第六开关(102),连接于第四放大器(44)的输出端和第三缓存器(36)的输入端之间;
第七开关(105),连接于第四放大器(44)的输出端和第一缓存器(16)的输入端之间;
第八开关(106),连接于第四放大器(44)的输出端和第二缓存器(26)的输入端之间;
第一像素比较电路(91),分别与第一和第二像素锁存器(11和21)的输出端、第一放大器(14)的控制端和第五开关(101)的控制端相连;
第二像素比较电路(93),分别与第三和第四像素锁存器(31和41)的输出端、第三放大器(34)的控制端和第六开关(102)的控制端相连;以及
第三像素比较电路(92),分别与第一和第二像素比较电路(91和93)的输出端、第二和第三像素锁存器(21和31)的输出端、第二放大器(24)的控制端、第七和第八开关(105和106)的控制端相连。
2.根据权利要求1所述的OLED面板的节能型驱动电路,其特征在于,所述节能型驱动电路还包括:
第五通道(50),具有顺次相连的第五像素锁存器(51)、第五放大器(54)和第五缓存器(56);
第六通道(60),具有顺次相连的第六像素锁存器(61)、第六放大器(64)和第六缓存器(66);
第七通道(70),具有顺次相连的第七像素锁存器(71)、第七放大器(74)和第七缓存器(76);
第八通道(80),具有顺次相连的第八像素锁存器(81)、第八放大器(84)和第八缓存器(86);
第十三开关(103),连接于第六放大器(64)的输出端和第五缓存器(56)的输入端之间;
第十四开关(104),连接于第八放大器(84)的输出端和第七缓存器(76)的输入端之间;
第十五开关(107),连接于第八放大器(84)的输出端和第五缓存器(56)的输入端之间;
第十六开关(108),连接于第八放大器(84)的输出端和第六缓存器(66)的输入端之间;
第十七开关(109),连接于第八放大器(84)的输出端和第一缓存器(16)的输入端之间;
第十八开关(110),连接于第八放大器(84)的输出端和第二缓存器(26)的输入端之间;
第十九开关(111),连接于第八放大器(84)的输出端和第三缓存器(36)的输入端之间;
第二十开关(112),连接于第八放大器(84)的输出端和第四缓存器(46)的输入端之间;
第四像素比较电路(95),分别与第五和第六像素锁存器(51和61)的输出端、第五放大器(54)的控制端和第十三开关(103)的控制端相连;
第五像素比较电路(97),分别与第七和第八像素锁存器(71和81)的输出端、第七放大器(74)的控制端和第十四开关(104)的控制端相连;
第六像素比较电路(96),分别与第四和第五像素比较电路(95和97)的输出端、第六和第七像素锁存器(61和71)的输出端、第六放大器(64)的控制端、第十五和第十六开关(107和108)的控制端相连;以及
第七像素比较电路(94),分别与第三和第六像素比较电路(92和96)的输出端、第四和第五像素锁存器(41和51)的输出端、第四放大器(44)的控制端、第十七至第二十开关(109、110、111、112)的控制端相连。
3.根据权利要求2或3所述的OLED面板的节能型驱动电路,其特征在于,各通道中的像素锁存器分别经数模转换器和解码器连接放大器。
4.一种OLED面板的节能型驱动方法,其特征在于,采用如权利要求1所述的节能型驱动电路,所述驱动方法包括:
当第一像素锁存器(11)输出的数据和第二像素锁存器(21)输出的数据相同时,第一像素比较电路(91)的输出使得第一放大器(14)关闭且第五开关(101)导通,第二放大器(24)输出数据至第一和第二缓存器(16和26);
当第三像素锁存器(31)输出的数据和第四像素锁存器(41)输出的数据相同时,第二像素比较电路(93)的输出使得第三放大器(34)关闭且第六开关(102)导通,第四放大器(44)输出数据至第三和第四缓存器(36和46);
当第一至第四像素锁存器(11、21、31、41)输出的数据均相同时,第一像素比较电路(91)的输出使得第一放大器(14)关闭,第二像素比较电路(93)的输出使得第三放大器(34)关闭且第六开关(102)导通,第三像素比较电路(92)的输出使得第二放大器(24)关闭且第七和第八开关(105和106)均导通,第四放大器(44)输出数据至第一至第四缓存器(16、26、36、46)。
5.一种OLED面板的节能型驱动方法,其特征在于,采用如权利要求2所述的节能型驱动电路,所述驱动方法包括:
当第一像素锁存器(11)输出的数据和第二像素锁存器(21)输出的数据相同时,第一像素比较电路(91)的输出使得第一放大器(14)关闭且第五开关(101)导通,第二放大器(24)输出数据至第一和第二缓存器(16和26);
当第三像素锁存器(31)输出的数据和第四像素锁存器(41)输出的数据相同时,第二像素比较电路(93)的输出使得第三放大器(34)关闭且第六开关(102)导通,第四放大器(44)输出数据至第三和第四缓存器(36和46);
当第一至第四像素锁存器(11、21、31、41)输出的数据均相同时,第一像素比较电路(91)的输出使得第一放大器(14)关闭,第二像素比较电路(93)的输出使得第三放大器(34)关闭且第六开关(102)导通,第三像素比较电路(92)的输出使得第二放大器(24)关闭且第七和第八开关(105和106)均导通,第四放大器(44)输出数据至第一至第四缓存器(16、26、36、46);
当第五像素锁存器(51)输出的数据和第六像素锁存器(61)输出的数据相同时,第四像素比较电路(95)的输出使得第五放大器(54)关闭且第十三开关(103)导通,第六放大器(64)输出数据至第五和第六缓存器(56、66);
当第七像素锁存器(71)输出的数据和第八像素锁存器(81)输出的数据相同时,第五像素比较电路(97)的输出使得第七放大器(74)关闭且第十四开关(104)导通,第八放大器(84)输出数据至第七和第八缓存器(76和86);
当第五至第八像素锁存器(51、61、71、81)输出的数据均相同时,第四像素比较电路(95)的输出使得第五放大器(54)关闭,第五像素比较电路(97)的输出使得第七放大器(74)关闭且第十四开关(104)导通,第六像素比较电路(96)的输出使得第六放大器(64)关闭且第十五和第十六开关(107和108)均导通,第八放大器(84)输出数据至第五至第八缓存器(56、66、76、86);
当第一至第八像素锁存器(11、21、31、41、51、61、71、81)输出的数据均相同时,第一像素比较电路(91)的输出使得第一放大器(14)关闭,第二像素比较电路(93)的输出使得第三放大器(34)关闭,第三像素比较电路(92)的输出使得第二放大器(24)关闭,第四像素比较电路(95)的输出使得第五放大器(54)关闭,第五像素比较电路(97)的输出使得第七放大器(74)关闭且第十四开关(104)导通,第六像素比较电路(96)的输出使得第六放大器(64)关闭且第十五和第十六开关(107和108)均导通,第七像素比较电路(94)的输出使得第四放大器(44)关闭且第十七至第二十开关(109、110、111、112)均导通,第八放大器(84)输出数据至第一至第八缓存器(16、26、36、46、56、66、76、86)。
6.采用如权利要求1至3中任意一项所述节能型驱动电路的低功耗OLED面板。
7.采用如权利要求4所述节能型驱动方法的低功耗OLED面板。
8.采用如权利要求5所述节能型驱动方法的低功耗OLED面板。
CN202110431219.7A 2021-04-21 2021-04-21 Oled面板的节能型驱动电路及驱动方法 Pending CN113160746A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110431219.7A CN113160746A (zh) 2021-04-21 2021-04-21 Oled面板的节能型驱动电路及驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110431219.7A CN113160746A (zh) 2021-04-21 2021-04-21 Oled面板的节能型驱动电路及驱动方法

Publications (1)

Publication Number Publication Date
CN113160746A true CN113160746A (zh) 2021-07-23

Family

ID=76867753

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110431219.7A Pending CN113160746A (zh) 2021-04-21 2021-04-21 Oled面板的节能型驱动电路及驱动方法

Country Status (1)

Country Link
CN (1) CN113160746A (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101887677A (zh) * 2009-05-14 2010-11-17 奇景光电股份有限公司 具有低功率消耗的源极驱动器及其驱动方法
CN105047157A (zh) * 2015-08-19 2015-11-11 深圳市华星光电技术有限公司 一种源极驱动电路
US20160104428A1 (en) * 2014-10-08 2016-04-14 Samsung Display Co., Ltd. Display device and driving apparatus thereof
CN107240372A (zh) * 2016-03-29 2017-10-10 三星电子株式会社 显示器驱动电路和包括显示器驱动电路的显示装置
US20170309219A1 (en) * 2016-04-25 2017-10-26 Samsung Electronics Co., Ltd. Data driver, display driving circuit, and operating method of display driving circuit
US20180315390A1 (en) * 2017-04-28 2018-11-01 Samsung Electronics Co., Ltd. Display driving circuit and operating method thereof
US20190088230A1 (en) * 2017-09-15 2019-03-21 Db Hitek Co., Ltd. Source Driver and Display Device Including the Same
CN109817141A (zh) * 2017-11-20 2019-05-28 三星电子株式会社 源极驱动电路和包括该源极驱动电路的显示装置
CN110728951A (zh) * 2019-10-23 2020-01-24 广东晟合技术有限公司 具有多路复用开关的oled面板的驱动结构及方法及面板

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101887677A (zh) * 2009-05-14 2010-11-17 奇景光电股份有限公司 具有低功率消耗的源极驱动器及其驱动方法
US20160104428A1 (en) * 2014-10-08 2016-04-14 Samsung Display Co., Ltd. Display device and driving apparatus thereof
CN105047157A (zh) * 2015-08-19 2015-11-11 深圳市华星光电技术有限公司 一种源极驱动电路
CN107240372A (zh) * 2016-03-29 2017-10-10 三星电子株式会社 显示器驱动电路和包括显示器驱动电路的显示装置
US20170309219A1 (en) * 2016-04-25 2017-10-26 Samsung Electronics Co., Ltd. Data driver, display driving circuit, and operating method of display driving circuit
US20180315390A1 (en) * 2017-04-28 2018-11-01 Samsung Electronics Co., Ltd. Display driving circuit and operating method thereof
US20190088230A1 (en) * 2017-09-15 2019-03-21 Db Hitek Co., Ltd. Source Driver and Display Device Including the Same
CN109817141A (zh) * 2017-11-20 2019-05-28 三星电子株式会社 源极驱动电路和包括该源极驱动电路的显示装置
CN110728951A (zh) * 2019-10-23 2020-01-24 广东晟合技术有限公司 具有多路复用开关的oled面板的驱动结构及方法及面板

Similar Documents

Publication Publication Date Title
AU2013369771B2 (en) Multipath current source switching device
KR101201929B1 (ko) 소스 구동 칩
CN100430855C (zh) 恒压电源
CN101176215A (zh) 基于控制信号向负载提供电流的驱动电路及包括该驱动电路的便携式信息终端
AU2001265322A1 (en) Dual drive buck regulator
CN113160746A (zh) Oled面板的节能型驱动电路及驱动方法
CN110728951A (zh) 具有多路复用开关的oled面板的驱动结构及方法及面板
CN103178713A (zh) 显著降低待机功耗的低压降稳压器及方法
CN101551982B (zh) 液晶显示器驱动电路
US8860647B2 (en) Liquid crystal display apparatus and source driving circuit thereof
CN100563088C (zh) 功率转换器的高压启动电路
CN205910520U (zh) 一种电源控制芯片及设置有该芯片的电子设备
US20110181341A1 (en) Push-pull driver circuit
CN217590785U (zh) 一种串转并多通道输出电路及控制***
CN110932705A (zh) 一种电源轨切换电路
US20140077863A1 (en) Switch control circuit, semiconductor device, and radio communication device
CN102545903A (zh) 一种数模转换开关电路
EP2538560B1 (en) A voltage level shift circuit
CN215817887U (zh) 一种多路输入切换电路和多路供电***
CN101197125A (zh) 电平移位电路以及使用电平移位电路的显示器
CN219740350U (zh) 一种新型高速低功耗电平转换电路
CN214544105U (zh) 一种多路输出电源电路
CN214626961U (zh) 一种新型电压切换电路及通信逻辑转换电路
CN218958799U (zh) 一种开关电源及电子设备
CN220190674U (zh) 一种开关电源的驱动电路及开关电源

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20210723

RJ01 Rejection of invention patent application after publication