CN112928024B - 半导体结构及其形成方法 - Google Patents
半导体结构及其形成方法 Download PDFInfo
- Publication number
- CN112928024B CN112928024B CN201911241309.9A CN201911241309A CN112928024B CN 112928024 B CN112928024 B CN 112928024B CN 201911241309 A CN201911241309 A CN 201911241309A CN 112928024 B CN112928024 B CN 112928024B
- Authority
- CN
- China
- Prior art keywords
- fin
- layer
- forming
- barrier layer
- groove
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 103
- 239000004065 semiconductor Substances 0.000 title claims abstract description 32
- 230000004888 barrier function Effects 0.000 claims abstract description 103
- 239000000758 substrate Substances 0.000 claims abstract description 49
- 239000000463 material Substances 0.000 claims description 55
- 238000005530 etching Methods 0.000 claims description 32
- 230000000903 blocking effect Effects 0.000 claims description 22
- 150000002500 ions Chemical class 0.000 claims description 16
- 229910021421 monocrystalline silicon Inorganic materials 0.000 claims description 14
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 claims description 11
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 5
- 238000005229 chemical vapour deposition Methods 0.000 claims description 4
- 238000005240 physical vapour deposition Methods 0.000 claims description 4
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 3
- 238000011065 in-situ storage Methods 0.000 claims description 3
- 239000011368 organic material Substances 0.000 claims description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 3
- 229920005591 polysilicon Polymers 0.000 claims description 3
- 238000000059 patterning Methods 0.000 claims description 2
- CSJDCSCTVDEHRN-UHFFFAOYSA-N methane;molecular oxygen Chemical compound C.O=O CSJDCSCTVDEHRN-UHFFFAOYSA-N 0.000 claims 1
- 230000000694 effects Effects 0.000 abstract description 6
- 230000003071 parasitic effect Effects 0.000 abstract description 6
- 238000002955 isolation Methods 0.000 abstract description 5
- 239000010410 layer Substances 0.000 description 277
- 238000001312 dry etching Methods 0.000 description 11
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 7
- 229910052710 silicon Inorganic materials 0.000 description 7
- 239000010703 silicon Substances 0.000 description 7
- 238000001039 wet etching Methods 0.000 description 5
- 238000000347 anisotropic wet etching Methods 0.000 description 4
- -1 boron ions Chemical class 0.000 description 4
- WGTYBPLFGIVFAS-UHFFFAOYSA-M tetramethylammonium hydroxide Chemical compound [OH-].C[N+](C)(C)C WGTYBPLFGIVFAS-UHFFFAOYSA-M 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- 239000007789 gas Substances 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 229910052799 carbon Inorganic materials 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 239000011241 protective layer Substances 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 1
- 241000695274 Processa Species 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- KXNLCSXBJCPWGL-UHFFFAOYSA-N [Ga].[As].[In] Chemical compound [Ga].[As].[In] KXNLCSXBJCPWGL-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- 238000000231 atomic layer deposition Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 239000011651 chromium Substances 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 229910001449 indium ion Inorganic materials 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0649—Dielectric regions, e.g. SiO2 regions, air gaps
- H01L29/0653—Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66545—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66787—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
- H01L29/66795—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
一种半导体结构及其形成方法,包括:提供衬底,衬底上具有鳍部结构,鳍部结构包括若干层重叠的第一鳍部层、以及位于相邻两层第一鳍部层之间的第二鳍部层;在衬底上形成横跨鳍部结构的伪栅极结构;在伪栅极结构两侧的鳍部结构内形成凹槽;去除凹槽侧壁的部分第一鳍部层,形成第一修正鳍部层、第一鳍部凹槽和第二鳍部凹槽;形成位于第一鳍部凹槽内的第一阻挡层、以及位于第二鳍部凹槽内的第二阻挡层,第一阻挡层的厚度大于第二阻挡层的厚度;在凹槽内形成源漏掺杂层。通过增大第一阻挡层的厚度,能够有效的提升源漏掺杂层与形成的栅极结构之间的隔离效果,减小了源漏掺杂层与栅极结构之间的寄生电容,进而提升了最终形成的半导体结构的性能。
Description
技术领域
本发明涉及半导体制造技术领域,尤其涉及一种半导体结构及其形成方法。
背景技术
随着半导体制造技术的飞速发展,半导体器件朝着更高的元件密度,以及更高的集成度的方向发展。器件作为最基本的半导体器件,目前正被广泛应用,传统的平面器件对沟道电流的控制能力变弱,产生短沟道效应而导致漏电流,最终影响半导体器件的电学性能。
为了克服器件的短沟道效应,抑制漏电流,现有技术提出了鳍式场效应晶体管(Fin FET),鳍式场效应晶体管是一种常见的多栅器件,鳍式场效应晶体管的结构包括:位于半导体衬底表面的鳍部和阻挡层,所述阻挡层覆盖部分所述鳍部的侧壁,且阻挡层表面低于鳍部顶部;位于阻挡层表面,以及鳍部的顶部和侧壁表面的栅极结构;位于所述栅极结构两侧的鳍部内的源区和漏区。
然而,现有技术形成的半导体结构的性能较差。
发明内容
本发明解决的技术问题是提供一种半导体结构及其形成方法,能够有效减少源漏掺杂层与栅极结构之间的寄生电容,提升最终形成的半导体结构的性能。
为解决上述问题,本发明提供一种半导体结构形成的方法,包括:提供衬底,所述衬底上具有鳍部结构,所述鳍部结构包括若干层沿所述衬底表面法线方向重叠的第一鳍部层、以及位于相邻两层所述第一鳍部层之间的第二鳍部层;在所述衬底上形成横跨所述鳍部结构的伪栅极结构,所述伪栅极结构覆盖所述鳍部结构部分侧壁与部分顶部表面;在所述伪栅极结构两侧的鳍部结构内形成凹槽;去除所述凹槽侧壁的部分所述第一鳍部层,形成第一修正鳍部层、第一鳍部凹槽和第二鳍部凹槽,所述第一鳍部凹槽位于底层的所述第一修正鳍部层和所述衬底之间,所述第二鳍部凹槽位于相邻两层的所述第二鳍部层之间;形成位于所述第一鳍部凹槽内的第一阻挡层、以及位于所述第二鳍部凹槽内的第二阻挡层,所述第一阻挡层的厚度大于第二阻挡层的厚度;在形成所述第一阻挡层与所述第二阻挡层之后,在所述凹槽内形成源漏掺杂层,所述源漏掺杂层内具有源漏离子。
可选的,所述第一阻挡层与所述第二阻挡层的形成方法包括:在所述凹槽侧壁与底部表面、以及所述伪栅极结构侧壁与顶部表面形成第一初始阻挡层;回刻蚀所述第一初始阻挡层,直至暴露出所述凹槽底部表面与所述伪栅极结构顶部表面为止,形成第二初始阻挡层;在所述凹槽底部形成牺牲层,所述牺牲层覆盖所述第二初始阻挡层部分侧壁,且所述牺牲层的顶部表面低于或齐平于位于底层的所述第一修正鳍部层的顶部表面;回刻蚀所述第二初始阻挡层,直至暴露出所述第二鳍部层侧壁为止,形成所述第一阻挡层与所述第二阻挡层;在形成所述第一阻挡层与所述第二阻挡层之后,去除所述牺牲层。
可选的,所述第一初始阻挡层的材料包括氮化硅。
可选的,形成所述第一初始阻挡层的工艺包括物理气相沉积工艺或化学气相沉积工艺。
可选的,回刻蚀所述第一初始阻挡层的工艺包括各向异性的干法刻蚀工艺或各向异性的湿法刻蚀工艺。
可选的,回刻蚀所述第二初始阻挡层的工艺包括各向异性的干法刻蚀工艺或各向异性的湿法刻蚀工艺。
可选的,所述牺牲层的材料与所述第一初始阻挡层的材料不同,所述牺牲层的材料包括含碳氧元素的有机材料。
可选的,所述源漏掺杂层的形成工艺包括外延生长工艺;在所述源漏掺杂层内掺杂所述源漏离子的工艺包括原位掺杂工艺。
可选的,所述凹槽的形成方法包括:以所述伪栅极结构为掩膜刻蚀所述鳍部结构,直至暴露出所述衬底顶部表面为止,在所述伪栅极结构两侧的鳍部结构内形成所述凹槽。
可选的,所述伪栅极结构包括伪栅层。
可选的,所述伪栅层的材料包括多晶硅或非晶硅。
可选的,所述鳍部结构的形成方法包括:在所述衬底上形成鳍部材料膜,所述鳍部材料膜包括若干层沿所述衬底表面法线方向重叠的第一鳍部膜、以及位于相邻两层第一鳍部膜中的第二鳍部膜;在所述鳍部材料膜上形成图形化层;以所述图形化层为掩膜刻蚀所述鳍部材料膜,直至暴露出所述衬底顶部表面为止,形成所述鳍部结构,所述鳍部结构包括若干层沿所述衬底表面法线方向重叠的第一鳍部层、以及位于相邻两层所述第一鳍部层之间的第二鳍部层。
可选的,所述第一鳍部层的材料和第二鳍部层的材料不同;所述第一鳍部层的材料为单晶硅或单晶锗硅;所述第二鳍部层的材料为单晶硅锗或单晶硅。
可选的,在形成所述源漏掺杂层之后,还包括:在所述源漏掺杂层和所述伪栅极结构上形成介质层,所述介质层覆盖所述伪栅极结构侧壁;去除伪栅极结构和伪栅极结构覆盖的所述第一修正鳍部层,在所述介质层内及相邻的所述第二鳍部层之间形成栅开口;在所述栅开口内形成栅极结构,所述栅极结构包围第二鳍部层。
相应的,本发明还提供了一种由上述任一项方法所形成的半导体结构,包括:衬底,所述衬底上具有鳍部结构,所述鳍部结构包括若干层沿所述衬底表面法线方向重叠的第一修正鳍部层、以及位于相邻两层所述第一修正鳍部层之间的第二鳍部层;位于所述第一修正鳍部层和所述衬底之间的第一鳍部凹槽、以及位于相邻两层所述第二鳍部层之间的第二鳍部凹槽;位于所述鳍部结构上的伪栅极结构;位于所述伪栅极结构两侧的凹槽;位于所述第一鳍部凹槽内的第一阻挡层、以及位于所述第二鳍部凹槽内的第二阻挡层,所述第一阻挡层的厚度大于所述第二阻挡层的厚度;位于所述凹槽内的源漏掺杂层,所述源漏掺杂层内具有源漏离子。
与现有技术相比,本发明的技术方案具有以下优点:
本发明的技术方案中,通过在所述第一鳍部凹槽内形成第一阻挡层,在所述第二鳍部凹槽内形成第二阻挡层,所述第一阻挡层的厚度大于所述第二阻挡层的厚度。在后续的制程中,通过增大厚度的所述第一阻挡层,能够有效的提升所述源漏掺杂层与形成的栅极结构之间的隔离效果,减小了所述源漏掺杂层与栅极结构之间的寄生电容,进而提升了最终形成的半导体结构的性能。
另外所述第二阻挡层的厚度较小,其目的是避免当所述第二阻挡层的厚度较大时,所述凹槽的侧壁呈梳齿状,在后续的制程中,导致所述源漏掺杂层不易在所述第一阻挡层与所述第二阻挡层之间生长。
附图说明
图1至图3是一种半导体结构形成方法的各步骤结构示意图;
图4至图15是本发明半导体结构形成方法一实施例各步骤结构示意图。
具体实施方式
正如背景技术所述,现有技术形成的半导体结构的性能较差。以下将结合附图进行具体说明。
请参考图1,提供衬底100,所述衬底100上具有鳍部结构,所述鳍部结构包括若干层沿所述衬底表面法线方向重叠的第一鳍部层101、以及位于相邻两层所述第一鳍部层101之间的第二鳍部层102;在所述衬底100上形成横跨所述鳍部结构的伪栅极结构103,所述伪栅极结构103覆盖所述鳍部结构部分侧壁与部分顶部表面。
请参考图2,在所述伪栅极结构103两侧的鳍部结构内形成凹槽104;去除所述凹槽104侧壁的部分所述第一鳍部层101,形成第一修正鳍部层105、第一鳍部凹槽(未标示)与第二鳍部凹槽(未标示),所述第一鳍部凹槽位于底层的所述第一修正鳍部层105和所述衬底100之间,所述第二鳍部凹槽位于相邻两层的所述第二鳍部层102之间;在所述第一鳍部凹槽内形成第一阻挡层106、以及位于所述第二鳍部凹槽内的第二阻挡层108。
请参考图3,在所述凹槽104内形成源漏掺杂层107,所述源漏掺杂层107内具有源漏离子。
在上述实施例中,在后续的制程中,需要将所述第一修正鳍部层105去除形成栅极结构。然而在形成栅极结构之后,由于所述第一阻挡层106的厚度较小,隔离性能较差,容易导致所述源漏掺杂层107与栅极结构之间形成寄生电容,进而导致最终形成的半导体结构的性能较差。
在此基础上,本发明提供一种半导体结构及其形成方法,通过增大所述第一阻挡层的厚度,在后续的制程中,能够有效的提升所述源漏掺杂层与栅极结构之间的隔离效果,减小了所述源漏掺杂层与所述栅极结构之间的寄生电容,进而提升了最终形成的半导体结构的性能。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细地说明。
图4至图15,是本发明实施例的一种半导体结构的形成过程的结构示意图。
请参考图4,提供衬底200,所述衬底200上具有鳍部结构,所述鳍部结构包括若干层沿所述衬底表面法线方向重叠的第一鳍部层201、以及位于相邻两层所述第一鳍部层201之间的第二鳍部层202。
所述衬底200的材料可以采用单晶硅或单晶锗硅;在本实施例中,所述衬底200采用的材料为单晶锗硅。
所述鳍部结构的形成方法包括:在所述衬底200上形成鳍部材料膜(未图示),所述鳍部材料膜包括若干层沿所述衬底表面法线方向重叠的第一鳍部膜(未图示)、以及位于相邻两层第一鳍部膜中的第二鳍部膜(未图示);在所述鳍部材料膜上形成图形化层(未图示);以所述图形化层为掩膜刻蚀所述鳍部材料膜,直至暴露出所述衬底顶部表面为止,形成所述鳍部结构,所述鳍部结构包括若干层沿所述衬底表面法线方向重叠的第一鳍部层201、以及位于相邻两层所述第一鳍部层201之间的第二鳍部层202。
所述第一鳍部层201的材料和第二鳍部层202的材料不同,其目的是在后续形成栅极结构时,需要将所述第一鳍部层201去除,因此通过采用不同材料的所述第一鳍部层201与所述第二鳍部层202具有较大的刻蚀选择比,减小在去除所述第一鳍部层201的过程中对所述第二鳍部层202的损伤。
在本实施例中,所述第一鳍部层201的材料单晶硅,所述第二鳍部层202的材料为单晶锗硅;在其他实施例中,所述第一鳍部层的材料为单晶锗硅,所述第二鳍部层的材料为单晶硅。
请参考图5,在所述衬底200上形成横跨所述鳍部结构的伪栅极结构,所述伪栅极结构覆盖所述鳍部结构部分侧壁与部分顶部表面。
所述伪栅极结构包括:位于所述鳍部结构上的栅介质层203、位于所述栅介质层203上的伪栅层204、位于所述伪栅层204上的保护层205、以及位于所述伪栅层204与所述保护层205侧壁的侧墙206。
在本实施例中,所述伪栅层204的材料采用多晶硅;在其他实施例中,所述伪栅层204的材料还可以采用非晶硅。
在本实施例中,所述保护层205的材料采用氮化硅;在其他实施例中,所述保护层的材料还可以采用氧化硅。
所述侧墙206的形成方法包括:在所述栅介质层203顶部表面、所述伪栅层204侧壁以及所述保护层205侧壁与顶部表面形成侧墙材料层(未图示);回刻蚀所述侧墙材料层,直至暴露出所述保护层205与所述栅介质层203顶部表面为止,形成所述侧墙206。
所述侧墙材料层的形成工艺为化学气相沉积工艺、物理气相沉积工艺或原子层沉积工艺中的一种或多种组合。所述侧墙206的材料包括氧化硅、氮化硅、氮氧化硅、碳氧化硅、碳氮化硅或碳氮氧化硅。
在本实施例中,所述侧墙206用于定义后续源漏掺杂层的位置。
请参考图6,在所述伪栅极结构两侧的鳍部结构内形成凹槽207。
所述凹槽207的形成方法包括:以所述伪栅极结构为掩膜刻蚀所述鳍部结构,直至暴露出所述衬底200顶部表面为止,在所述伪栅极结构两侧的鳍部结构内形成所述凹槽207。
在本实施例中,所述凹槽207作用为后续形成的所述源漏掺杂层提供空间。
刻蚀所述鳍部结构的工艺包括:各向异性的干法刻蚀工艺或各向异性的湿法刻蚀工艺。
本实施例中,刻蚀所述鳍部结构的工艺为各向异性的干法刻蚀工艺,所述干法刻蚀工艺的参数包括:采用的刻蚀气体包括HBr和Ar,其中,HBr的流速为10sccm~1000sccm,Ar的流速为10sccm~1000sccm。
请参考图7,去除所述凹槽207侧壁的部分所述第一鳍部层201,形成第一修正鳍部层208、第一鳍部凹槽209和第二鳍部凹槽210,所述第一鳍部凹槽209位于底层的所述第一修正鳍部层208和所述衬底200之间,所述第二鳍部凹槽210位于相邻两层的所述第二鳍部层202之间。
在本实施例中,所述第一鳍部凹槽209的作用是为后续形成的第一阻挡层提供空间,所述第二鳍部凹槽210的作用是为后续形成的第二阻挡层提供空间。
在本实施例中,去除部分所述第一鳍部层201的工艺为湿法刻蚀工艺。所述湿法刻蚀的刻蚀液对单晶硅和单晶锗硅有很好的选择比,能够保证在去除单晶硅的同时,单晶锗硅的形貌不受影响。所述湿法刻蚀工艺的参数包括:刻蚀液为四甲基氢氧化铵溶液,温度为20摄氏度~80摄氏度,所述四甲基氢氧化铵溶液的体积百分比为10%~80%。
在形成所述第一鳍部凹槽209与所述第二鳍部凹槽210之后,形成位于所述第一鳍部凹槽209内的第一阻挡层、以及位于所述第二鳍部凹槽210内的第二阻挡层,所述第一阻挡层的厚度大于第二阻挡层的厚度。所述第一阻挡层与所述第二阻挡层的具体形成过程请参考图8至图11。
请参考图8,在所述凹槽207侧壁与底部表面、以及所述伪栅极结构侧壁与顶部表面形成第一初始阻挡层211。
在本实施例中,所述第一初始阻挡层211的材料采用氮化硅。
在本实施例中,所述第一初始阻挡层211的形成工艺采用物理气相沉积工艺;在其他实施例中,所述第一初始阻挡层的形成工艺还可以采用化学气相沉积工艺。
请参考图9,回刻蚀所述第一初始阻挡层211,直至暴露出所述凹槽207底部表面与所述伪栅极结构顶部表面为止,形成第二初始阻挡层212。
回刻蚀所述第一初始阻挡层211的工艺包括各向异性的干法刻蚀工艺或各向异性的湿法刻蚀工艺;在本实施例中,回刻蚀所述第一初始阻挡层211的工艺采用各向异性的干法刻蚀工艺,各向异性的干法刻蚀工艺参数包括:刻蚀气体包括CF4和CH2F2,其中CF4的流量为50sccm~500sccm,CH2F2的流量为30sccm~100sccm。
请参考图10,在所述凹槽207底部形成牺牲层213,所述牺牲层213覆盖所述第二初始阻挡层212部分侧壁,且所述牺牲层213的顶部表面低于或齐平于位于底层的所述第一修正鳍部层208的顶部表面。
所述牺牲层213覆盖所述第二初始阻挡层212部分侧壁,其作用是在后续回刻蚀所述第二初始阻挡层212时,使覆盖的所述第二初始阻挡层212不会被刻蚀,进而保证后续形成的第一阻挡层的厚度较大。
所述牺牲层213的材料与所述第一初始阻挡层211的材料不同,由于所述第二初始阻挡层212是通过所述第一初始阻挡层211形成的,因此所述第二初始阻挡层212的材料与所述第一初始阻挡层211的材料相同。通过材料的不同使得所述牺牲层213与所述第二初始阻挡层212之间产生一定的刻蚀选择比,进而在后续刻蚀所述第二初始阻挡层212时,保证所述牺牲层213不会被刻蚀去除。
在本实施例中,所述牺牲层213的材料采用含碳氧元素的有机材料。
请参考图11,回刻蚀所述第二初始阻挡层212,直至暴露出所述第二鳍部层202侧壁为止,形成所述第一阻挡层214与所述第二阻挡层215;在形成所述第一阻挡层214与所述第二阻挡层215之后,去除所述牺牲层213。
回刻蚀所述第二初始阻挡层212的工艺包括各向异性的干法刻蚀工艺或各向异性的湿法刻蚀工艺;在本实施例中,回刻蚀所述第二初始阻挡层212的工艺采用各向异性的干法刻蚀工艺,各向异性的干法刻蚀工艺参数包括:采用含氟的气体(例如CH3F、CH2F2或CHF3)、氩气和氧气,刻蚀功率为200W~400W,刻蚀腔体的压强为30mtorr~200mtorr,刻蚀温度为40℃~60℃。
形成后的所述第一阻挡层214的厚度大于所述第二阻挡层215的厚度,所述厚度的方向为垂直于所述第一阻挡层214侧壁的方向,以此来增大所述第一阻挡层214的厚度。在后续的制程中,通过增大厚度后的所述第一阻挡层214能够有效的提升所述源漏掺杂层与形成的栅极结构之间的隔离效果,减小了所述源漏掺杂层与栅极结构之间的寄生电容,进而提升了最终形成的半导体结构的性能。
另外所述第二阻挡层215的厚度较小,其目的是避免当所述第二阻挡层215的厚度较大时,所述凹槽207的侧壁呈梳齿状,在后续的制程中,导致所述源漏掺杂层不易在所述第一阻挡层与所述第二阻挡层之间生长。
请参考图12,在形成所述第一阻挡层214与所述第二阻挡层215之后,在所述凹槽207内形成源漏掺杂层216,所述源漏掺杂层216内具有源漏离子。
在本实施例中,所述源漏掺杂层216的形成工艺包括外延生长工艺;在所述源漏掺杂层216内掺杂所述源漏离子的工艺包括原位掺杂工艺。
当所述半导体结构为P型器件时,所述源漏掺杂层216的材料包括:硅、锗或硅锗;所述源漏离子为P型离子,所述源漏离子包括硼离子、BF2-离子或铟离子;当所述半导体结构为N型器件时,所述源漏掺杂层216的材料包括:硅、砷化镓或铟镓砷;所述源漏离子为N型离子,所述源漏离子包括磷离子或砷离子。
在本实施例中,所述半导体结构为N型器件,所述源漏掺杂层216的材料采用硅,所述源漏离子采用磷离子。
在形成所述源漏掺杂层216之后,在所述源漏掺杂层216和所述伪栅极结构上形成介质层,所述介质层覆盖所述伪栅极结构侧壁;去除伪栅极结构和伪栅极结构覆盖的所述第一修正鳍部层208,在所述介质层内及相邻的所述第二鳍部层202之间形成栅开口;在所述栅开口内形成栅极结构,所述栅极结构包围第二鳍部层202。所述栅极结构的具体形成过程请参考图13至图15。
请参考图13,在所述源漏掺杂层216和所述伪栅极结构上形成介质层217,所述介质层217覆盖所述伪栅极结构侧壁。
在本实施例中,所述介质层217具体覆盖所述源漏掺杂层216以及所述伪栅极结构侧壁,暴露出所述伪栅极结构的顶部表面。
所述介质层217的形成方法包括:在所述源漏掺杂层216与所述伪栅极结构上形成初始介质层(图未示),所述初始介质层覆盖所述伪栅极结构的顶部表面和侧壁表面;平坦化所述初始介质层,直至暴露出伪栅极结构顶部的保护层205表面为止,形成所述介质层217。
在本实施例中,所述介质层217的材料采用氧化硅。
请参考图14,去除伪栅极结构和伪栅极结构覆盖的所述第一修正鳍部层208,在所述介质层217内及相邻的所述第二鳍部层202之间形成栅开口218。
去除所述伪栅极结构和所述伪栅极结构覆盖的所述第一修正鳍部层208的方法包括:去除所述伪栅极层204,在所述介质层217中形成初始栅开口(未图示);去除初始栅开口暴露出的第一修正鳍部层208,使初始栅开口形成所述栅开口218。
具体的,在去除伪栅极层214之前还包括去除所述伪栅极层214顶部的所述保护层205。
在本实施例中,去除所述第一修正鳍部层208的工艺采用湿法刻蚀工艺。
请参考图15,在所述栅开口218内形成栅极结构219,所述栅极结构219包围第二鳍部层202。
所述栅极结构219包括栅极层,所述栅电极层的材料为金属,所述金属材料包括铜、钨、镍、铬、钛、钽和铝中的一种或多种组合。
在本实施例中,所述栅极层的材料采用铜。
相应的,本发明的实施例中还提供了一种采用上述方法形成的半导体结构,请继续参考图12,所述半导体结构包括:衬底200,所述衬底200上具有鳍部结构,所述鳍部结构包括若干层沿所述衬底表面法线方向重叠的第一修正鳍部层208、以及位于相邻两层所述第一修正鳍部层208之间的第二鳍部层202;位于所述第一修正鳍部层208和所述衬底200之间的第一鳍部凹槽、以及位于相邻两层所述第二鳍部层202之间的第二鳍部凹槽;位于所述鳍部结构上的伪栅极结构;位于所述伪栅极结构两侧的凹槽;位于所述第一鳍部凹槽内的第一阻挡层214、以及位于所述第二鳍部凹槽210内的第二阻挡层215,所述第一阻挡层214的厚度大于所述第二阻挡层215的厚度;位于所述凹槽207内的源漏掺杂层216,所述源漏掺杂层216内具有源漏离子。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
Claims (14)
1.一种半导体结构形成的方法,其特征在于,包括:
提供衬底,所述衬底上具有鳍部结构,所述鳍部结构包括若干层沿所述衬底表面法线方向重叠的第一鳍部层、以及位于相邻两层所述第一鳍部层之间的第二鳍部层;
在所述衬底上形成横跨所述鳍部结构的伪栅极结构,所述伪栅极结构覆盖所述鳍部结构部分侧壁与部分顶部表面;
在所述伪栅极结构两侧的鳍部结构内形成凹槽;
去除所述凹槽侧壁的部分所述第一鳍部层,形成第一修正鳍部层、第一鳍部凹槽和第二鳍部凹槽,所述第一鳍部凹槽位于底层的所述第一修正鳍部层和所述衬底之间,所述第二鳍部凹槽位于相邻两层的所述第二鳍部层之间;
形成位于所述第一鳍部凹槽内的第一阻挡层、以及位于所述第二鳍部凹槽内的第二阻挡层,所述第一阻挡层的厚度大于第二阻挡层的厚度,所述厚度的方向为垂直于所述第一阻挡层侧壁的方向;
在形成所述第一阻挡层与所述第二阻挡层之后,在所述凹槽内形成源漏掺杂层,所述源漏掺杂层内具有源漏离子;
其中,所述第一阻挡层与所述第二阻挡层的形成方法包括:在所述凹槽侧壁与底部表面、以及所述伪栅极结构侧壁与顶部表面形成第一初始阻挡层;回刻蚀所述第一初始阻挡层,直至暴露出所述凹槽底部表面与所述伪栅极结构顶部表面为止,形成第二初始阻挡层;在所述凹槽底部形成牺牲层,所述牺牲层覆盖所述第二初始阻挡层部分侧壁,且所述牺牲层的顶部表面低于或齐平于位于底层的所述第一修正鳍部层的顶部表面;回刻蚀所述第二初始阻挡层,直至暴露出所述第二鳍部层侧壁为止,形成所述第一阻挡层与所述第二阻挡层;在形成所述第一阻挡层与所述第二阻挡层之后,去除所述牺牲层。
2.如权利要求1所述半导体结构形成的方法,其特征在于,所述第一初始阻挡层的材料包括氮化硅。
3.如权利要求1所述半导体结构形成的方法,其特征在于,形成所述第一初始阻挡层的工艺包括物理气相沉积工艺或化学气相沉积工艺。
4.如权利要求1所述半导体结构形成的方法,其特征在于,回刻蚀所述第一初始阻挡层的工艺包括各向异性的干法刻蚀工艺或各向异性的湿法刻蚀工艺。
5.如权利要求1所述半导体结构形成的方法,其特征在于,回刻蚀所述第二初始阻挡层的工艺包括各向异性的干法刻蚀工艺或各向异性的湿法刻蚀工艺。
6.如权利要求1所述半导体结构形成的方法,其特征在于,所述牺牲层的材料与所述第一初始阻挡层的材料不同,所述牺牲层的材料包括含碳氧元素的有机材料。
7.如权利要求1所述半导体结构形成的方法,其特征在于,所述源漏掺杂层的形成工艺包括外延生长工艺;在所述源漏掺杂层内掺杂所述源漏离子的工艺包括原位掺杂工艺。
8.如权利要求1所述半导体结构形成的方法,其特征在于,所述凹槽的形成方法包括:以所述伪栅极结构为掩膜刻蚀所述鳍部结构,直至暴露出所述衬底顶部表面为止,在所述伪栅极结构两侧的鳍部结构内形成所述凹槽。
9.如权利要求1所述半导体结构形成的方法,其特征在于,所述伪栅极结构包括伪栅层。
10.如权利要求9所述半导体结构形成的方法,其特征在于,所述伪栅层的材料包括多晶硅或非晶硅。
11.如权利要求1所述半导体结构形成的方法,其特征在于,所述鳍部结构的形成方法包括:在所述衬底上形成鳍部材料膜,所述鳍部材料膜包括若干层沿所述衬底表面法线方向重叠的第一鳍部膜、以及位于相邻两层第一鳍部膜中的第二鳍部膜;在所述鳍部材料膜上形成图形化层;以所述图形化层为掩膜刻蚀所述鳍部材料膜,直至暴露出所述衬底顶部表面为止,形成所述鳍部结构,所述鳍部结构包括若干层沿所述衬底表面法线方向重叠的第一鳍部层、以及位于相邻两层所述第一鳍部层之间的第二鳍部层。
12.如权利要求1所述半导体结构形成的方法,其特征在于,所述第一鳍部层的材料和第二鳍部层的材料不同;所述第一鳍部层的材料为单晶硅或单晶锗硅;所述第二鳍部层的材料为单晶硅锗或单晶硅。
13.如权利要求1所述半导体结构形成的方法,其特征在于,在形成所述源漏掺杂层之后,还包括:在所述源漏掺杂层和所述伪栅极结构上形成介质层,所述介质层覆盖所述伪栅极结构侧壁;去除伪栅极结构和伪栅极结构覆盖的所述第一修正鳍部层,在所述介质层内及相邻的所述第二鳍部层之间形成栅开口;在所述栅开口内形成栅极结构,所述栅极结构包围第二鳍部层。
14.一种如权利要求1至13任一项方法所形成的半导体结构,其特征在于,包括:
衬底,所述衬底上具有鳍部结构,所述鳍部结构包括若干层沿所述衬底表面法线方向重叠的第一修正鳍部层、以及位于相邻两层所述第一修正鳍部层之间的第二鳍部层;
位于所述第一修正鳍部层和所述衬底之间的第一鳍部凹槽、以及位于相邻两层所述第二鳍部层之间的第二鳍部凹槽;
位于所述鳍部结构上的伪栅极结构;
位于所述伪栅极结构两侧的凹槽;
位于所述第一鳍部凹槽内的第一阻挡层、以及位于所述第二鳍部凹槽内的第二阻挡层,所述第一阻挡层的厚度大于所述第二阻挡层的厚度,所述厚度的方向为垂直于所述第一阻挡层侧壁的方向;
位于所述凹槽内的源漏掺杂层,所述源漏掺杂层内具有源漏离子。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911241309.9A CN112928024B (zh) | 2019-12-06 | 2019-12-06 | 半导体结构及其形成方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911241309.9A CN112928024B (zh) | 2019-12-06 | 2019-12-06 | 半导体结构及其形成方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112928024A CN112928024A (zh) | 2021-06-08 |
CN112928024B true CN112928024B (zh) | 2023-07-14 |
Family
ID=76162400
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911241309.9A Active CN112928024B (zh) | 2019-12-06 | 2019-12-06 | 半导体结构及其形成方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112928024B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110277316A (zh) * | 2018-03-13 | 2019-09-24 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
CN110534569A (zh) * | 2018-05-25 | 2019-12-03 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6773930B2 (en) * | 2001-12-31 | 2004-08-10 | Texas Instruments Incorporated | Method of forming an FeRAM capacitor having a bottom electrode diffusion barrier |
US8293608B2 (en) * | 2008-02-08 | 2012-10-23 | Freescale Semiconductor, Inc. | Intermediate product for a multichannel FET and process for obtaining an intermediate product |
US10236362B2 (en) * | 2016-06-30 | 2019-03-19 | International Business Machines Corporation | Nanowire FET including nanowire channel spacers |
US9978678B1 (en) * | 2017-02-02 | 2018-05-22 | International Business Machines Corporation | Vertically integrated nanosheet fuse |
-
2019
- 2019-12-06 CN CN201911241309.9A patent/CN112928024B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110277316A (zh) * | 2018-03-13 | 2019-09-24 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
CN110534569A (zh) * | 2018-05-25 | 2019-12-03 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
Also Published As
Publication number | Publication date |
---|---|
CN112928024A (zh) | 2021-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11049973B2 (en) | Semiconductor device and fabrication method thereof | |
US11456216B2 (en) | Fabrication method of semiconductor structure | |
US20200044046A1 (en) | Semiconductor device and fabrication method thereof | |
CN109979986B (zh) | 半导体器件及其形成方法 | |
CN104616979A (zh) | 半导体器件的形成方法 | |
CN110534569B (zh) | 半导体器件及其形成方法 | |
CN109872953B (zh) | 半导体器件及其形成方法 | |
CN111354641A (zh) | 半导体器件及其形成方法 | |
CN107785265B (zh) | 半导体器件的形成方法 | |
CN112928024B (zh) | 半导体结构及其形成方法 | |
CN107591327B (zh) | 鳍式场效应管的形成方法 | |
CN112928023B (zh) | 半导体结构及其形成方法 | |
CN113903808B (zh) | 半导体结构及其形成方法 | |
CN111508898B (zh) | 半导体器件及其形成方法 | |
CN110556338B (zh) | 半导体器件及其形成方法 | |
CN110690218B (zh) | 半导体器件及其形成方法 | |
CN113113486B (zh) | 半导体器件及其形成方法 | |
CN109887845B (zh) | 半导体器件及其形成方法 | |
CN109599366B (zh) | 半导体器件及其形成方法 | |
CN113078214B (zh) | 半导体结构及其形成方法 | |
CN108155100B (zh) | 半导体器件的形成方法 | |
CN113555284B (zh) | 半导体结构的形成方法 | |
CN113113485B (zh) | 半导体器件及其形成方法 | |
CN114068709B (zh) | 半导体器件及其形成方法 | |
CN113224157B (zh) | 半导体结构及其形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |