CN112805958B - 一种时间同步的方法及装置 - Google Patents

一种时间同步的方法及装置 Download PDF

Info

Publication number
CN112805958B
CN112805958B CN201980065832.2A CN201980065832A CN112805958B CN 112805958 B CN112805958 B CN 112805958B CN 201980065832 A CN201980065832 A CN 201980065832A CN 112805958 B CN112805958 B CN 112805958B
Authority
CN
China
Prior art keywords
time
signal
npps
tod
delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201980065832.2A
Other languages
English (en)
Other versions
CN112805958A (zh
Inventor
傅健新
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN112805958A publication Critical patent/CN112805958A/zh
Application granted granted Critical
Publication of CN112805958B publication Critical patent/CN112805958B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

一种时间同步的方法及装置,涉及通信技术领域,用于提高时间接口的同步性能,同时保证较低的实现成本、功耗和复杂度。所述方法包括:第一设备向第二设备发送的NPPS信号和TOD信号中,该NPPS的升/降沿对应的时间值包括小于秒的时间值,该TOD信号能够承载该小于秒的时间值,从而第二设备在接收到该NPPS信号和该TOD信号时,能够基于该小于秒的时间值实现时间同步,从而提高了时间同步的精准度,同时在电路实现上也能够降低成本、功耗和复杂度。

Description

一种时间同步的方法及装置
技术领域
本申请涉及通信技术领域,尤其涉及一种时间同步的方法及装置。
背景技术
在通信技术领域,一直存在着时间同步的需求,时间同步可以是指将相互通信的多个设备的时间设置为一致,比如,将相互通信的多个设备的时间设置为与网络上的时间源一致,这里的时间源可以由网络中可靠的设备提供,比如GPS卫星或者时间服务器等。当设备间进行时间同步时,发送端设备可以通过标准的时间接口在某一时刻输出该时刻对应的时间值,接收端设备通过解析得到对应的时间值,并基于解析得到的时间值实现设备间的时间同步。
现有技术中,标准的时间接口通常包括:秒脉冲(1pulse per second,1PPS)+日时间(time of day,TOD)接口和直流电平转换(DC level shift,DCLS)接口。上述两种时间接口在协议定义上都是每秒输出一次时间信息,且输出的时间信息的最小单位为秒,从而只能在整秒时刻进行时间同步。另外,基于上述协议定义,这两种时间接口在电路实现方面会存在以下问题:数字电路很难控制每次输出的时间为整秒时刻,从而输出时间与实际时间存在一定的偏差;模拟电路能够实现准确实现整秒时刻的输出,但是成本高、功耗大且实现复杂度高。因此,如何提高时间接口的同步性能、且保证其实现成本、功耗和复杂度较低是一个关键问题。
发明内容
本申请的实施例提供一种时间同步的方法及装置,用于提高时间接口的同步性能,同时保证较低的实现成本、功耗和复杂度。
为达到上述目的,本申请的实施例采用如下技术方案:
第一方面,提供一种时间同步的方法,该方法包括:第一设备生成每秒N次脉冲NPPS信号和日时间TOD信号,TOD信号用于承载NPPS信号的升/降沿对应的时间值,该升/降沿对应的时间值包括小于秒的时间值,N为大于1的整数;第一设备向第二设备发送NPPS信号和TOD信号,以使得第二设备与第一设备的时间同步。上述技术方案中,上述TOD信号承载的时间值的最小时间单位可以小于秒,从而能够提高时间同步过程中该时间值的精准度;此外,在通过数字电路发送该NPPS信号和TOD信号时,尽管数字电路的时钟不是理想的,会导致NPPS的升/降沿对应的时间值包括小于秒的时间值,但由于上述TOD信号能够承载该小于秒的时间值,从而可以直接输出NPPS的升/降沿对应的时间值,避免了输出时间与实际时间存在偏差问题,同时数字电路的结构比较简单,实现成本、功耗和复杂度都比较低,因此能够提高时间接口的同步性能。
在第一方面的一种可能的实现方式中,该小于秒的时间值包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。上述可能的实现方式中,使得实现毫秒、微秒、纳秒、和/或纳秒小数级的时间同步,从而提高了时间同步过程中该时间值的精准度。
在第一方面的一种可能的实现方式中,该TOD承载的时间值与该NPPS的升/降沿对应的时间值一一对应。上述可能的实现方式中,能够提高该TOD承载的时间值的灵活性,进而使得在电路实现上,成本、功耗和复杂度都比较低。
在第一方面的一种可能的实现方式中,该TOD信号还用于承载第一时延,第一时延包括第一设备内部的传输时延或者第一设备与第二设备之间的传输时延中的至少一种时延,即第一设备可以将第一时延与NPPS信号的升降沿对应的时间值叠加后承载在TOD信号上,以实现传输时延的补偿。上述可能的实现方式中,提供了一种简单有效的补偿延时的方法,且不会带来电路实现方面的复杂度较高问题。
第二方面,提供一种时间同步的方法,该方法包括:第二设备接收第一设备发送的每秒N次脉冲NPPS信号和日时间TOD信号,TOD信号用于承载NPPS信号的升/降沿对应的时间值,该时间值包括小于秒的时间值,N为大于1的整数;第二设备根据NPPS信号和TOD信号,将第二设备与第一设备的时间同步。上述技术方案中,上述TOD信号承载的NPPS信号的升/降沿对应的时间值的最小时间单位可以小于秒,从而能够提高时间同步过程中该时间值的精准度;此外,在通过数字电路发送该NPPS信号和TOD信号时,尽管数字电路的时钟不是理想的,会导致NPPS的升/降沿对应的时间值包括小于秒的时间值,但由于上述TOD信号也能够承载该小于秒的时间值,从而可以直接输出NPPS的升/降沿对应的时间值,避免了输出时间与实际时间存在偏差问题,同时数字电路的结构比较简单,实现成本、功耗和复杂度都比较低,因此能够提高时间接口的同步性能。
在第二方面的一种可能的实现方式中,该小于秒的时间信息包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。上述可能的实现方式中,使得实现毫秒、微秒、纳秒、和/或纳秒小数级的时间同步,从而提高了时间同步过程中该时间值的精准度。
在第二方面的一种可能的实现方式中,该TOD承载的时间值与该NPPS的升/降沿对应的时间值一一对应。上述可能的实现方式中,能够提高该TOD承载的时间值的灵活性,进而使得在电路实现上,成本、功耗和复杂度都比较低。
在第二方面的一种可能的实现方式中,该TOD信号还用于承载第一时延,第一时延包括第一设备内部的传输时延或者第一设备与第二设备之间的传输时延中的至少一种时延,即第一设备可以将第一时延与NPPS信号的升降沿对应的时间值叠加后承载在TOD信号上,以实现传输时延的补偿。上述可能的实现方式中,提供了一种简单有效的补偿延时的方法,且不会带来电路实现方面的复杂度较高问题。
第三方面,提供一种时间同步的装置,该装置包括:处理单元,用于生成每秒N次脉冲NPPS信号和日时间TOD信号,TOD信号用于承载NPPS信号的升/降沿对应的时间值,该时间值包括小于秒的时间值,N为大于1的整数;发送单元,用于向第二设备发送NPPS信号和TOD信号,以使得第二设备与该装置的时间同步。
在第三方面的一种可能的实现方式中,该小于秒的时间信息包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。
在第三方面的一种可能的实现方式中,该TOD承载的时间值与该NPPS的升/降沿对应的时间值一一对应。
在第三方面的一种可能的实现方式中,该TOD信号还用于承载第一时延,第一时延包括该装置内部的传输时延或者该装置与第二设备之间的传输时延中的至少一种时延。
第四方面,提供一种时间同步的装置,该装置包括:接收单元,用于接收第一设备发送的每秒N次脉冲NPPS信号和日时间TOD信号,TOD信号用于承载NPPS信号的升/降沿对应的时间值,时间值包括小于秒的时间值,N为大于1的整数;处理单元,用于根据NPPS信号和TOD信号,将该装置与第一设备的时间同步。
在第四方面的一种可能的实现方式中,该小于秒的时间信息包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。
在第四方面的一种可能的实现方式中,该TOD承载的时间信息与该NPPS的升/降沿对应的时间值一一对应。
在第四方面的一种可能的实现方式中,若第一设备内部存在第一时延的传输时延或者第一设备与该装置之间存在第一时延的传输时延,TOD信号还用于承载第一时延。
第五方面,提供一种时间同步的方法,该方法包括:第一设备生成每秒N次直流电平转换N-DCLS信号,每次DCLS信号包括W个码元,该W个码元用于承载该W个码元中第一基准码元的升/降沿对应的时间值,该升/降沿对应的时间值包括小于秒的时间值,N为大于1的整数;第一设备向第二设备发送N-DCLS信号,以使得第二设备与第一设备的时间同步。上述技术方案中,上述W个码元承载的时间值的最小时间单位可以小于秒,从而能够提高时间同步过程中该时间值的精准度;此外,在通过数字电路发送该N-DCLS信号时,尽管数字电路的时钟不是理想的,会导致第一基准码元的升/降沿对应的时间值包括小于秒的时间值,但由于上述W个码元能够承载该小于秒的时间值,从而可以直接输出第一基准码元的升/降沿对应的时间值,避免了输出时间与实际时间存在偏差问题,同时数字电路的结构比较简单,实现成本、功耗和复杂度都比较低,因此能够提高时间接口的同步性能。
在第五方面的一种可能的实现方式中,W为大于100的整数,W个码元中除前100个码元之前的码元用于承载该小于秒的时间值;可选的,W个码元为100*M个码元,M为大于1的整数。上述可能的实现方式,提供的承载该小于秒的时间值的实现方式能够兼容现有通过每秒1次DCLS信号实现时间同步的方式。
在第五方面的一种可能的实现方式中,该小于秒的时间值包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。上述可能的实现方式中,使得实现毫秒、微秒、纳秒、和/或纳秒小数级的时间同步,从而提高了时间同步过程中该时间值的精准度。
在第五方面的一种可能的实现方式中,W个码元中除第一基准码元之外的其他码元用于承载第一基准码元的升/降沿对应的时间值。上述可能的实现方式中,能够提高W个码元承载的时间值的灵活性,进而使得在电路实现上,成本、功耗和复杂度都比较低。
在第五方面的一种可能的实现方式中,该N-DCLS信号还用于承载第一时延,第一时延包括第一设备内部的传输时延或者第一设备与第二设备之间的传输时延中的至少一种时延,即第一设备可以将第一时延与第一基准码元的升降沿对应的时间值叠加后承载在该N-DCLS信号上,以实现传输时延的补偿。上述可能的实现方式中,提供了一种简单有效的补偿延时的方法,且不会带来电路实现方面的复杂度较高问题。
第六方面,提供一种时间同步的方法,该方法包括:第二设备接收第一设备发送的每秒N次直流电平转换N-DCLS信号,每次DCLS信号包括W个码元,该W个码元用于承载该W个码元中第一基准码元的升/降沿对应的时间值,该升/降沿对应的时间值包括小于秒的时间值,N为大于1的整数;第二设备根据N-DCLS信号将第二设备与第一设备的时间同步。上述技术方案中,上述W个码元承载的时间值的最小时间单位可以小于秒,从而能够提高时间同步过程中该时间值的精准度;此外,在通过数字电路发送该N-DCLS信号时,尽管数字电路的时钟不是理想的,会导致第一基准码元的升/降沿对应的时间值包括小于秒的时间值,但由于上述W个码元能够承载该小于秒的时间值,从而可以直接输出第一基准码元的升/降沿对应的时间值,避免了输出时间与实际时间存在偏差问题,同时数字电路的结构比较简单,实现成本、功耗和复杂度都比较低,因此能够提高时间接口的同步性能。
在第六方面的一种可能的实现方式中,W为大于100的整数,W个码元中除前100个码元之前的码元用于承载该小于秒的时间值;可选的,W个码元为100*M个码元,M为大于1的整数。上述可能的实现方式,提供的承载该小于秒的时间值的实现方式能够兼容现有通过每秒1次DCLS信号实现时间同步的方式。
在第六方面的一种可能的实现方式中,该小于秒的时间值包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。上述可能的实现方式中,使得实现毫秒、微秒、纳秒、和/或纳秒小数级的时间同步,从而提高了时间同步过程中该时间值的精准度。
在第六方面的一种可能的实现方式中,W个码元中除第一基准码元之外的其他码元用于承载第一基准码元的升/降沿对应的时间值。上述可能的实现方式中,能够提高W个码元承载的时间值的灵活性,进而使得在电路实现上,成本、功耗和复杂度都比较低。
在第六方面的一种可能的实现方式中,该N-DCLS信号还用于承载第一时延,第一时延包括第一设备内部的传输时延或者第一设备与第二设备之间的传输时延中的至少一种时延,即第一设备可以将第一时延与第一基准码元的升降沿对应的时间值叠加后承载在该N-DCLS信号上,以实现传输时延的补偿。上述可能的实现方式中,提供了一种简单有效的补偿延时的方法,且不会带来电路实现方面的复杂度较高问题。
第七方面,提供一种时间同步的装置,该装置包括:处理单元,用于生成每秒N次直流电平转换N-DCLS信号,每次DCLS信号包括W个码元,该W个码元用于承载该W个码元中第一基准码元的升/降沿对应的时间值,该升/降沿对应的时间值包括小于秒的时间值,N为大于1的整数;发送单元,用于向第二设备发送N-DCLS信号,以使得第二设备与该装置的时间同步。
在第七方面的一种可能的实现方式中,W为大于100的整数,W个码元中除前100个码元之前的码元用于承载该小于秒的时间值;可选的,W个码元为100*M个码元,M为大于1的整数。
在第七方面的一种可能的实现方式中,该小于秒的时间值包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。
在第七方面的一种可能的实现方式中,该W个码元中除第一基准码元之外的其他码元用于承载第一基准码元的升/降沿对应的时间值。
在第七方面的一种可能的实现方式中,该N-DCLS信号还用于承载第一时延,第一时延包括该装置内部的传输时延或者该装置与第二设备之间的传输时延中的至少一种时延。
第八方面,提供一种时间同步的装置,该装置包括:接收单元,用于接收第一设备发送的每秒N次直流电平转换N-DCLS信号,每次DCLS信号包括W个码元,该W个码元用于承载该W个码元中第一基准码元的升/降沿对应的时间值,该升/降沿对应的时间值包括小于秒的时间值,N为大于1的整数;处理单元,用于根据N-DCLS信号将该装置与第一设备的时间同步。
在第八方面的一种可能的实现方式中,W为大于100的整数,W个码元中除前100个码元之前的码元用于承载该小于秒的时间值;可选的,W个码元为100*M个码元,M为大于1的整数。
在第八方面的一种可能的实现方式中,该小于秒的时间值包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。
在第八方面的一种可能的实现方式中,该W个码元中除第一基准码元之外的其他码元用于承载第一基准码元的升/降沿对应的时间值。
在第八方面的一种可能的实现方式中,该N-DCLS信号还用于承载第一时延,第一时延包括第一设备内部的传输时延或者第一设备与该装置之间的传输时延中的至少一种时延。
在本申请的又一方面,提供一种时间同步的***,该***包括第一设备和第二设备;其中,第一设备为上述第三方面或者第三方面的任一种可能的实现方式所提供的时间同步的装置,第二设备上述第四方面或者第四方面的任一种可能的实现方式所提供的时间同步的装置;或者,第一设备为上述第七方面或者第七方面的任一种可能的实现方式所提供的时间同步的装置,第二设备上述第八方面或者第八方面的任一种可能的实现方式所提供的时间同步的装置。
可以理解地,上述提供的任一种时间同步的方法的装置均用于执行上文所提供的对应的方法,因此,其所能达到的有益效果可参考上文所提供的对应的方法中的有益效果,此处不再赘述。
附图说明
图1为本申请实施例提供的一种通信***的结构示意图;
图2为本申请实施例提供的一种1PPS+TOD接口的示意图;
图3为本申请实施例提供的一种DCLS接口的示意图;
图4为本申请实施例提供的一种时间同步的方法的流程示意图;
图5为本申请实施例提供的一种第一时间接口的示意图;
图6为本申请实施例提供的一种帧结构的示意图;
图7为本申请实施例提供的另一种时间同步的方法的流程示意图;
图8为本申请实施例提供的一种时间同步的装置的结构示意图一;
图9为本申请实施例提供的一种时间同步的装置的结构示意图二。
具体实施方式
本申请中,“至少一个”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B的情况,其中A,B可以是单数或者复数。“以下至少一项(个)”或其类似表达,是指的这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,a,b或c中的至少一项(个),可以表示:a,b,c,a-b,a-c,b-c或a-b-c,其中a、b和c可以是单个,也可以是多个。字符“/”一般表示前后关联对象是一种“或”的关系。另外,在本申请的实施例中,“第一”、“第二”等字样并不对数量和执行次序进行限定。
需要说明的是,本申请中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本申请中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其他实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
图1为本申请实施例提供的一种通信***的结构示意图,参见图1,该通信***包括第一设备和第二设备,第一设备与第二设备使用时间接口进行时间同步。其中,第一设备和第二设备通过有线方式连接,比如,第一设备与第二设备通过电缆连接。在实际应用中,第一设备和第二设备可以是网络中的网元(比如,第一设备和第二设备是网络中的两个终端),也可以是时间同步性能测试中的测试仪表(比如,第一设备是网元,第二设备是用于测试第一设备的时间同步性能的测试仪表)等。
时间接口可以是指用于进行时间同步的接口,比如该时间接口可以包括秒脉冲(1pulse per second,1PPS)+日时间(time of day,TOD)接口、以及直流电平转换(DClevel shift,DCLS)接口等。下面以第一设备向第二设备发送时间值为例分别对1PPS+TOD接口和DCLS接口举例说明。
1PPS+TOD接口:通过两根信号线传输时间值,两根信号线包括用于发送1PPS信号的信号线)和用于发送TOD信号的信号线,这里的TOD是一种计时方式。如图2所示,1PPS信号是1Hz信号,即每秒发送一个脉冲,1PPS信号的上升沿用于表示第一设备的整秒时刻;TOD信号用于承载1PPS信号的上升沿对应的时间值(单位为秒),比如1PPS信号的上升沿对应的时间值为xxxx年xx月xx日xx时xx分xx秒。TOD信号在没有数据传输时信号为高电平;在有数据传输时,每个字节包含8比特,每个字节以1比特“0”为起始比特,以1比特“1”为结束比特,中间是8比特数据。TOD信号的波特率可以支持9600、19200、38400等,每比特的电平宽度可以遵从收发端设备约定的波特速率。图2中以1PPS信号的高电平脉宽为20ms-200ms,与1PPS的上升沿对应的TOD信号承载的时间信息的起始位置与该上升沿之间大于1ms,每次发送的时间值的长度小于500ms为例进行说明。
需要说明的是,上述TOD的帧结构可以包括帧头1、帧头2、消息类、消息ID、消息长度域、净负荷域和校验域(具体如下述图5所示),净负荷域的长度可以为16个字节,且16个字节的相关描述可以参见下述表2所示的前16个字节的相关描述,本申请实施例在此不再赘述。
DCLS接口:通过一根信号线传输时间信息,该信号线用于传输DCLS信号。如图3所示,DCLS接口每秒可以发送100个码元,每个码元的时间宽度为10ms,每个码元以不同占空比表示不同信息。其中,8ms∶2ms(即高低电平比为4)表示基准码元(也叫参考码元),5ms∶5ms(即高低电平比为1)表示数据1,2ms∶8ms(即高低电平比为1/4)表示数据0。其中每秒发送的100个码元中第一个码元和最后一个码元为8ms∶2ms的占空比,即第一个码元和最后一个码元均为基准码元。在进行时间表示时,每秒的第一个基准码元的上升沿表示第一设备的整秒时刻,该时刻对应的第一设备的时间由该秒内除基准码元之外的其他码元承载。其中关于每秒发送的100个码元的码元定义和定义的说明可以参考现有技术中的相关描述,本申请实施例对此不作阐述。
图4为本申请实施例提供的一种时间同步的方法的流程示意图,参见图4,该方法包括以下几个步骤。
S401:第一设备生成每秒N次脉冲(N pulse per second,NPPS)信号和日时间(time of day,TOD)信号,该TOD信号用于承载该NPPS信号的升/降沿对应的时间值,该升/降沿对应的时间值包括小于秒的时间值,N为大于1的整数。
其中,NPPS信号是N Hz信号,即每秒发送N次脉冲,比如N=2即表示每秒发送两次脉冲,N=3即表示每秒发送3次脉冲,本申请实施例对N的具体取值不作限定。该TOD信号用于承载该NPPS信号的升/降沿对应的时间值,即该TOD信号可用于指示该NPPS信号的上升沿对应的时间值,也可以用于指示该NPPS信号的下降沿对应的时间值,具体指示的是上升沿对应的时间值或者是下降沿对应的时间值可以由第一设备与第二设备事先约定即可。
需要说明的是,在实际应用中,N的取值也可以等于1,即每秒发送1次脉冲,但是这样进行时间同步的间隔只能是1秒,而N取大于1的整数时进行时间同步的间隔为1/N,这样相对于N等于1而言,时间同步的频率能够得到提升,从而能够提高时间同步的性能。
另外,该NPPS信号的升/降沿对应的时间值包括小于秒的时间值,即该TOD信号承载的时间值的最小时间单位可以小于秒,比如,最小时间单位可以是毫秒(ms)、微秒(us)、纳秒(ns)或者纳秒小数(ns小数)等,从而该TOD信号承载的时间值可以是包括ms、us、ns或者ns小数的时间值,比如该时间值可以为2008年04月06日12时00分23秒14毫秒。
该TOD信号用于承载该NPPS信号的升/降沿对应的时间值,当该NPPS信号的升/降沿对应的时间值为整秒值时,该TOD信号承载的时间值可以是整秒值,此时小于秒的时间值即为0;当该NPPS信号的升/降沿对应的时间值为非整秒值(比如,包括ns或者ns小数的时间信息)时,该TOD信号承载的时间值也可以是非整秒值,此时小于秒的时间信息不为0。
具体的,该TOD信号承载的时间值与该NPPS信号的升/降沿对应的时间值一一对应,即该TOD信号上承载的每个时间值均用于指示该NPPS信号的不同升/降沿对应的时间值。图5为一种NPPS信号和TOD信号的示意图,图5中的(a)是该TOD信号承载的时间值与该NPPS信号的下降沿对应的时间值一一对应,图5中的(b)是该TOD信号承载的时间值与该NPPS信号的上升沿对应的时间值一一对应。该TOD信号在没有数据传输时信号为高电平;在有数据传输时,每个字节包含8比特,每个字节以1比特“0”为起始比特,以1比特“1”为结束比特,中间是8比特数据。本申请实施例对该NPPS信号的高电平脉宽,与该NPPS信号的升/降沿对应的该TOD信号承载的时间值的起始位置与该升/降沿之间的时间宽度,以及每次发送的时间值的长度不作具体限定,只要能够保证上述方法的实现即可。
其中,该TOD信号的帧结构可以如图6所示,该帧结构包括帧头1、帧头2、消息类、消息ID、消息长度域、净负荷域和校验域,校验域的校验范围可以是消息类至净负荷域。其中,净负荷域可以包括21个字节,比如第16-第19个字节可以用于表示纳秒整数,第20-第21个字节可以用于表示纳秒小数。在实际应用时净负荷域还可以包括更多或者更少的字节,只要能够表示出小于秒的时间信息即可。下述表1以净负荷域包括21个字节为例对部分字节的定义进行解释说明,表1中字节偏移量为5-12的字节的相关描述具体可以参见现有技术中的相关描述,本申请实施例对此不作阐述。
表1
Figure GPA0000303010420000101
需要说明的是,上述仅对净负荷域中第16-第21个字节的定义进行举例说明,并不对本申请实施例构成限定。另外,关于上述帧结构的详细描述可以参见相关技术,本申请实施例在此不再赘述。
S402:第一设备向第二设备发送该NPPS信号和该TOD信号。
S403:第二设备接收第一设备发送的NPPS信号和TOD信号。其中,S403中的NPPS信号和TOD信号与上述S401中的NPPS信号和TOD信号一致,具体参见上述S401中的描述,本申请实施例在此不再赘述。
其中,当第二设备接收到第一设备发送的NPPS信号和TOD信号时,第二设备可以对该NPPS信号和该TOD信号进行解析,以得到该TOD信号承载的该NPPS信号的升/降沿对应的时间值。若第一设备与第二设备事先约定该TOD信号承载的时间值指示的是该NPPS信号的上升沿对应的时间值,则第二设备解析得到的时间值可以为该NPPS信号的上升沿对应的时间值;若第一设备与第二设备事先约定该TOD信号承载的时间值指示的是该NPPS信号的下降沿对应的时间值,则第二设备解析得到的时间值可以为该NPPS信号的下降沿对应的时间值。
S404:第二设备根据该NPPS信号和该TOD信号,将第二设备与第一设备的时间同步。
当第二设备解析得到该NPPS信号的下降沿对应的时间值时,第二设备可以根据该时间值对第二设备的本地时间进行校准,比如,第二设备将自身的本地时间校准为与该NPPS信号的下降沿对应的时间值一致,以实现第二设备与第一设备的时间同步。
进一步地,当第一设备内部存在第一时延的传输时延、或者第一设备与第二设备之间存在第一时延的传输时延时,该TOD信号还用于承载第一时延,即TOD信号承载的时间值可以为第一时延与该NPPS的升/降沿对应的时间值的叠加。此时,第一时延由第一设备进行补偿,即第一设备提前将第一延时与该NPPS信号的升/降沿对应的时间值叠加之后作为该TOD信号承载的时间值发送给第二设备。
或者,第一时延由第二设备进行补偿,即该NPPS信号的升/降沿对应的时间值与TOD信号承载的时间值一致,当第二设备解析得到该TOD信号承载的时间值后,第二设备将第一时延与该TOD信号承载的时间值叠加,使用叠加后得到的时间值作时间同步。比如,第一设备发出该NPPS信号的下降沿对应的时间值(即本地时间)为:1秒100ms时刻,该TOD信号承载这个“1秒100毫秒”的信息,若第一设备与第二设备之间的传输路径延时为100ns(即第一时延为100ns),则第二设备在作时间同步时,第二设备需要将该TOD信号承载的时间值“1秒100毫秒”与第一时延“100ns”相加,并将其自身的本地时间设置为与相加后的时间值“1秒100毫秒100ns”一致,即该NPPS信号的下降沿到达第二设备时,第一设备的本地时间是“1秒100毫秒100ns”。
在本申请实施例中,上述TOD信号承载的时间值的最小时间单位可以小于秒,从而能够提高时间同步过程中该时间值的精准度。另外,在通过数字电路实现该方案时,尽管数字电路的时钟不是理想的,会因为网络抖动或者温度漂移等原因导致实际计时步长与理论计时步长产生偏差(比如,以1GHz的时钟为例,理论计时步长为1ns、实际计时步长可能为0.95ns),进而导致该NPPS的升/降沿对应的时间值包括小于秒的时间值,但由于上述TOD信号能够承载小于秒的时间值,从而可以直接输出该NPPS的升/降沿对应的时间值,避免了输出时间与实际时间存在偏差问题,同时数字电路的结构比较简单,实现成本、功耗和复杂度都比较低。因此,上述方法能够提高时间接口的同步性能。
图7为本申请实施例提供的一种时间同步的方法的流程示意图,参见图7,该方法包括以下几个步骤。
S701:第一设备生成每秒N次DCLS(N-DCLS)信号,每次DCLS信号包括W个码元,该W个码元用于承载该W个码元中第一基准码元的升/降沿对应的时间值,该升/降沿对应的时间值包括小于秒的时间值,N为大于1的整数。
示例性的,W可以为大于100的整数,比如,W个码元可以为110个码元、120个码元、200个码元、或者300个码元等。可选的,W个码元等于100*M个码元,M为大于1的正整数,即W个码元的数量可以为100的整数倍,本申请实施例中以W个码元等于100*M个码元为例进行说明。
其中,每秒N次DCLS信号,即每秒发送N次DCLS信号,比如N=2即表示每秒发送两次DCLS信号,N=3即表示每秒发送3次DCLS信号,本申请实施例对N的具体取值不作限定。每次发送的DCLS信号可包括100*M个码元,每个码元的时间宽度为10/(M*N)ms,比如M=2即表示每次发送的DCLS信号包括200个码元,M=3即表示每次发送的DCLS信号包括300个码元,本申请实施例对M的具体取值不作限定。其中,每个码元以不同占空比表示不同信息,具体与上述DCLS接口中的描述类似,高低电平比为4表示基准码元(也叫参考码元),高低电平比为1表示数据1,即高低电平比为1/4表示数据0。其中每次发送的100*M个码元中第一个码元和最后一个码元对应的高低电平比为4,即第一个码元和最后一个码元均为基准码元。
该W个码元用于承载该W个码元中第一基准码元(即第一个基站码元)的升/降沿对应的时间值,即该W个码元用于承载该W个码元中第一基准码元的上升沿对应的时间值,也可以用于承载该W个码元中第一基准码元的下降沿对应的时间值,具体指示的是上升沿对应的时间值或者是下降沿对应的时间值可以由第一设备与第二设备事先约定即可。
需要说明的是,在实际应用中,N的取值也可以等于1,即每秒发送1次,但是这样进行时间同步的间隔只能是1秒,而N取大于1的整数时进行时间同步的间隔为1/N,这样相对于N等于1而言,时间同步的频率能够得到提升,从而能够提高时间同步的性能。
另外,该W个码元承载的时间值包括小于秒的时间值,即该W个码元承载的时间值的最小时间单位可以小于秒,比如,最小时间单位可以是ms、us、ns或者ns小数等,从而该时间值可以是包括ms、us、ns或者ns小数的时间值,比如该时间值为2008年04月06日12时00分23秒14毫秒。
该W个码元用于承载该W个码元中第一基准码元的升/降沿对应的时间值,当第一基准码元的升/降沿对应的时间值为整秒值时,该W个码元承载的时间值可以是整秒值,此时小于秒的时间信息即为0;当第一基准码元的升/降沿对应的时间值为非整秒值(比如,包括ns或者ns小数的时间信息)时,该W个码元承载的时间值也可以是非整秒值,此时小于秒的时间信息不为0。
具体的,100*M个码元中除第一基准码元之外的其他码元(即表示数据的码元)用于承载第一基准码元的升/降沿对应的时间值。即每次发送的100*M个码元可用于传输一次时间值,在每次发送的100*M个码元中,除第一基准码元之外的其他码元(用于表示数据的码元)用于承载第一基准码元的升/降沿对应的时间值。
为便于理解,下面表2中以M=2为例对后100个码元(码元序号为100-199)的定义和说明进行举例说明,码元序号100-139具体可用于表示纳秒值,码元140-159具体可用于表示小数值,且每5个码元可以为一组,每5个码元中的第1个码元可以为索引位,每5个码元中的后4个码元可以用于表示纳秒值或者纳秒小数值。在如下表2中,以纳秒值包括32个字节(即0-31),纳秒小数值包括16个字节(即0-15),码元序号为160-199的码元为保留码元为例进行说明。
表2
Figure GPA0000303010420000121
Figure GPA0000303010420000131
需要说明的是,上述仅对码元序号为100-199的100个码元的定义进行举例说明,并不对本申请实施例构成限定。
S702:第一设备向第二设备发送N-DCLS信号。
S703:第二设备接收第一设备发送的N-DCLS信号。其中,S703中的N-DCLS信号与上述7401中的N-DCLS信号一致,具体参见上述S701中的描述,本申请实施例在此不再赘述。
其中,当第二设备接收到第一设备发送的N-DCLS信号时,第二设备可以对该N-DCLS信号进行解析,以得到该W个码元承载的该W个码元中第一基准码元的升/降沿对应的时间值。若第一设备与第二设备事先约定该W个码元承载的时间值指示的是第一个基准码元的上升沿对应的时间值,则第二设备解析得到的时间值可以为第一个基准码元的上升沿对应的时间值;若第一设备与第二设备事先约定该W个码元承载的时间值指示的是第一个基准码元的下降沿对应的时间值,则第二设备解析得到的时间值可以为第一个基准码元的下降沿对应的时间值。
S704:第二设备根据该N-DCLS信号,将第二设备与第一设备的时间同步。
当第二设备解析得到该W个码元中第一基准码元的下降沿对应的时间值时,第二设备可以根据该时间值对第二设备的本地时间进行校准,比如,第二设备将自身的本地时间校准为与该W个码元中第一基准码元的下降沿对应的时间值一致,以实现第二设备与第一设备的时间同步。
进一步地,若第一设备内部存在第一时延的传输时延、或者是第一设备与第二设备之间存在第一时延的传输时延,该W个码元承载的时间值可以为第一时延与第一基准码元的升/降沿对应的时间值的叠加。此时,第一时延由第一设备进行补偿,即第一设备提前将第一延时与第一基准码元的升/降沿对应的时间值叠加之后作为该W个码元承载的时间值发送给第二设备。
或者,第一时延由第二设备进行补偿,即第一基准码元的升/降沿对应的时间值与该W个码元承载的时间值一致,当第二设备解析得到该W个码元承载的时间值后,第二设备将第一时延与该W个码元承载的时间值叠加后作时间同步。比如,第一设备发出W个码元中第一个码元的下降沿对应的时间值为:1秒100ms时刻,该W个码元承载这个“1秒100毫秒”的信息,若第一设备与第二设备之间的传输路径延时为100ns(即第一时延为100ns),则第二设备在作时间同步时,第二设备需要将该W个码元上承载的“1秒100毫秒”信息值与第一时延“100ns”相加,并将其自身的本地时间设置为与相加后的时间值“1秒100毫秒100ns”一致,即该W个码元中第一个码元的下降沿到达第二设备时,第一设备的本地时间是“1秒100毫秒100ns”。
在本申请实施例中,上述W个码元承载的时间值的最小时间单位可以小于秒,从而能够提高时间同步过程中该时间值的精准度。另外,在通过数字电路实现该方案时,尽管数字电路的时钟不是理想的,会因为网络抖动或者温度漂移等原因导致实际计时步长与理论计时步长产生偏差(比如,以1GHz的时钟为例,理论计时步长为1ns、实际计时步长可能为0.95ns),进而导致第一基准码元的升/降沿对应的时间值为非整秒时刻时,但由于上述W个码元能够承载小于秒的时间值,从而可以直接输出第一基准码元的升/降沿对应的时间值,避免了输出时间与实际时间存在偏差问题,同时数字电路的结构比较简单,实现成本、功耗和复杂度都比较低。因此,上述方法能够提高时间接口的同步性能。
上述主要从设备交互的角度对本申请实施例提供的方案进行了介绍,可以理解的是,第一设备和第二设备,为了实现上述功能,其包含了执行各个功能相应的硬件结构和/或软件模块。本领域技术人员应该很容易意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,本申请能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
本申请实施例可以根据上述方法示例对第一设备和第二设备进行功能模块的划分,例如,可以对应各个功能划分各个功能模块,也可以将两个或两个以上的功能集成在一个处理模块中。上述功能模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。
在采用对应各个功能划分各个功能模块的情况下,图8示出了上述实施例中所涉及的时间同步的装置的一种可能的结构示意图,该装置可以为第一设备或者第一设备中的芯片或者片上***,还可以为第一设备中用于实现上述方法实施例中的电路、模块或者单元等。该装置包括:处理单元801和发送单元802。其中,处理单元801用于支持该装置执行上述方法实施例中的S401、或者上述方法实施例中的S701、和/或本文所描述的其他技术过程;发送单元802用于支持该装置执行上述方法实施例中的S402、或者上述方法实施例中的S702。
在采用对应各个功能划分各个功能模块的情况下,图9示出了上述实施例中所涉及的时间同步的装置的一种可能的结构示意图,该装置可以为第二设备或者第二设备中的芯片或者片上***,还可以为第二设备中用于实现上述方法实施例中的电路、模块或者单元等。该装置包括:接收单元901和处理单元902。其中,接收单元901用于支持该装置执行上述方法实施例中的S403、或者上述方法实施例中的S703;处理单元902用于支持该装置执行上述方法实施例中的S404、或者上述方法实施例中的S704,和/或本文所描述的其他技术过程。
本申请实施例还提供一种时间同步的***,该时间同步的***包括第一设备和第二设备;其中,第一设备可以如上述图8所示,用于执行上述方法实施例中第一设备的步骤;第二设备可以如上述图9所示,用于执行上述方法实施例中第二设备的步骤。
在本申请实施例中,上述第一设备发送的时间值的最小时间单位可以小于秒,从而能够提高时间同步过程中该时间信息的精准度;此外,在通过数字电路实现上述方案时,能够避免了输出时间与实际时间存在偏差问题,同时数字电路的结构比较简单,实现成本、功耗和复杂度都比较低。因此,上述方案能够提高时间接口的同步性能。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个装置,或一些特征可以忽略,或不执行。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是一个物理单元或多个物理单元,即可以位于一个地方,或者也可以分布到多个不同地方。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
最后应说明的是:以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何在本申请揭露的技术范围内的变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (17)

1.一种时间同步的方法,其特征在于,所述方法包括:
第一设备生成每秒N次脉冲NPPS信号和日时间TOD信号,所述TOD信号用于承载所述NPPS信号的升/降沿对应的时间值,所述时间值包括小于秒的时间值,所述N为大于1的整数;
所述第一设备向第二设备发送所述NPPS信号和所述TOD信号,以使得所述第二设备与所述第一设备的时间同步。
2.根据权利要求1所述的方法,其特征在于,所述小于秒的时间值包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。
3.根据权利要求1或2所述的方法,其特征在于,所述TOD信号承载的时间值与所述NPPS信号的升/降沿对应的时间值一一对应。
4.根据权利要求1-3任一项所述的方法,其特征在于,所述TOD信号还用于承载第一时延,所述第一时延包括所述第一设备内部的传输时延或者所述第一设备与所述第二设备之间的传输时延中的至少一种时延。
5.一种时间同步的方法,其特征在于,所述方法包括:
第二设备接收第一设备发送的每秒N次脉冲NPPS信号和日时间TOD信号,所述TOD信号用于承载所述NPPS信号的升/降沿对应的时间值,所述时间值包括小于秒的时间值,所述N为大于1的整数;
所述第二设备根据所述NPPS信号和所述TOD信号,将所述第二设备与所述第一设备的时间同步。
6.根据权利要求5所述的方法,其特征在于,所述小于秒的时间值包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。
7.根据权利要求5或6所述的方法,其特征在于,所述TOD信号承载的时间值与所述NPPS信号的升/降沿对应的时间值一一对应。
8.根据权利要求5-7任一项所述的方法,其特征在于,所述TOD信号还用于承载第一时延,所述第一时延包括所述第一设备内部的传输时延或者所述第一设备与所述第二设备之间的传输时延中的至少一种时延。
9.一种时间同步的装置,其特征在于,所述装置包括:
处理单元,用于生成每秒N次脉冲NPPS信号和日时间TOD信号,所述TOD信号用于承载所述NPPS信号的升/降沿对应的时间值,所述时间值包括小于秒的时间值,所述N为大于1的整数;
发送单元,用于向第二设备发送所述NPPS信号和所述TOD信号,以使得所述第二设备与所述装置的时间同步。
10.根据权利要求9所述的装置,其特征在于,所述小于秒的时间值包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。
11.根据权利要求9或10所述的装置,其特征在于,所述TOD信号承载的时间值与所述NPPS信号的升/降沿对应的时间值一一对应。
12.根据权利要求11所述的装置,其特征在于,所述TOD信号还用于承载第一时延,所述第一时延包括所述装置内部的传输时延或者所述装置与所述第二设备之间的传输时延中的至少一种时延。
13.一种时间同步的装置,其特征在于,所述装置包括:
接收单元,用于接收第一设备发送的每秒N次脉冲NPPS信号和日时间TOD信号,所述TOD信号用于承载所述NPPS信号的升/降沿对应的时间值,所述时间值包括小于秒的时间值,所述N为大于1的整数;
处理单元,用于根据所述NPPS信号和所述TOD信号,将所述装置与所述第一设备的时间同步。
14.根据权利要求13所述的装置,其特征在于,所述小于秒的时间值包括以下至少一项:毫秒、微秒、纳秒、或纳秒小数。
15.根据权利要求13或14所述的装置,其特征在于,所述TOD信号承载的时间值与所述NPPS信号的升/降沿对应的时间值一一对应。
16.根据权利要求13-15任一项所述的装置,其特征在于,所述TOD信号还用于承载第一时延,所述第一时延包括所述第一设备内部的传输时延或者所述第一设备与所述装置之间的传输时延中的至少一种时延。
17.一种时间同步的***,其特征在于,所述***包括第一设备和第二设备,所述第一设备为上述权利要求9-12任一项所述的时间同步的装置,所述第二设备为上述权利要求13-16任一项所述的时间同步的装置。
CN201980065832.2A 2019-01-18 2019-01-18 一种时间同步的方法及装置 Active CN112805958B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2019/072324 WO2020147108A1 (zh) 2019-01-18 2019-01-18 一种时间同步的方法及装置

Publications (2)

Publication Number Publication Date
CN112805958A CN112805958A (zh) 2021-05-14
CN112805958B true CN112805958B (zh) 2022-07-29

Family

ID=71613633

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980065832.2A Active CN112805958B (zh) 2019-01-18 2019-01-18 一种时间同步的方法及装置

Country Status (2)

Country Link
CN (1) CN112805958B (zh)
WO (1) WO2020147108A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114422071B (zh) * 2022-01-26 2024-03-15 成都金诺信高科技有限公司 一种irig-b(dc)信号快速同步***及同步方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102394715A (zh) * 2011-06-30 2012-03-28 中兴通讯股份有限公司 时钟同步方法和装置
CN103346873A (zh) * 2013-06-27 2013-10-09 华为技术有限公司 一种时间同步的方法和设备
WO2013170261A1 (en) * 2012-05-11 2013-11-14 Vitesse Semiconductor Corporation Timing synchronization for networks with radio links
CN103401672A (zh) * 2013-07-24 2013-11-20 福建星网锐捷网络有限公司 时间同步装置、设备及***
CN104321998A (zh) * 2012-04-30 2015-01-28 交互数字专利控股公司 支持基于协调正交块资源分配(cobra)操作的方法和装置
CN105281882A (zh) * 2014-06-30 2016-01-27 中兴通讯股份有限公司 时间同步的实现方法及装置
CN107645768A (zh) * 2016-07-20 2018-01-30 工业和信息化部电信研究院 一种用于局内分配的时间同步方法和装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5569299B2 (ja) * 2010-09-28 2014-08-13 富士通株式会社 通信システム及び通信インタフェース装置、並びに同期方法
CN103516423B (zh) * 2012-06-20 2017-03-29 中兴通讯股份有限公司 一种用于光纤时钟拉远的方法和装置
US9369979B1 (en) * 2014-07-23 2016-06-14 Google Inc. Scalable multi-source GPS signal distribution network
US20170135053A1 (en) * 2015-07-30 2017-05-11 Qulsar, Inc. Localized Timing Distribution Using Radio Signals

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102394715A (zh) * 2011-06-30 2012-03-28 中兴通讯股份有限公司 时钟同步方法和装置
CN104321998A (zh) * 2012-04-30 2015-01-28 交互数字专利控股公司 支持基于协调正交块资源分配(cobra)操作的方法和装置
WO2013170261A1 (en) * 2012-05-11 2013-11-14 Vitesse Semiconductor Corporation Timing synchronization for networks with radio links
CN103346873A (zh) * 2013-06-27 2013-10-09 华为技术有限公司 一种时间同步的方法和设备
CN103401672A (zh) * 2013-07-24 2013-11-20 福建星网锐捷网络有限公司 时间同步装置、设备及***
CN105281882A (zh) * 2014-06-30 2016-01-27 中兴通讯股份有限公司 时间同步的实现方法及装置
CN107645768A (zh) * 2016-07-20 2018-01-30 工业和信息化部电信研究院 一种用于局内分配的时间同步方法和装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Michal Pravda等;Michal Pravda等;《TSP 2011》;20110831;全文 *
面向5G的高精度时间同步网实现方案;李忠文等;《电信技术》;20181231;全文 *

Also Published As

Publication number Publication date
WO2020147108A1 (zh) 2020-07-23
CN112805958A (zh) 2021-05-14

Similar Documents

Publication Publication Date Title
CN102394715B (zh) 时钟同步方法和装置
US20010023464A1 (en) Time synchronization of units in a system
KR20010082067A (ko) 시각 동기방식
CN108023723A (zh) 频率同步的方法以及从时钟
CN112821974B (zh) 一种车载ecu高精度时间同步方法及装置
CN105634641B (zh) 基于交换架构可级联网络通信的精确校时***及方法
CN111880603B (zh) 多机箱反馈结果控制触发同步方法、装置、设备及介质
EP4142203A1 (en) Multi-channel signal synchronization system, circuit, and method
CN110995388B (zh) 一种分布式的共享时钟触发调延***
CN103313381B (zh) 一种无线通信发射基站同步方法
CN109217852A (zh) 用于脉宽调制时钟信号的解调器
CN103744284B (zh) 一种用于输电线参数测量的两端时间同步触发***及方法
CN112805958B (zh) 一种时间同步的方法及装置
CN111953320A (zh) 用于图像传感器的高精度同步模数混合信号发生器
CN108738127A (zh) 射频拉远单元、基带处理单元、分布式基站及其同步方法
Schwartz et al. Modern trends in the development of network synchronization systems. From plesiochronous to coherent networks
CN201556048U (zh) 一种多功能时间综合测量仪
CN209949115U (zh) 一种多时钟源综合网络时统卡
CN201185428Y (zh) 时间综合测量仪
CN104935394A (zh) 时间信号发生器及时间测试仪
US20090238166A1 (en) Method for realtime digital processing of communications signals
CN113794529A (zh) 时钟同步***
CN103718499B (zh) 主设备的时间补偿装置及方法、从设备的时间补偿装置及方法以及时间补偿***
RU175803U1 (ru) Устройство для синхронизации часов
Adams et al. High performance time synchronisation for industrial logic control utilising a low cost single board computer with EMC compliance

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant