CN112599066A - 显示装置及其驱动方法、计算机可读存储介质 - Google Patents
显示装置及其驱动方法、计算机可读存储介质 Download PDFInfo
- Publication number
- CN112599066A CN112599066A CN202011436850.8A CN202011436850A CN112599066A CN 112599066 A CN112599066 A CN 112599066A CN 202011436850 A CN202011436850 A CN 202011436850A CN 112599066 A CN112599066 A CN 112599066A
- Authority
- CN
- China
- Prior art keywords
- signal
- sub
- pixel
- display device
- level output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 51
- 230000000630 rising effect Effects 0.000 claims description 80
- 230000004044 response Effects 0.000 claims description 12
- 230000005540 biological transmission Effects 0.000 description 6
- 230000001960 triggered effect Effects 0.000 description 6
- 239000000463 material Substances 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 238000001514 detection method Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000011982 device technology Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种显示装置的驱动方法,基于包括至少两个子像素的显示装置,该方法包括:接收时钟脉冲信号和控制信号;根据所述时钟脉冲信号和所述控制信号,依次生成每个所述子像素对应的充电信号、并将生成的充电信号输入至对应的子像素的栅极。本发明还公开了一种显示装置和计算机可读存储介质。本发明旨在减少源极驱动数据传输的数据通道,以降低显示装置的成本。
Description
技术领域
本发明涉及显示装置技术领域,尤其涉及显示装置的驱动方法、显示装置和计算机可读存储介质。
背景技术
显示装置(例如液晶显示器)的一个像素一般由红、绿、蓝三个子像素组成,每个子像素的发光结构一般具有源极和栅极,通过时序控制器控制源极驱动器将驱动数据输入至子像素的源极,配合源极驱动器发出的扫描信号打开栅极,便可以实现子像素的发光显示。
然而,目前一个像素内的三个子像素沿行方向排列,而源极驱动器发出的扫描信号一般会同时打开整行的栅极,这样的设置决定了每个子像素与源极驱动器之间都需设置单独的数据通道才能保证同时将源极驱动数据输入到源极,以实现源极和栅极的配合导通使子像素放光,例如三个子像素便需有三个数据通道。这导致整个显示装置上所有像素的驱动显示便需要设置大量独立的数据通道,大量数据通道会增大显示装置布线的难度和耗材,使显示装置的成本增加。
发明内容
本发明的主要目的在于提供一种显示装置及其驱动方法、计算机可读存储介质,旨在减少源极驱动数据传输的数据通道,以降低显示装置的成本。
为实现上述目的,本发明提供一种显示装置的驱动方法,所述显示装置包括至少两个子像素,所述显示装置的驱动方法包括以下步骤:
接收时钟脉冲信号和控制信号;
根据所述时钟脉冲信号和所述控制信号,依次生成每个所述子像素对应的充电信号、并将生成的充电信号输入至对应的子像素的栅极。
可选地,所述至少两个子像素包括第一子像素和第二子像素,所述根据所述时钟脉冲信号和所述控制信号,依次生成每个所述子像素对应的充电信号、并将生成的充电信号输入至对应的子像素的栅极的步骤包括:
在所述时钟脉冲信号的第一信号周期内,根据所述特征信号生成第一高电平输出信号,将所述第一高电平输出信号作为所述第一子像素的充电信号输入至所述第一子像素的栅极;所述特征信号包括所述控制信号;
在所述时钟脉冲信号的第二信号周期内,根据所述第一高电平输出信号生成第二高电平输出信号,将所述第二高电平输出信号作为所述第二子像素的充电信号输入至所述第二子像素的栅极;
其中,所述第一信号周期中的时刻早于所述第二信号周期中的时刻。
可选地,所述在所述时钟脉冲信号的第一信号周期内,根据所述特征信号生成第一高电平输出信号的步骤包括:
对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第一信号周期的第一起始时刻;
响应于所述特征信号在所述第一起始时刻的高电平的触发操作,生成所述第一高电平输出信号;
对所述时钟脉冲信号执行下一个上升沿的识别操作;
若未识别到下一个上升沿,则维持生成所述第一高电平输出信号;
若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为第一信号周期对应的第一结束时刻,并结束生成所述第一高电平输出信号。
可选地,所述在所述时钟脉冲信号的第二信号周期内,根据所述第一高电平输出信号生成第二高电平输出信号的步骤包括:
在所述第一起始时刻之后,对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第二信号周期的第二起始时刻;
响应于所述第一高电平输出信号在所述第二起始时刻的高电平的触发操作,生成所述第二高电平输出信号;
对所述时钟脉冲信号执行下一个上升沿的识别操作;
若未识别到下一个上升沿,则维持生成所述第二高电平输出信号;
若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为所述第二信号周期对应的第二结束时刻,并结束生成所述第二高电平输出信号。
可选地,所述在所述时钟脉冲信号的第一信号周期内,根据所述特征信号生成第一高电平输出信号的步骤之前,还包括:
若所述第一子像素为至少两个所述子像素中首个驱动的子像素,则确定所述特征信号为所述控制信号;
若所述第一子像素为至少两个所述子像素中非首个驱动的子像素,则获取第三子像素的充电信号作为所述特征信号;所述第三子像素为当前已打开栅极的子像素。
可选地,所述将生成的充电信号输入至对应的子像素的栅极的步骤之前,还包括:
将生成的充电信号执行电位提升操作,获得目标信号;
将所述目标信号输入至对应的栅极。
此外,为了实现上述目的,本申请还提出一种显示装置,所述显示装置包括:
像素单元,所述像素单元包括至少两个子像素;
控制电路,所述控制电路与各所述子像素连接,所述控制电路设置为接收时钟脉冲信号和控制信号,并根据接收到的时钟脉冲信号和控制信号,依次生成每个所述子像素对应的充电信号、并将生成的充电信号输入至对应的子像素的栅极;
时序控制器,所述时序控制器与所述控制电路连接,所述时序控制器设置为输出所述时钟脉冲信号和所述控制信号至所述控制电路。
可选地,所述至少两个子像素包括第一子像素和第二子像素,所述控制电路包括第一触发器和第二触发器;
所述第一子像素和所述第二触发器均与所述第一触发器连接,所述第一触发器与所述时序控制器连接,所述第一触发器设置为在所述时钟脉冲信号的第一信号周期内,根据所述特征信号生成第一高电平输出信号,将所述第一高电平输出信号作为所述第一子像素的充电信号输入至所述第一子像素的栅极;所述特征信号包括所述特征信号;所述第一触发器还设置为将所述第一高电平输出信号输入至所述第二触发器;
所述第二子像素与所述第二触发器连接,所述第二触发器设置为在所述时钟脉冲信号的第二信号周期内,根据所述第一高电平输出信号生成第二高电平输出信号,将所述第二高电平输出信号作为所述第二子像素的充电信号输入至所述第二子像素的栅极;
其中,所述第一信号周期中的时刻早于所述第二信号周期中的时刻。
可选地,所述第一触发器还设置为执行以下步骤:
对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第一信号周期的第一起始时刻;
响应于所述特征信号在所述第一起始时刻的高电平的触发操作,生成所述第一高电平输出信号;
对所述时钟脉冲信号执行下一个上升沿的识别操作;
若未识别到下一个上升沿,则维持生成所述第一高电平输出信号;
若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为第一信号周期对应的第一结束时刻,并结束生成所述第一高电平输出信号;
所述第二触发器还设置为执行以下步骤:
在所述第一起始时刻之后,对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第二信号周期的第二起始时刻;
响应于所述第一高电平输出信号在所述第二起始时刻的高电平的触发操作,生成所述第二高电平输出信号;
对所述时钟脉冲信号执行下一个上升沿的识别操作;
若未识别到下一个上升沿,则维持生成所述第二高电平输出信号;
若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为所述第二信号周期对应的第二结束时刻,并结束生成所述第二高电平输出信号。
可选地,所述控制电路还包括:
第一电位提升单元,设于所述第一子像素与所述第一触发器之间,所述第一电位提升单元设置为将所述第一触发器生成的充电信号执行电位提升操作,获得第一目标信号,并将所述第一目标信号输入至所述第一子像素的栅极;
第二电位提升单元,设于所述第二子像素与所述第二触发器之间,所述第二电位提升单元设置为将所述第二触发器生成的充电信号执行电位提升操作,获得第二目标信号,并将所述第二目标信号输入至所述第二子像素的栅极。
可选地,所述显示装置还包括源极驱动器,所述像素单元具有源极信号输入端,每个所述子像素均与所述源极信号输入端连接;
所述源极驱动器与所述源极信号输入端连接,所述源极驱动器设置为将源极驱动数据通过所述源极信号输入端输入至对应的子像素的源极。
此外,为了实现上述目的,本申请还提出一种显示装置,所述显示装置包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的显示装置的驱动程序,所述显示装置的驱动程序被所述处理器执行时实现如上任一项所述的显示装置的驱动方法的步骤。
此外,为了实现上述目的,本申请还提出一种计算机可读存储介质,所述计算机可读存储介质上存储有显示装置的驱动程序,所述显示装置的驱动程序被处理器执行时实现如上任一项所述的显示装置的驱动方法的步骤。
本发明提出的一种显示装置的驱动方法,该方法通过接收时钟脉冲信号和控制信号,根据时钟脉冲信号和控制信号依次生成每个子像素的对应的充电信号并输入到相应的子像素的栅极,栅极的充电可使子像素的发光结构导通并按照源极驱动数据进行发光显示,此过程中,通过结合时钟脉冲信号和控制信号依次生成的充电信号对不同子像素进行充电,使各个子像素的栅极可分时先后打开,而不是同时打开,基于此,有利于不同子像素的源极可采用相同的数据通道进行数据传输,有效减少源极驱动数据传输的数据通道,降低显示装置布线的难度和减少数据线所需的耗材,从而实现显示装置成本的有效降低。
附图说明
图1为本发明显示装置一实施例运行涉及的硬件结构示意图;
图2为本发明显示装置的驱动方法一实施例的流程示意图;
图3为本发明显示装置的驱动方法涉及的时序控制图;
图4为本发明显示装置的驱动方法另一实施例的流程示意图;
图5为本发明显示装置另一实施例运行涉及的硬件结构示意图。
附图标号说明:
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本发明实施例的主要解决方案是:接收时钟脉冲信号和控制信号;根据所述时钟脉冲信号和所述控制信号,依次生成每个所述子像素对应的充电信号、并将生成的充电信号输入至对应的子像素的栅极。
由于现有技术中,每个子像素与源极驱动器之间都需设置单独的数据通道才能实现子像素的驱动,导致整个显示装置上所有像素的驱动显示便需要设置大量独立的数据通道,大量数据通道会增大显示装置布线的难度和耗材,使显示装置的成本增加。
本发明提供上述的解决方案,旨在减少源极驱动数据传输的数据通道,以降低显示装置的成本。
本发明实施例提出一种显示装置,例如,液晶显示器、有机发光二极管显示器等包括具有源极和漏极的发光结构的显示装置。
在本发明实施例中,参照图1,显示装置包括:驱动模块100、时序控制器200、源极驱动器300和像素单元400等。
其中,驱动模块100包括处理器1001(例如CPU),存储器1002,以及电信号处理电路1003等。存储器1002可以是高速RAM存储器,也可以是稳定的存储器(non-volatilememory),例如磁盘存储器。存储器1002可选的还可以是独立于前述处理器1001的存储装置。存储器1002和电信号处理电路1003均可与处理器1001连接。电信号处理电路1003可用于对电信号进行放大、变换等处理。
其中,像素单元400的数量有多个,每个像素单元400包括至少两个子像素,一个像素单元中的至少两个子像素沿行方向排列。在本实施例中,一个像素单元包括三个子像素,分别为第一子像素、第二子像素和第三子像素,例如红色像素、绿色像素和蓝色像素。在其他实施例中,一个像素单元还可根据实际显示需求设置有2个子像素、4个子像素、甚至于更多个子像素,例如红色像素、绿色像素、蓝色像素和白色像素等。其中,每个子像素均具有一个发光结构,例如薄膜晶体管(TFT),发光结构具有源极、漏极和栅极,源极用于接收子像素对应的显示驱动数据,在栅极加载大于阈值电压的正电压时,源极和漏极会导通给子像素对应的像素电极充电,充电后的像素电极与显示装置的公共电极之间形成像素电压时促使两个电极之间的发光分子发光。
源极驱动器300与像素单元400连接,以将源极驱动数据输入至像素单元400中各个子像素的源极。
电信号处理电路1003的输入端与时序控制器200连接,电信号处理电路1003的输出端与像素单元400中的子像素连接。具体的,一个像素单元400可对应连接一个电信号处理电路1003,基于此,设置有多个像素单元400时,则对应设有多个电信号处理电路1003。电信号处理电路1003设置为根据处理器1001的指令,将时序控制器200输入的信号处理成对应的子像素的充电信号,并将充电信号输入至对应的子像素。
本领域技术人员可以理解,图1中示出的装置结构并不构成对装置的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
如图1所示,作为一种计算机可读存储介质的存储器1002中可以包括显示装置的驱动程序。在图1所示的装置中,处理器1001可以用于调用存储器1002中存储的显示装置的驱动程序,并执行以下实施例中显示装置的驱动方法的相关步骤操作。
基于上述的显示装置,本发明实施例还提供一种显示装置的驱动方法,应用于驱动上述显示装置中的子像素打开栅极。
参照图2,提出本申请显示装置的驱动方法一实施例。在本实施例中,执行主体为上述的驱动模块,所述显示装置的驱动方法包括:
步骤S10,接收时钟脉冲信号和控制信号;
时钟信号和控制信号均为时序控制器发出的信号。
时钟脉冲信号具体指的是用于决定驱动模块何时生成各子像素的充电信号,是有固定周期并与运行无关的信号量。时钟脉冲信号一般具有两个电平,一个是低电平,一个是高电平,高电平的持续时间和低电平的持续时间可根据实际需求进行设置。
控制信号具体为用于控制像素单元中子像素的栅极打开的信号。一个像素单元中多个子像素的栅极的开启可通过控制信号的一个设定信号特征进行控制,也就是说,当检测到包括设定信号特征的控制信号时,则依次打开像素单元中的每个子像素的栅极。
具体的,显示装置内的时序控制器基于设定时序逻辑识别到特定时刻或接收到源极驱动器发送的指令时,可认为当前存在源极驱动数据输入至像素单元内的各子像素的源极。此时,时序控制器可向驱动模块发送时钟脉冲信号和控制信号。当驱动模块接收到时钟脉冲信号和控制信号后,可实时对时钟脉冲信号和控制信号进行处理。
步骤S20,根据所述时钟脉冲信号和所述控制信号,依次生成每个所述子像素对应的充电信号、并将生成的充电信号输入至对应的子像素的栅极。
驱动模块在处理接收到的时钟脉冲信号和控制信号的过程中,具体的,可对时钟脉冲信号中的第一设定信号特征进行识别,基于识别结果依次确定每个子像素的充电时刻,在相应的充电时刻对控制信号或基于控制信号生成的信号进行第二设定信号特征识别,基于识别结果的触发输出相应的子像素的充电信号,并将输出的充电信号输入至相应的子像素中。
在本实施例中,像素单元包括第一子像素、第二子像素和第三子像素。在第一时刻,若时钟脉冲信号具有第一设定信号特征(如高电平)且控制信号具有第二设定信号特征(如高电平),则可生成第一子像素的第一充电信号并将第一充电信号输入到第一子像素;在第一时刻之后的第二时刻,若时钟脉冲信号具有第一设定信号特征(如高电平)且控制信号具有第二设定信号特征(如高电平),则可生成第二子像素的第二充电信号并将第二充电信号输入到第二子像素;在第二时刻之后的第三时刻,若时钟脉冲信号具有第一设定信号特征(如高电平)且控制信号具有第二设定信号特征(如高电平),则可生成第三子像素的第三充电信号并将第三充电信号输入到第三子像素。
具体的,参照图3,图3为本申请实施例中显示装置的驱动方法的时序控制图,其中凸出的位置表征的是信号中的高电平,下凹的位置表征的是信号中的低电平。其中,Tp表征的是时序控制器发出的控制信号随时间变化的特征,CLK表征的是时序控制器发出的时序脉冲信号随时间变化的特征,TP1表征的是基于控制信号和时序脉冲信号生成的信号随时间变化的特征,TP2表征的是基于控制信号和时序脉冲信号生成的信号随时间变化的特征,TP3表征的是基于控制信号和时序脉冲信号生成的信号随时间变化的特征。其中,一般栅极可设有一个阈值电压,当输入的充电信号大于或等于该阈值电压时栅极可开启导通子像素的源极和漏极,当输入的充电信号小于该阈值电压时栅极的无法开启,基于此,TP1、TP2、TP3中的高电平为本申请实施例中的充电信号,可对相应的子像素的栅极进行充电以打开栅极,而TP1、TP2、TP3中的低电平为无法打开栅极的信号。
具体的,为了进一步保证输入到栅极的充电信号的电压足够大,以确保栅极的顺利打开,基于此,在将生成的充电信号输入至对应的子像素的栅极的步骤之前,还包括:将生成的充电信号执行电位提升操作,获得目标信号;将所述目标信号输入至对应的栅极。通过进一步提高充电信号的电位,以确保可准确有效的按照驱动需求打开栅极,保证子像素可及时显示相应的显示数据。
本发明实施例提出的一种显示装置的驱动方法,该方法通过接收时钟脉冲信号和控制信号,根据时钟脉冲信号和控制信号依次生成每个子像素的对应的充电信号并输入到相应的子像素的栅极,栅极的充电可使子像素的发光结构导通并按照源极驱动数据进行发光显示,此过程中,通过结合时钟脉冲信号和控制信号依次生成的充电信号对不同子像素进行充电,使各个子像素的栅极可分时先后打开,而不是同时打开,基于此,有利于不同子像素的源极可采用相同的数据通道进行数据传输,有效减少源极驱动数据传输的数据通道,降低显示装置布线的难度和减少数据线所需的耗材,从而实现显示装置成本的有效降低。
进一步的,基于上述实施例,提出本申请显示装置的驱动方法另一实施例。在本实施例中,所述至少两个子像素包括第一子像素和第二子像素,这里的第一子像素和第二子像素具体指的是至少两个子像素中驱动次序相邻的两个像素。这里的驱动次序具体为预先设置的一个像素单元中各个子像素的栅极打开的先后顺序。参照图4,所述步骤S20包括:
步骤S21,在所述时钟脉冲信号的第一信号周期内,根据所述特征信号生成第一高电平输出信号,将所述第一高电平输出信号作为所述第一子像素的充电信号输入至所述第一子像素的栅极;所述特征信号包括所述控制信号;
在本实施例中,特征信号为控制信号。在其他实施例中,特征信号还可以是根据控制信号生成的信号。具体的,所述输入信号还包括基于所述控制信号生成的第三高电平输出信号,所述在所述时钟脉冲信号的第一信号周期内,根据所述特征信号生成第一高电平输出信号的步骤之前,还包括:若所述第一子像素为至少两个所述子像素中首个驱动的子像素,则确定所述特征信号为所述控制信号;若所述第一子像素为至少两个所述子像素中非首个驱动的子像素,则获取第三子像素的充电信号作为所述特征信号;所述第三子像素为当前已打开栅极的子像素。例如,像素单元包括第一子像素、第二子像素和第三子像素,且驱动次序为先驱动第一子像素、再驱动第二子像素、最后驱动第三子像素,基于此,第一子像素对应的特征信号为时序控制器所发送的控制信号,第二子像素对应的特征信号为输入到第一子像素的充电信号,第三子像素对应的特征信号为输入到第二子像素的充电信号。
具体的,对时钟脉冲信号中的设定信号特征进行识别,基于识别到的设定信号特征的时刻确定的第一信号周期。设定信号特征可根据实际需求进行设置,例如可以是信号的上升沿,也可以是信号的上升沿。具体的,在本实施例中,可将先后识别到的相邻两个设定信号特征所对应的两个时刻作为第一信号周期的起始时刻和结束时刻。在另一实施例中,也可将先后识别到设定数量个设定信号特征时,将设定数量个设定信号特征中的第一个设定信号特征对应的检测时刻和最后一个设定信号特征对应的检测时刻分别作为第一信号周期的起始时刻和结束时刻,其中设定数量可根据实际需求设置为一个或多于一个。
其中,源极驱动器可按照上述同样的方式对第一信号周期进行识别,并在在第一信号周期内向第一子像素的源极输入其源极驱动数据。
具体的,输入信号存在特定信号特征时,可输出第一高电平输出信号至第一子像素的栅极,输入信号不存在特征信号特征时,输出低电平信号至第一子像素的栅极以关闭栅极。此外,特定信号特征可作为第一高电平输出信号的触发条件,从识别到特定信号特征开始输出第一高电平输出信号,直至达到设定条件或第一信号周期结束为止,其中,在达到设定条件或第一信号周期结束时,可输出低电平信号至第一子像素的栅极以关闭栅极。
步骤S22,在所述时钟脉冲信号的第二信号周期内,根据所述第一高电平输出信号生成第二高电平输出信号,将所述第二高电平输出信号作为所述第二子像素的充电信号输入至所述第二子像素的栅极;
其中,所述第一信号周期中的时刻早于所述第二信号周期中的时刻。
第二信号周期可以类比参照第一信号周期的方式进行识别得到,也可基于第一信号周期进行确定。而根据第一高电平输出信号生成第二高电平输出信号并输出到第二子像素的细化流程可类比参照步骤S21中根据特征信号生成第二高电平输出信号并输出到第二子像素的相关实施方式,在此不作赘述。
其中,若像素单元中除了第一子像素和第二子像素以外,还包括待驱动的第三子像素,则这里得到的第二高电平输出信号可作为第三子像素对应的充电信号的生成依据。
在本实施例中,通过驱动顺序在前的子像素所对应的打开栅极的充电信号,作为驱动顺序在后的子像素所对应的打开栅极的充电信号的生成依据,从而确保不同子像素所对应的充电信号可分时生成,以保证不同子像素栅极可以分时打开,以实现源极驱动数据对应的数据通道的减少。
进一步的,在本实施例中,所述步骤S21具体包括:
对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第一信号周期的第一起始时刻;响应于所述特征信号在所述第一起始时刻的高电平的触发操作,生成所述第一高电平输出信号;对所述时钟脉冲信号执行下一个上升沿的识别操作;若未识别到下一个上升沿,则维持生成所述第一高电平输出信号;若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为第一信号周期对应的第一结束时刻,并结束生成所述第一高电平输出信号。
所述步骤S22包括:
在所述第一起始时刻之后,对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第二信号周期的第二起始时刻;响应于所述第一高电平输出信号在所述第二起始时刻的高电平的触发操作,生成所述第二高电平输出信号;对所述时钟脉冲信号执行下一个上升沿的识别操作;若未识别到下一个上升沿,则维持生成所述第二高电平输出信号;若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为所述第二信号周期对应的第二结束时刻,并结束生成所述第二高电平输出信号。
结合图3说明本实施例中第一高电平输出信号和第二高电平输出信号的生成和发送过程,在本实施例中,像素单元包括第一子像素、第二子像素和第三子像素,而驱动顺序为先驱动第一子像素、再驱动第二子像素、最后驱动第三子像素。
在T1时刻识别到上升沿,则将T1时刻确定为第一信号周期的起始时刻,同时在T1时刻信号控制器输入到驱动模块中的控制信号为高电平,基于此触发第一子像素对应的电信号处理电路输出高电平信号到第一子像素的栅极使栅极开启,其电信号处理电路在受触发后维持高电平信号输出至第一子像素的栅极,使第一子像素的栅极维持开启状态,直至在T2时刻识别到下一个上升沿,T2时刻可认为是第一信号周期的结束时刻,在T2时刻之后第一子像素对应的电信号处理电路输出低电平信号至第一子像素的栅极开启,使第一子像素的栅极关闭。在T2时刻识别到T1时刻之后的下一个上升沿时,将T2时刻确定为第二信号周期的起始时刻,同时在T2时刻输出到第一子像素的信号还处于高电平状态,基于此触发第二子像素对应的电信号处理电路输出高电平信号到第二子像素的栅极使栅极开启,其电信号处理电路在受触发后维持高电平信号输出至第二子像素的栅极,使第二子像素的栅极维持开启状态,直至在T3时刻识别到下一个上升沿,T3时刻可认为是第二信号周期的结束时刻,在T3时刻之后第二子像素对应的电信号处理电路输出低电平信号至第二子像素的栅极开启,使第二子像素的栅极关闭。在T3时刻识别到T2时刻之后的下一个上升沿时,将T3时刻确定为第三信号周期的第三起始时刻,同时在T3时刻输出到第二子像素的信号还处于高电平状态,基于此触发第三子像素对应的电信号处理电路输出高电平信号到第三子像素的栅极使栅极开启,其电信号处理电路在受触发后维持高电平信号输出至第三子像素的栅极,使第三子像素的栅极维持开启状态,直至在T4时刻识别到下一个上升沿,T4时刻可认为是第三信号周期的结束时刻,在T4时刻之后第三子像素对应的电信号处理电路输出低电平信号至第三子像素的栅极开启,使第三子像素的栅极关闭。
在本实施例中,通过上述方式,可使像素单元中的不同子像素可先后连续开启,实现分时打开子像素的栅极以减少源极数据通道的同时还可确保各子像素驱动的连续性,以保证显示画面的显示质量。
进一步的,本发明还提出一种显示装置。
参照图5,所述显示装置包括像素单元、控制电路和时序控制器。其中:
所述像素单元包括至少两个子像素;
所述控制电路与各所述子像素连接,所述控制电路设置为接收时钟脉冲信号和控制信号,并根据接收到的时钟脉冲信号和控制信号,依次生成每个所述子像素对应的充电信号、并将生成的充电信号输入至对应的子像素的栅极;
所述时序控制器与所述控制电路连接,所述时序控制器设置为输出所述时钟脉冲信号和所述控制信号至所述控制电路。
具体的,参照图5,所述显示装置还包括源极驱动器,所述像素单元具有源极信号输入端,每个所述子像素均与所述源极信号输入端连接;所述源极驱动器与所述源极信号输入端连接,所述源极驱动器设置为将源极驱动数据通过所述源极信号输入端输入至对应的子像素的源极。
具体的,源极驱动器按照驱动次序将像素单元中各个子像素对应的源极驱动数据依次输入到像素单元的源极信号输入端,并通过源极信号输入端与子像素建立数据传输通道,并将相应的源极驱动数据输入到相应的子像素的源极。其中,驱动次序具体可通过获取时序控制器发送的时序控制信号得到。在本实施例中,通过源极驱动器与源极信号输入端连接,配合上述实施例中像素单元中各个子像素的栅极的分时打开,从而实现源极驱动器与像素单元之间只需通过一条数据线,便可对像素单元内的多个子像素实现驱动,而无需每个子像素分别通过独立的一条数据线与源极驱动器连接,从而保证显示装置布线的难度的减低和布线所需的耗材减少,实现显示装置成本的有效降低。
所述显示装置还包括显示面板封装结构(未图示),所述像素单元和所述控制电路设于所述显示面板封装结构(未图示)内。由于在显示装置的制作过程中,例如液晶显示面板,一般会将排布有像素单元进行的面板封装后形成显示面板封装结构,再与外部的控制装置(例如上述的时序控制器、源极驱动器等)连接,基于此,控制电路连同像素单元内置于封装结构内,相较于现有的显示装置结构,有效的减少源极驱动器与封装结构之间的数据通道,减少源极驱动器与封装结构之间的布线难度和耗材需求。
具体的,参照图5,所述至少两个子像素包括第一子像素、第二子像素和第三子像素,所述控制电路包括第一触发器、第二触发器和第三触发器;
所述第一子像素和所述第二触发器均与所述第一触发器连接,所述第一触发器与所述时序控制器连接,所述第一触发器设置为在所述时钟脉冲信号的第一信号周期内,根据所述特征信号生成第一高电平输出信号,将所述第一高电平输出信号作为所述第一子像素的充电信号输入至所述第一子像素的栅极;所述特征信号包括所述特征信号;所述第一触发器还设置为将所述第一高电平输出信号输入至所述第二触发器;
所述第二子像素和所述第三触发器均与所述第二触发器连接,所述第二触发器设置为在所述时钟脉冲信号的第二信号周期内,根据所述第一高电平输出信号生成第二高电平输出信号,将所述第二高电平输出信号作为所述第二子像素的充电信号输入至所述第二子像素的栅极;所述第二触发器还设置为将所述第二高电平输出信号输入至所述第三触发器;
所述第三子像素与所述第三触发器连接,所述第三触发器设置为在所述时钟脉冲信号的第三信号周期内,根据所述第二高电平输出信号生成第三高电平输出信号,将所述第三高电平输出信号作为所述第三子像素的充电信号输入至所述第三子像素的栅极;
其中,所述第一信号周期中的时刻早于所述第二信号周期中的时刻,所述第二信号周期中的时刻早于所述第三信号周期中的时刻。
具体的,子像素的数量可根据实际需求进行设置,而子像素与触发器一一对应设置,例如,至少两个子像素包括第一子像素和第二子像素时,则控制电路包括第一触发器和第二触发器;至少两个子像素包括4个子像素时,则控制电路包括4个触发器。
当存在多个触发器时,每个触发器的输出端均与其对应的子像素连接,驱动顺序为首位的子像素所对应的触发器的信号输入端与信号控制器连接,以接收信号器发送的控制信号,其他驱动顺序为不是首位的子像素所对应的触发器的信号输入端与驱动顺序在其前一位的子像素的触发器的输出端连接,以接收输入到驱动顺序在前的子像素的充电信号以生成其自身对应的子像素的充电信号。
具体的,在本实施例中,所述第一触发器还设置为执行以下步骤:对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第一信号周期的第一起始时刻;响应于所述特征信号在所述第一起始时刻的高电平的触发操作,生成所述第一高电平输出信号;对所述时钟脉冲信号执行下一个上升沿的识别操作;若未识别到下一个上升沿,则维持生成所述第一高电平输出信号;若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为第一信号周期对应的第一结束时刻,并结束生成所述第一高电平输出信号。
所述第二触发器还设置为执行以下步骤:在所述第一起始时刻之后,对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第二信号周期的第二起始时刻;响应于所述第一高电平输出信号在所述第二起始时刻的高电平的触发操作,生成所述第二高电平输出信号;对所述时钟脉冲信号执行下一个上升沿的识别操作;若未识别到下一个上升沿,则维持生成所述第二高电平输出信号;若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为所述第二信号周期对应的第二结束时刻,并结束生成所述第二高电平输出信号。
进一步的,参照图5,所述控制电路还包括:
第一电位提升单元,设于所述第一子像素与所述第一触发器之间,所述第一电位提升单元设置为将所述第一触发器生成的充电信号执行电位提升操作,获得第一目标信号,并将所述第一目标信号输入至所述第一子像素的栅极;
第二电位提升单元,设于所述第二子像素与所述第二触发器之间,所述第二电位提升单元设置为将所述第二触发器生成的充电信号执行电位提升操作,获得第二目标信号,并将所述第二目标信号输入至所述第二子像素的栅极;
第三电位提升单元,设于所述第三子像素与所述第三触发器之间,所述第三电位提升单元设置为将所述第三触发器生成的充电信号执行电位提升操作,获得第三目标信号,并将所述第三目标信号输入至所述第三子像素的栅极。
需要说明的是,本发明实施例中的显示装置包括上述实施例中显示装置的驱动方法的所有技术特征,因此本实施例中显示装置可达到与上述实施例中的驱动方法的所有技术效果,并且本实施例显示装置相关方案的细化流程可具体参见上述的显示装置的驱动方法,在此不作赘述。
此外,本发明实施例还提出一种计算机可读存储介质,所述计算机可读存储介质上存储有显示装置的驱动程序,所述显示装置的驱动程序被处理器执行时实现如上显示装置的驱动方法任一实施例的相关步骤。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者***不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者***所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者***中还存在另外的相同要素。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在如上所述的一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,显示装置,或者网络设备等)执行本发明各个实施例所述的方法。
以上仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (13)
1.一种显示装置的驱动方法,其特征在于,所述显示装置包括至少两个子像素,所述显示装置的驱动方法包括以下步骤:
接收时钟脉冲信号和控制信号;以及
根据所述时钟脉冲信号和所述控制信号,依次生成每个所述子像素对应的充电信号、并将生成的充电信号输入至对应的子像素的栅极。
2.如权利要求1所述的显示装置的驱动方法,其特征在于,所述至少两个子像素包括第一子像素和第二子像素,所述根据所述时钟脉冲信号和所述控制信号,依次生成每个所述子像素对应的充电信号、并将生成的充电信号输入至对应的子像素的栅极的步骤包括:
在所述时钟脉冲信号的第一信号周期内,根据所述特征信号生成第一高电平输出信号,将所述第一高电平输出信号作为所述第一子像素的充电信号输入至所述第一子像素的栅极;所述特征信号包括所述控制信号;以及
在所述时钟脉冲信号的第二信号周期内,根据所述第一高电平输出信号生成第二高电平输出信号,将所述第二高电平输出信号作为所述第二子像素的充电信号输入至所述第二子像素的栅极;
其中,所述第一信号周期中的时刻早于所述第二信号周期中的时刻。
3.如权利要求2所述的显示装置的驱动方法,其特征在于,所述在所述时钟脉冲信号的第一信号周期内,根据所述特征信号生成第一高电平输出信号的步骤包括:
对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第一信号周期的第一起始时刻;
响应于所述特征信号在所述第一起始时刻的高电平的触发操作,生成所述第一高电平输出信号;
对所述时钟脉冲信号执行下一个上升沿的识别操作;
若未识别到下一个上升沿,则维持生成所述第一高电平输出信号;以及
若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为第一信号周期对应的第一结束时刻,并结束生成所述第一高电平输出信号。
4.如权利要求3所述的显示装置的驱动方法,其特征在于,所述在所述时钟脉冲信号的第二信号周期内,根据所述第一高电平输出信号生成第二高电平输出信号的步骤包括:
在所述第一起始时刻之后,对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第二信号周期的第二起始时刻;
响应于所述第一高电平输出信号在所述第二起始时刻的高电平的触发操作,生成所述第二高电平输出信号;
对所述时钟脉冲信号执行下一个上升沿的识别操作;
若未识别到下一个上升沿,则维持生成所述第二高电平输出信号;
若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为所述第二信号周期对应的第二结束时刻,并结束生成所述第二高电平输出信号。
5.如权利要求2所述的显示装置的驱动方法,其特征在于,所述在所述时钟脉冲信号的第一信号周期内,根据所述特征信号生成第一高电平输出信号的步骤之前,还包括:
若所述第一子像素为至少两个所述子像素中首个驱动的子像素,则确定所述特征信号为所述控制信号;
若所述第一子像素为至少两个所述子像素中非首个驱动的子像素,则获取第三子像素的充电信号作为所述特征信号;所述第三子像素为当前已打开栅极的子像素。
6.如权利要求1至5中任一项所述的显示装置的驱动方法,其特征在于,所述将生成的充电信号输入至对应的子像素的栅极的步骤之前,还包括:
将生成的充电信号执行电位提升操作,获得目标信号;以及
将所述目标信号输入至对应的栅极。
7.一种显示装置,其特征在于,所述显示装置包括:
像素单元,所述像素单元包括至少两个子像素;
控制电路,所述控制电路与各所述子像素连接,所述控制电路设置为接收时钟脉冲信号和控制信号,并根据接收到的时钟脉冲信号和控制信号,依次生成每个所述子像素对应的充电信号、并将生成的充电信号输入至对应的子像素的栅极;以及
时序控制器,所述时序控制器与所述控制电路连接,所述时序控制器设置为输出所述时钟脉冲信号和所述控制信号至所述控制电路。
8.如权利要求7所述的显示装置,其特征在于,所述至少两个子像素包括第一子像素和第二子像素,所述控制电路包括第一触发器和第二触发器;
所述第一子像素和所述第二触发器均与所述第一触发器连接,所述第一触发器与所述时序控制器连接,所述第一触发器设置为在所述时钟脉冲信号的第一信号周期内,根据所述特征信号生成第一高电平输出信号,将所述第一高电平输出信号作为所述第一子像素的充电信号输入至所述第一子像素的栅极;所述特征信号包括所述特征信号;所述第一触发器还设置为将所述第一高电平输出信号输入至所述第二触发器;
所述第二子像素与所述第二触发器连接,所述第二触发器设置为在所述时钟脉冲信号的第二信号周期内,根据所述第一高电平输出信号生成第二高电平输出信号,将所述第二高电平输出信号作为所述第二子像素的充电信号输入至所述第二子像素的栅极;
其中,所述第一信号周期中的时刻早于所述第二信号周期中的时刻。
9.如权利要求8所述的显示装置,其特征在于,所述第一触发器还设置为执行以下步骤:
对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第一信号周期的第一起始时刻;
响应于所述特征信号在所述第一起始时刻的高电平的触发操作,生成所述第一高电平输出信号;
对所述时钟脉冲信号执行下一个上升沿的识别操作;
若未识别到下一个上升沿,则维持生成所述第一高电平输出信号;
若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为第一信号周期对应的第一结束时刻,并结束生成所述第一高电平输出信号;
所述第二触发器还设置为执行以下步骤:
在所述第一起始时刻之后,对所述时钟脉冲信号执行上升沿的识别操作,并将识别到上升沿的时刻确定为所述第二信号周期的第二起始时刻;
响应于所述第一高电平输出信号在所述第二起始时刻的高电平的触发操作,生成所述第二高电平输出信号;
对所述时钟脉冲信号执行下一个上升沿的识别操作;
若未识别到下一个上升沿,则维持生成所述第二高电平输出信号;
若识别到下一个上升沿,则将识别到下一个上升沿的时刻确定为所述第二信号周期对应的第二结束时刻,并结束生成所述第二高电平输出信号。
10.如权利要求9所述的显示装置,其特征在于,所述显示装置还包括:
第一电位提升单元,设于所述第一子像素与所述第一触发器之间,所述第一电位提升单元设置为将所述第一触发器生成的充电信号执行电位提升操作,获得第一目标信号,并将所述第一目标信号输入至所述第一子像素的栅极;以及
第二电位提升单元,设于所述第二子像素与所述第二触发器之间,所述第二电位提升单元设置为将所述第二触发器生成的充电信号执行电位提升操作,获得第二目标信号,并将所述第二目标信号输入至所述第二子像素的栅极。
11.如权利要求7至10中任一项所述的显示装置,其特征在于,所述显示装置还包括源极驱动器,所述像素单元具有源极信号输入端,每个所述子像素均与所述源极信号输入端连接;
所述源极驱动器与所述源极信号输入端连接,所述源极驱动器设置为将源极驱动数据通过所述源极信号输入端输入至对应的子像素的源极。
12.一种显示装置,其特征在于,所述显示装置包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的显示装置的驱动程序,所述显示装置的驱动程序被所述处理器执行时实现如权利要求1至6中任一项所述的显示装置的驱动方法的步骤。
13.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有显示装置的驱动程序,所述显示装置的驱动程序被处理器执行时实现如权利要求1至6中任一项所述的显示装置的驱动方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011436850.8A CN112599066A (zh) | 2020-12-10 | 2020-12-10 | 显示装置及其驱动方法、计算机可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011436850.8A CN112599066A (zh) | 2020-12-10 | 2020-12-10 | 显示装置及其驱动方法、计算机可读存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112599066A true CN112599066A (zh) | 2021-04-02 |
Family
ID=75191724
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011436850.8A Pending CN112599066A (zh) | 2020-12-10 | 2020-12-10 | 显示装置及其驱动方法、计算机可读存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112599066A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114203124A (zh) * | 2021-11-30 | 2022-03-18 | 重庆惠科金渝光电科技有限公司 | 栅极驱动方法、栅极驱动电路及显示器 |
CN115881031A (zh) * | 2023-02-09 | 2023-03-31 | 惠科股份有限公司 | 像素驱动电路、像素驱动方法及显示面板 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110122122A1 (en) * | 2009-11-20 | 2011-05-26 | Himax Technologies Limited | Source driver and operation method thereof and flat panel display |
CN103258511A (zh) * | 2012-02-20 | 2013-08-21 | 乐金显示有限公司 | 时序控制器及包括该时序控制器的液晶显示装置 |
CN105118430A (zh) * | 2015-08-31 | 2015-12-02 | 上海和辉光电有限公司 | 像素驱动电路及其驱动方法和显示装置 |
CN105118431A (zh) * | 2015-08-31 | 2015-12-02 | 上海和辉光电有限公司 | 像素驱动电路及其驱动方法和显示装置 |
CN107578738A (zh) * | 2017-09-12 | 2018-01-12 | 维沃移动通信有限公司 | 一种显示驱动电路、方法及移动终端 |
US20190114954A1 (en) * | 2017-10-18 | 2019-04-18 | Boe Technology Group Co., Ltd. | Display panel and display method thereof, and display device |
CN111048051A (zh) * | 2019-12-23 | 2020-04-21 | 武汉华星光电技术有限公司 | 显示面板 |
-
2020
- 2020-12-10 CN CN202011436850.8A patent/CN112599066A/zh active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110122122A1 (en) * | 2009-11-20 | 2011-05-26 | Himax Technologies Limited | Source driver and operation method thereof and flat panel display |
CN103258511A (zh) * | 2012-02-20 | 2013-08-21 | 乐金显示有限公司 | 时序控制器及包括该时序控制器的液晶显示装置 |
CN105118430A (zh) * | 2015-08-31 | 2015-12-02 | 上海和辉光电有限公司 | 像素驱动电路及其驱动方法和显示装置 |
CN105118431A (zh) * | 2015-08-31 | 2015-12-02 | 上海和辉光电有限公司 | 像素驱动电路及其驱动方法和显示装置 |
CN107578738A (zh) * | 2017-09-12 | 2018-01-12 | 维沃移动通信有限公司 | 一种显示驱动电路、方法及移动终端 |
US20190114954A1 (en) * | 2017-10-18 | 2019-04-18 | Boe Technology Group Co., Ltd. | Display panel and display method thereof, and display device |
CN111048051A (zh) * | 2019-12-23 | 2020-04-21 | 武汉华星光电技术有限公司 | 显示面板 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114203124A (zh) * | 2021-11-30 | 2022-03-18 | 重庆惠科金渝光电科技有限公司 | 栅极驱动方法、栅极驱动电路及显示器 |
CN115881031A (zh) * | 2023-02-09 | 2023-03-31 | 惠科股份有限公司 | 像素驱动电路、像素驱动方法及显示面板 |
CN115881031B (zh) * | 2023-02-09 | 2023-04-28 | 惠科股份有限公司 | 像素驱动电路、像素驱动方法及显示面板 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107863061B (zh) | 显示面板及其控制方法、显示装置 | |
US10672334B2 (en) | Organic light-emitting display panel, method for driving the same, and organic light-emitting display device | |
US10217390B2 (en) | Sensing for compensation of pixel voltages | |
US10083656B2 (en) | Organic light-emitting diode (OLED) display panel, OLED display device and method for driving the same | |
US10089919B2 (en) | Scanning driving circuits | |
KR102321174B1 (ko) | 메모리-인-픽셀 디스플레이 | |
CN112599066A (zh) | 显示装置及其驱动方法、计算机可读存储介质 | |
CN106601192A (zh) | 栅极驱动器和具有栅极驱动器的显示装置 | |
CN110930944B (zh) | 显示面板的驱动方法和显示装置 | |
US10186200B2 (en) | Sensing for compensation of pixel voltages | |
US20110025665A1 (en) | Driving apparatus of display device | |
CN115019729B (zh) | 像素驱动电路、显示面板及其控制方法 | |
KR20110123525A (ko) | 주사 구동부와 그 구동 방법 및 이를 포함하는 유기 전계 발광 표시 장치 | |
WO2020082233A1 (en) | Pixel driving circuit, method, and display apparatus | |
CN109377957B (zh) | 一种驱动方法、驱动电路以及显示装置 | |
US20160293081A1 (en) | Display With Driver Circuitry Having Intraframe Pause Capabilities | |
US8264429B2 (en) | Organic light-emitting diode (OLED) display apparatus and method of driving the same | |
CN107731166B (zh) | 一种像素驱动电路、显示装置及终端 | |
CN112599065B (zh) | 显示装置 | |
US10170053B2 (en) | Gate driving module and gate-in-panel | |
CN107068067B (zh) | Em信号控制电路、em信号控制方法和有机发光显示装置 | |
JP2020523641A (ja) | 発光制御駆動回路、発光制御ドライバー及び有機発光表示装置 | |
US20210287627A1 (en) | Display apparatus and method of driving display panel using the same | |
US20200105213A1 (en) | Method and system for driving display panel, and display device | |
US20240177667A1 (en) | Display panel, driving circuit and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20210402 |