CN112509507B - 驱动装置与显示装置 - Google Patents
驱动装置与显示装置 Download PDFInfo
- Publication number
- CN112509507B CN112509507B CN202011204456.1A CN202011204456A CN112509507B CN 112509507 B CN112509507 B CN 112509507B CN 202011204456 A CN202011204456 A CN 202011204456A CN 112509507 B CN112509507 B CN 112509507B
- Authority
- CN
- China
- Prior art keywords
- switch
- shift register
- signal
- output switch
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开了一种驱动装置,包括多级移位暂存电路。该些移位暂存电路依序串联耦接,其中该些移位暂存电路中每一者包括一逻辑单元、一输出单元与一开关单元。该逻辑单元用以至少依据一前级移位暂存信号进行操作。该输出单元包括一第一输出开关与一第二输出开关。该第一输出开关的一控制端耦接该逻辑单元于一第一节点。该第一输出开关的一第一端用以输出一本级移位暂存信号。该第二输出开关的一控制端耦接该逻辑单元于一第二节点。该第二输出开关的一第一端耦接该第一输出开关的该第一端。该开关单元用以依据一开关信号导通,并且于导通时关闭该第一输出开关与该第二输出开关中至少一者。
Description
技术领域
本发明是有关于一种显示技术,特别是关于一种显示面板的驱动装置与显示装置。
背景技术
在显示装置中的移位暂存电路因为静电放电炸伤或在接合时压伤或其他原因而产生异常时,会执行激光切割以断开移位暂存电路与显示装置的电性耦接关系,但激光切割是破坏性的处理,需要在金属层上挖洞,而且激光切割也有可能失败,以上因素都可能造成面板品质下降。因此以激光切割以外的方式处理移位暂存电路的异常为本领域的重要课题之一。
发明内容
本案的一实施例揭露一种驱动装置,包括多级移位暂存电路。该些移位暂存电路依序串联耦接,其中该些移位暂存电路中每一者包括一逻辑单元、一输出单元与一开关单元。该逻辑单元用以至少依据一前级移位暂存信号进行操作。该输出单元包括一第一输出开关与一第二输出开关。该第一输出开关的一控制端耦接该逻辑单元于一第一节点,该第一输出开关的一第一端用以输出一本级移位暂存信号。该第二输出开关的一控制端耦接该逻辑单元于一第二节点,该第二输出开关的一第一端耦接该第一输出开关的该第一端。该开关单元用以依据一开关信号导通,并且于导通时关闭该第一输出开关与该第二输出开关中至少一者。
本案的一种显示装置,包括一组第一移位暂存电路与一组第二移位暂存电路。该组第一移位暂存电路中的每一第一移位暂存电路包括一第一逻辑单元、一第一输出开关、一第二输出开关与一第一开关单元。第一逻辑单元用以至少依据一第一前级移位暂存信号进行操作。该第一输出开关的一第一端用以输出一第一本级移位暂存信号。该第二输出开关的一第一端耦接该第一输出开关的该第一端。第一开关单元用以依据一第一开关信号导通,并且于导通时关闭该第一输出开关与该第二输出开关中至少一者。该组第二移位暂存电路中的每一第二移位暂存电路包括一第二逻辑单元、一第三输出开关与一第二开关单元。第二逻辑单元,用以至少依据一第二前级移位暂存信号进行操作。该第三输出开关的一第一端用以输出一第二本级移位暂存信号。该第四输出开关的一第一端耦接该第三输出开关的该第一端。第二开关单元用以依据一第二开关信号导通,并且于导通时关闭该第三输出开关与该第四输出开关中至少一者。
附图说明
图1为根据本案的一实施例所绘示的显示装置的示意图。
图2为根据本案的一实施例所绘示的显示装置中的驱动装置的示意图。
图3为根据本案的一实施例所绘示的显示装置中的移位暂存电路的电路图。
图4为根据本案的一实施例所绘示的显示装置中的驱动装置的示意图。
图5为根据本案的一实施例所绘示的显示装置中的驱动装置的示意图。
图6为根据本案的一实施例所绘示的显示装置中的驱动装置的示意图。
图7为根据本案的一实施例所绘示的显示装置中的驱动装置的示意图。
其中,附图标记:
100:显示装置
110:驱动装置
200:驱动装置
210:驱动单元
220:驱动单元
211:移位暂存电路
310:逻辑单元
320:开关单元
330:输出单元
332、334、322、324:开关
500:驱动装置
510、520:驱动单元
600:驱动装置
601、602:解码器
700:驱动装置
710:焊接区
E(1)~E(n):发光装置
GL(1)~GL(n):栅极线
G(1,1)~G(1,n):移位暂存电路
G(2,1)~G(2,n):移位暂存电路
SW(1,1)、SW(2,1):开关信号
SL(1,1)、SL(2,1):开关线
S(1)~S(n):信号
STV:起始信号
CK1、CK2、CK3:时脉信号
T1~T6:开关
VGL:致能电压信号
Q’(n)、Q(n)、B(n)
VGH:禁能电压信号
Rst:重置信号
C1:电容
SL(1,2)~SL(1,n):开关线
SL(2,2)~SL(2,m):开关线
SW(1,2)~SW(1,n):开关信号
SW(2,2)~SW(2,m):开关信号
G(1,2n-1)、G(1,2n):移位暂存电路
G(2,2m-1)、G(2,2m):移位暂存电路
d(1,1)~d(1,i):编码信号
d(2,1)~d(2,j):编码信号
具体实施方式
于本文中,当一元件被称为“连接”或“耦接”时,可指“电性连接”或“电性耦接”。“连接”或“耦接”亦可用以表示二或多个元件间相互搭配操作或互动。此外,虽然本文中使用“第一”、“第二”、…等用语描述不同元件,该用语仅是用以区别以相同技术用语描述的元件或操作。除非上下文清楚指明,否则该用语并非特别指称或暗示次序或顺位,亦非用以限定本发明。
除非另有定义,本文使用的所有术语(包括技术和科学术语)具有与本发明所属领域的普通技术人员通常理解的相同的含义。将进一步理解的是,诸如在通常使用的字典中定义的那些术语应当被解释为具有与它们在相关技术和本发明的上下文中的含义一致的含义,并且将不被解释为理想化的或过度正式的意义,除非本文中明确地这样定义。
以下将以图式揭露本案的多个实施方式,为明确说明起见,许多实务上的细节将在以下叙述中一并说明。然而,应了解到,这些实务上的细节不应用以限制本案。也就是说,在本揭示内容部分实施方式中,这些实务上的细节是非必要的。此外,为简化图式起见,一些现有惯用的结构与元件在图式中将以简单示意的方式绘示之。
图1为根据本案的一实施例所绘示的显示装置的示意图。请参照图1,显示装置100包括驱动装置110、发光装置E(1)~E(n)与栅极线GL(1)~GL(n)。在一些实施例中,驱动装置110藉由栅极线GL(1)~GL(n)耦接发光装置E(1)~E(n)与其他驱动装置,其中n为正整数。在一些实施例中,驱动装置110用以提供栅极信号至发光装置E(1)~E(n)。
在一些实施例中,驱动装置110被设计在显示装置100的显示区(Active Area)中。在一些实施例中,驱动装置110包含多个栅极阵列(Gate On Array)电路。在一些实施例中,驱动装置110包含多个移位暂存(Shift Register)电路。在一些实施例中,发光装置E(1)~E(n)包含发光二极管或其他种类的发光元件。
图2为根据本案的一实施例所绘示的显示装置中的驱动装置的示意图。请参照图2与图1,驱动装置200为驱动装置110的一种实施例,驱动装置200包含驱动单元210与驱动单元220。在一些实施例中,驱动单元210包含多级移位暂存电路G(1,1)~G(1,n),驱动单元220包含多级移位暂存电路G(2,1)~G(2,n)。在一些实施例中,驱动单元210中的第n级移位暂存电路G(1,n)为移位暂存电路211。
在一些实施例中,驱动单元210为驱动单元220的修复单元。在一些实施例中,驱动单元220为驱动单元210的修复单元。在一些实施例中,驱动单元210(或驱动单元220)在异常时关闭,此时作为修复单元的驱动单元220(或驱动单元210)用以提供正常的信号至栅极线GL(1)~GL(n)使得显示装置100可以正常运作。
在一些实施例中,开关信号SW(1,1)与开关信号SW(2,1)分别用以关闭移位暂存电路G(1,1)~G(1,n)与移位暂存电路G(2,1)~G(2,n)。在一些实施例中,开关信号SW(1,1)与开关信号SW(2,1)分别藉由开关线SL(1,1)与SL(2,1)提供至移位暂存电路G(1,1)~G(1,n)与移位暂存电路G(2,1)~G(2,n)。
在一些实施例中,移位暂存电路G(1,1)~G(1,n)与移位暂存电路G(2,1)~G(2,n)用以从前级栅极线接收前级移位暂存信号并且输出本级移位暂存信号至对应的本级栅极线。
举例来说,在一些实施例中,对应移位暂存电路G(1,2)与G(2,2)的前级栅极线是GL(1),对应移位暂存电路G(1,2)与G(2,2)的本级栅极线是GL(2)。移位暂存电路G(1,2)的前级移位暂存信号是第一级移位暂存信号,即信号S(1)。移位暂存电路G(1,2)的本级移位暂存信号是第二级移位暂存信号,即信号S(2)。在一些实施例中,移位暂存电路G(1,n)的前级移位暂存信号是第(n-1)级移位暂存信号,即信号S(n-1)。移位暂存电路G(1,n)的本级移位暂存信号是第n级移位暂存信号,即信号S(n)。
在一些实施例中,移位暂存电路G(1,1)~G(1,n)与移位暂存电路G(2,1)~G(2,n)用以接收起始信号STV与时脉信号CK1、CK2、CK3以正常执行移位暂存电路的功能。
图3为根据本案的一实施例所绘示的显示装置中的移位暂存电路的电路图。请参照图3,图3为图2所绘示的第n级的移位暂存电路211的电路图。移位暂存电路211包含逻辑单元310、开关单元320与输出单元330。
在一些实施例中,逻辑单元310依据前级移位暂存信号S(n-1)进行操作。在一些实施例中,输出单元330用以输出本级移位暂存信号S(n)。在一些实施例中,开关单元320依据开关信号SW(1,1)导通,并且于导通时关闭输出单元330中的一个或多个电路元件。在一些实施例中,开关单元320在移位暂存电路211异常时关闭输出单元330中的一个或多个电路元件,使得输出单元330无法输出异常信号。
在一些实施例中,逻辑单元310包含开关T1~T5。在一些实施例中,开关T1的控制端用以接收信号S(n-1),开关T1的第一端用以接收致能电压信号VGL(例如,低电平电压信号),开关T1的第二端耦接节点Q’(n)。在一些实施例中,开关T3的控制端耦接节点Q’(n),开关T3的第一端耦接节点B(n),开关T3的第二端用以接收禁能电压信号VGH(例如,高电平电压信号)。在一些实施例中,开关T2的控制端与开关T2的第一端用以接收时脉信号CK2,开关T2的第二端耦接节点B(n)。在一些实施例中,开关T5的控制端与开关T5的第一端用以接收重置信号Rst,开关T5的第二端耦接节点B(n)。在一些实施例中,开关T4的控制端耦接节点B(n),开关T4的第一端耦接节点Q’(n),开关T4的第二端用以接收禁能电压信号VGH。
在一些实施例中,输出单元330包括开关332、开关334与电容C1。在一些实施例中,开关332的控制端耦接节点Q(n),开关332的第一端用以输出一本级移位暂存信号S(n),开关332的第二端用以接收时脉信号CK1。在一些实施例中,开关334的控制端耦接节点B(n),开关334的第一端耦接开关332的第一端,开关334的第二端用以接收禁能电压信号VGH。在一些实施例中,电容C1的第一端耦接节点Q(n),电容C1的第二端耦接开关332的第一端。
在一些实施例中,开关332与开关334用以决定移位暂存电路211所输出的信号S(n)的电压电平,因此开关332与开关334又称为输出开关。
在一些实施例中,输出单元330更包括开关T6。在一些实施例中,开关T6的控制端用以接收致能电压信号VGL,开关T6的第一端耦接节点Q’(n),开关T6的第二端耦接节点Q(n)。在一些实施例中,致能电压信号VGL为直流电压信号,因此开关T6保持导通状态,使得节点Q’(n)的电压电平与节点Q(n)的电压电平保持相等。
在一些实施例中,开关单元320包括开关322与开关324。开关322的控制端与开关324的控制端用以接收开关信号SW(1,1),开关322的第一端与开关324的第一端用以接收禁能电压信号VGH,开关322的第二端耦接节点Q’(n),开关324的第二端耦接节点B(n)。在一些实施例中,开关322的第二端耦接节点Q(n)。
在一些实施例中,当移位暂存电路211异常时,开关322用以依据开关信号SW(1,1)导通,并且于导通时提供禁能电压信号VGH至开关332的控制端以关闭开关332,使得开关单元320无法输出信号。在一些实施例中,当移位暂存电路211异常时,开关324用以依据开关信号SW(1,1)导通,并且于导通时提供禁能电压信号VGH至开关334的控制端以关闭开关334,使得开关单元320无法输出信号。
在一些实施例中,开关单元320包括开关322而不包括开关324。在一些实施例中,开关单元320包括开关324而不包括开关322。在一些实施例中,开关单元320包括开关322也包括开关324。
在一些实施例中,开关322、324、332、334与开关T1~T6可以藉由P型金属氧化半导体晶体管(PMOS)或N型金属氧化半导体晶体管(NMOS)或其他具有开关功能的电路元件实施。
图4为根据本案的一实施例所绘示的显示装置中的驱动装置的示意图。请参照图4,图4所绘示的移位暂存电路211处于异常状态。请参照图3与图4,在一些实施例中,开关单元320用以在移位暂存电路211异常时接收开关信号SW(1,1),并依据开关信号SW(1,1)导通而关闭开关332与开关334中至少一者。在一些实施例中,在移位暂存电路211异常时,开关322导通并且提供禁能电压信号VGH至节点Q’(n)或节点Q(n),使得开关332关闭。在一些实施例中,在移位暂存电路211异常时,开关324导通并且提供禁能电压信号VGH至节点B(n),使得开关334关闭。
在一些实施例中,在移位暂存电路211异常时,开关单元320关闭开关332与开关334中至少一者,以避免异常信号输出至栅极线GL(n)。
图5为根据本案的一实施例所绘示的显示装置中的驱动装置的示意图。请参照图5与图1,驱动装置500为驱动装置110的一种实施例。请参照图5与图2,驱动装置500相较驱动装置200更包含多条开关线SL(1,2)~SL(1,n)与SL(2,2)~SL(2,m),分别用以提供对应的多个开关信号SW(1,2)~SW(1,n)与SW(2,2)~SW(2,m)至对应的各组移位暂存电路,其中n与m皆为正整数。
请参照图5,在一些实施例中,开关线SL(1,1)~SL(1,n)与SL(2,1)~SL(2,m)中的每一条开关线耦接一组对应的移位暂存电路。在图5所示的实施例中,每一条开关线耦接的每一组移位暂存电路包含两个移位暂存电路。举例来说,在图5所示的实施例中,耦接开关线SL(1,1)的该组移位暂存电路包含移位暂存电路G(1,1)与G(1,2),该组移位暂存电路用以接收开关信号SW(1,1)。在一些实施例中,耦接开关线SL(2,1)的该组移位暂存电路包含移位暂存电路G(2,1)与G(2,2),该组移位暂存电路用以接收开关信号SW(2,1)。在一些实施例中,耦接开关线SL(1,n)的该组移位暂存电路包含移位暂存电路G(1,2n-1)与G(1,2n),该组移位暂存电路用以接收开关信号SW(1,n)。在一些实施例中,耦接开关线SL(2,m)的该组移位暂存电路包含移位暂存电路G(2,2m-1)与G(2,2m),该组移位暂存电路用以接收开关信号SW(2,m)。
在图5所示的实施例中,开关线SL(1,1)~SL(1,n)与SL(2,1)~SL(2,m)中的每一条开关线耦接的每一组移位暂存电路包含两个移位暂存电路,但本发明不限于此。在一些其他实施例中,每一组移位暂存电路包含的移位暂存电路可以具有不同的数量。举例来说,在一些实施例中,耦接开关线SL(1,1)的该组移位暂存电路包含K1个移位暂存电路,耦接开关线SL(1,2)的该组移位暂存电路包含K2个移位暂存电路,以此类推,耦接开关线SL(1,n)的该组移位暂存电路包含Kn个移位暂存电路。类似的,在一些实施例中,耦接开关线SL(2,1)的该组移位暂存电路包含L1个移位暂存电路,耦接开关线SL(2,2)的该组移位暂存电路包含L2个移位暂存电路,以此类推,耦接开关线SL(2,m)的该组移位暂存电路包含Lm个移位暂存电路,其中K1、K2、…、Kn与L1、L2…、Lm皆为正整数。在不同的实施例中,K1、K2、…、Kn与L1、L2…、Lm可以是相同的多个正整数,可以是不同的多个正整数,也可以是一部分相同并且一部分不同的多个正整数。
在一些实施例中,在耦接开关线的该组移位暂存电路中的任一移位暂存电路异常时,藉由该开关线提供一开关信号以关闭该组移位暂存电路中的所有移位暂存电路。在一些实施例中,当一组移位暂存电路关闭使得无法输出信号至对应的栅极线时,该些栅极线耦接的另一组或多组移位暂存电路正常运作以提供正常的栅极信号至该些栅极线。
举例来说,在图5所示的实施例中,如果移位暂存电路G(1,3)异常,则移位暂存电路G(1,3)耦接的开关线SL(1,2)用以提供开关信号SW(1,2)至与开关线SL(1,2)耦接的该组移位暂存电路中的所有移位暂存电路(在图5所示的实施例中即是移位暂存电路G(1,3)与G(1,4)),使得移位暂存电路G(1,3)与G(1,4)无法输出信号至对应的栅极线GL(3)与GL(4),因此异常的信号不会从该组移位暂存电路输出至驱动装置500的其他部分,此时移位暂存电路G(2,3)与G(2,4)正常运作,因此开关线SL(2,2)不会提供开关信号SW(2,2)以关闭移位暂存电路G(2,3)与G(2,4),因此G(2,3)与G(2,4)依然可以提供正常的栅极信号至栅极线GL(3)与GL(4)。
请参照图5与图2,驱动单元510与520为驱动单元210与220的一种实施例。在一些实施例中,驱动单元510包含两个移位暂存电路G(1,1)与G(1,2),类似的,驱动单元520包含两个移位暂存电路G(2,1)与G(2,2)。
图6为根据本案的一实施例所绘示的显示装置中的驱动装置的示意图。请参照图6与图1,驱动装置600是驱动装置110的一种实施例。相较于图5中的驱动装置500,驱动装置600更包含解码器601与602。
请参照图6,解码器601与602依据编码信号d(1,1)~d(1,i)与d(2,1)~d(2,j)输出对应的开关信号SW(1,1)~SW(1,n)与SW(2,1)~SW(2,m),其中i与j皆为正整数。
在一些实施例中,n小于或等于2的i次方,m小于或等于2的j次方。在一些实施例中,n大于i,因此可以输入数量较少的编码信号d(1,1)~d(1,i)至解码器601以提供数量较多的开关信号SW(1,1)~SW(1,n)。在一些实施例中,m大于j,因此可以输入数量较少的编码信号d(2,1)~d(2,j)至解码器602以提供数量较多的开关信号SW(2,1)~SW(2,m)。
图7为根据本案的一实施例所绘示的显示装置中的驱动装置的示意图。请参照图7与图1,驱动装置700是驱动装置110的一种实施例。在一些实施例中,驱动装置700包含焊接区710,焊接区710耦接移位暂存电路G(1,2)与G(2,2)。在一些实施例中,驱动装置700是一种混和式的驱动装置,可以藉由开关线SL(1,1)~SL(1,n)与SL(2,1)~SL(2,m)提供开关信号SW(1,1)~SW(1,n)与SW(2,1)~SW(2,m)至对应的各组移位暂存电路以关闭异常的移位暂存电路,也可以通过焊接区710执行激光切割以在驱动装置700中的至少一移位暂存电路异常时断开该至少一移位暂存电路与驱动装置700之间的电性耦接关系。
举例来说,当移位暂存电路G(1,1)、G(1,3)与G(2,4)异常时,开关线SL(1,1)提供开关信号SW(1,1)以关闭与开关线SL(1,1)耦接的移位暂存电路G(1,1)与G(1,2),使得G(1,1)无法输出异常的信号至驱动装置700,在此同时,由于移位暂存电路G(1,3)与G(2,4)在焊接区710之中,焊接区710得以执行激光切割以断开移位暂存电路G(1,3)与G(2,4)与驱动装置700之间的电性耦接关系使得移位暂存电路G(1,3)与G(2,4)无法输出信号至驱动装置700。
在一些实施例中,显示装置100包含一些缺乏空间而无法提供空间作为焊接区710的区域,该些区域便无法执行激光切割以断开该些区域中的移位暂存电路与驱动装置700之间的电性耦接关系,因此可以藉由开关线提供开关信号以关闭该些移位暂存电路,使得该些移位暂存电路无法输出信号至驱动装置700。
在一些实施例中,焊接区710包含多个焊接区,该多个焊接区可以耦接不同的移位暂存电路,也可以耦接相同的移位暂存电路。
上述各实施例所提供的驱动装置110的各种样态是用以举例说明本发明而非用以限制本发明,在其它实施例中,驱动装置110的样态也可设计为其它适当样态。
综上所述,本发明一实施例的驱动装置及显示装置,可以在移位暂存电路异常时,藉由非破坏性的方式关闭移位暂存电路,不须在金属层挖洞,也避免了激光切割失败可能性,通过开关信号关闭移位暂存电路中的电路元件便可以使异常的移位暂存电路无法输出异常信号。
虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视后附的申请专利范围所界定者为准。
Claims (10)
1.一种驱动装置,其特征在于,包括:
多级移位暂存电路,依序串联耦接,其中该些移位暂存电路中每一者包括:
一逻辑单元,用以至少依据一前级移位暂存信号进行操作;
一输出单元,包括:
一第一输出开关,该第一输出开关的一控制端耦接该逻辑单元于一第一节点,该第一输出开关的一第一端用以输出一本级移位暂存信号;以及
一第二输出开关,该第二输出开关的一控制端耦接该逻辑单元于一第二节点,该第二输出开关的一第一端耦接该第一输出开关的该第一端;以及
一开关单元,用以依据一开关信号导通,并且于导通时关闭该第一输出开关与该第二输出开关中至少一者。
2.如权利要求1所述的驱动装置,其特征在于,该开关单元用以在该些移位暂存电路中任一者异常时接收该开关信号,并依据该开关信号导通而关闭该第一输出开关与该第二输出开关中至少一者。
3.如权利要求1所述的驱动装置,其特征在于,该开关单元包括:
一开关,用以依据该开关信号导通,该开关的一第一端用以接收一电压信号,该开关的一第二端耦接该第一节点或该第二节点,在该开关导通时该电压信号具有一禁能电压电平。
4.如权利要求1所述的驱动装置,其特征在于,该开关单元包括:
一第一开关,用以依据该开关信号导通,该第一开关的一第一端用以接收一电压信号,该第一开关的一第二端耦接该第一节点,在该第一开关导通时该电压信号具有一禁能电压电平;以及
一第二开关,用以依据该开关信号导通,该第二开关的一第一端用以接收该电压信号,该第二开关的一第二端耦接该第二节点。
5.如权利要求1所述的驱动装置,其特征在于,该逻辑单元用以依据该前级移位暂存信号调整该第一节点的一电压电平与该第二节点的一电压电平,以控制该第一输出开关及该第二输出开关。
6.一种显示装置,其特征在于,包括:
一组第一移位暂存电路,该组第一移位暂存电路中的每一第一移位暂存电路包括:
一第一逻辑单元,用以至少依据一第一前级移位暂存信号进行操作;
一第一输出开关,该第一输出开关的一第一端用以输出一第一本级移位暂存信号;
一第二输出开关,该第二输出开关的一第一端耦接该第一输出开关的该第一端;以及
一第一开关单元,用以依据一第一开关信号导通,并且于导通时关闭该第一输出开关与该第二输出开关中至少一者;以及
一组第二移位暂存电路,该组第二移位暂存电路中的每一第二移位暂存电路包括:
一第二逻辑单元,用以至少依据一第二前级移位暂存信号进行操作;
一第三输出开关,该第三输出开关的一第一端用以输出一第二本级移位暂存信号;
一第四输出开关,该第四输出开关的一第一端耦接该第三输出开关的该第一端;以及
一第二开关单元,用以依据一第二开关信号导通,并且于导通时关闭该第三输出开关与该第四输出开关中至少一者。
7.如权利要求6所述的显示装置,其特征在于,该第一开关单元用以在该组第一移位暂存电路中任一第一移位暂存电路异常时接收该第一开关信号,并依据该第一开关信号关闭该第一输出开关与该第二输出开关中至少一者。
8.如权利要求6所述的显示装置,其特征在于,更包括:
多组移位暂存电路,包括一组第n移位暂存电路,其中n为大于或等于三的正整数,该组第n移位暂存电路中的每一第n移位暂存电路包括:
一第n逻辑单元,用以至少依据一第n前级移位暂存信号进行操作;
一第(2n-1)输出开关,该第(2n-1)输出开关的一第一端用以输出一第n本级移位暂存信号;
一第2n输出开关,该第2n输出开关的一第一端耦接该第2n输出开关的该第一端;以及
一第n开关单元,用以依据一第n开关信号导通,并且于导通时关闭该第(2n-1)输出开关与该第2n输出开关中至少一者。
9.如权利要求8所述的显示装置,其特征在于,更包括:
一解码器,用以依据多个编码信号输出多个开关信号,该些开关信号包含该第一开关信号至该第n开关信号。
10.如权利要求6所述的显示装置,其特征在于,更包括:
至少一焊接区,与该组第一移位暂存电路耦接,该至少一焊接区用以执行一激光切割以在该驱动装置中的至少一移位暂存电路异常时断开该至少一移位暂存电路与该显示装置之间的电性耦接关系。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109112518 | 2020-04-14 | ||
TW109112518A TWI730722B (zh) | 2020-04-14 | 2020-04-14 | 驅動裝置與顯示裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112509507A CN112509507A (zh) | 2021-03-16 |
CN112509507B true CN112509507B (zh) | 2023-04-25 |
Family
ID=74954846
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011204456.1A Active CN112509507B (zh) | 2020-04-14 | 2020-11-02 | 驱动装置与显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN112509507B (zh) |
TW (1) | TWI730722B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004361816A (ja) * | 2003-06-06 | 2004-12-24 | Toshiba Matsushita Display Technology Co Ltd | El表示装置 |
CN101105978A (zh) * | 2006-07-12 | 2008-01-16 | 胜华科技股份有限公司 | 移位寄存器 |
CN101114414A (zh) * | 2006-07-27 | 2008-01-30 | 三星电子株式会社 | 显示设备的驱动装置和包括该驱动装置的显示设备 |
CN103366658A (zh) * | 2012-03-26 | 2013-10-23 | 群康科技(深圳)有限公司 | 移位暂存装置及显示*** |
CN104751763A (zh) * | 2013-12-26 | 2015-07-01 | 乐金显示有限公司 | 显示装置和初始化显示装置的选通移位寄存器的方法 |
CN108877683A (zh) * | 2018-07-25 | 2018-11-23 | 京东方科技集团股份有限公司 | 栅极驱动电路及驱动方法、显示装置、阵列基板制造方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101437086B1 (ko) * | 2006-01-07 | 2014-09-03 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체장치와, 이 반도체장치를 구비한 표시장치 및 전자기기 |
CN104732951B (zh) * | 2015-04-21 | 2017-03-01 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动装置、显示面板 |
TWI553623B (zh) * | 2015-05-11 | 2016-10-11 | 友達光電股份有限公司 | 驅動電路及其控制方法 |
TWI564871B (zh) * | 2015-06-25 | 2017-01-01 | 友達光電股份有限公司 | 驅動器及顯示裝置 |
KR102612735B1 (ko) * | 2016-09-30 | 2023-12-13 | 엘지디스플레이 주식회사 | 터치센서 내장형 표시장치 |
-
2020
- 2020-04-14 TW TW109112518A patent/TWI730722B/zh active
- 2020-11-02 CN CN202011204456.1A patent/CN112509507B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004361816A (ja) * | 2003-06-06 | 2004-12-24 | Toshiba Matsushita Display Technology Co Ltd | El表示装置 |
CN101105978A (zh) * | 2006-07-12 | 2008-01-16 | 胜华科技股份有限公司 | 移位寄存器 |
CN101114414A (zh) * | 2006-07-27 | 2008-01-30 | 三星电子株式会社 | 显示设备的驱动装置和包括该驱动装置的显示设备 |
CN103366658A (zh) * | 2012-03-26 | 2013-10-23 | 群康科技(深圳)有限公司 | 移位暂存装置及显示*** |
CN104751763A (zh) * | 2013-12-26 | 2015-07-01 | 乐金显示有限公司 | 显示装置和初始化显示装置的选通移位寄存器的方法 |
CN108877683A (zh) * | 2018-07-25 | 2018-11-23 | 京东方科技集团股份有限公司 | 栅极驱动电路及驱动方法、显示装置、阵列基板制造方法 |
Non-Patent Citations (1)
Title |
---|
杨晶菁.基于USB接口的LED显示***设计.《微处理机》.2010,(第第2期期),第101-104页. * |
Also Published As
Publication number | Publication date |
---|---|
CN112509507A (zh) | 2021-03-16 |
TWI730722B (zh) | 2021-06-11 |
TW202139160A (zh) | 2021-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8248353B2 (en) | Method and device for reducing voltage stress at bootstrap point in electronic circuits | |
KR101641446B1 (ko) | 표시 장치 | |
US11295648B2 (en) | Gate drive unit, gate drive circuit and display apparatus and driving method thereof | |
CN107395006B (zh) | 过流保护电路及液晶显示器 | |
US7355910B2 (en) | Semiconductor memory device with shift redundancy circuits | |
US8542162B2 (en) | Shift register unit, gate drive circuit, and display apparatus | |
JP2020520038A (ja) | シフトレジスタユニット及びその制御方法、ゲート駆動回路、表示装置 | |
CN105551423B (zh) | 一种栅极集成驱动电路、阵列基板及其修复方法 | |
US8779809B2 (en) | Signal processing circuit, inverter circuit, buffer circuit, level shifter, flip-flop, driver circuit, and display device | |
US11361696B2 (en) | Shift register and driving method therefor, gate driver circuit, and display device | |
JPH10111674A (ja) | タイミング信号発生回路およびこれを含む表示装置 | |
JPH02184112A (ja) | マルチプレクサ回路 | |
CN112509507B (zh) | 驱动装置与显示装置 | |
CN111341243A (zh) | 显示装置 | |
JPH0876723A (ja) | アクティブマトリクス型表示装置の駆動回路およびその動作方法 | |
US11049469B2 (en) | Data signal line drive circuit and liquid crystal display device provided with same | |
KR20070077680A (ko) | 게이트 드라이버 및 이를 포함한 액정 표시 장치 | |
WO2006070811A1 (ja) | 半導体装置及びレベルシフト回路 | |
US9355609B2 (en) | Malfunction prevention circuit for COG-form source driver integrated circuit and flat panel display controller employing the same | |
CN109979373B (zh) | 移位寄存单元、移位寄存器、显示装置及其测试方法 | |
CN111210786B (zh) | 移位寄存器单元、栅极驱动电路、显示基板和显示装置 | |
US6570515B2 (en) | Decoder for reducing test time for detecting defective switches in a digital-to-analog converter | |
CN112802430A (zh) | 栅极驱动电路、tft阵列基板和显示装置 | |
JP5457251B2 (ja) | 電気光学装置 | |
CN110989868B (zh) | 触控显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |