CN112435697A - 高可靠的非易失存储器的存储单元阵列及非易失存储器 - Google Patents

高可靠的非易失存储器的存储单元阵列及非易失存储器 Download PDF

Info

Publication number
CN112435697A
CN112435697A CN202011593924.9A CN202011593924A CN112435697A CN 112435697 A CN112435697 A CN 112435697A CN 202011593924 A CN202011593924 A CN 202011593924A CN 112435697 A CN112435697 A CN 112435697A
Authority
CN
China
Prior art keywords
memory cell
lines
bit line
memory
word
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011593924.9A
Other languages
English (en)
Inventor
龙冬庆
吴彤彤
温靖康
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
XTX Technology Shenzhen Ltd
Original Assignee
XTX Technology Shenzhen Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by XTX Technology Shenzhen Ltd filed Critical XTX Technology Shenzhen Ltd
Priority to CN202011593924.9A priority Critical patent/CN112435697A/zh
Publication of CN112435697A publication Critical patent/CN112435697A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring

Landscapes

  • Read Only Memory (AREA)

Abstract

本发明公开了一种高可靠的非易失存储器的存储单元阵列及非易失存储器,使每一条位线只与位于该位线上的一个存储单元相连接,这样可能会浪费NOR Flash内的大部分存储空间,但是对于一些要求芯片存储量小,并且可以接受成本的情况来说,这样的NOR Flash的可靠性是最好的,每条位线上就连接一个存储单元,那读取这个存储单元的数据时,因为该位线上再没有其他存储单元会对这个与位线连接的存储单元造成过擦除的影响,所以数据读取的可靠性得到保证,由此可以有效地规避了因为过擦除带来的数据读错的风险,提高了存储单元阵列的可靠性。

Description

高可靠的非易失存储器的存储单元阵列及非易失存储器
技术领域
本发明涉及NOR Flash技术领域,尤其涉及的是一种高可靠的非易失存储器的存储单元阵列及非易失存储器。
背景技术
如图1所示,常见NOR Flash存储单元阵列中,一条位线上同时连接有多个存储单元,而同一条位线上有可能因为存在过擦除单元导致相邻地址的存储单元(指与过擦除单元位于同一条位线上的存储单元)内的数据读错,降低了NOR Flash的存储单元可靠性,尤其是对非常重要的非易失状态寄存器而言,常见的NOR Flash存储单元阵列不能满足其高可靠性的要求。
因此,现有的技术还有待于改进和发展。
发明内容
本发明的目的在于提供一种高可靠的非易失存储器的存储单元阵列及非易失存储器,旨在解决现有的NOR Flash存储单元阵列因过擦除的原因导致不能满足高可靠性要求定位问题。
本发明的技术方案如下:一种高可靠的非易失存储器的存储单元阵列,其中,包括若干条位线和若干条字线,所述字线和位线按照井字形排列分布连接,在每一条字线和每一条位线的相交处设置有一个存储单元,每一条位线只与位于该位线上的一个存储单元相连接。
所述的高可靠的非易失存储器的存储单元阵列,其中,所述字线和位线数量一样多;或者字线数量比位线数量多;或者字线数量比位线数量少。
所述的高可靠的非易失存储器的存储单元阵列,其中,所有的与对应位线相连的存储单元位于同一条字线上。
所述的高可靠的非易失存储器的存储单元阵列,其中,当字线和位线数量一致时,每条字线上设有一个与对应位线相连的存储单元。
所述的高可靠的非易失存储器的存储单元阵列,其中,当字线和位线数量一致时,每条字线上设有一个与对应位线相连的存储单元,全部与对应位线相连的存储单元位于同一条对角线上。
所述的高可靠的非易失存储器的存储单元阵列,其中,当字线和位线数量一致时,某一个存储单元与第n条位线相连接,该存储单元位于第n+1条字线上,与最后一条位线相连接的存储单元位于第一条字线上。
所述的高可靠的非易失存储器的存储单元阵列,其中,当字线数量比位线数量多时,某一个存储单元与第n条位线相连接,该存储单元位于第n+1条字线上。
所述的高可靠的非易失存储器的存储单元阵列,其中,当位线数量比字线数量多时,与对应位线相连接的不同存储单元位于同一条字线上或者位于不同的字线上。
一种非易失存储器,其中,包括如上述任一所述的高可靠的非易失存储器的存储单元阵列。
本发明的有益效果:本发明通过提供一种高可靠的非易失存储器的存储单元阵列及非易失存储器,使每一条位线只与位于该位线上的一个存储单元相连接,这样可能会浪费NOR Flash内的大部分存储空间,但是对于一些要求芯片存储量小,并且可以接受成本的情况来说,这样的NOR Flash的可靠性是最好的,每条位线上就连接一个存储单元,那读取这个存储单元的数据时,因为该位线上再没有其他存储单元会对这个与位线连接的存储单元造成过擦除的影响,所以数据读取的可靠性得到保证,由此可以有效地规避了因为过擦除带来的数据读错的风险,提高了存储单元阵列的可靠性。
附图说明
图1是现有技术中NOR Flash存储单元阵列的示意图。
图2是本发明中高可靠的非易失存储器的存储单元阵列的示意图。
图3是本发明中实施例1的示意图。
图4是本发明中实施例2的示意图。
图5是本发明中实施例3的示意图。
图6是本发明中实施例4的示意图。
图7是本发明中实施例5的示意图。
图8是本发明中实施例6的示意图。
具体实施方式
下面将结合本申请实施例中附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。同时,在本申请的描述中,术语“第一”、“第二”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
如图1所示,一种高可靠的非易失存储器的存储单元阵列,包括若干条位线和若干条字线,所述字线和位线按照井字形排列分布连接,在每一条字线和每一条位线的相交处设置有一个存储单元,每一条位线只与位于该位线上的一个存储单元相连接。
本技术方案中,使每一条位线只与位于该位线上的一个存储单元相连接,这样可能会浪费NOR Flash内的大部分存储空间,但是对于一些要求芯片存储量小,并且可以接受成本的情况来说,这样的NOR Flash的可靠性是最好的,每条位线上就连接一个存储单元,那读取这个存储单元的数据时,因为该位线上再没有其他存储单元会对这个与位线连接的存储单元造成过擦除的影响,所以数据读取的可靠性得到保证,由此可以有效地规避了因为过擦除带来的数据读错的风险,提高了存储单元阵列的可靠性。
在某些具体实施例中,所述字线和位线的数量可以按照实际需要设置,如字线和位线数量一样多,或者字线数量比位线数量多,或者字线数量比位线数量少。
其中,每一个与对应位线相连的存储单元在字线上的排列可以根据实际需要而设定,只要保证每一条位线只与位于该位线上的一个存储单元相连接即可:
实施例1
如图3所示,在某些具体实施例中,所有的与对应位线相连的存储单元位于同一条字线上。
实施例2
如图4所示,在某些具体实施例中,当字线和位线数量一致时,每条字线上设有一个与对应位线相连的存储单元。
实施例3
如图5所示,在某些具体实施例中,当字线和位线数量一致时,每条字线上设有一个与对应位线相连的存储单元,全部与对应位线相连的存储单元位于同一条对角线上。
实施例4
如图6所示,在某些具体实施例中,当字线和位线数量一致时,某一个存储单元与第n条位线相连接,该存储单元位于第n+1条字线上,与最后一条位线相连接的存储单元位于第一条字线上。
实施例5
如图7所示,在某些具体实施例中,当字线数量比位线数量多时,某一个存储单元与第n条位线相连接,该存储单元位于第n+1条字线上。
实施例6
如图8所示,在某些具体实施例中,当位线数量比字线数量多时,与对应位线相连接的不同存储单元位于同一条字线上或者位于不同的字线上。
本技术方案还保护一种非易失存储器,包括如上述所述的高可靠的非易失存储器的存储单元阵列。
在本申请所提供的实施例中,应该理解到,所揭露装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,又例如,多个单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些通信接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
另外,作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
再者,在本申请各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。
在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。
以上所述仅为本申请的实施例而已,并不用于限制本申请的保护范围,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (9)

1.一种高可靠的非易失存储器的存储单元阵列,其特征在于,包括若干条位线和若干条字线,所述字线和位线按照井字形排列分布连接,在每一条字线和每一条位线的相交处设置有一个存储单元,每一条位线只与位于该位线上的一个存储单元相连接。
2.根据权利要求1所述的高可靠的非易失存储器的存储单元阵列,其特征在于,所述字线和位线数量一样多;或者字线数量比位线数量多;或者字线数量比位线数量少。
3.根据权利要求1或2任一所述的高可靠的非易失存储器的存储单元阵列,其特征在于,所有的与对应位线相连的存储单元位于同一条字线上。
4.根据权利要求2所述的高可靠的非易失存储器的存储单元阵列,其特征在于,当字线和位线数量一致时,每条字线上设有一个与对应位线相连的存储单元。
5.根据权利要求2所述的高可靠的非易失存储器的存储单元阵列,其特征在于,当字线和位线数量一致时,每条字线上设有一个与对应位线相连的存储单元,全部与对应位线相连的存储单元位于同一条对角线上。
6.根据权利要求2所述的高可靠的非易失存储器的存储单元阵列,其特征在于,当字线和位线数量一致时,某一个存储单元与第n条位线相连接,该存储单元位于第n+1条字线上,与最后一条位线相连接的存储单元位于第一条字线上。
7.根据权利要求2所述的高可靠的非易失存储器的存储单元阵列,其特征在于,当字线数量比位线数量多时,某一个存储单元与第n条位线相连接,该存储单元位于第n+1条字线上。
8.根据权利要求2所述的高可靠的非易失存储器的存储单元阵列,其特征在于,当位线数量比字线数量多时,与对应位线相连接的不同存储单元位于同一条字线上或者位于不同的字线上。
9.一种非易失存储器,其特征在于,包括如权利要求1至8任一所述的高可靠的非易失存储器的存储单元阵列。
CN202011593924.9A 2020-12-29 2020-12-29 高可靠的非易失存储器的存储单元阵列及非易失存储器 Pending CN112435697A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011593924.9A CN112435697A (zh) 2020-12-29 2020-12-29 高可靠的非易失存储器的存储单元阵列及非易失存储器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011593924.9A CN112435697A (zh) 2020-12-29 2020-12-29 高可靠的非易失存储器的存储单元阵列及非易失存储器

Publications (1)

Publication Number Publication Date
CN112435697A true CN112435697A (zh) 2021-03-02

Family

ID=74697083

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011593924.9A Pending CN112435697A (zh) 2020-12-29 2020-12-29 高可靠的非易失存储器的存储单元阵列及非易失存储器

Country Status (1)

Country Link
CN (1) CN112435697A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113409840A (zh) * 2021-06-30 2021-09-17 芯天下技术股份有限公司 状态寄存器及其写操作方法、芯片、装置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001085646A (ja) * 1999-09-10 2001-03-30 Toshiba Corp 不揮発性半導体記憶装置
EP1748445A1 (en) * 2005-07-28 2007-01-31 STMicroelectronics S.r.l. Page buffer for multi-level NAND programmable memories
US20070121379A1 (en) * 2005-11-30 2007-05-31 Oki Electric Industry Co., Ltd. Electrically writable nonvolatile memory
CN101171642A (zh) * 2005-05-27 2008-04-30 斯班逊有限公司 用于编程、擦除及读取纳米级电阻性存储装置的页缓冲器架构
US20100153775A1 (en) * 2008-12-11 2010-06-17 Samsung Electronics Co., Ltd Replacement data storage circuit storing address of defective memory cell
CN101877240A (zh) * 2009-04-30 2010-11-03 世界先进积体电路股份有限公司 内存及存储装置
US20120294073A1 (en) * 2010-01-29 2012-11-22 Lee Se Ho Method of driving phase change memory device capable of reducing heat disturbance
US20130148406A1 (en) * 2011-07-21 2013-06-13 Kazuhiko Shimakawa Nonvolatile semiconductor memory device and read method for the same
CN104051011A (zh) * 2013-03-15 2014-09-17 北京兆易创新科技股份有限公司 一种非易失性存储器
CN213716517U (zh) * 2020-12-29 2021-07-16 芯天下技术股份有限公司 高可靠的非易失存储器的存储单元阵列及非易失存储器

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001085646A (ja) * 1999-09-10 2001-03-30 Toshiba Corp 不揮発性半導体記憶装置
CN101171642A (zh) * 2005-05-27 2008-04-30 斯班逊有限公司 用于编程、擦除及读取纳米级电阻性存储装置的页缓冲器架构
EP1748445A1 (en) * 2005-07-28 2007-01-31 STMicroelectronics S.r.l. Page buffer for multi-level NAND programmable memories
US20070121379A1 (en) * 2005-11-30 2007-05-31 Oki Electric Industry Co., Ltd. Electrically writable nonvolatile memory
US20100153775A1 (en) * 2008-12-11 2010-06-17 Samsung Electronics Co., Ltd Replacement data storage circuit storing address of defective memory cell
CN101877240A (zh) * 2009-04-30 2010-11-03 世界先进积体电路股份有限公司 内存及存储装置
US20120294073A1 (en) * 2010-01-29 2012-11-22 Lee Se Ho Method of driving phase change memory device capable of reducing heat disturbance
US20130148406A1 (en) * 2011-07-21 2013-06-13 Kazuhiko Shimakawa Nonvolatile semiconductor memory device and read method for the same
CN104051011A (zh) * 2013-03-15 2014-09-17 北京兆易创新科技股份有限公司 一种非易失性存储器
CN213716517U (zh) * 2020-12-29 2021-07-16 芯天下技术股份有限公司 高可靠的非易失存储器的存储单元阵列及非易失存储器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113409840A (zh) * 2021-06-30 2021-09-17 芯天下技术股份有限公司 状态寄存器及其写操作方法、芯片、装置

Similar Documents

Publication Publication Date Title
US8489936B2 (en) High reliability memory module with a fault tolerant address and command bus
CN101558452B (zh) 用于在闪速eeprom存储页中重构可靠性数据的方法和装置
US6608784B2 (en) Non-volatile semiconductor memory device
CN112542199B (zh) 检测flash存储出错的方法、电路、存储介质和终端
GB1315528A (en) Data memory
CN101499323B (zh) 存储模块
CN102543196A (zh) 数据读取方法、存储器储存装置及其控制器
CN104658612A (zh) 存取快闪存储器中储存单元的方法以及使用该方法的装置
CN105005453A (zh) 星载nand flash固存坏区管理***
CN112435697A (zh) 高可靠的非易失存储器的存储单元阵列及非易失存储器
CN102324251B (zh) 用以指示存储器中的编程失败的信号线
CN113051100A (zh) 一种闪存存储器及其错误比特计数检测***
CN101354673B (zh) 内存之spd芯片错误信息仿真装置
CN213716517U (zh) 高可靠的非易失存储器的存储单元阵列及非易失存储器
CN109119123B (zh) 一种高中低阶闪存的分类方法
CN205541960U (zh) 一种与非型闪存中坏列的处理装置及与非型闪存
CN112331252A (zh) Nand闪存自动坏块标记方法、装置、存储介质和终端
CN111968695A (zh) 减小高容量非型闪存面积的方法、电路、存储介质及终端
CN111785312A (zh) 改善多次擦除编程Vt偏移方法、***、存储介质和终端
US7337284B2 (en) Integrated semiconductor memory
CN115757218A (zh) 应用于半导体芯片数据存储的计算逻辑***
CN111785314A (zh) 减小非型闪存过擦除现象的方法、***、存储介质和终端
CN114329641A (zh) 计数值计数方法、读取方法、装置及电子设备
CN111199266A (zh) Nand闪存卡
KR20210049230A (ko) 메모리 통합운영장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 518000 Room 101, building 10, Dayun software Town, 8288 Longgang Avenue, he'ao community, Yuanshan street, Longgang District, Shenzhen City, Guangdong Province

Applicant after: XTX Technology Inc.

Address before: 518000 1st floor, building 10, Dayun software Town, 8288 Longgang Avenue, Henggang street, Longgang District, Shenzhen City, Guangdong Province

Applicant before: Paragon Technology (Shenzhen) Ltd.

CB02 Change of applicant information