CN112086051A - 伽马校正电路、伽马校正方法以及显示装置 - Google Patents

伽马校正电路、伽马校正方法以及显示装置 Download PDF

Info

Publication number
CN112086051A
CN112086051A CN202010376727.5A CN202010376727A CN112086051A CN 112086051 A CN112086051 A CN 112086051A CN 202010376727 A CN202010376727 A CN 202010376727A CN 112086051 A CN112086051 A CN 112086051A
Authority
CN
China
Prior art keywords
gamma
control signals
output
circuit
correction circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010376727.5A
Other languages
English (en)
Inventor
李明雨
梁熙成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Megna Zhixin Hybrid Signal Co.,Ltd.
Original Assignee
MagnaChip Semiconductor Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MagnaChip Semiconductor Ltd filed Critical MagnaChip Semiconductor Ltd
Publication of CN112086051A publication Critical patent/CN112086051A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本申请公开了伽马校正电路、伽马校正方法以及显示装置。伽马校正电路包括:输入电路,其被配置成通过单传输线从控制电路顺序地接收用于选择伽马分接点的伽马控制信号并输出所接收到的伽马控制信号;以及电压生成器,其被配置成基于伽马控制信号选择伽马分接点并根据伽马分接点生成伽马电压。

Description

伽马校正电路、伽马校正方法以及显示装置
相关申请的交叉引用
本申请根据35 USC 119(a)要求于2019年6月12日在韩国知识产权局提交的韩国专利申请第10-2019-0069326号的权益,出于所有目的,该申请的全部公开内容通过引用合并到本文中。
技术领域
以下描述涉及伽马校正电路。以下描述还涉及用于伽马校正的方法。以下描述还涉及包括伽马校正电路的显示装置。
背景技术
通常,根据韦伯定律,人类视觉对亮度的反应是非线性的。因此,当在表示信息受限的环境中线性地记录光的亮度的变化时,可能发生色调分离。因此,当暗色调中的亮度变化时,由于人眼可以敏感地响应,用户可能感觉到断开而非平滑。因此,在显示装置中,可能需要通过对输入图像数据进行非线性编码来更详细地记录暗色调的图像数据。以上过程可以称为伽马校正,并且表示这种非线性关系的曲线可以称为伽马曲线。
发明内容
提供本发明内容是为了以简化的形式介绍下面将在具体实施方式中进一步描述的一些概念。本发明内容不旨在标识所要求保护的主题的关键特征或必要特征,也不旨在用于帮助确定所要求保护的主题的范围。
在一个总体方面中,伽马校正电路包括:输入电路,其被配置成通过单传输线从控制电路顺序地接收用于选择伽马分接点的伽马控制信号并输出所接收到的伽马控制信号;以及电压生成器,其被配置成基于伽马控制信号选择伽马分接点并根据伽马分接点生成伽马电压。
输入电路可以包括:缓冲器,其被配置成接收通过单传输线发送的伽马控制信号;锁存器,所述锁存器被配置成分别锁存伽马控制信号并将锁存的伽马控制信号分别输出到电压生成器中;以及开关电路,其被配置成将来自缓冲器的伽马控制信号输出到相应的锁存器中。
开关电路可以包括开关,其中,开关可以响应于接收到开关信号而接通,使得缓冲器中接收到的伽马控制信号可以分别由锁存器输出。
输入电路还可以包括开关信号生成器,所述开关信号生成器被配置成生成用于接通开关的开关信号并将开关信号顺序地发送到相应的开关中。
开关信号生成器可以包括被配置成顺序地输出开关信号的输出电路,其中,输出电路中至少之一可以被电平移位器使用。
锁存器可以被配置成响应于接收到锁存控制信号将锁存的伽马控制信号以并行方式分别输出到电压生成器。
电压生成器可以被配置成:基于伽马控制信号选择成为伽马校正的基准的伽马分接点,以确定相应的伽马分接点的基准伽马电压并通过使用基准伽马电压来生成伽马电压。
电压生成器可以包括包含与相应的伽马分接点对应的节点的电阻器串,并且可以被配置成通过使用从相应节点输出的电压作为相应的基准伽马电压来生成伽马电压。
电压生成器可以被配置成通过使用所接收到的伽马控制信号来确定相应节点在电阻器串中的位置并通过使用从所确定的相应节点输出的基准伽马电压来生成伽马电压。
在另一个总体方面中,伽马校正电路包括:输入电路,其被配置成通过单传输线从控制电路顺序地接收用于选择M个伽马分接点的M个伽马控制信号,并通过M条传输线分别输出M个伽马控制信号,M是等于或大于2的自然数;以及电压生成器,其被配置成基于M个伽马控制信号生成伽马电压。
输入电路可以包括:缓冲器,其被配置成接收通过单传输线发送的M个伽马控制信号;开关电路,其被配置成通过M条传输线输出相应的M个伽马控制信号;以及M个锁存器,所述M个锁存器被配置成分别锁存通过开关电路发送的M个伽马控制信号并将锁存的M个伽马控制信号分别输出到电压生成器中。
开关电路可以包括分别连接至M个锁存器的M个开关,其中,相应的M个开关可以被配置成响应于开关信号而接通,使得缓冲器中接收到的M个伽马控制信号可以输出到相应的M个锁存器中。
M个锁存器可以被配置成响应于接收到锁存控制信号将锁存的M个伽马控制信号以并行方式分别输出到电压生成器中。
电压生成器可以被配置成基于M个伽马控制信号选择成为伽马校正的基准的M个伽马分接点以确定M个伽马分接点的M个基准伽马电压并通过使用M个基准伽马电压来生成伽马电压。
在另一个总体方面中,伽马校正方法包括:通过单传输线顺序地接收用于选择伽马分接点的伽马控制信号;通过彼此不同的线以并行方式输出顺序地接收到的伽马控制信号;以及基于所输出的伽马控制信号生成伽马电压。
以并行方式输出顺序地接收到的伽马控制信号可以包括分别锁存顺序地接收到的伽马控制信号,以及以并行方式输出锁存的伽马控制信号。
相应的伽马控制信号的接收时序可以彼此不同,并且相应的伽马控制信号的输出时序可以彼此相同。
在另一个总体方面中,伽马校正方法包括:通过单传输线从控制电路顺序地接收用于选择M个伽马分接点的M个伽马控制信号,并且通过M条传输线分别输出M个伽马控制信号,M是等于或大于2的自然数;以及基于M个伽马控制信号生成伽马电压。
通过M条传输线分别输出M个伽马控制信号可以包括分别锁存顺序地接收到的伽马控制信号,以及将锁存的伽马控制信号输出到电压生成器中。
M个伽马控制信号的接收时序可能彼此不同,并且M个伽马控制信号的输出时序可以彼此相同。
可以响应于锁存器接收到锁存控制信号而由锁存器执行锁存。
根据以下详细描述、附图和所附权利要求书,其他特征和方面将是明显的。
附图说明
图1是示出根据示例的显示装置的视图。
图2是示出根据示例的显示驱动电路的视图。
图3是示出根据示例的时序控制器和伽马校正电路的视图。
图4是概念性地示出根据示例的伽马校正电路的视图。
图5是示出根据示例的伽马校正电路的视图。
图6是示出根据示例的输入电路的视图。
图7是示出根据示例的伽马校正方法的流程图的视图。
图8是示出根据示例的时序控制器和伽马校正电路的视图。
贯穿附图和具体实施方式,相同的附图标记指代相同的元件。附图可能未按比例绘制,并且为了清楚、说明和方便,可能夸大了附图中的元件的相对尺寸、比例和描绘。
具体实施方式
提供以下详细描述以帮助读者获得对本文中描述的方法、设备和/或***的全面理解。然而,在理解本申请的公开内容之后,本文中描述的方法、设备和/或***的各种改变、修改和等同方案将是明显的。例如,除了必须以一定顺序发生的操作以外,本文中描述的操作的序列仅仅是示例,并且不限于本文中阐述的操作的序列,而是可以如在理解本申请的公开内容之后将明显的那样而改变。而且,为了增加清晰度和简洁性,可以省略对本领域中已知的特征的描述。
本文中描述的特征可以以不同的形式实施,并且不应被解释为限于本文中描述的示例。而是,提供本文中描述的示例仅仅是为了说明实现本文中描述的方法、设备和/或***的许多可能方式中的一些,这些方式在理解本申请的公开内容之后将是明显的。
在整个说明书中,当诸如层、区域或基板的元件被描述为“在……之上”、“连接至”或“耦接至”另一元件时,该元件可以直接“在……之上”、“连接至”或“耦接至”另一个元件,或者可能存在介于该元件与另一个元件之间的一个或更多个其他元件。相反,当元件被描述为“直接在……之上”、“直接连接至”或“直接耦接至”另一元件时,不能有其他元件介于该元件与另一个元件之间。
如本文中所使用的,术语“和/或”包括相关联所列项的任何一个以及相关联所列项的任何两个或更多个的任何组合。
尽管本文中可以使用诸如“第一”、“第二”和“第三”的术语来描述各种构件、部件、区域、层或部分,但是这些构件、部件、区域、层或部分不受这些术语限制。而是,这些术语仅被用来将一个构件、部件、区域、层或部分与另一构件、部件、区域、层或部分区分开。因此,在不脱离示例的教导的情况下,本文中描述的示例中提及的第一构件、部件、区域、层或部分也可以被称为第二构件、部件、区域、层或部分。
为便于描述,本文中可以使用诸如“在……上方”、“在……上面”、“在……下方”和“在……下面”的空间相对术语来描述如图中所示的一个元件与另一元件的关系。除了图中所示的取向之外,这样的空间相对术语旨在包括装置在使用或操作中的不同取向。例如,如果图中的装置被翻转,则相对于另一元件被描述为“在……上方”或“在……上面”的元件将相对于另一个元件“在……下方”或“在……下面”。因此,术语“在……上方”根据装置的空间取向包括上方和下方取向二者。该装置还可以以其他方式取向(例如,旋转90度或以其他取向),并且本文中使用的空间相对术语要被相应地解释。
本文中使用的术语仅用于描述各种示例,并且不被用来限制本公开内容。除非上下文另有明确说明,否则冠词“一”、“一个”和“该”也旨在包括复数形式。术语“包括”、“包含”和“具有”指定所述特征、数目、操作、构件、元件和/或其组合的存在,但是不排除一个或更多个其他特征、数目、操作、构件、元件和/或其组合的存在或添加。
由于制造技术和/或公差,附图中所示的形状可能发生变化。因此,本文中描述的示例不限于附图中所示的特定形状,而是包括在制造期间发生的形状的变化。
如在理解本申请的公开内容之后将变得明显的,可以以各种方式组合本文中描述的示例的特征。此外,尽管本文中描述的示例具有各种配置,但是如在理解本申请的公开内容之后将变得明显的,其他配置是可能的。
在本文中,应注意,对于示例或实施方式使用术语“可以”,例如关于示例或实施方式可以包括或实现什么,意指存在包括或实现这样的特征的至少一个示例或实施方式,而所有示例和实施方式不限于此。
对于上述伽马校正,可以控制用于在显示装置上执行伽马校正的基准点,即,伽马分接点。这样的基准点可以表示伽马曲线上的点,并且因此可以通过使用这些点来表示伽马曲线。换言之,根据特定伽马曲线,伽马分接点可以表示灰度级与电压之间的关系。
同时,当上述点的数目增加时,可以精确地执行伽马校正,但是用于控制基准点的传输线的数目也可能增加。
因此,考虑到在典型方法中出现的上述问题而做出示例,并且本示例的目的是提供伽马校正电路、具有伽马校正的方法以及包括伽马校正电路的显示装置。具体地,示例提供了伽马校正电路、具有伽马校正的方法以及包括伽马校正电路的显示装置,其中可以提高伽马校正的性能并且可以降低电路复杂度。
根据示例,可以通过经由单传输线接收用于确定伽马电压的控制信号来降低伽马校正电路的复杂度。
图1是示出根据示例的显示装置的视图。参照图1的示例,显示装置10可以包括显示面板100、时序控制器200、栅极驱动电路300和显示驱动电路400。然而,这是非限制性示例,并且除这些列举的元件之外和/或代替这些列举的元件,显示装置10可以包括其他元件。
根据示例,显示装置10可以是能够显示图像和/或视频的装置。例如,作为非限制性示例,显示装置10可以指智能手机、平板个人电脑、移动电话、视频电话、电子书阅读器、计算机、相机或可穿戴装置,但是显示装置10不限于这些列举的示例,并且在其他示例中能够显示图像和/或视频的其他装置可以用作显示装置10。
显示面板100可以包括布置成行和列的多个像素PX。例如,显示面板100可以用于以下任之一中:发光二极管(LED)显示器、有机LED(OLED)显示器、有源矩阵OLED(AMOLED)显示器、电致变色显示器(ECD)、数字镜装置(DMD)、驱动镜装置(AMD)、光栅光阀(GLV)、等离子体显示面板(PDP)、电致发光显示器(ELD)和真空荧光显示器(VFD),但是显示面板100不限于这些列举的示例,并且在其他示例中能够显示图像和/或视频的具有布置成行和列的多个像素PX的其他装置可以用作显示面板100。
显示面板100可以包括布置成行的多条栅极线GL1至GLi,其中,i是自然数。显示面板100还可以包括布置成列的多条数据线DL1至DLj,其中,j是自然数,以及在多条栅极线GL1至GLi与多条数据线DL1至DLj之间的相应交叉点中形成的子像素PX。显示面板100可以包括多条水平线,其中,每个单条水平线被配置成具有连接至单条栅极线的子像素PX。在一个水平时段(1H)期间,可以驱动布置在一条水平线中的子像素PX,而在随后的1H水平时段期间,可以驱动布置在另外的水平线中的子像素。
子像素PX中的每一个可以包括发光二极管(LED)和独立地驱动LED的二极管驱动电路。每个二极管驱动电路可以连接至一条栅极线和一条数据线。每个LED可以连接在二极管驱动电路与电源电压例如接地电压之间。
每个二极管驱动电路可以包括连接至栅极线GL1至GLi的开关元件,例如薄膜晶体管(TFT)元件。当通过向栅极线GL1至GLi中的适当栅极线提供栅极接通信号来接通开关元件时,二极管驱动电路可以向LED提供从连接至二极管驱动电路的DL1至DLj中的适当数据线提供的图像信号或像素信号。LED可以输出与图像信号相关联的光信号。
每个子像素PX可以是输出红光的红色元件R、输出绿光的绿色元件G和输出蓝光的蓝色元件B中之一。在显示面板100中,可以根据各种方法布置红色元件、绿色元件和蓝色元件。根据各种非限制性示例,可以以R、G、B和G或者B、G、R和G的顺序以重复方式布置显示面板100的子像素PX。例如,可以根据RGB条纹结构或RGB Pentile结构布置显示面板100的像素PX,但是像素布置不限于这些示例,并且在其他示例中可以使用其他像素颜色布置。
时序控制器200可以接收外部视频图像数据作为包括用于视频图像中的像素的颜色信息的RGB信号,并且可以对视频图像数据RGB执行处理并且/或者根据显示面板100的结构通过转换视频图像数据来生成图像数据DATA。时序控制器200可以将图像数据DATA发送至显示驱动电路400。例如,时序控制器200也可以称为控制电路。
时序控制器200可以从外部主机装置接收多个控制信号。例如,控制信号可以包括水平同步信号、竖直同步信号和操作时钟信号,但是在其他示例中可以使用其他控制信号。
时序控制器200可以基于所接收到的控制信号生成分别用于控制栅极驱动电路300和显示驱动电路400的栅极控制信号GCS和数据控制信号DCS。时序控制器200可以基于栅极控制信号GCS和数据控制信号DCS来控制栅极驱动电路300和显示驱动电路400的各种驱动时序。
根据示例,时序控制器200可以控制栅极驱动电路300,使得栅极驱动电路300基于栅极控制信号GCS向多条栅极线GL1至GLi提供栅极接通信号。时序控制器200还可以控制显示驱动电路400,使得显示驱动电路400基于数据控制信号DCS向多条数据线DL1至DLj提供图像信号。
栅极驱动电路300可以响应于栅极控制信号GCS依次向多条栅极线GL1至GLi提供栅极接通信号。例如,栅极控制信号GCS可以包括指示开始输出栅极接通信号的栅极开始脉冲以及控制栅极接通信号的每个时序的栅极移位时钟。
当栅极开始脉冲被输入时,栅极驱动电路300可以响应于栅极移位时钟的信号顺序地生成栅极接通信号,例如栅极电压逻辑上为高的信号,并且可以向多条栅极线GL1至GLi顺序地提供所生成的栅极接通信号。在这样的示例中,在栅极接通信号未被提供给多条栅极线GL1至GLi的时段期间,可以向多条栅极线GL1至GLi提供栅极关断信号例如栅极电压逻辑上为低的信号。
显示驱动电路400可以响应于数据控制信号DCS将数字图像数据DATA转换为模拟图像信号,并且然后可以将所得到的图像信号提供给多条数据线DL1至DLj。显示驱动电路400还可以在1H水平时间段期间将与一条水平线相关联的图像信号提供给相应的多条数据线DL1至DLj。
因此,可以在能够执行相应功能的电路中采用显示装置10的每种配置。
图2是示出根据示例的显示驱动电路的视图。参照图1和图2的示例,显示驱动电路400可以包括多个驱动器410-1、410-2、……等以及伽马校正电路500。
驱动器410-1、410-2、……可以分别接收图像数据DATA,可以将图像数据(即,DATA1、DATA2、……;统称为DATA)转换为图像信号VOUT,并且可以将图像信号(即,VOUT1、VOUT2、……;统称为VOUT)输出到显示面板100。根据示例,驱动器410-1、410-2、……可以将图像信号VOUT输出到显示面板100的子像素PX。
在本文中,图像数据DATA可以是包括红色像素数据R、绿色像素数据G和蓝色像素数据B的数字数据,并且图像信号VOUT可以是被提供给子像素PX的模拟值或电压。
尽管在图2的示例中示出了两个驱动器410-1和410-2作为示例,但是显示驱动电路400通常可以包括至少三个驱动器,并且因此在非限制性示例中,也可以有三个或更多个驱动器。
伽马校正电路500可以生成在将图像数据DATA转换为图像信号VOUT时所使用的伽马电压VGM。换言之,伽马校正电路500可以生成用于对图像数据执行伽马校正的伽马电压VGM。如稍后进一步详细描述伽马校正电路的操作,伽马校正电路500可以基于从显示装置10内的控制电路例如时序控制器200发送的控制信号来生成伽马电压VGM。
伽马电压VGM可以对应于显示装置10的灰度级。例如,当显示装置10支持256个灰度级即基于8位时,伽马电压VGM可以包括与零灰度级对应的第一伽马电压到与第255灰度级对应的第256伽马电压。根据示例,伽马校正电路500可以基于来自显示装置10的灰度级的基准来选择伽马分接点,并且可以通过使用与所选择的伽马分接点相关联的相应基准伽马电压来生成用于相应的灰度级的伽马电压VGM。
根据示例,伽马校正电路500可以包括用于生成伽马电压的电阻器串,并且伽马校正电路500可以通过使用电阻器串划分电源电压来生成伽马电压VGM。每个伽马分接点可以指位于电阻器串中的节点,并且所得到的从该节点输出的电压可以成为每个伽马分接点的基准伽马电压。换言之,通过改变伽马分接点的位置,可以根据电阻器串调节分压比。换言之,可以根据伽马分接点的位置调节分压比,并且因此,基准伽马电压可以相应地变化。
当图像数据DATA包括三种类型的像素数据例如R数据、G数据和B数据时,伽马校正电路500可以生成用于相应的像素类型的伽马电压VGM。例如,伽马校正电路500可以生成用于R像素数据的伽马校正的伽马电压、用于G像素数据的伽马校正的伽马电压和用于B像素数据的伽马校正的伽马电压。
根据示例,可以根据彼此不同的伽马特征或伽马曲线生成用于相应的像素类型的伽马电压VGM。然而,伽马电压不限于该特定非限制性示例,并且伽马电压VGM各自可以根据相同的伽马特征来生成。例如,当彼此不同的伽马特征应用于相应的像素类型时,伽马校正电路500可以选择用于相应的像素类型的伽马分接点,并且相应地生成用于相应的像素类型的基准伽马电压。与三种类型的像素数据一致,可以使用三种类型的伽马控制信号。
然而,为了方便和简单的说明,在本公开内容中,假定图像数据DATA指特定像素类型。然而,在其他示例中,示例不限于使用特定像素类型,并且图像数据DATA不必限于特定像素类型。
伽马校正电路500可以将伽马电压VGM发送至驱动器410-1、410-2、……。
在非限制性示例中,驱动器410-1、410-2、……可以在功能和结构上彼此相同。因此,随后,将基于一个驱动器410-1进行描述,因为该描述类似地适用于其他驱动器,因为它们可以与驱动器410-1共享描述的特性。
例如,驱动器410-1可以包括解码器411-1和源放大器413-1。
解码器411-1可以将与输入图像数据DATA或像素数据对应的伽马电压输出到源放大器413-1。根据示例,解码器411-1可以从伽马校正电路500接收伽马电压VGM,并且可以基于使用所接收到的伽马电压VGM将与输入图像数据对应的伽马电压输出到源放大器413-1。
例如,解码器411-1可以接收伽马电压,例如分别与R像素数据、G像素数据和B像素数据对应的R伽马电压、G伽马电压和B伽马电压,并且可以将与输入像素数据对应的伽马电压输出到源放大器413-1中。
然后源放大器413-1可以输出从解码器411-1输出的伽马电压(即,与像素数据对应的伽马电压)作为图像信号VOUT1。根据非限制性示例,源放大器413-1可以通过放大从解码器411-1输出的伽马电压来生成图像信号VOUT1,并且可以输出所生成的图像信号VOUT1。
从驱动器410-1、410-2、……输出的图像信号VOUT可以通过被传送至显示面板100而在图像中表示。
图3是示出根据示例的时序控制器和伽马校正电路的视图。参照图1至图3的示例,伽马校正电路可以输出伽马电压VGM。根据示例,所输出的伽马电压VGM可以通过被传送至驱动器410-1、410-2、……而在显示驱动电路400的驱动器410-1、410-2、……中使用。
伽马校正电路500和时序控制器200可以在单传输线STL中连接。
伽马校正电路500可以通过单传输线STL从时序控制器200接收伽马控制信号GMCS_1至GMCS_M。根据示例,伽马校正电路500可以通过单传输线STL顺序地接收伽马控制信号GMCS_1至GMCS_M,但这仅是非限制性示例,并且其他示例可以使用不同的顺序。
伽马控制信号GMCS_1至GMCS_M可以是用于生成伽马电压VGM的信号。根据示例,伽马控制信号GMCS_1至GMCS_M中的每一个可以是用于选择或确定伽马分接点的信号。如上面更详细描述的,伽马分接点可以意指根据伽马特征或伽马曲线成为用于生成伽马电压的基准的点,并且因此伽马控制信号GMCS_1至GMCS_M可以各自意指或表示一个伽马特征或伽马曲线。
根据示例,伽马控制信号GMCS_1至GMCS_M中的每一个可以是N位的信号,其中,N是等于或大于1的自然数,并且显示装置10可以支持数目为2N的灰度级。例如,当显示装置10支持256个灰度级时,N可以是8。
根据示例,当伽马校正电路500可以通过使用伽马分接点所位于的电阻器串来生成与伽马分接点对应的基准伽马电压时,伽马控制信号GMCS_1至GMCS_M也可以是用于改变伽马分接点在电阻器串中的位置的信号。换言之,基准伽马电压可以通过根据伽马控制信号GMCS_1至GMCS_M被电阻器串划分而改变。例如,伽马控制信号GMCS_1至GMCS_M可以是用于控制开关的信号。
根据示例,伽马控制信号GMCS_1至GMCS_M的数目与伽马分接点的数目可以相同,例如为M。在本文中,M可以被确定成使得2M成为等于或小于显示装置10的灰度级的数目。例如,当显示装置10支持256个灰度级时,M可以是等于或小于8的自然数。
另外,根据示例,当图像数据DATA包括三种类型的像素数据例如R、G和B时,对于每种像素类型,可以存在伽马控制信号GMCS_1至GMCS_M。换言之,时序控制器200可以发送用于选择相应的R像素数据、G像素数据和B像素数据的伽马分接点的控制信号,并且伽马校正电路500可以相应地基于相应的R像素数据、G像素数据和B像素数据的控制信号来生成用于相应的R像素数据、G像素数据和B像素数据的伽马电压。
在这样的示例中,可以通过单独的单传输线分别发送相应的R像素数据、G像素数据和B像素数据的控制信号。
当伽马控制信号GMCS_1至GMCS_M中的每一个是N位的信号时,其中,N是等于或大于1的自然数,可以通过单传输线STL将伽马控制信号GMCS_1至GMCS_M一个接一个地顺序地发送至伽马校正电路500。换言之,可以在N位的基础上通过单传输线STL逐一顺序地发送数据。
根据示例,时序控制器200可以包括连接至单传输线STL的引脚P1或焊盘,并且伽马校正电路500可以包括连接至单传输线STL的引脚P2或焊盘。引脚/焊盘P1和P2专用于在单传输线STL中使用。
在非限制性示例中,伽马校正电路500可以包括输入电路510和电压生成器520。
输入电路510可以通过单传输线STL从时序控制器200接收伽马控制信号GMCS_1至GMCS_M。输入电路510还可以通过多条传输线MTL输出所接收到的伽马控制信号GMCS_1至GMCS_M。例如,输入电路510可以相应地通过多条传输线MTL输出第一伽马控制信号GMCS_1至第M伽马控制信号GMCS_M。
换言之,输入电路510可以将通过单传输线STL从时序控制器200以串行方式接收到的伽马控制信号GMCS_1至GMCS_M以并行方式输出到多条传输线MTL。
输入电路510还可以包括电压大小转换器或电平移位器。根据示例,输入电路510可以对从时序控制器200发送的相应伽马控制信号GMCS_1至GMCS_M的电压电平进行转换,并且可以输出所得到的电压电平。例如,输入电路510可以将相应的伽马控制信号GMCS_1至GMCS_M的电压电平转换为能够在伽马校正电路500中使用的电压电平,从而便于相应的伽马控制信号GMCS_1至GMCS_M的实际使用。
同时,考虑到能够在伽马校正电路500中使用,从输入电路510输出的伽马控制信号GMCS_1至GMCS_M可能仅在电压电平上变化。在本公开内容中,从时序控制器200发送的伽马控制信号GMCS_1至GMCS_M与从输入电路510输出的伽马控制信号GMCS_1至GMCS_M基本相同。
电压生成器520可以通过使用伽马控制信号GMCS_1至GMCS_M生成伽马电压VGM。根据示例,电压生成器520可以通过使用伽马控制信号GMCS_1至GMCS_M来确定基准伽马电压,并且可以基于所确定的基准伽马电压来输出伽马电压VGM。例如,电压生成器520可以基于伽马控制信号GMCS_1至GMCS_M确定伽马分接点,可以通过使用与所确定的伽马分接点对应的基准伽马电压来生成伽马电压VGM,并且可以相应地输出所生成的伽马电压VGM。
根据示例的伽马校正电路500可以通过单传输线STL从时序控制器200接收用于确定基准伽马电压的伽马控制信号GMCS_1至GMCS_M,并且因此可以简化时序控制器200与伽马校正电路500之间的信号路由和相关电路复杂度,从而允许具有类似功能和性能的更简单的电路。
特别地,根据示例,无论伽马曲线中所选择的伽马分接点的数目例如M如何,都使用单传输线来接收伽马控制信号,并且因此即使当伽马曲线中所选择的伽马分接点的数目增加时,信号路由也不会变得复杂或资源密集。
图4是示出根据示例的伽马校正电路的视图。参照图1至图4的示例,输入电路510可以包括缓冲器511、开关电路513、锁存器515-1至515-M以及开关信号生成器517。然而,这是非限制性示例,并且代替这些列举的示例或除这些列举的示例之外,其他示例可以包括其他元件。
缓冲器511可以接收伽马控制信号GMCS_1至GMCS_M,并且可以相应地输出所接收到的信号。根据示例,缓冲器511可以顺序地或连续地接收伽马控制信号GMCS_1至GMCS_M,并且可以相应地顺序地输出所接收到的信号。例如,每当接收到信号GMCS_1至GMCS_M时,缓冲器511就可以输出伽马控制信号GMCS_1至GMCS_M。换言之,缓冲器511可以接收第一伽马控制信号GMCS_1并可以输出第一伽马控制信号GMCS_1,并且可以接收第二伽马控制信号GMCS_2并可以输出第二伽马控制信号GMCS_2。
缓冲器511可以用在电压电平转换器中,电压电平转换器也称为电平移位器。
开关电路513可以用于将来自缓冲器511的伽马控制信号GMCS_1至GMCS_M输出到相应的锁存器515-1至515-M中。根据示例,开关电路513可以用于通过多条传输线MTL将伽马控制信号GMCS_1至GMCS_M发送至锁存器515-1至515-M中。
可以通过开关电路513基于开关操作将伽马控制信号GMCS_1至GMCS_M顺序地输出到相应的锁存器515-1至515-M中。例如,通过开关电路513的操作,可以将第一伽马控制信号GMCS_1输出到第一锁存器515-1中,并且可以将第二伽马控制信号GMCS_2输出到第二锁存器515-2中。在这样的示例中,第一伽马控制信号GMCS_1和第二伽马控制信号GMCS_2的输出时序可以彼此不同。
开关电路513可以用于响应于接收到从开关信号生成器517发送的开关信号SS而将伽马控制信号GMCS_1至GMCS_M输出到相应的锁存器515-1至515-M中。例如,在非限制性示例中,开关电路513可以包括至少一个开关。
在示例中,开关信号生成器517可以生成用于控制开关电路513的开关信号SS。
锁存器515-1至515-M可以通过适当地锁存信号以保持信号来将通过开关电路513发送的伽马控制信号GMCS_1至GMCS_M分别输出到电压生成器520中。根据示例,锁存器515-1至515-M可以同时输出锁存的伽马控制信号GMCS_1至GMCS_M。换言之,即使锁存器515-1至515-M中的伽马控制信号GMCS_1至GMCS_M的接收时序可能彼此不同,但是由于锁存,来自锁存器515-1至515-M的伽马控制信号GMCS_1至GMCS_M的输出时序可以相同。
根据示例,锁存器515-1至515-M可以响应于锁存控制信号分别输出锁存的伽马控制信号GMCS_1至GMCS_M。
电压生成器520可以接收从锁存器515-1至515-M输出的伽马控制信号GMCS_1至GMCS_M。如上所述,电压生成器520可以基于伽马控制信号GMCS_1至GMCS_M输出伽马电压VGM。
根据示例的伽马校正电路500可以通过单传输线STL从时序控制器200接收用于生成伽马电压VGM的伽马控制信号GMCS_1至GMCS_M。因此,可以减少时序控制器200与伽马校正电路500之间的传输线的数目,并因此结果是可以简化信号路由。
图5是示出根据示例的伽马校正电路的视图。参照图1至图5的示例,图5的示例的伽马校正电路500可以包括具有开关513-1至513-M的开关电路513。
如上面更详细讨论的,开关513-1至513-M可以响应于开关信号SS_1至SS_M而接通,使得伽马控制信号GMCS_1至GMCS_M可以被输出到锁存器515-1至515-M中,以进行锁存。根据示例,响应于第一开关信号SS_1,可以通过第一开关513-1将从缓冲器511发送的第一伽马控制信号GMCS_1输出到第一锁存器515-1。同样地,响应于第二开关信号SS_2,可以通过第二开关513-2将从缓冲器511发送的第二伽马控制信号GMCS_2输出到第二锁存器515-2。
根据非限制性示例,可以按顺序执行开关513-1至513-M的开关时序,例如接通时序。例如,可以在接通第一开关513-1之后接通第二开关513-2。换言之,开关信号SS_1至SS_M的输出时序可以是按顺序次序的。然而,在其他示例中,其他次序也是可以的。
例如,可以由开关信号生成器517输出用于操作开关513-1至513-M的开关信号SS_1至SS_M。
根据示例,响应于从时序控制器200接收到伽马控制信号GMCS_1至GMCS_M的输出,可以由开关信号生成器517输出开关信号SS_1至SS_M。可以基于伽马控制信号GMCS_1至GMCS_M的输出时序来确定开关信号SS_1至SS_M的输出时序。
可以由开关信号生成器517顺序地输出开关信号SS_1至SS_M。根据示例,开关信号生成器517可以接收基准开关信号,并且通过顺序地延迟基准开关信号来输出开关信号SS_1至SS_M。例如,可以从时序控制器200发送这样的基准开关信号,但是在其他示例中,也可以以其他方式生成并发送基准开关信号。
参照图4的示例描述的伽马校正电路500和参照图5的示例描述的伽马校正电路500除在开关电路513和开关信号生成器517的配置上不同之外,在操作和配置上可以相同,并且因此为简洁起见,省略了对这些示例的附加描述。
图6是示出根据示例的输入电路的视图。参照图1至图6的示例,开关信号生成器517可以包括输出电路517-1至517-M。
开关信号生成器517可以接收基准开关信号RSS和时钟信号CLK。开关信号生成器517可以基于基准开关信号RSS和时钟信号CLK输出开关信号SS_1至SS_M。
输出电路517-1至517-M中的若干输出电路可以无延迟地输出输入信号。换言之,输出电路517-1至517-M中的若干输出电路可以对输入信号施加0延迟。
输出电路517-1至517-M中的第一输出电路517-1可以具有0延迟值。根据示例,第一输出电路517-1可以通过对基准开关信号RSS施加0延迟来输出第一开关信号SS_1。换言之,在这样的示例中,基准开关信号RSS和第一开关信号SS_1可以在相位上相同。另外,根据示例,第一输出电路517-1可以生成基准开关信号RSS的电压电平作为第一开关信号SS_1。例如,如上面更详细讨论的,第一输出电路517-1可以用在电平移位器中。
同时,其余输出电路517-2至517-M可以具有相应的正延迟值。根据示例,第二输出电路517-2可以通过对第一开关信号SS_1施加延迟来输出第二开关信号SS_2。同样地,第三输出电路517-3可以通过对第二开关信号SS_2施加延迟来输出第三开关信号SS_3。因此,其余输出电路517-3至517-M的操作可以类似于以上具体示例。换言之,在这样的非限制性示例中,开关信号SS_2至SS_M可以分别具有顺序地延迟的相位。
根据示例,输入电路510还可以包括用于生成用于控制锁存器515-1至515-M的输出的锁存控制信号LCS的锁存器控制电路519。例如,对于锁存器515-1至515-M中的每一个,锁存器控制电路519可以通过使用第M开关信号SS_M来生成锁存控制信号LCS。
根据示例,锁存器控制电路519可以通过对第M开关信号SS_M施加延迟来生成锁存控制信号LCS。
如上所述,锁存器515-1至515-M可以响应于接收到锁存控制信号LCS分别输出伽马控制信号GMCS_1至GMCS_M。
图7是示出根据示例的伽马校正方法的流程图的视图。参照图7的示例描述的伽马校正方法可以由参照图1至图6的示例描述的伽马校正电路500执行。
参照图1至图7的示例,在操作S110中,伽马校正电路500可以通过单传输线STL顺序地接收用于选择多个伽马分接点的伽马控制信号GMCS_1至GMCS_M。
在操作S120中,伽马校正电路500可以通过彼此不同的线以并行方式同时输出顺序地接收到的伽马控制信号GMCS_1至GMCS_M。根据示例,伽马校正电路500可以对顺序地接收到的伽马控制信号GMCS_1至GMCS_M分别执行锁存。在这样的示例中,伽马校正电路500可以以并行方式同时输出锁存的控制信号。
根据示例,伽马校正电路500可以根据彼此不同的时序对顺序地接收到的伽马控制信号GMCS_1至GMCS_M执行锁存,并且可以以并行方式同时输出锁存的控制信号。因此,即使伽马控制信号GMCS_1至GMCS_M的原始输入时序可能彼此不同,但是伽马控制信号GMCS_1至GMCS_M的输出时序也可以彼此相同。
在操作S130中,伽马校正电路500可以基于所输出的伽马控制信号生成伽马电压。
图8是示出根据示例的时序控制器和伽马校正电路的视图。不同于图3的示例,图8的伽马校正电路500可以接收与R像素数据、G像素数据和B像素数据相关联的伽马控制信号GMCS_R、GMCS_G和GMCS_B。这种基于像素的伽马控制信号GMCS_R、GMCS_G和GMCS_B可以表示应用于相应的像素类型的伽马特征或伽马曲线。
伽马校正电路500可以生成单独的用于R像素数据的伽马校正的R像素伽马电压VGM_R、用于G像素数据的伽马校正的G像素伽马电压VGM_G和用于B像素数据的伽马校正的B像素伽马电压VGM_B。
根据图8的示例,伽马校正电路500和时序控制器200可以通过三条单传输线STL连接。根据示例,伽马校正电路500可以通过R像素单传输线STL_R、G像素单传输线STL_G和B像素单传输线STL_B连接至时序控制器200,并且因此通过特定的、指定的单传输线发送每种类型的颜色数据。
伽马校正电路500可以通过R像素单传输线STL_R顺序地接收R像素控制信号GMCS_R,通过G像素单传输线STL_G顺序地接收G像素控制信号GMCS_G,以及通过B像素单传输线STL_B顺序地接收B像素控制信号GMCS_B。例如,当R像素伽马控制信号GMCS_R中的每一个是N位的信号时,则可以通过R像素单传输线STL_R将以N位为单位的R像素伽马控制信号GMCS_R一个接一个地顺序地发送至伽马校正电路500。换言之,可以在N位单位的基础上通过单传输线STL一个接一个地顺序地发送以N位为单位的数据。
根据图8的示例,伽马校正电路500可以通过使用R像素伽马控制信号GMCS_R、G像素伽马控制信号GMCS_G和B像素伽马控制信号GMCS_B生成用于R像素、G像素和B像素中的每一个的伽马电压VGM_R、VGM_G和VGM_B。根据示例,因此相应的R像素伽马控制信号GMCS_R、G像素伽马控制信号GMCS_G和B像素伽马控制信号GMCS_B的数目可以分别与R像素伽马分接点、G像素伽马分接点和B像素伽马分接点的数目相同。
根据示例,伽马校正电路500可以通过使用R像素伽马控制信号GMCS_R、G像素伽马控制信号GMCS_G和B像素伽马控制信号GMCS_B来确定相应的R像素、G像素和B像素的伽马分接点,并且可以通过使用与所确定的伽马分接点对应的这样的基准伽马电压来生成用于相应R像素、G像素和B像素的伽马电压VGM_R、VGM_G和VGM_B。
执行本申请中所描述的操作的图1至图8中的显示装置10、显示面板100、时序控制器200、栅极驱动电路300、显示驱动电路400、驱动器410-1、410-2、……、解码器411-1、411-2、……、源放大器413-1、413-2、……、输入电路510、电压生成器520、缓冲器511、开关电路513、开关513-1至513-M、锁存器515-1至515-M、开关信号生成器517、输出电路517-1至517-M和锁存器控制电路519由被配置成执行本申请中所描述的操作的硬件部件来实现,所述操作由硬件部件执行。在适当的情况下,可以用来执行本申请中所描述的操作的硬件部件的示例包括缓冲器、晶体管、控制器、传感器、生成器、驱动器、存储器、比较器、算术逻辑单元、加法器、减法器、乘法器、除法器、积分器以及被配置成执行本申请中所描述的操作的任何其他电子部件。
虽然本公开内容包括具体示例,但是在理解本申请的公开内容之后将明显的是,在不脱离权利要求书及其等同方案的精神和范围的情况下,可以在这些示例中进行形式和细节上的各种改变。本文中描述的示例仅被认为是描述性意义,而不是为了限制的目的。每个示例中的特征或方面的描述被认为适用于其他示例中的类似特征或方面。如果所描述的技术以不同的顺序执行,以及/或者如果所描述的***、架构、装置或电路中的部件以不同的方式组合和/或由其他部件或其等同物替换或补充,则可以实现合适的结果。因此,本公开内容的范围不是由具体描述限定,而是由权利要求书及其等同方案限定,并且权利要求书及其等同方案的范围内的所有变化应被解释为包括在本公开内容中。

Claims (17)

1.一种伽马校正电路,所述伽马校正电路包括:
输入电路,所述输入电路被配置成通过单传输线从控制电路顺序地接收用于选择伽马分接点的伽马控制信号并输出所接收到的伽马控制信号;以及
电压生成器,所述电压生成器被配置成基于所述伽马控制信号选择伽马分接点并根据所述伽马分接点生成伽马电压。
2.根据权利要求1所述的伽马校正电路,其中,所述输入电路包括:
缓冲器,所述缓冲器被配置成接收通过所述单传输线发送的伽马控制信号;
锁存器,所述锁存器被配置成分别锁存所述伽马控制信号并将锁存的伽马控制信号分别输出到所述电压生成器中;以及
开关电路,所述开关电路被配置成将来自所述缓冲器的伽马控制信号输出到相应的锁存器中。
3.根据权利要求2所述的伽马校正电路,其中,所述开关电路包括开关,其中,所述开关响应于接收到开关信号而接通,使得所述缓冲器中接收到的伽马控制信号分别由所述锁存器输出。
4.根据权利要求3所述的伽马校正电路,其中,所述输入电路还包括开关信号生成器,所述开关信号生成器被配置成生成用于接通所述开关的开关信号并将所述开关信号顺序地发送到相应的开关中。
5.根据权利要求4所述的伽马校正电路,其中,所述开关信号生成器包括输出电路,所述输出电路被配置成顺序地输出所述开关信号,其中,所述输出电路中至少之一被电平移位器使用。
6.根据权利要求2所述的伽马校正电路,其中,所述锁存器被配置成响应于接收到锁存控制信号将锁存的伽马控制信号以并行方式分别输出到所述电压生成器。
7.根据权利要求1所述的伽马校正电路,其中,所述电压生成器被配置成:基于所述伽马控制信号选择成为伽马校正的基准的伽马分接点,以确定相应的伽马分接点的基准伽马电压并通过使用所述基准伽马电压来生成所述伽马电压。
8.根据权利要求7所述的伽马校正电路,其中,所述电压生成器包括包含与相应的伽马分接点对应的节点的电阻器串,并且被配置成通过使用从相应节点输出的电压作为相应的基准伽马电压来生成所述伽马电压。
9.根据权利要求8所述的伽马校正电路,其中,所述电压生成器被配置成通过使用所接收到的伽马控制信号来确定相应节点在所述电阻器串中的位置并通过使用从所确定的相应节点输出的基准伽马电压来生成所述伽马电压。
10.一种伽马校正电路,所述伽马校正电路包括:
输入电路,所述输入电路被配置成通过单传输线从控制电路顺序地接收用于选择M个伽马分接点的M个伽马控制信号,并通过M条传输线分别输出所述M个伽马控制信号,M是等于或大于2的自然数;以及
电压生成器,所述电压生成器被配置成基于所述M个伽马控制信号生成伽马电压。
11.根据权利要求10所述的伽马校正电路,其中,所述输入电路包括:
缓冲器,所述缓冲器被配置成接收通过所述单传输线发送的M个伽马控制信号;
开关电路,所述开关电路被配置成通过所述M条传输线输出相应的M个伽马控制信号;以及
M个锁存器,所述M个锁存器被配置成分别锁存通过所述开关电路发送的M个伽马控制信号并将锁存的M个伽马控制信号分别输出到所述电压生成器中。
12.根据权利要求11所述的伽马校正电路,其中,所述开关电路包括分别连接至所述M个锁存器的M个开关,其中,相应的M个开关被配置成响应于开关信号而接通,使得所述缓冲器中接收到的M个伽马控制信号输出到相应的M个锁存器中。
13.根据权利要求11所述的伽马校正电路,其中,所述M个锁存器被配置成响应于接收到锁存控制信号将锁存的M个伽马控制信号以并行方式分别输出到所述电压生成器中。
14.根据权利要求10所述的伽马校正电路,其中,所述电压生成器被配置成:基于所述M个伽马控制信号选择成为伽马校正的基准的M个伽马分接点,以确定所述M个伽马分接点的M个基准伽马电压并通过使用所述M个基准伽马电压来生成所述伽马电压。
15.一种伽马校正方法,所述方法包括:
通过单传输线顺序地接收用于选择伽马分接点的伽马控制信号;
通过彼此不同的线以并行方式输出顺序地接收到的伽马控制信号;以及
基于所输出的伽马控制信号生成伽马电压。
16.根据权利要求15所述的方法,其中,以并行方式输出顺序地接收到的伽马控制信号包括:
分别锁存顺序地接收到的伽马控制信号;以及
以并行方式输出锁存的伽马控制信号。
17.根据权利要求15所述的方法,其中,相应的伽马控制信号的接收时序彼此不同,并且相应的伽马控制信号的输出时序彼此相同。
CN202010376727.5A 2019-06-12 2020-05-07 伽马校正电路、伽马校正方法以及显示装置 Pending CN112086051A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020190069326A KR102665207B1 (ko) 2019-06-12 2019-06-12 감마 보정 회로, 감마 보정을 위한 방법 및 감마 보정 회로를 포함하는 디스플레이 장치
KR10-2019-0069326 2019-06-12

Publications (1)

Publication Number Publication Date
CN112086051A true CN112086051A (zh) 2020-12-15

Family

ID=73735091

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010376727.5A Pending CN112086051A (zh) 2019-06-12 2020-05-07 伽马校正电路、伽马校正方法以及显示装置

Country Status (3)

Country Link
US (1) US11132978B2 (zh)
KR (1) KR102665207B1 (zh)
CN (1) CN112086051A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102563847B1 (ko) * 2018-07-19 2023-08-04 주식회사 엘엑스세미콘 소스 드라이버 집적 회로와 그 제조방법 및 그를 포함한 표시장치

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040090409A1 (en) * 2002-11-11 2004-05-13 Rohm Co., Ltd. Gamma correction voltage generation device, and gamma correction device and display device using the same
CN1811537A (zh) * 2005-01-25 2006-08-02 三星电子株式会社 伽马校正器件和方法、以及包括伽马校正器件的显示装置
US20100103315A1 (en) * 2008-10-28 2010-04-29 Chunghwa Picture Tubes, Ltd. Source driver structure for display and output control circuit thereof
CN103325349A (zh) * 2012-03-23 2013-09-25 乐金显示有限公司 液晶显示设备
CN104637435A (zh) * 2013-11-13 2015-05-20 奇景光电股份有限公司 伽马电压驱动电路及相关显示装置
US20150356946A1 (en) * 2014-06-05 2015-12-10 Mstar Semiconductor, Inc. Gamma correction circuit and gamma correction method

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002366112A (ja) * 2001-06-07 2002-12-20 Hitachi Ltd 液晶駆動装置及び液晶表示装置
KR100551738B1 (ko) * 2003-12-30 2006-02-13 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 구동회로
JP4738867B2 (ja) * 2004-10-22 2011-08-03 ルネサスエレクトロニクス株式会社 表示装置用駆動装置
JP2006243233A (ja) * 2005-03-02 2006-09-14 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
US8854294B2 (en) 2009-03-06 2014-10-07 Apple Inc. Circuitry for independent gamma adjustment points

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040090409A1 (en) * 2002-11-11 2004-05-13 Rohm Co., Ltd. Gamma correction voltage generation device, and gamma correction device and display device using the same
CN1811537A (zh) * 2005-01-25 2006-08-02 三星电子株式会社 伽马校正器件和方法、以及包括伽马校正器件的显示装置
US20100103315A1 (en) * 2008-10-28 2010-04-29 Chunghwa Picture Tubes, Ltd. Source driver structure for display and output control circuit thereof
CN103325349A (zh) * 2012-03-23 2013-09-25 乐金显示有限公司 液晶显示设备
CN104637435A (zh) * 2013-11-13 2015-05-20 奇景光电股份有限公司 伽马电压驱动电路及相关显示装置
US20150356946A1 (en) * 2014-06-05 2015-12-10 Mstar Semiconductor, Inc. Gamma correction circuit and gamma correction method

Also Published As

Publication number Publication date
US11132978B2 (en) 2021-09-28
KR102665207B1 (ko) 2024-05-13
US20200394981A1 (en) 2020-12-17
KR20200142623A (ko) 2020-12-23

Similar Documents

Publication Publication Date Title
US9269329B2 (en) Display device, data processor and method thereof
US11574578B2 (en) Display panel and display device
JP6899625B2 (ja) 表示装置
US8519910B2 (en) Image processing method and display device using the same
WO2016169194A1 (zh) 一种显示面板、驱动方法及显示装置
US20140247289A1 (en) Display device and processing method of image signal
US20180061290A1 (en) Timing controller and display device including the same
US9812054B2 (en) Display driver and display apparatus using sub-pixel rendering method
US11936372B2 (en) Slew rate adjusting circuit for adjusting slew rate, buffer circuit including same, and slew rate adjusting method
US11132937B2 (en) Display driver with reduced power consumption and display device including the same
US10475406B2 (en) Display panel having zigzag connection structure and display device including the same
US8614720B2 (en) Driving device and display device including the same
KR20150089308A (ko) 표시장치
US9721517B2 (en) Display device
US11132978B2 (en) Gamma correction circuit, method for gamma correction, and display device including gamma correction circuit
CN112908263B (zh) 显示装置和显示装置中的图像处理方法
US9799250B2 (en) Data driver
KR20210132774A (ko) 데이터 드라이버 및 데이터 드라이버를 포함하는 표시 장치
CN110827737A (zh) 用于驱动显示面板的显示驱动装置和包括其的显示装置
US11495157B2 (en) Panel control circuit and display device including panel control circuit
JP6349657B2 (ja) 走査線駆動回路、電気光学装置の駆動方法、電気光学装置、及び電子機器
US20240169875A1 (en) Display device including a demultiplexer circuit
KR102450807B1 (ko) 스캔 구동 장치 및 이를 포함하는 표시 장치
KR20240107417A (ko) 표시 패널 및 이를 포함하는 표시 장치
KR20160083377A (ko) 데이터 드라이버와 그를 포함한 표시장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20240424

Address after: Han Guozhongqingbeidao

Applicant after: Megna Zhixin Hybrid Signal Co.,Ltd.

Country or region after: Republic of Korea

Address before: Han Guozhongqingbeidao

Applicant before: Magnachip Semiconductor, Ltd.

Country or region before: Republic of Korea

TA01 Transfer of patent application right