CN111999590A - 开关机测试电路和开关机测试*** - Google Patents

开关机测试电路和开关机测试*** Download PDF

Info

Publication number
CN111999590A
CN111999590A CN202011168379.9A CN202011168379A CN111999590A CN 111999590 A CN111999590 A CN 111999590A CN 202011168379 A CN202011168379 A CN 202011168379A CN 111999590 A CN111999590 A CN 111999590A
Authority
CN
China
Prior art keywords
circuit
test
power
pin
startup
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011168379.9A
Other languages
English (en)
Inventor
张德明
蓝鲲
陈丹
陈东海
陈军
雍逸星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hunan Xing Tian Electronic Technology Co ltd
Original Assignee
Hunan Xing Tian Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hunan Xing Tian Electronic Technology Co ltd filed Critical Hunan Xing Tian Electronic Technology Co ltd
Priority to CN202011168379.9A priority Critical patent/CN111999590A/zh
Publication of CN111999590A publication Critical patent/CN111999590A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/30Structural combination of electric measuring instruments with basic electronic circuits, e.g. with amplifier

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

本发明提供一种开关机测试电路和开关机测试***,该开关机测试电路包括信号转换电路、与信号转换电路连接的控制电路,以及与控制电路连接的至少一个测试接口;信号转换电路用于连接上位机,接收上位机发送的控制信号,并将所述控制信号转换为预设逻辑电平;控制电路用于接收转换后的所述控制信号,根据所述控制信号中的开关机次数以及开关机间隔向所述至少一个测试接口传输电源开启指令以及电源关闭指令;所述至少一个测试接口用于连接被测设备,向所述被测设备发送所述电源开启指令以及所述电源关闭指令,并将所述被测设备开启后的连通信号通过所述信号转换电路传输至所述上位机。本发明可实现被测设备开关机的自动测试,提高开关机测试的效率。

Description

开关机测试电路和开关机测试***
技术领域
本发明涉及硬件测试领域,具体而言,涉及一种开关机测试电路和开关机测试***。
背景技术
现有的设备开关机测试过程中,一般是通过测试人员手动完成设备的开关机测试,因此,在进行大量设备的开关机测试任务时,其效率比较低。
发明内容
鉴于上述问题,本发明提供了一种开关机测试电路和开关机测试***,以实现被测设备开关机的自动测试,提高开关机测试的效率。
为了实现上述目的,本发明采用如下的技术方案:
一种开关机测试电路,包括信号转换电路、与所述信号转换电路连接的控制电路,以及与所述控制电路连接的至少一个测试接口;
所述信号转换电路用于连接上位机,接收上位机发送的控制信号,并将所述控制信号转换为预设逻辑电平;
所述控制电路用于接收转换后的所述控制信号,根据所述控制信号中的开关机次数以及开关机间隔向所述至少一个测试接口传输电源开启指令以及电源关闭指令;
所述至少一个测试接口用于连接被测设备,向所述被测设备发送所述电源开启指令以及所述电源关闭指令,并将所述被测设备开启后的连通信号通过所述信号转换电路传输至所述上位机。
优选地,所述的开关机测试电路中,所述信号转换电路包括逻辑电平转换芯片以及RS232接口;
所述逻辑电平转换芯片的第一TTL电平输出引脚连接所述RS232接口的第二引脚;
所述逻辑电平转换芯片的第一RS232电平输入引脚连接所述RS232接口的第三引脚;
所述逻辑电平转换芯片的第二RS232电平输入引脚以及第二TTL电平输入引脚接地;
所述RS232接口的第五引脚接地。
优选地,所述的开关机测试电路中,所述控制电路包括微控制器;
所述微控制器的第一异步收发引脚连接所述逻辑电平转换芯片的第一TTL电平输入引脚;
所述微控制器的第二异步收发引脚连接所述逻辑电平转换芯片的第一RS232电平输出引脚。
优选地,所述的开关机测试电路中,所述微控制器包括GD32F205xx系列单片机。
优选地,所述的开关机测试电路中,还包括与所述控制电路连接的时钟电路;
所述时钟电路用于为所述控制电路提供时钟信号。
优选地,所述的开关机测试电路中,所述时钟电路包括有源晶振器、电阻以及电容;
所述有源晶振器的第三引脚通过所述电阻连接至所述微控制器的振荡器引脚;
所述有源晶振器的第四引脚连接驱动电源,并通过电容接地;
所述有源晶振器的第二引脚接地。
本发明还提供一种开关机测试***,包括上位机,以及所述的开关机测试电路。
优选地,所述的开关机测试***中,所述上位机在接收到输入的开关机次数以及开关机间隔后生成相应的控制信号发送至所述开关机测试电路;
所述开关机测试电路根据所述控制信号中的所述开关机次数以及所述开关机间隔向被测设备发送电源开启指令以及电源关闭指令,并将所述被测设备开启后的连通信号传输至所述上位机;
所述上位机将接收到的所述连通信号的次数记录为所述被测设备的开关机成功次数。
优选地,所述的开关机测试***中,所述上位机在接收到所述连通信号后,控制所述开关机测试电路立即发送所述电源关闭指令。
优选地,所述的开关机测试***中,所述上位机在经过所述开关机间隔未接收到所述连通信号时,控制所述开关机测试电路停止发送所述电源开启指令以及所述电源关闭指令。
本发明提供一种开关机测试电路,该开关机测试电路包括信号转换电路、与所述信号转换电路连接的控制电路,以及与所述控制电路连接的至少一个测试接口;所述信号转换电路用于连接上位机,接收上位机发送的控制信号,并将所述控制信号转换为预设逻辑电平;所述控制电路用于接收转换后的所述控制信号,根据所述控制信号中的开关机次数以及开关机间隔向所述至少一个测试接口传输电源开启指令以及电源关闭指令;所述至少一个测试接口用于连接被测设备,向所述被测设备发送所述电源开启指令以及所述电源关闭指令,并将所述被测设备开启后的连通信号通过所述信号转换电路传输至所述上位机。本发明的开关机测试电路,通过对上位机的控制信号的传递,向被测设备发送电源开启指令以及电源关闭指令,并将被测设备开启后的连通信号传输至上位机,从而实现被测设备开关机的自动测试,提高开关机测试的效率。
为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本发明的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对本发明保护范围的限定。在各个附图中,类似的构成部分采用类似的编号。
图1是本发明实施例1提供的一种开关机测试电路的结构示意图;
图2是本发明实施例2提供的一种开关机测试电路的结构示意图;
图3是本发明实施例2提供的另一种开关机测试电路的结构示意图;
图4是本发明实施例2提供的第三种开关机测试电路的结构示意图;
图5是本发明实施例3提供的一种信号转换电路的电路结构示意图;
图6是本发明实施例3提供的一种时钟电路的电路结构示意图;
图7是本发明实施例4提供的一种开关机测试***的结构示意图。
具体实施方式
下面将结合本发明实施例中附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。
通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
在下文中,可在本发明的各种实施例中使用的术语“包括”、“具有”及其同源词仅意在表示特定特征、数字、步骤、操作、元件、组件或前述项的组合,并且不应被理解为首先排除一个或更多个其它特征、数字、步骤、操作、元件、组件或前述项的组合的存在或增加一个或更多个特征、数字、步骤、操作、元件、组件或前述项的组合的可能性。
此外,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
除非另有限定,否则在这里使用的所有术语(包括技术术语和科学术语)具有与本发明的各种实施例所属领域普通技术人员通常理解的含义相同的含义。所述术语(诸如在一般使用的词典中限定的术语)将被解释为具有与在相关技术领域中的语境含义相同的含义并且将不被解释为具有理想化的含义或过于正式的含义,除非在本发明的各种实施例中被清楚地限定。
实施例1
图1是本发明实施例1提供的一种开关机测试电路的结构示意图。
该开关机测试电路100包括信号转换电路110、与所述信号转换电路110连接的控制电路120,以及与所述控制电路120连接的至少一个测试接口130;
所述信号转换电路110用于连接上位机,接收上位机发送的控制信号,并将所述控制信号转换为预设逻辑电平;
本发明实施例中,上述上位机包括电脑、平板电脑以及手机等具备运算能力的计算机设备。该上位机可以通过接口转换的方式与信号转换电路110进行连接,例如该信号转换电路110提供一个RS232接口时,使用USB转RS232接口数据线即可将电脑与信号转换电路110进行连接并通信,从而使上位机与开关机测试电路100进行通信。
本发明实施例中,该上位机发送的控制信号中包括有被测设备需要进行开关机的次数,以及每次开机和关机之间的间隔,也即开关机间隔,该开关机次数以及开关机间隔由用户在上位机中输入,上位机在接收到开关机次数以及开关机间隔后可以生成相应的控制信号,并将该控制信号传输至信号转换电路110。
本发明实施例中,开关测试电路中包括有信号转换电路110,该信号转换电路110时将上位机发送的控制信号进行预设的逻辑电平的转换,从而使转换后的控制信号与控制电路120适配。例如,通过上位机为电脑时,通过RS232接口传输的控制信号为RS232电平信号,该RS232电平在经过信号转换电路110后可以转换为TTL电平信号(TTL,晶体管-晶体管逻辑)。
所述控制电路120用于接收转换后的所述控制信号,根据所述控制信号中的开关机次数以及开关机间隔向所述至少一个测试接口130传输电源开启指令以及电源关闭指令;
本发明实施例中,控制电路120在接收到转换后的控制信号后,例如接收到TTL电平控制信号后,可以从该控制信号中提取出相应的开关机次数以及开关机间隔信息,并根据该开关机次数以及开关机间隔向测试接口130传输电源开启指令以及电源关闭指令,以使连接该测试接口130的被测设备接收电源开启指令进行开机操作,在接收到电源关闭指令时进行关机操作。也即控制电路120通过测试接口130向被测设备发送电源开启指令,在经过开关机间隔后再向被测设备发送电源关闭指令,从而完成一次开关机测试。而在完成一次开关机测试后,可以立即进行下一电源开启指令的发送,或者经过预设时间后进行下一电源开启指令的发送,这里不做限定。根据上位机的控制指令,控制电路120可以选择进行输出的测试接口130的数量,以及其中特定的测试接口130。
所述至少一个测试接口130用于连接被测设备,向所述被测设备发送所述电源开启指令以及所述电源关闭指令,并将所述被测设备开启后的连通信号通过所述信号转换电路110传输至所述上位机。
本发明实施例中,通过被测设备的连通信号确定被测设备是否正常开机。也即可以通过串口使上位机与被测设备进行网络连接,在被测设备接收电源开启指令开启成功后,上位机可以接收到被测设备的连通信号,即可确定该被测设备开机成功,上位机可以记录一次开机成功数,而在经过开关机间隔后未接收到连通信号,则开机失败。同理,在被测设备接收电源关闭指令关闭成功后,上位机停止接收到被测设备的连通信号,即可确定被测设备关机成功,上位机可以记录一次关机成功数,而在经过开关机间隔后未停止接收到连通信号,则关机失败。通过多个测试接口130,可以同时进行多台被测设备的开关机测试。
本发明实施例中,例如该至少一个测试接口130中可以设置有接口以及相应的引脚,连接至信号转换电路110的RS232接口,以便上位机与被测设备进行通信连接,以及进行被测设备的开关机判断。上述开关机测试电路,通过对上位机的控制信号的传递,向被测设备发送电源开启指令以及电源关闭指令,并将被测设备开启后的连通信号传输至上位机,从而实现被测设备开关机的自动测试,提高开关机测试的效率。
实施例2
图2是本发明实施例2提供的一种开关机测试电路的结构示意图。
该开关机测试电路200包括信号转换电路210、与所述信号转换电路210连接的控制电路220,以及与所述控制电路220连接的至少一个测试接口230;
所述信号转换电路210用于连接上位机,接收上位机发送的控制信号,并将所述控制信号转换为预设逻辑电平;
所述控制电路220用于接收转换后的所述控制信号,根据所述控制信号中的开关机次数以及开关机间隔向所述至少一个测试接口230传输电源开启指令以及电源关闭指令;
所述至少一个测试接口230用于连接被测设备,向所述被测设备发送所述电源开启指令以及所述电源关闭指令,并将所述被测设备开启后的连通信号通过所述信号转换电路210传输至所述上位机。
所述信号转换电路210包括逻辑电平转换芯片211以及RS232接口212;
所述逻辑电平转换芯片211的第一TTL电平输出引脚2111连接所述RS232接口212的第二引脚2121;
所述逻辑电平转换芯片211的第一RS232电平输入引脚2112连接所述RS232接口212的第三引脚2122;
所述逻辑电平转换芯片211的第二RS232电平输入引脚2113以及第二TTL电平输入引脚2114接地;
所述RS232接口212的第五引脚2123接地。
图3是本发明实施例2提供的另一种开关机测试电路的结构示意图。
该开关机测试电路200中,所述控制电路220包括微控制器221;
所述微控制器221的第一异步收发引脚2211连接所述逻辑电平转换芯片211的第一TTL电平输入引脚2114;
所述微控制器221的第二异步收发引脚2212连接所述逻辑电平转换芯片211的第一RS232电平输出引脚2115。
本发明实施例中,所述微控制器221包括GD32F205xx系列单片机,例如GD32F205RGT6单片机,这里不做限定。
图4是本发明实施例2提供的第三种开关机测试电路的结构示意图。
该开关机测试电路200还包括与所述控制电路220连接的时钟电路240;
所述时钟电路240用于为所述控制电路220提供时钟信号。
所述时钟电路240包括有源晶振器241、电阻242以及电容243;
所述有源晶振器241的第三引脚通过所述电阻242连接至所述微控制器221的振荡器引脚2213;
所述有源晶振器241的第四引脚连接驱动电源,并通过电容243接地;
所述有源晶振器241的第二引脚接地。
实施例3
图5是本发明实施例3提供的一种信号转换电路的电路结构示意图。
该信号转换电路500包括逻辑电平转换芯片510以及RS232接口520;
其中,该逻辑电平转换芯片510的型号为SM3232AE,在该逻辑电平转换芯片510的1号引脚与3号引脚之间连接有电容C16;在该逻辑电平转换芯片510的4号引脚与5号引脚之间连接有电容C15;而逻辑电平转换芯片510的11号引脚即为第一TTL电平输入引脚,该11号引脚通过电阻R35连接至微控制器的异步收发引脚;10号引脚即为第二TTL电平输入引脚,该10号引脚接地;该12号引脚即为第一RS232电平输出引脚,该12号引脚通过电阻R36连接至微控制器的异步收发引脚;在该逻辑电平转换芯片510的16号引脚与2号引脚之间连接有电容C19,该16号引脚连接驱动电源VCC,并通过电容C20接地;该15号引脚接地;6号引脚通过电容C18接地;8号引脚接地。
其中,该RS232接口包括有9个引脚,2号引脚通过电阻R34连接至逻辑电平转换芯片510的14号引脚,也即逻辑电平转换芯片510的第一TTL电平输出引脚;该RS232接口的3号引脚通过电阻R33连接至逻辑电平转换芯片510的13号引脚,也即逻辑电平转换芯片510的第一RS232电平输入引脚。
图6是本发明实施例3提供的一种时钟电路的电路结构示意图。
该时钟电路600包括有源晶振器610,其中,该有源晶振器610为12MHz的有源晶振。该有源晶振器610的2号引脚接地;3号引脚通过电阻R10连接至微控制器的振荡器引脚,为微控制器提供振荡信号;该有源晶振器610的4号引脚连接驱动电源VCC,并通过电容C1222接地。
实施例4
图7是本发明实施例4提供的一种开关机测试***的结构示意图。
该开关机测试***700包括上位机710,以及上述实施例中所述的开关机测试电路720。
本发明实施例中,上位机710在接收到输入的开关机次数以及开关机间隔后生成相应的控制信号发送至所述开关机测试电路720;所述开关机测试电路720根据所述控制信号中的所述开关机次数以及所述开关机间隔向被测设备发送电源开启指令以及电源关闭指令,并将所述被测设备开启后的连通信号传输至所述上位机710;所述上位机710记录接收到的所述连通信号的次数,为所述被测设备的开关机成功次数。
本发明实施例中,该上位机710包括电脑等计算机设备,在上位机710中可以设置有应用程序,通过该应用程序提供开关机次数以及所述开关机间隔的输入界面,从而生成相应的控制信号发送至开关机测试电路720。并且还可以通过应用程序接收被测设备的连通信号,从而根据连通信号的通断判断被测设备在接收电源开启指令或电源关闭指令是否成功开启被测设备或关闭被测设备,并且,还统计被测设备的开关机次数。并且,在连接有多个被测设备时,还可以在上位机中选择进行测试的被测设备。
本发明实施例中,上位机710还在接收到所述连通信号后,控制所述开关机测试电路720立即发送所述电源关闭指令。
本发明实施例中,上位机710还在经过所述开关机间隔未接收到所述连通信号时,控制所述开关机测试电路720停止发送所述电源开启指令以及所述电源关闭指令。其中,该开关机间隔应不小于被测设备正常开机时间,例如被测设备的正常开机时间为60秒时,该开关机间隔可以设置为80秒,以便被测设备可以正常开启,用户通过上位机710可以调整开关机间隔以及开关机次数,这里不做限定。其中,该上位机710还可以通过网络连接线的方式连接至被测设备,从而获取被测设备开启后的连通信号,这里不做限定。
本发明实施例中,该上位机包括存储器和处理器,存储器可用于存储计算机程序,处理器通过运行所述计算机程序。存储器可包括存储程序区和存储数据区,其中,存储程序区可存储操作***、至少一个功能所需的应用程序(比如声音播放功能、图像播放功能等)等;存储数据区可存储根据上位机的使用所创建的数据(比如音频数据、电话本等)等。此外,存储器可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他易失性固态存储器件。
本实施例还提供了一种计算机存储介质,用于储存上述上位机中使用的计算机程序。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,也可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,附图中的流程图和结构图显示了根据本发明的多个实施例的装置、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,结构图和/或流程图中的每个方框、以及结构图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的***来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本发明各个实施例中的各功能模块或单元可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或更多个模块集成形成一个独立的部分。
所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是智能手机、个人计算机、服务器、或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (10)

1.一种开关机测试电路,其特征在于,包括信号转换电路、与所述信号转换电路连接的控制电路,以及与所述控制电路连接的至少一个测试接口;
所述信号转换电路用于连接上位机,接收上位机发送的控制信号,并将所述控制信号转换为预设逻辑电平;
所述控制电路用于接收转换后的所述控制信号,根据所述控制信号中的开关机次数以及开关机间隔向至少一个所述测试接口传输电源开启指令以及电源关闭指令;
至少一个所述测试接口用于连接被测设备,向所述被测设备发送所述电源开启指令以及所述电源关闭指令,并将所述被测设备开启后的连通信号通过所述信号转换电路传输至所述上位机。
2.根据权利要求1所述的开关机测试电路,其特征在于,所述信号转换电路包括逻辑电平转换芯片以及RS232接口;
所述逻辑电平转换芯片的第一TTL电平输出引脚连接所述RS232接口的第二引脚;
所述逻辑电平转换芯片的第一RS232电平输入引脚连接所述RS232接口的第三引脚;
所述逻辑电平转换芯片的第二RS232电平输入引脚以及第二TTL电平输入引脚接地;
所述RS232接口的第五引脚接地。
3.根据权利要求2所述的开关机测试电路,其特征在于,所述控制电路包括微控制器;
所述微控制器的第一异步收发引脚连接所述逻辑电平转换芯片的第一TTL电平输入引脚;
所述微控制器的第二异步收发引脚连接所述逻辑电平转换芯片的第一RS232电平输出引脚。
4.根据权利要求3所述的开关机测试电路,其特征在于,所述微控制器包括GD32F205xx系列单片机。
5.根据权利要求3所述的开关机测试电路,其特征在于,还包括与所述控制电路连接的时钟电路;
所述时钟电路用于为所述控制电路提供时钟信号。
6.根据权利要求5所述的开关机测试电路,其特征在于,所述时钟电路包括有源晶振器、电阻以及电容;
所述有源晶振器的第三引脚通过所述电阻连接至所述微控制器的振荡器引脚;
所述有源晶振器的第四引脚连接驱动电源,并通过电容接地;
所述有源晶振器的第二引脚接地。
7.一种开关机测试***,其特征在于,包括上位机,以及权利要求1-6中任一项所述的开关机测试电路。
8.根据权利要求7所述的开关机测试***,其特征在于,所述上位机在接收到输入的开关机次数以及开关机间隔后生成相应的控制信号发送至所述开关机测试电路;
所述开关机测试电路根据所述控制信号中的所述开关机次数以及所述开关机间隔向被测设备发送电源开启指令以及电源关闭指令,并将所述被测设备开启后的连通信号传输至所述上位机;
所述上位机将接收到的所述连通信号的次数记录为所述被测设备的开关机成功次数。
9.根据权利要求8所述的开关机测试***,其特征在于,所述上位机在接收到所述连通信号后,控制所述开关机测试电路立即发送所述电源关闭指令。
10.根据权利要求8所述的开关机测试***,其特征在于,所述上位机在经过所述开关机间隔未接收到所述连通信号时,控制所述开关机测试电路停止发送所述电源开启指令以及所述电源关闭指令。
CN202011168379.9A 2020-10-28 2020-10-28 开关机测试电路和开关机测试*** Pending CN111999590A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011168379.9A CN111999590A (zh) 2020-10-28 2020-10-28 开关机测试电路和开关机测试***

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011168379.9A CN111999590A (zh) 2020-10-28 2020-10-28 开关机测试电路和开关机测试***

Publications (1)

Publication Number Publication Date
CN111999590A true CN111999590A (zh) 2020-11-27

Family

ID=73475187

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011168379.9A Pending CN111999590A (zh) 2020-10-28 2020-10-28 开关机测试电路和开关机测试***

Country Status (1)

Country Link
CN (1) CN111999590A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113360332A (zh) * 2021-07-15 2021-09-07 杭州雾联科技有限公司 一种电源控制***的测试装置

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0663634A2 (en) * 1994-01-14 1995-07-19 Sun Microsystems, Inc. Smart switch
CN1391164A (zh) * 2002-06-04 2003-01-15 威盛电子股份有限公司 计算机主机板开关机测试方法
CN1687859A (zh) * 2005-05-31 2005-10-26 林学声 控制电脑使用时间的装置和方法
CN201267000Y (zh) * 2008-04-29 2009-07-01 比亚迪股份有限公司 手机开关机测试电路
CN102339119A (zh) * 2011-07-14 2012-02-01 广州美电贝尔电业科技有限公司 一种电源智能监控装置
CN103970627A (zh) * 2013-02-06 2014-08-06 深圳市杰和科技发展有限公司 一种计算机电源自动开关测试***及方法
CN105225586A (zh) * 2015-11-05 2016-01-06 哈尔滨工业大学(威海) 数字电路多功能芯片模拟器及其使用方法
CN106354592A (zh) * 2016-08-17 2017-01-25 天津市英贝特航天科技有限公司 一种计算机自动开关机测试装置
CN107423680A (zh) * 2017-06-06 2017-12-01 广西师范大学 基于fpga的人脸识别装置
CN108206707A (zh) * 2018-04-02 2018-06-26 深圳智微电子科技有限公司 一种电力线载波通信单元的频偏测试***和方法
CN208257806U (zh) * 2018-04-02 2018-12-18 深圳智微电子科技有限公司 一种电力线载波通信单元的频偏测试***
CN109618364A (zh) * 2018-12-26 2019-04-12 华立科技股份有限公司 终端上行通讯模块检测***及检测方法
CN210954727U (zh) * 2019-09-26 2020-07-07 武汉境明瑞吉信息科技有限公司 一种汽车组合仪表自动开关机测试装置

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0663634A2 (en) * 1994-01-14 1995-07-19 Sun Microsystems, Inc. Smart switch
CN1391164A (zh) * 2002-06-04 2003-01-15 威盛电子股份有限公司 计算机主机板开关机测试方法
CN1687859A (zh) * 2005-05-31 2005-10-26 林学声 控制电脑使用时间的装置和方法
CN201267000Y (zh) * 2008-04-29 2009-07-01 比亚迪股份有限公司 手机开关机测试电路
CN102339119A (zh) * 2011-07-14 2012-02-01 广州美电贝尔电业科技有限公司 一种电源智能监控装置
CN103970627A (zh) * 2013-02-06 2014-08-06 深圳市杰和科技发展有限公司 一种计算机电源自动开关测试***及方法
CN105225586A (zh) * 2015-11-05 2016-01-06 哈尔滨工业大学(威海) 数字电路多功能芯片模拟器及其使用方法
CN106354592A (zh) * 2016-08-17 2017-01-25 天津市英贝特航天科技有限公司 一种计算机自动开关机测试装置
CN107423680A (zh) * 2017-06-06 2017-12-01 广西师范大学 基于fpga的人脸识别装置
CN108206707A (zh) * 2018-04-02 2018-06-26 深圳智微电子科技有限公司 一种电力线载波通信单元的频偏测试***和方法
CN208257806U (zh) * 2018-04-02 2018-12-18 深圳智微电子科技有限公司 一种电力线载波通信单元的频偏测试***
CN109618364A (zh) * 2018-12-26 2019-04-12 华立科技股份有限公司 终端上行通讯模块检测***及检测方法
CN210954727U (zh) * 2019-09-26 2020-07-07 武汉境明瑞吉信息科技有限公司 一种汽车组合仪表自动开关机测试装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
陈学东 等: "《多足步行机器人运动规划与控制》", 30 June 2006 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113360332A (zh) * 2021-07-15 2021-09-07 杭州雾联科技有限公司 一种电源控制***的测试装置

Similar Documents

Publication Publication Date Title
CN102087606B (zh) 一种fpga配置文件更新装置
KR100905795B1 (ko) 단일 커넥터로 uart 및 usb 통신을 지원하는 휴대용단말기 및 그 동작 방법
US7554351B2 (en) Chip burning system for burning chips of motherboard
US20070077791A1 (en) Method for controlling pluggable port on interface board of communication device and interface board
JPH10503866A (ja) 複数の異なるホストコンピュータと使用の可搬型コンピュータキーボード
KR20120123507A (ko) 장비의 리부트 이유를 기록하는 장치 및 방법
US20180356865A1 (en) Data storage device
CN108809617A (zh) 一种时延补偿方法及终端
CN112069008A (zh) 设备调试信息获取方法、装置和设备调试信息生成方法
CN111949285B (zh) 一种扩展芯片固件升级方法、装置、设备及存储介质
CN111999590A (zh) 开关机测试电路和开关机测试***
CN111756858B (zh) 嵌入式设备的远程开发处理***、方法及装置
CN101739322B (zh) 嵌入式***的测试装置及方法
US20080163012A1 (en) Apparatus for Configuring a USB PHY to Loopback Mode
CN107315607A (zh) 一种驱动自适应加载***
KR100205847B1 (ko) 모드 설정회로를 구비한 정보처리 장치
CN101359311A (zh) 在***装置和主机之间建立序列传输信道的方法
CN114253784A (zh) 芯片测试模式的配置方法、装置、soc芯片及电子设备
CN116539992A (zh) 存储设备在位稳定状态检测装置、方法、逻辑模块及介质
CN116340230A (zh) 一种硬盘扩展装置及方法
US8307126B2 (en) Output pin expansion using shift register receiving data bit each software counted clock for parallel output strobe
CN101833063B (zh) 对spi控制芯片进行测试的方法及装置
CN106934081B (zh) 磁盘驱动器模拟方法和装置
KR102256988B1 (ko) 복수개의 모듈들을 구비하는 차량 기기의 업데이트 장치 및 방법
JP2006085652A5 (zh)

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20201127