CN111752059A - 显示面板 - Google Patents

显示面板 Download PDF

Info

Publication number
CN111752059A
CN111752059A CN202010666406.9A CN202010666406A CN111752059A CN 111752059 A CN111752059 A CN 111752059A CN 202010666406 A CN202010666406 A CN 202010666406A CN 111752059 A CN111752059 A CN 111752059A
Authority
CN
China
Prior art keywords
lines
auxiliary
line
display panel
rows
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010666406.9A
Other languages
English (en)
Other versions
CN111752059B (zh
Inventor
翁嘉鸿
李珉泽
郑圣谚
陈品妏
廖鸿嘉
钟岳宏
徐雅玲
廖烝贤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from TW109107073A external-priority patent/TWI718021B/zh
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN111752059A publication Critical patent/CN111752059A/zh
Application granted granted Critical
Publication of CN111752059B publication Critical patent/CN111752059B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

显示面板包括多个子像素、多条第一、第二扫描线、多条第一、第二数据线、多条第一至第四辅助线。多个子像素排列成在第一方向上排列的多个第一排以及在第二方向上排列的多个第二排。各条第三辅助线电连接一条第二辅助线及与一条第一扫描线电连接的一条第一辅助线。各条第四辅助线电连接一条第二扫描线与一条第一扫描线。各条第三辅助线及其所电连接的第一扫描线之间至少有2n个第二排,各条第三辅助线及其所电连接的第二扫描线之间至少有2n+1个第二排,n为正整数。

Description

显示面板
技术领域
本发明是有关于一种电子装置,且特别是有关于一种显示面板。
背景技术
为了因应电子装置的多种形状需求,显示面板需要借由纵向的辅助线路连接横向的扫描线来使扫描信号以及数据信号由显示面板的同一侧输入。然而,在预充电的情况下,这样的设计架构会导致部分的子像素因电容耦合的影响而产生灰阶变异,使画面表现不佳。举例来说,在预充电为一阶的情况下,第N+1横排中的开关元件在第N横排中的开关元件被关闭前即被开启。若与第N横排电连接的辅助线路经过第N+1横排中的复数个子像素,则所述复数个子像素的电位在第N横排中的开关元件被关闭时被下拉,且所述复数个子像素的电位在第N+1横排中的开关元件被关闭时被再一次下拉,造成所述复数个子像素的亮度与第N+1横排中的其他子像素的亮度不同。
发明内容
本发明提供一种显示面板,其有助于改善电容耦合的影响。
本发明的一实施例提供一种显示面板,其包括多个子像素、多条第一扫描线、多条第二扫描线、多条第一数据线、多条第二数据线、多条第一辅助线、多条第二辅助线、多条第三辅助线以及多条第四辅助线。多个子像素排列成在第一方向上排列的多个第一排以及在与第一方向相交的第二方向上排列的多个第二排。多条第一扫描线以及多条第二扫描线在第二方向上交替排列并分别与多个第二排电连接。多条第一数据线以及多条第二数据线在第一方向上交替排列。在任两个相邻的第一排之间有一条第一数据线以及一条第二数据线。多个第二排交替地与多条第一数据线以及多条第二数据线电连接。多条第一辅助线在第二方向上延伸,其中各条第一辅助线与对应的一条第一扫描线电连接。多条第二辅助线在第二方向上延伸,其中各条第一辅助线与相邻的第二辅助线之间有至少一个第一排。各条第三辅助线将一条第一辅助线与相邻的一条第二辅助线电连接。各条第四辅助线将一条第二扫描线与相邻的一条第一扫描线电连接。各条第三辅助线及与其电连接的第一扫描线之间至少有2n个第二排,各条第三辅助线及与其电连接的第二扫描线之间至少有2n+1个第二排,n为正整数。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
附图说明
图1至图3分别是本发明的多个实施例的显示面板的局部上视图。
其中,附图标记:
1、1A:显示面板
AL1:第一辅助线
AL2:第二辅助线
AL3:第三辅助线
AL4:第四辅助线
AL5:第五辅助线
C1、C2、C3、C4、C5:导电通孔
CL、CLA:共用电极线
CTL、CTL1、CTL2、CTL3、CTL4:连接线
D1:第一方向
D2:第二方向
D3:第三方向
DL1:第一数据线
DL2:第二数据线
P:部分
具体实施方式
下面结合附图对本发明的结构原理和工作原理作具体的描述:
本文中所提到的方向用语,例如:「上」、「下」、「前」、「后」、「左」、「右」等,仅是参考附图的方向。因此,使用的方向用语是用来说明,而并非用来限制本发明。
在附图中,各图式示出的是特定实施例中所使用的方法、结构或材料的通常性特征。然而,这些图式不应被解释为界定或限制由这些实施例所涵盖的范围或性质。举例来说,为了清楚起见,各膜层、区域或结构的相对尺寸、厚度及位置可能缩小或放大。
在不同实施例中,相同或相似的元件将采用相同或相似的标号,且将省略其赘述。此外,不同实施例中的特征在没有冲突的情况下可相互组合,且依本说明书或权利要求所作之简单的等效变化与修饰,皆仍属本专利涵盖的范围内。
本说明书或权利要求中提及的「第一」、「第二」等用语仅用以命名分立(discrete)的元件或区别不同实施例或范围,而并非用来限制元件数量上的上限或下限,也并非用以限定元件的制造顺序或设置顺序。此外,一元件/膜层设置在另一元件/膜层上(或上方)可涵盖所述元件/膜层直接设置在所述另一元件/膜层上(或上方),且两个元件/膜层直接接触的情况;以及所述元件/膜层间接设置在所述另一元件/膜层上(或上方),且两个元件/膜层之间存在一或多个元件/膜层的情况。
图1至图3分别是本发明的多个实施例的显示面板的局部上视图。为了简化说明,图1至图3仅示意性示出显示面板中主动元件阵列基板的局部结构。然而,应理解,显示面板的主动元件阵列基板除了所示出的结构之外还可进一步包括其他元件或膜层。此外,除了主动元件阵列基板之外,显示面板还可进一步包括对向基板以及位于主动元件阵列基板与对向基板之间的显示介质层。显示介质层可包括液晶层,但不限于此。显示面板中的对向基板以及显示介质层可参照现有设计,于此省略其赘述。
请参照图1,显示面板1可包括多个子像素SP、多条第一扫描线SL1、多条第二扫描线SL2、多条第一数据线DL1、多条第二数据线DL2、多条第一辅助线AL1、多条第二辅助线AL2、多条第三辅助线AL3以及多条第四辅助线AL4。
多个子像素SP排列成阵列。所述阵列可包括在第一方向D1上排列的多个第一排R1以及在第二方向D2上排列的多个第二排R2。第二方向D2与第一方向D1相交。如图1所示,第二方向D2可与第一方向D1垂直,但不以此为限。图1示意性示出六个第一排R1(如沿第一方向D1排列的第一排R1-1至第一排R1-6)以及六个第二排R2(如沿第二方向D2的反方向排列的第二排R2-1至第二排R2-6),其中各个第一排R1包括间隔排列的六个子像素SP,且各个第二排R2包括间隔排列的六个子像素SP。然而,显示面板1中子像素SP、第一排R1、第二排R2、第一排R1中的子像素SP或第二排R2中的子像素SP等各自的数量或多个子像素SP的排列方式可依需求(如显示面板的形状或解析度等)改变。举例来说,显示面板1还可包括更多个第一排R1或更多个第二排R2,其中这些第一排R1例如沿第一方向D1排列,而这些第二排R2例如沿第二方向D2的反方向排列。
多个子像素SP可包括多个红色子像素R、多个绿色子像素G以及多个蓝色子像素B。在一些实施例中,各个第一排R1中的多个子像素SP可具有相同的颜色,且各个第二排R2中的多个子像素SP可包括在第一方向D1上交替排列的复数个红色子像素R、复数个绿色子像素G以及复数个蓝色子像素B。如图1所示,多个红色子像素R可排列成在第二方向D2上延伸的多个红色排,多个绿色子像素G可排列成在第二方向D2上延伸的多个绿色排,多个蓝色子像素B可排列成在第二方向D2上延伸的多个蓝色排,且多个红色排、多个绿色排以及多个蓝色排在第一方向D1上交替排列。然而,多个子像素SP的颜色种类以及排列方式可依需求改变。
每一个子像素SP可包括一个或多个主动元件(也称作开关元件)SP1以及一个或多个像素电极SP2。主动元件SP1可包括栅极(未示出)、栅极绝缘层(未示出)、半导体层(未示出)、绝缘层(未示出)、源极(未示出)以及与像素电极SP2电连接的漏极(未示出),但不以此为限。主动元件SP1中多个元件的数量及相对设置关系可参照现有设计,于此省略其赘述。
多条第一扫描线SL1以及多条第二扫描线SL2在第二方向D2上交替排列。如图1所示,多个第二排R2中的偶数排(如第二排R2-6、第二排R2-4或第二排R2-2)可位于沿第二方向D2依序排列的第一扫描线SL1与第二扫描线SL2之间,且多个第二排R2中的奇数排(如第二排R2-5或第二排R2-3)可位于沿第二方向D2依序排列的第二扫描线SL2与第一扫描线SL1之间。
多条第一扫描线SL1以及多条第二扫描线SL2分别与多个第二排R2电连接。如图1所示,多个第二排R2中的这些偶数排(如第二排R2-6、第二排R2-4及第二排R2-2)可分别与多条第一扫描线SL1电连接,而多个第二排R2中的这些奇数排(如第二排R2-5、第二排R2-3及第二排R2-1)可分别与多条第二扫描线SL2电连接,且各个第二排R2与一条第一扫描线SL1电连接或与一条第二扫描线SL2电连接。在本文中,第二排R2与扫描线(如第一扫描线SL1或第二扫描线SL2)电连接指的是排列成第二排R2的多个子像素SP(包括复数个红色子像素R、复数个绿色子像素G以及复数个蓝色子像素B)中的多个栅极与扫描线电连接。
多条第一数据线DL1以及多条第二数据线DL2在第一方向D1上交替排列。如图1所示,各个第一排R1可位于沿第一方向D1依序排列的第一数据线DL1与第二数据线DL2之间,且在任两个相邻的第一排R1之间可有一条第一数据线DL1以及一条第二数据线DL2。
多个第二排R2交替地与多条第一数据线DL1以及多条第二数据线DL2电连接。如图1所示,多个第二排R2中的这些偶数排(如第二排R2-6、第二排R2-4及第二排R2-2)可与多条第一数据线DL1电连接,而多个第二排R2中的这些奇数排(如第二排R2-5、第二排R2-3及第二排R2-1)可与多条第二数据线DL2电连接。此外,在各个第一排R1中,位于偶数排的多个子像素SP(如各个第一排R1中由下至上依序数来的第2、4、6个子像素SP)与一条第一数据线DL1电连接,而位于奇数排的多个子像素SP(如各个第一排R1中由下至上依序数来的第1、3、5个子像素SP)与一条第二数据线DL2电连接,且所述奇数排的多个子像素SP以及所述偶数排的多个子像素SP位于所述一条第一数据线DL1与所述一条第二数据线DL2之间。在本文中,第二排R2与多条数据线(如多条第一数据线DL1或多条第二数据线DL2)电连接指的是排列成第二排R2的多个子像素SP(包括复数个红色子像素R、复数个绿色子像素G以及复数个蓝色子像素B)中的多个源极与多条数据线电连接。
多条第一辅助线AL1中的至少一条位于多个子像素SP所排列而成的阵列中。例如,多条第一辅助线AL1中的至少一条可位于两个相邻的第一排R1之间。多条第一辅助线AL1可与多条第一数据线DL1以及多条第二数据线DL2平行设置。在一些实施例中,多条第一辅助线AL1、多条第一数据线DL1以及多条第二数据线DL2可属于同一导电层,即多条第一辅助线AL1可与多条第一数据线DL1以及多条第二数据线DL2设置在同一层上。所述导电层可为金属层。所述金属层可为单层金属层也可为多层金属层的堆迭层。
各条第一辅助线AL1在第二方向D2上延伸,其中各条第一辅助线AL1与对应的一条第一扫描线SL1电连接。在一些实施例中,各条第一辅助线AL1可包括在第二方向D2上排列的第一部分P1以及第二部分P2。第一部分P1电连接于一条第一扫描线SL1。举例来说,第一部分P1例如连接至栅极信号端(未示出)且从栅极信号端沿第二方向D2延伸至所述一条第一扫描线SL1,其中第一部分P1靠近所述一条第一扫描线SL1的末端可终止于所述一条第一扫描线SL1的上方并通过至少一导电通孔C1而与所述一条第一扫描线SL1电连接。第二部分P2与第一部分P1间隔开且与第一部分P1电性绝缘。举例来说,第二部分P2可从靠近第一部分P1的末端处沿第二方向D2延伸远离第一部分P1。在一些实施例中,第二部分P2例如连接至直流信号端(未示出),以提供稳压的效果,但不限于此。在另一些实施例中,第二部分P2的电位可以是浮置(floating)的。
图1示意性示出各条第一扫描线SL1与一条第一辅助线AL1电连接。然而,在其他实施例中,各条第一扫描线SL1可与一条以上(即大于一条)的第一辅助线AL1电连接。借由增加各条第一扫描线SL1所电连接的第一辅助线AL1的数量,有助于降低阻抗并提升显示画面的均匀性。
多条第二辅助线AL2中的至少一条位于多个子像素SP所排列而成的阵列中。例如,多条第二辅助线AL2中的至少一条可位于两个相邻的第一排R1之间。多条第二辅助线AL2可与多条第一数据线DL1以及多条第二数据线DL2平行设置。在一些实施例中,多条第一辅助线AL1、多条第二辅助线AL2、多条第一数据线DL1以及多条第二数据线DL2可属于同一导电层,即多条第二辅助线AL2可与多条第一辅助线AL1、多条第一数据线DL1以及多条第二数据线DL2设置在同一层上,但不限于此。
在一些实施例中,多条第二辅助线AL2与多条第一辅助线AL1例如可在第一方向D1上交替地排列,且各条第一辅助线AL1与相邻的第二辅助线AL2之间有至少一个第一排R1。在此架构下,相邻两条第一辅助线AL1之间有复数个第一排R1,且相邻两条第二辅助线AL2之间有复数个第一排R1。图1示意性示出各条第一辅助线AL1与相邻的第二辅助线AL2之间有两个第一排R1(如一个红色排及一个绿色排)。然而,多条第二辅助线AL2与多条第一辅助线AL1的排列方式或各条第一辅助线AL1与相邻的第二辅助线AL2之间的第一排R1的数量可依需求改变。
多条第二辅助线AL2在第二方向D2上延伸。在一些实施例中,各条第二辅助线AL2可包括在第二方向D2上排列的第三部分P3以及第四部分P4。第三部分P3电连接于一条第三辅助线AL3。举例来说,第三部分P3例如连接至栅极信号端(未示出)且从栅极信号端沿第二方向D2延伸至所述一条第三辅助线AL3,其中第三部分P3靠近所述一条第三辅助线AL3的末端可终止于所述一条第三辅助线AL3的上方并通过至少一导电通孔C2而与所述一条第三辅助线AL3电连接。第四部分P4与第三部分P3间隔开且与第三部分P3电性绝缘。举例来说,第四部分P4可从靠近第三部分P3的末端处沿第二方向D2延伸远离第三部分P3。在一些实施例中,第四部分P4例如连接至直流信号端(未示出),以提供稳压的效果,但不限于此。在另一些实施例中,第四部分P4的电位可以是浮置的。
多条第三辅助线AL3中的至少一条位于多个子像素SP所排列而成的阵列中。例如,多条第三辅助线AL3中的至少一条可位于两个相邻的第二排R2之间。多条第三辅助线AL3可与多条第一扫描线SL1以及多条第二扫描线SL2平行设置。举例来说,各条第三辅助线AL3例如可在第一方向D1上延伸,且各条第三辅助线AL3将一条第一辅助线AL1与相邻的一条第二辅助线AL2电连接。具体地,各条第三辅助线AL3例如将一条第一辅助线AL1的第一部分P1与相邻的一条第二辅助线AL2的第三部分P3电连接。
如图1所示,各条第三辅助线AL3靠近所述一条第一辅助线AL1的末端可终止于所述一条第一辅助线AL1的上方并通过至少一导电通孔C3而与所述一条第一辅助线AL1电连接,且各条第三辅助线AL3靠近所述一条第二辅助线AL2的末端可终止于所述一条第二辅助线AL2的上方并通过至少一导电通孔C2而与所述一条第二辅助线AL2电连接。在一些实施例中,多条第三辅助线AL3、多条第一扫描线SL1以及多条第二扫描线SL2可属于同一导电层,且各条第三辅助线AL3例如位于一条第一扫描线SL1与一个第二排R2之间,即多条第三辅助线AL3在垂直于第一方向D1以及第二方向D2的第三方向D3上可不与多条第一扫描线SL1重叠。在另一些实施例中,多条第三辅助线AL3除了不与多条扫描线(包括多条第一扫描线SL1以及多条第二扫描线SL2)属于同一导电层之外,也不与多条数据线(包括多条第一数据线DL1以及多条第二数据线DL2)属于同一导电层,且各条第三辅助线AL3可在第三方向D3上至少部分重叠于一条第一扫描线SL1并与所述一条第一扫描线SL1电性绝缘。
图1示意性示出各条第一辅助线AL1及其所对应的第二辅助线AL2通过一条第三辅助线AL3而电连接,且第一辅助线AL1、第二辅助线AL2以及第三辅助线AL3具有相同的数量。然而,在其他实施例中,各条第一辅助线AL1及其所对应的第二辅助线AL2可通过一条或一条以上的第三辅助线AL3而电连接。举例来说,各条第一辅助线AL1的第一部分P1可通过一条或复数条第三辅助线AL3而与复数条第二辅助线AL2的第三部分P3电连接。或者,各条第二辅助线AL2的第三部分P3可通过一条或复数条第三辅助线AL3而与复数条第一辅助线AL1的第一部分P1电连接。借由增加第一辅助线AL1、第二辅助线AL2以及第三辅助线AL3任一者的数量,有助于降低阻抗并提升显示画面的均匀性。
多条第四辅助线AL4中的至少一条位于多个子像素SP所排列而成的阵列中。例如,多条第四辅助线AL4中的至少一条可位于两个相邻的第一排R1之间。多条第四辅助线AL4可与多条第一扫描线SL1以及多条第二扫描线SL2平行设置。举例来说,各条第四辅助线AL4例如可在第二方向D2上延伸,且各条第四辅助线AL4将一条第二扫描线SL2与相邻的一条第一扫描线SL1电连接。
如图1所示,各条第四辅助线AL4可从对应的一条第一扫描线SL1沿第二方向D2延伸至并终止于相邻的一条第二扫描线SL2。在一些实施例中,多条第四辅助线AL4、多条第一扫描线SL1以及多条第二扫描线SL2可属于同一导电层,且各条第四辅助线AL4与所电连接的一条第一扫描线SL1以及所电连接的一条第二扫描线SL2接触。替代地,多条第四辅助线AL4可不与多条第一扫描线SL1以及多条第二扫描线SL2属于同一导电层,且各条第四辅助线AL4可通过复数个导电通孔(未示出)而与对应的一条第一扫描线SL1以及对应的一条第二扫描线电SL2连接。
图1示意性示出各条第一扫描线SL1以及对应的一条第二扫描线电SL2通过一条第四辅助线AL4而电连接。然而,在其他实施例中,各条第一扫描线SL1以及对应的一条第二扫描线电SL2可通过一条以上的第四辅助线AL4而电连接。借由增加第四辅助线AL4的数量,有助于降低阻抗并提升显示画面的均匀性。
借由第一辅助线AL1与第一扫描线SL1电连接、第三辅助线AL3将第一辅助线AL1与第二辅助线AL2电连接以及第四辅助线AL4将第一扫描线SL1以及对应的第二扫描线电SL2电连接等设计,扫描信号在传递至第三辅助线AL3之前有两个传递路径(包括第一辅助线AL1的第一部分P1以及第二辅助线AL2的第三部分P3),两个传递路径被第三辅助线AL3合并成一个传递路径(在第二方向D2上位于第三辅助线AL3与第一扫描线SL1之间的第一部分P1),而所述一个传递路径再被第四辅助线AL4分成两个传递路径(包括第一扫描线SL1以及第二扫描线电SL2)。如此,两条相邻的第二排R2(如第二排R2-1及第二排R2-2)可在相同时序下接收到扫描信号。借由上述线路设计再搭配第一数据线DL1以及第二数据线DL2的信号输入(数据信号沿第一方向D1依序输出至交替设置的这些第一数据线DL1以及第二数据线DL2),可实现两条数据线半条栅极线(two data lines and half gate line,2DHG)的驱动方式。
为方便说明,第二排R2-1及第二排R2-2的联集以下称作第一单元,第二排R2-3及第二排R2-4的联集以下称作第二单元,且第二排R2-5及第二排R2-6的联集以下称作第三单元。显示面板1可依需求包括更多个单元,且这些单元依序沿第二方向D2的反方向排列。此外,预充电为一阶是指第i+1单元中的开关元件(主动元件SP1)在第i单元中的开关元件未关闭前即开启,而第i+2单元中的开关元件在第i单元中的开关元件关闭后才开启,i为正整数。以i等于1为例,在预充电为一阶的情况下,第二单元中的开关元件在第一单元中的开关元件未关闭前即开启,而第三单元中的开关元件在第一单元中的开关元件关闭后才开启。预充电为二阶是指第i+1单元中的开关元件及第i+2单元中的开关元件在第i单元中的开关元件未关闭前依序开启(第i+1单元中的开关元件比第i+2单元中的开关元件先开启),而第i+3单元中的开关元件在第i单元中的开关元件关闭后才开启。以i等于1为例,在预充电为二阶的情况下,第二单元中的开关元件及第三单元中的开关元件在第一单元中的开关元件未关闭前依序开启,而第四单元(未示出于图1,例如为图2中第二排R2-7及第二排R2-8的联集)中的开关元件在第一单元中的开关元件关闭后才开启。预充电为三阶或三阶以上的情况可依此类推。
在预充电为一阶的情况下,第二单元中的开关元件在第一单元中的开关元件未关闭前开启,若第一单元中传递信号(如扫描信号)的辅助线路经过第二单元中复数个子像素SP,例如第一单元的辅助线路从所述复数个子像素SP之间的区域延伸至第一单元所对应的扫描线的上方,则所述复数个子像素SP的电位(如像素电极SP2的电位)在第一单元的开关元件被关闭时被下拉,且所述复数个子像素的电位在第二单元的开关元件被关闭时被再一次下拉,造成所述复数个子像素SP的亮度与第二单元中的其他子像素SP的亮度不同。
若未设置第三辅助线AL3以及第四辅助线AL4,且第二辅助线AL2的第三部分P3延伸至第二扫描线电SL2并通过导电通孔而与第二扫描线SL2电连接(即通过第一辅助线AL1的第一部分P1以及第二辅助线AL2的第三部分P3来分别将扫描信号独立地传递至第一扫描线SL1及第二扫描线SL2),在预充电为一阶的情况下,由于电连接于第一单元的第一辅助线AL1的第一部分P1经过第二排R2-3的中间两个子像素SP及第二排R2-4的中间两个子像素SP,且电连接于第一单元的第二辅助线AL2的第三部分P3经过第二排R2-3的右边两个子像素SP及第二排R2-4的右边两个子像素SP,因此第二单元中的上述八个子像素SP的亮度会受到电容耦合的影响与第二单元中剩余四个子像素SP的亮度不同。
相较之下,通过设置第三辅助线AL3以及第四辅助线AL4,且电连接于第i单元(如第一单元)的第二辅助线AL2的第三部分P3不经过第i+1单元(如第二单元)中的一个或多个子像素SP的设计,可在预充电为一阶的情况下降低受到电容耦合的影响的子像素SP的数量,例如避免第二排R2-3的右边两个子像素SP及第二排R2-4的右边两个子像素SP受到电容耦合的影响。
根据上述设计,在预充电为n阶的情况下,第三辅助线AL3及与其电连接的第一扫描线SL1之间至少会有n个单元,即各条第三辅助线AL3及与其电连接的第一扫描线SL1之间至少有2n个第二排R2,且各条第三辅助线AL3及与其电连接的第二扫描线SL2之间至少有2n+1个第二排R2,n为正整数。图1示意性示出预充电为一阶的线路设计,其中各条第三辅助线AL3及与其电连接的第一扫描线SL1之间有2个第二排R2,且各条第三辅助线AL3及与其电连接的第二扫描线SL2之间至少有3个第二排R2。然而,在其他实施例中,在预充电为一阶的架构下,各条第三辅助线AL3及与其电连接的第一扫描线SL1之间也可有2个以上(如3个、4个或更多个)的第二排R2,且各条第三辅助线AL3及与其电连接的第二扫描线SL2之间也可有3个以上(如4个、5个或更多个)的第二排R2。
相对于绿色子像素G而言,人眼对于红色子像素R或蓝色子像素B的亮度(或灰阶)变异的感知较低。因此,在一些实施例中,可借由将经过第二单元的至少一条第一辅助线AL1设置在红色排与相邻的一个蓝色排之间,来避免所述耦合效应影响到人眼较容易感知亮度(或灰阶)变异的绿色子像素G。此外,由于第二辅助线AL2的第三部分P3(传递扫描信号的部分)不经过第二单元中的子像素SP,因此可借由将至少一条第二辅助线AL2设置在绿色排与相邻的一个蓝色排之间,来避免绿色子像素G受到电容耦合的影响。替代地,可借由将至少一条第二辅助线AL2设置在绿色排与相邻的一个红色排之间,来避免绿色子像素G受到电容耦合的影响。另外,由于在第一方向D1上位于第四辅助线AL4相邻两侧的两个子像素SP可能受到耦合效应的影响,因此可将第四辅助线AL4中的至少一条设置在一个红色排与相邻的一个蓝色排之间,以避免所述耦合效应影响到人眼较容易感知灰阶变异的绿色子像素G。
在一些实施例中,第一辅助线AL1的第二部分P2可与至少一条第四辅助线AL4在第三方向D3上重叠,且第二部分P2与所述至少一条第四辅助线AL4电性绝缘。借由将第一辅助线AL1的第二部分P2重叠设置在至少一条第四辅助线AL4上方,可提供屏蔽效果,而有助于提升显示品质。
在一些实施例中,多条第四辅助线AL4可为错位排列。所述错位排列指多条第四辅助线AL4可以不规则方式(参见图3)分布在多个子像素SP所排列而成的阵列中,而不是规则地分布在多个子像素SP所排列而成的阵列中。借由错位排列的设计,可避免周期性结构所导致的摩尔纹(Moire pattern)现象,且可降低人眼对于灰阶变异的感知。
根据不同的需求,显示面板1可进一步包括其他元件或膜层。举例来说,显示面板1可进一步包括多条第五辅助线AL5。多条第五辅助线AL5中的至少一条位于多个子像素SP所排列而成的阵列中。例如,多条第五辅助线AL5中的至少一条可位于两个相邻的第一排R1之间。多条第五辅助线AL5可与多条第一数据线DL1以及多条第二数据线DL2平行设置。在一些实施例中,多条第五辅助线AL5、多条第一数据线DL1以及多条第二数据线DL2可属于同一导电层,即多条第五辅助线AL5可与多条第一数据线DL1以及多条第二数据线DL2设置在同一层上。
各条第五辅助线AL5可在第二方向D2上延伸。在一些实施例中,多条第五辅助线AL5例如连接至直流信号端,以提供稳压的效果,但不限于此。在另一些实施例中,多条第五辅助线AL5也可作为修补线路。在又一些实施例中,至少一条第四辅助线AL4可与至少一条第五辅助线AL5在第三方向D3上重叠设置,且所述至少一条第四辅助线AL4与所述至少一条第五辅助线AL5电性绝缘。借由将第五辅助线AL5重叠设置在至少一条第四辅助线AL4上方,可提供屏蔽效果,而有助于提升显示品质。
显示面板1也可进一步包括多条共用电极线CL。多条共用电极线CL中的至少一条位于多个子像素SP所排列而成的阵列中。例如,多条共用电极线CL中的至少一条可位于两个相邻的第二排R2之间。多条共用电极线CL可与多条第一扫描线SL1以及多条第二扫描线SL2平行设置。在一些实施例中,多条共用电极线CL、多条第一扫描线SL1以及多条第二扫描线SL2可属于同一导电层,即多条共用电极线CL可与多条第一扫描线SL1以及多条第二扫描线SL2设置在同一层上。
各条共用电极线CL例如在第一方向D1上延伸,且多条共用电极线CL中的至少一条位于通过第四辅助线AL4而电连接的第一扫描线SL1与第二扫描线SL2之间。在多条共用电极线CL、多条第四辅助线AL4、多条第一扫描线SL1以及多条第二扫描线SL2属于同一导电层的情况下,多条共用电极线CL中的至少一条(如共用电极线CLA)包括在第一方向D1上排列的多个部分P,且多个部分P被复数个第四辅助线AL4间隔开。具体地,在第一方向D1上位于各第四辅助线AL4的相对侧的两个部分P分别与第四辅助线AL4保持距离,以避免与第四辅助线AL4发生短路的情况。在一些实施例中,显示面板1可进一步包括多条连接线(未示出于图1),以将多条共用电极线CL及多条共用电极线CLA电连接。
为方便说明,图3示意性示出显示面板中的多条第一扫描线SL1、多条第二扫描线SL2、多条第四辅助线AL4、多条共用电极线CL、多条共用电极线CLA以及多条连接线CTL,且图3省略示出图1中的多个子像素SP、多条第一数据线SL1、多条第二数据线SL2、多条第一辅助线AL1、多条第二辅助线AL2以及多条第三辅助线AL3。
请参照图3,各条共用电极线CLA例如包括两个第五部分P5以及位于两个第五部分P5之间的至少一个第六部分P6,所述至少一个第六部分P6位于在第一方向D1上相邻的两个第四辅助线AL4之间。图3示意性示出各条共用电极线CLA包括两个第五部分P5以及两个第六部分P6,但不限于此。举例来说,第六部分P6的数量可随着第四辅助线AL4的数量增加而增加,且第六部分P6的数量可随着第四辅助线AL4的数量减少而减少。在图3中,以不同底色表示第五部分P5以及第六部分P6,以便于区分第五部分P5以及第六部分P6。然而,第五部分P5以及第六部分P6可属于同一导电层或可一起形成,但不以此为限。
多条连接线CTL可包括连接线CTL1及连接线CTL2。连接线CTL1及连接线CTL2例如在第一方向D1上分别位于多个子像素(未示出于图3)排列而成的阵列的相对侧,且复数条共用电极线CL以及复数个第五部分P5可借由位于边缘的连接线CTL1或连接线CTL2而电连接。在一些实施例中,连接线CTL1以及连接线CTL2可与共用电极线CL、共用电极线CLA、多条第一扫描线SL1以及多条第二扫描线SL2一起形成,但不以此为限。替代地,连接线CTL1以及连接线CTL2可与多条第一数据线DL1(参见图1)以及多条第二数据线DL2(参见图1)一起形成,且连接线CTL1(或连接线CTL2)通过导电贯孔(未示出)而与对应的共用电极线CL及共用电极线CLA电连接。
在一些实施例中,多条连接线CTL还可包括至少一条连接线CTL3。连接线CTL3例如在第二方向D2上延伸且例如将三个以上的共用电极线CLA中的三个以上的第六部分P6电连接。在一些实施例中,连接线CTL3可将在第二方向D2上排列的所有的第六部分P6电连接,但不限于此。在一些实施例中,连接线CTL3可与多条第一数据线DL1(参见图1)以及多条第二数据线DL2(参见图1)一起形成,且连接线CTL3可通过导电贯孔C4而与对应的共用电极线CL及共用电极线CLA电连接。
在一些实施例中,多条连接线CTL还可包括多条连接线CTL4。各条连接线CTL4例如在第二方向D2上延伸且例如将一条共用电极线CL及相邻的一个第六部分P6电连接,但不限于此。在一些实施例中,各条连接线CTL4可将在第二方向D2上相邻的两个第六部分P6电连接。在一些实施例中,多条连接线CTL4可与多条第一数据线DL1(参见图1)以及多条第二数据线DL2(参见图1)一起形成,且连接线CTL4可通过导电贯孔C5而与对应的共用电极线CLA或共用电极线CL电连接。
请参照图2,显示面板1A与图1的显示面板1的主要差异在于显示面板1A中的辅助线路的设计可进一步适用于预充电为二阶的情况。具体地,在显示面板1A中,在预充电为二阶的情况下,各条第三辅助线AL3及与其电连接的第一扫描线SL1之间至少有4个第二排R2,且各条第三辅助线AL3及与其电连接的第二扫描线SL2之间至少有5个第二排R2。在图2中,为清楚表示对应于第一单元(第二排R2-1及第二排R2-2的联集)及第二单元(第二排R2-3及第二排R2-4的联集)的两条第三辅助线AL3与其他线路之间的相对设置关系,图2还进一步出第二排R2-7及第二排R2-8。然而,依据不同的需求,显示面板1A还可包括更多个第一排R1或更多个第二排R2。适用于预充电三阶以上的线路设计可依此类推,于此省略其赘述。
综上所述,在本发明的实施例中,通过第一辅助线至第四辅助线的设计,可在预充电的情况下降低受到电容耦合的影响的子像素的数量。在一些实施例中,可借由将至少一条第一辅助线设置在红色排与相邻的一个蓝色排之间,将至少一条第二辅助线设置在绿色排与相邻的一个蓝色排或红色排之间或将至少一条第四辅助线设置在一个红色排与相邻的一个蓝色排之间,以避免耦合效应影响到人眼较容易感知灰阶变异的绿色子像素。在一些实施例中,可借由将第一辅助线或第五辅助线重叠设置在至少一条第四辅助线上方,以提供屏蔽效果,进而提升显示品质。在一些实施例中,可借由多条第四辅助线错位排列的设计,来避免周期性结构所导致的摩尔纹现象,且可降低人眼对于灰阶变异的感知。在一些实施例中,可借由增加第一辅助线、第二辅助线、第三辅助线以及第四辅助线任一者的数量,有助于降低阻抗并提升显示画面的均匀性。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。

Claims (20)

1.一种显示面板,其特征在于,包括:
多个子像素,排列成在第一方向上排列的多个第一排以及在与所述第一方向相交的第二方向上排列的多个第二排;
多条第一扫描线以及多条第二扫描线,在所述第二方向上交替排列并分别与所述多个第二排电连接;
多条第一数据线以及多条第二数据线,在所述第一方向上交替排列,其中在任两个相邻的第一排之间有一条第一数据线以及一条第二数据线,且所述多个第二排交替地与所述多条第一数据线以及所述多条第二数据线电连接;
多条第一辅助线,在所述第二方向上延伸,其中各条第一辅助线与对应的一条第一扫描线电连接;
多条第二辅助线,在所述第二方向上延伸,其中各条第一辅助线与相邻的第二辅助线之间有至少一个第一排;
多条第三辅助线,各条第三辅助线将一条第一辅助线与相邻的一条第二辅助线电连接;以及
多条第四辅助线,各条第四辅助线将一条第二扫描线与相邻的一条第一扫描线电连接,其中各条第三辅助线及与其电连接的第一扫描线之间至少有2n个第二排,各条第三辅助线及与其电连接的第二扫描线之间至少有2n+1个第二排,n为正整数。
2.如权利要求1所述的显示面板,其特征在于,其中各条第一辅助线包括第一部分,所述第一部分电连接于一条第一扫描线,其中所述第一部分靠近所述一条第一扫描线的末端终止于所述一条第一扫描线的上方并通过至少一导电通孔而与所述一条第一扫描线电连接。
3.如权利要求2所述的显示面板,其特征在于,其中各条第一辅助线还包括第二部分,所述第一部分与所述第二部分在所述第二方向上排列,所述第二部分与所述第一部分间隔开且与所述第一部分电性绝缘,其中所述第二部分从靠近所述第一部分的所述末端处沿所述第二方向延伸远离所述第一部分。
4.如权利要求3所述的显示面板,其特征在于,其中所述第一部分连接至栅极信号端,且所述第二部分连接至直流信号端。
5.如权利要求3所述的显示面板,其特征在于,其中所述第二部分与至少一条第四辅助线在垂直于所述第一方向以及所述第二方向的第三方向上重叠,且所述第二部分与所述至少一条第四辅助线电性绝缘。
6.如权利要求1所述的显示面板,其特征在于,其中所述多条第一辅助线、所述多条第二辅助线、所述多条第一数据线以及所述多条第二数据线属于同一导电层。
7.如权利要求1所述的显示面板,其特征在于,其中各条第二辅助线包括第三部分,所述第三部分电连接于一条第三辅助线,其中所述第三部分靠近所述一条第三辅助线的末端终止于所述一条第三辅助线的上方并通过至少一导电通孔而与所述一条第三辅助线电连接。
8.如权利要求7所述的显示面板,其特征在于,其中各条第二辅助线还包括第四部分,所述第三部分与所述第四部分在所述第二方向上排列,所述第四部分与所述第三部分间隔开且与所述第三部分电性绝缘,其中所述第四部分从靠近所述第三部分的所述末端处沿所述第二方向延伸远离所述第三部分。
9.如权利要求8所述的显示面板,其特征在于,其中所述第三部分连接至栅极信号端,且所述第四部分连接至直流信号端。
10.如权利要求1所述的显示面板,其特征在于,其中各条第三辅助线在所述第一方向上延伸。
11.如权利要求1所述的显示面板,其特征在于,其中各条第三辅助线通过至少一导电通孔而与对应的一条第一辅助线电连接,且各条第三辅助线通过至少另一导电通孔而与对应的一条第二辅助线电连接。
12.如权利要求1所述的显示面板,其特征在于,其中所述多条第三辅助线、所述多条第一扫描线以及所述多条第二扫描线属于同一导电层,且各条第三辅助线位于一条第一扫描线与一个第二排之间。
13.如权利要求1所述的显示面板,其特征在于,其中各条第三辅助线在垂直于所述第一方向以及所述第二方向的第三方向上至少部分重叠于一条第一扫描线并与所述一条第一扫描线电性绝缘。
14.如权利要求1所述的显示面板,其特征在于,其中所述多个子像素包括多个红色子像素、多个绿色子像素以及多个蓝色子像素,所述多个红色子像素排列成在所述第一方向上排列的多个红色排,所述多个绿色子像素排列成在所述第一方向上排列的多个绿色排,所述多个蓝色子像素排列成在所述第一方向上排列的多个蓝色排,所述多个红色排、所述多个绿色排以及所述多个蓝色排在所述第一方向上交替排列,其中所述多条第一辅助线中的至少一条位于一个红色排与相邻的一个蓝色排之间。
15.如权利要求14所述的显示面板,其特征在于,其中所述多条第二辅助线中的至少一条位于一个绿色排与相邻的一个蓝色排或红色排之间。
16.如权利要求14所述的显示面板,其特征在于,其中所述多条第四辅助线中的至少一条位于一个红色排与相邻的一个蓝色排之间。
17.如权利要求1所述的显示面板,其特征在于,其中所述多条第四辅助线为错位排列。
18.如权利要求1所述的显示面板,其特征在于,还包括:
多条第五辅助线,在所述第二方向上延伸,其中各条第五辅助线位于相邻两第一排之间且连接至直流信号端。
19.如权利要求1所述的显示面板,其特征在于,还包括:
多条共用电极线,其中各条共用电极线在所述第一方向上延伸并位于相邻两个第二排之间,所述多条共用电极线中的至少一条包括在所述第一方向上排列的多个部分,所述多个部分被复数个第四辅助线间隔开,且所述多个部分包括两个第五部分以及位于所述两个第五部分之间的至少一个第六部分,所述至少一个第六部分位于在所述第一方向上相邻的两个第四辅助线之间;以及
多条连接线,将所述多条共用电极线电连接。
20.如权利要求19所述的显示面板,其特征在于,其中所述多条连接线中的至少一条将三个以上的共用电极线中的三个以上的第六部分电连接。
CN202010666406.9A 2019-08-20 2020-07-10 显示面板 Active CN111752059B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962889181P 2019-08-20 2019-08-20
US62/889,181 2019-08-20
TW109107073A TWI718021B (zh) 2019-08-20 2020-03-04 顯示面板
TW109107073 2020-03-04

Publications (2)

Publication Number Publication Date
CN111752059A true CN111752059A (zh) 2020-10-09
CN111752059B CN111752059B (zh) 2022-10-28

Family

ID=72711281

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010666406.9A Active CN111752059B (zh) 2019-08-20 2020-07-10 显示面板

Country Status (2)

Country Link
US (1) US11502114B2 (zh)
CN (1) CN111752059B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11305681A (ja) * 1998-04-17 1999-11-05 Casio Comput Co Ltd 表示装置
CN101477285A (zh) * 2009-02-09 2009-07-08 友达光电股份有限公司 显示装置与均化显示装置的负载效应的方法
CN101487962A (zh) * 2009-01-20 2009-07-22 友达光电股份有限公司 具窄型边框区结构的显示装置与其驱动方法
CN102385200A (zh) * 2010-08-27 2012-03-21 上海天马微电子有限公司 阵列基板及其制作方法、液晶显示面板
CN102629053A (zh) * 2011-08-29 2012-08-08 京东方科技集团股份有限公司 阵列基板及显示装置
KR20140141166A (ko) * 2013-05-31 2014-12-10 엘지디스플레이 주식회사 네로우 베젤 타입 액정표시장치용 어레이 기판 및 이의 제조방법
CN106647073A (zh) * 2016-10-20 2017-05-10 友达光电股份有限公司 主动元件阵列基板

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102007831B1 (ko) * 2012-12-14 2019-08-06 엘지디스플레이 주식회사 네로우 베젤 타입 액정표시장치용 어레이 기판
TWI514225B (zh) 2013-02-07 2015-12-21 Elan Microelectronics Corp 電容式觸控模組
TWI662525B (zh) 2018-02-07 2019-06-11 友達光電股份有限公司 電子裝置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11305681A (ja) * 1998-04-17 1999-11-05 Casio Comput Co Ltd 表示装置
CN101487962A (zh) * 2009-01-20 2009-07-22 友达光电股份有限公司 具窄型边框区结构的显示装置与其驱动方法
CN101477285A (zh) * 2009-02-09 2009-07-08 友达光电股份有限公司 显示装置与均化显示装置的负载效应的方法
CN102385200A (zh) * 2010-08-27 2012-03-21 上海天马微电子有限公司 阵列基板及其制作方法、液晶显示面板
CN102629053A (zh) * 2011-08-29 2012-08-08 京东方科技集团股份有限公司 阵列基板及显示装置
KR20140141166A (ko) * 2013-05-31 2014-12-10 엘지디스플레이 주식회사 네로우 베젤 타입 액정표시장치용 어레이 기판 및 이의 제조방법
CN106647073A (zh) * 2016-10-20 2017-05-10 友达光电股份有限公司 主动元件阵列基板

Also Published As

Publication number Publication date
US20210057449A1 (en) 2021-02-25
CN111752059B (zh) 2022-10-28
US11502114B2 (en) 2022-11-15

Similar Documents

Publication Publication Date Title
US10679535B2 (en) Liquid crystal display panel
CN109904214B (zh) 一种显示面板、包含其的显示装置
CN110060575B (zh) 一种显示面板、包含其的显示装置
CN109671405B (zh) 一种阵列基板、显示面板及其驱动方法
JP5014582B2 (ja) 薄膜トランジスタ表示板
CN111785761A (zh) 一种显示面板及显示装置
US10839763B2 (en) Display device with a reduced size of a bezel area
US8643802B2 (en) Pixel array, polymer stablized alignment liquid crystal display panel, and pixel array driving method
CN107221536A (zh) 阵列基板、异形显示器及显示装置
US20200342802A1 (en) Display Panel And Electronic Device
US9971212B2 (en) Array substrate, liquid crystal display panel, and liquid crystal display
TWI753482B (zh) 顯示面板
US20150002497A1 (en) Liquid crystal display panel and liquid crystal display device
CN212723611U (zh) 显示面板
US10001688B2 (en) Display and pixel structure thereof
CN113406832B (zh) Tft阵列基板及其驱动方法
WO2024113781A1 (zh) 显示面板和显示装置
CN111752059B (zh) 显示面板
US20230134599A1 (en) Display panel and display device
CN212365968U (zh) 像素阵列基板
CN113196371A (zh) 阵列基板及其制备方法、像素驱动方法、显示面板
KR101901339B1 (ko) 액정표시장치
CN111752050A (zh) 显示装置
WO2023201656A1 (zh) 显示面板及显示装置
US20230258989A1 (en) Array substrate and display panel

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant