CN111462698A - 一种像素驱动电路、显示面板及显示装置 - Google Patents
一种像素驱动电路、显示面板及显示装置 Download PDFInfo
- Publication number
- CN111462698A CN111462698A CN202010350169.5A CN202010350169A CN111462698A CN 111462698 A CN111462698 A CN 111462698A CN 202010350169 A CN202010350169 A CN 202010350169A CN 111462698 A CN111462698 A CN 111462698A
- Authority
- CN
- China
- Prior art keywords
- transistor
- circuit
- sub
- pole
- reset
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明提供一种像素驱动电路、显示面板及显示装置,属于显示技术领域。本发明提供的一种像素驱动电路包括数据写入子电路、存储电容、阈值补偿子电路、发光控制子电路和驱动晶体管。数据写入子电路响应于第一扫描信号,用于将数据电压信号传输至存储电容的第一端,并通过存储电容进行存储;阈值补偿子电路响应于第二扫描信号,并将驱动经晶体管的阈值电压写入驱动晶体管的控制极;发光控制子电路响应于第三扫描信号,其用于控制驱动晶体管的驱动电流的输出,以控制发光器件进行发光。本发明提供的像素驱动电路能补偿驱动晶体管的阈值电压,从而提高显示面板中各发光器件的发光均匀性,进而提高显示面板的显示质量。
Description
技术领域
本发明属于显示技术领域,具体涉及一种像素驱动电路、显示面板及显示装置。
背景技术
如图1所示,传统的像素驱动电路包括发光器件L、驱动晶体管Mq,开关晶体管Mk和电容器C,其中,电容器C存储驱动晶体管Mq的阈值电压,电容器C一端连接操作电压Vdd和驱动晶体管Mq的源极,另一端连接开关晶体管Mk的漏极和驱动晶体管Mq的栅极;开关晶体管Mk的栅极连接扫描线S,源极连接数据电压Vdata,漏极连接驱动晶体管Mq的栅极,开关晶体管Mk的通断由扫描线S控制,进而控制数据电压Vdata的输入;驱动晶体管Mq源极连接操作电压Vdd,漏极连接发光器件L的阳极,发光器件L的阴极连接参考电压Vss。数据电压Vdata通过开关晶体管Mk供应到驱动晶体管Mq的栅极,以控制驱动晶体管Mq的通断和电流大小,以控制发光器件L发光及出光强弱。
发光器件L发光时,流经发光器件L的电流IOLED为驱动晶体管Mq对应于栅源电压Vgs的电流,电流IOLED可以由以下公式表示:IOLED=k(Vgs-Vth)2=k(Vdd-Vdata-|Vth|)2。从公式可以看出,在上述的像素驱动电路中,电流IOLED取决于驱动晶体管Mq的阈值电压Vth,因此在驱动晶体管中的阈值电压的变化会导致发光器件L发光不均匀,从而影响显示面板的灰度以及图像质量。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一,提供一种像素驱动电路,其能补偿驱动晶体管的阈值电压,从而提高显示面板中各发光器件的发光均匀性,进而提高显示面板的显示质量。
解决本发明技术问题所采用的技术方案是一种像素驱动电路,包括:
数据写入子电路、存储电容、阈值补偿子电路、发光控制子电路和驱动晶体管;其中,
所述数据写入子电路响应于第一扫描信号,用于将数据电压信号传输至所述存储电容的第一端,并通过所述存储电容进行存储;
所述阈值补偿子电路响应于第二扫描信号,并将所述驱动经晶体管的阈值电压写入所述驱动晶体管的控制极;
所述发光控制子电路响应于第三扫描信号,其用于控制所述驱动晶体管的驱动电流的输出,以控制发光器件进行发光。
本发明提供的像素驱动电路中,由于阈值补偿子电路能够补偿驱动晶体管的阈值电压,从而,将本发明提供的像素驱动电路应用到显示面板,由于显示面板中各个发光器件的驱动晶体管的阈值电压均得到补偿,因此能够大幅度减小不同位置的发光器件的出光差异,从而能够有效提高显示面板中各发光器件的发光均匀性,进而提高显示面板的显示效果。
优选的,本发明提供的像素驱动电路还包括:重置子电路,其响应于所述第一扫描信号,用于重置所述驱动晶体管的阈值电压。
优选的,所述重置子电路包括重置晶体管;其中,
所述重置晶体管第一极连接所述驱动晶体管的第二极,其第二极连接参考电压端,其控制极连接所述第一扫描信号。
优选的,所述数据写入子电路包括第一晶体管,所述第一晶体管的控制极连接所述第一扫描信号,其第一极接收所述数据电压信号,其第二极连接所述存储电容的第一端。
优选的,所述发光控制子电路包括第一电容和第二晶体管;其中,
所述第一电容的第一端连接所述存储电容的第一端,其第二端连接所述驱动晶体管的第二极;
所述第二晶体管的第一极连接第一电源电压端,其第二极连接所述驱动晶体管的第一极,其控制极连接所述第三扫描信号。
优选的,所述阈值补偿子电路包括第三晶体管,其第一极连接所述驱动晶体管的控制极,其第二极连接所述驱动晶体管的第一极,其控制极连接所述第二扫描信号。
优选的,本发明提供的像素驱动电路还包括:感测子电路,其用于感测所述发光器件的老化程度。
优选的,本发明提供的像素驱动电路还包括:重置子电路,所述重置子电路包括重置晶体管,所述重置晶体管的第一极连接所述驱动晶体管的第二极,其第二极连接所述感测子电路,其控制极连接第四扫描信号;所述感测子电路包括:第一开关、第二开关和模数转换单元;
所述第一开关的第一端连接所述重置晶体管的第二极,第二端连接参考电压端;
所述第二开关的第一端连接所述重置晶体管的第二极,第二端连接所述模数转换单元;
所述模数转换单元用于感测所述发光器件的老化程度。
相应地,本发明还提供一种显示面板,包括上述的像素驱动电路。
相应地,本发明还提供一种显示装置,包括上述的显示面板。
附图说明
图1为现有技术中像素驱动电路的示意图;
图2为本实施例提供的像素驱动电路的一种实施例的示意图;
图3为本实施例提供的像素驱动电路的一种实施例的工作时序图;
图4为本实施例提供的像素驱动电路的一种实施例的T2时序的示意图;
图5为本实施例提供的像素驱动电路的一种实施例的T3时序的示意图;
图6为本实施例提供的像素驱动电路的一种实施例的T4时序的示意图;
图7为本实施例提供的像素驱动电路的另一种实施例的示意图;
图8为本实施例提供的像素驱动电路的另一种实施例的工作时序图之一;
图9为本实施例提供的像素驱动电路的另一种实施例的工作时序图之二。
其中附图标记为:1、数据写入子电路;2、阈值补偿子电路;3、发光控制子电路;4、重置子电路;5、感测子电路;M1、第一晶体管;M2、第二晶体管;M3、第三晶体管;M4、驱动晶体管;M5、重置晶体管;C1、第一电容;Cs、存储电容;L1、发光器件;S1、第一开关;S2、第二开关;ADC、模数转换单元;Scan1、第一扫描信号;Scan2、第二扫描信号;Scan3、第三扫描信号;Scan4、第四扫描信号;Vref、参考电源端;VDD、第一电源电压端;VSS、第二电源电压端;Vdata、数据电压信号。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅是本发明的部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
附图中各部件的形状和大小不反映真实比例,目的只是为了便于对本发明实施例的内容的理解。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
本发明实施例中的所采用的晶体管可以为薄膜晶体管或场效应管或其他特性的相同器件,由于采用的晶体管的源极和漏极在一定条件下是可以互换的,所以其源极、漏极从连接关系的描述上是没有区别的。在本发明实施例中,为区分晶体管的源极和漏极,将其中一极称为第一极,另一极称为第二极,栅极称为控制极。此外按照晶体管的特性区分可以将晶体管分为N型和P型,以下实施例中是以晶体管为P型晶体管进行说明的。当采用P型晶体管时,第一极为P型晶体管的源极,第二极为P型晶体管的漏极,栅极输入低电平时,源漏极导通,N型相反。可以想到的是采用晶体管为N型晶体管实现是本领域技术人员可以在没有付出创造性劳动前提下轻易想到的,因此也是在本发明实施例的保护范围内的。
实施例1、
如图2所示,本实施例提供一种像素驱动电路,该像素驱动电路包括数据写入子电路1、存储电容Cs、阈值补偿子电路2、发光控制子电路3和驱动晶体管M4。
具体地,数据写入子电路1响应于第一扫描信号Scan1,数据写入子电路1用于将数据电压信号Vdata传输至存储电容Cs的第一端,并通过存储电容Cs进行存储。阈值补偿子电路2响应于第二扫描信号Scan2,阈值补偿子电路2在响应Scan2后并将驱动经晶体管M4的阈值电压Vth写入驱动晶体管M4的栅极。发光控制子电路3响应于第三扫描信号Scan3,发光控制子电路3用于控制驱动晶体管M4的驱动电流的输出,驱动晶体管M4的驱动电流能够驱动发器件L1发光,从而发光控制子电路3控制驱动晶体管M4的驱动电流以控制发光器件L1进行发光。
本实施例提供的像素驱动电路中,由于阈值补偿子电路3能够补偿驱动晶体管M4的阈值电压,从而将本实施例提供的像素驱动电路应用到显示面板,由于显示面板中各个发光器件L1的驱动晶体管M4的阈值电压均得到补偿,因此能够大幅度减小不同位置的发光器件L1的出光差异,从而能够有效提高显示面板中各发光器件L1的发光均匀性,进而提高显示面板的显示效果。
进一步地,如图2所示,发光控制子电路3可以包括第一电容C1和第二晶体管M2。具体的,第一电容C1的第一端连接存储电容Cs的第一端,第一电容C1的第二端连接驱动晶体管M4的漏极。第二晶体管M2包括源极、漏极和栅极,第二晶体管M2的源极连接第一电源电压端VDD,第二晶体管M2的漏极连接驱动晶体管M4的源极,第二晶体管M2的栅极连接第三扫描信号Scan3。在Scan3的信号驱动下,第一电容C1和第二晶体管M2可以控制驱动晶体管M4的驱动电流的输出,以控制发光器件L1发光及控制发光器件L1的出光强弱。
进一步地,如图2所示,在本实施例像素电路中优选的,还可以包括重置子电路4,重置子电路4响应于第一扫描信号Scan1,重置子电路用于重置驱动晶体管M4的阈值电压。
具体的,如图2所示,重置子电路4可以包括重置晶体管M5。重置晶体管M5包括源极、漏极和栅极。重置晶体管M5的源极连接驱动晶体管M4的漏极,重置晶体管M5的漏极连接参考电压端Vref,重置晶体管M5的栅极连接第一扫描信号Scan1。在需要重置驱动晶体管M4的阈值电压时,可以向重置晶体管M5的栅极输入第一扫描信号Scan1,重置晶体管M5将信号传输至节点S。其中,节点S为重置晶体管M5、发光器件L1的第一端、驱动晶体管M4的漏极、发光控制子电路3中的第一电容C1的第二端的连接点。当然,重置子电路4还可以包括其他类型的结构,在此不做限定。
进一步地,如图2所示,数据写入子电路1可以包括第一晶体管M1,第一晶体管M1包括源极、漏极和栅极。第一晶体管M1的栅极连接第一扫描信号Scan1,第一晶体管M1的源极接收数据电压信号Vdata,第一晶体管M1的源极在不传输数据电压信号时也可以接收参考电压端Vref的信号。第一晶体管M1的漏极连接存储电容Cs的第一端,第一晶体管M1的漏极还连接第一电容C1的第一端。且第一晶体管M1也作为像素驱动电路的开关晶体管,在需要写入数据电压时,向第一晶体管M1的栅极写入Scan1,向其源极写入数据电压信号Vdata,第一晶体管M1打开,数据电压信号Vdata传输至节点A,也即存储电容Cs的第一端,并通过存储电容Cs进行存储。其中,节点A为存储电容Cs的第一端、第一电容C1的第一端以及第一晶体管M1的漏极的连接点。
进一步地,如图2所示,阈值补偿子电路2可以包括第三晶体管M3,第三晶体管M3包括源极、漏极和栅极。第三晶体管M3的源极连接驱动晶体管M4的栅极,第三晶体管M3的漏极连接驱动晶体管M4的源极,第三晶体管M3的栅极连接第二扫描信号Scan2。也就是说,第三晶体管M3将驱动晶体管M4的漏极D节点和栅极G节点短接在一起,若给第三晶体管M3的栅极写入Scan2,则第三晶体管M3将驱动经晶体管M4的阈值电压Vth通过G节点写入驱动晶体管M4的栅极。其中,G节点为存储电压Cs的第二端、第三晶体管M3的源极、驱动晶体管M4的栅极的连接点;D节点为第二晶体管M2的漏极、第三晶体管M3的漏极和驱动晶体管M4的源极的连接点。
进一步地,如图2所述,发光器件L1的第一端连接在驱动晶体管M4的漏极,且连接在第一电容C1的第二端和重置晶体管M5的源极之间(即S节点)。发光器件L1的第二端连接第二电源电压端VSS。
其中,本实施例的像素电路中的驱动晶体管M4的栅极连接G节点,源极连接D节点,漏极连接S节点。其中,G节点为存储电压Cs的第二端、第三晶体管M3的源极、驱动晶体管M4的栅极的连接点;D节点为第二晶体管M2的漏极、第三晶体管M3的漏极和驱动晶体管M4的源极的连接点;S节点为重置晶体管M5、发光器件L1的第一端、驱动晶体管M4的漏极、发光控制子电路3中的第一电容C1的第二端的连接点。
需要说明的是,第一电源电压端VDD始终保持高电平(VGH),参考电源端Vref为低电平(VGL),参考电源端Vref的电压例如可以为0V,参考电源端Vref不能大于发光器件L1的阈值电压。
为了更清楚本实施例中的像素电路具体实现方式,具体结合图2-图6所示,对上述的像素驱动电路的工作过程进行说明。
T1阶段,也即重置阶段,如图2、图3所示,给像素驱动电路写入第一扫描信号Scan1、第二扫描信号Scan2和第三扫描信号Scan3,即第一扫描信号Scan1、第二扫描信号Scan2和第三扫描信号Scan3保持高电平,此时如图2所示,第一晶体管M1、第二晶体管M2、第三晶体管M3、驱动晶体管M4和重置晶体管M4均打开。由于驱动晶体管的漏极节点D与栅极节点G短接一起,节点G和节点D的节点电压都为VDD',由于重置晶体管连接的参考电源端Vref为低电平,因此节点G和节点D的电压不能等于第一电源端VDD的电压。各节点电位关系如下:节点A=Vref、节点G=VDD'、节点D=VDD'、节点S=Vref。
T2阶段,也即阈值电压补偿阶段,如图3、图4所示,给像素驱动电路写入第一扫描信号Scan1、第二扫描信号Scan2,也即给第一扫描信号Scan1、第二扫描信号Scan2为高电平,第三扫描信号Scan3为低电平,此时如图4所示,第一晶体管M1、第三晶体管M3、驱动晶体管M4和重置晶体管M4均打开,第二晶体管M2关闭。此时驱动晶体管M4的栅级节点G、漏级节点D的节点电压处于浮动(Floating)状态,驱动晶体管M4的栅级节点G、漏级节点D通过驱动晶体管M4或重置晶体管M5放电,直至节点G的电压=节点D的电压=参考电源端的Vref+驱动晶体管M4的阈值电压Vth。各节点电位关系如下:节点A=Vref、节点G=节点D=Vref+Vth、节点S=Vref。通过T2阶段实现对驱动晶体管M4的阈值电压的补偿,并将该到电压存储在存储电容Cs中。
T3阶段,也即数据写入(Data in)阶段,如图3、图5所示,给像素驱动电路写入第一扫描信号Scan1,也即第一扫描信号Scan1为高电平,第二扫描信号Scan2、第三扫描信号Scan3为低电平,并将数据电压信号Vdata写入数据写入子电路1,此时如图5所示,第一晶体管M1、驱动晶体管M4和重置晶体管M4均打开,第二晶体管M2、第三晶体管M3关闭。此阶段S节点电位一直为参考电源端的电压Vref,数据写入子电路1中的第一晶体管M1将数据电压信号Vdata传输至A节点,A节点电压抬升了,抬升的电压△V1=Vdata-Vref。存储电容Cs的第一端连接在A节点,其第二端连接在G节点,由于存储电容Cs的耦合作用,G节点电位也抬升了,且实际抬升的电压△V1=Vdata-Vref,各节点电位关系如下:A节点=Vdata,G节点=D节点=Vdata-Vref+Vref+Vth,S节点=Vref。驱动晶体管M4的栅极电压Vgs=Vdata-Vref+Vref+Vth-Vref,也即为Vdata-Vref+Vth。
T4阶段,也即发光(Light on)阶段,如图3、图6所示,给像素驱动电路写入第三扫描信号Scan3,也即第三扫描信号Scan3为高电平,第一扫描信号Scan1、第二扫描信号Scan2为低电平,并将数据电压信号Vdata写入数据写入子电路1,此时如图6所示,驱动晶体管M4和第二晶体管M2均打开,第一晶体管M1、第三晶体管M3和重置晶体管M4均关闭。此时A节点、G节点处于浮动(Floating)状态,待像素驱动电路稳定后,节点S的电位为驱动发光器件L1的电压Voled,相比较T3阶段,也即数据写入阶段S节点电位,T4阶段S节点的电位抬升了,且S节点抬升的电压△V2=Voled-Vref,第一电容C1的第一端连接在A节点,其第二端连接在S介电,由于第一电容C1的耦合作用,A节点电位抬升了,且A节点电位抬升的电压△V2=Voled-Vref。同理再由于C1耦合作用G节点电位也抬升了△V2=Voled-Vref,此时G节点电位=(Vdata-Vref)+Vref+Vth+△V2=(Vdata-Vref)+Vref+Vth+Voled-Vref。此时各节点电位关系如下:
A节点=Vdata+Voled-Vref、G节点=(Vdata-Vref)+Vref+Vth_T4+Voled-Vref、D节点=VDD、S节点=Voled。
所以驱动晶体管M4的栅极电压Vgs可以按照下式计算:
Vgs=(Vdata-Vref)+Vref+Vth+Voled-Vref-Voled=(Vdata-Vref)+Vth;
驱动晶体管M4的漏极电压Vds=VDD-Voled;
从而Vgs-Vth=(Vdata-Vref)<Vds=VDD-Voled。
以实际工作中Vdata为12V左右,VDD为24v,Voled为7V左右,Vth为0.5V为例进行说明,由上式可以知驱动晶体管M4在发光阶段(T4)中工作在饱和区域,此时发光器件L1在发光过程中,流入发光器件L1的电流值I可以按照下式计算:
I=1/2·Cox·u·(w/l)(Vgs-Vth)2;
其中,Cox为驱动晶体管M4的栅极绝缘层的单位面积上的电容大小,u为驱动晶体管M4的迁移率,w为驱动晶体管M4的沟道宽度。
又由于Vgs=(Vdata-Vref)+Vth,所以:
I=1/2·Cox·u·(w/l)(Vgs-Vth)2
=1/2·Cox·u·(w/l){(Vdata-Vref)+Vth_T4-Vth_T4}2
=1/2·Cox·u·(w/l)(Vdata-Vref)2
=1/2·Cox·u·(w/l)(Vdata-Vref)2。
由上述发光阶段流入发光器件L1的电流值公式I=1/2·Cox·u·(w/l)(Vdata-Vref)2可知本实施例提供的像素驱动电路有效地补偿驱动晶体管M4的阈值电压。且在像素单元的非工作区间,发光器件L1不会发光,从而能够提高显示面板的对比度,从而提高显示面板的显示质量。
实施例2、
如图7所示,本实施例还提供一种像素驱动电路,该像素驱动电路与实施例1中的像素驱动电路的结构相类似,同样包括:数据写入子电路1、存储电容Cs、阈值补偿子电路2、发光控制子电路3和驱动晶体管M4。其中,数据写入子电路1响应于第一扫描信号Scan1,数据写入子电路1用于将数据电压信号Vdata传输至存储电容Cs的第一端,并通过存储电容Cs进行存储。阈值补偿子电路2响应于第二扫描信号Scan2,阈值补偿子电路2在响应Scan2后并将驱动经晶体管M4的阈值电压Vth写入驱动晶体管M4的栅极。发光控制子电路3响应于第三扫描信号Scan3,发光控制子电路3用于控制驱动晶体管M4的驱动电流的输出,以控制发光器件L1进行发光。且还包括重置子电路4,重置子电路4包括重置晶体管M5,重置晶体管M5的源极连接驱动晶体管M4的漏极,区别在于,本实施例中提供的像素驱动电路还包括感测子电路5,感测子电路5用于感测发光器件L1的老化程度。在本实施例中,重置晶体管M5的响应于第四扫描信号Scan4,重置晶体管M5的控制极连接Scan4,其漏极连接感测子电路5。
进一步地,如图7所述,本实施例提供的像素驱动电路中,感测子电路5可以包括第一开关S1、第二开关S2和模数转换单元ADC。具体的,第一开关S1的第一端连接重置晶体管M5的漏极,第一开关S1的第二端连接参考电压端Vref。第二开关S2的第一端连接重置晶体管M5的漏极,第二开关S2的第二端连接模数转换单元ADC。
若需要仅需进行发光控制无需进行老化感测,则闭合第一开关S1,断开第二开关S1,如图8所示,与实施例1同理,包括四个阶段,分别为重置阶段T1、阈值电压补偿阶段T2、数据写入阶段T3和发光阶段T4,重置晶体管M5所响应的第四扫描信号Scan4的时序同第一扫描信号Scan1,从而同实施例1的原理相同,进行发光控制和阈值补偿。
若需要进行老化感测,则在发光控制时闭合第一开关S1,在进行老化感测时断开第一开关S1并闭合第二开关S2,如图9所示,包括五个阶段,分别为重置阶段T1、阈值电压补偿阶段T2、数据写入阶段T3、发光阶段T4和感测阶段T5。T1-T4的原理同上,此时发光阶段T4的时间可以减少,只要使发光器件L1发光即可,从而可以留出更多时间进行感测阶段T5,且可以减少S节点的电荷损失。T5的时长可以任意设置,例如T5可以在空白(Blank)时间内进行。若闭合第二开关S2,则将模数转换单元ADC接入像素驱动电路,发光器件L1的第一端连接在节点S,数模转换单元ADC可以感测节点S的电压变化,若电压的变化量超过预设在ADC中的变化预设值,则并将电压的变化量输入预设在ADC中的关系表,该关系表为电压的变化量及修正量的关系表,且关系表中包含变化量对应的发光器件L1的老化程度,根据ADC输入的S节点的电压变化量,即可在关系表中查找到对应的电压的修正量,且可得知发光器件L1的老化程度,并将电压的修正量输入至发光器件L1,以修正发光器件L1的发光亮度,从而能够进一步增加显示面板的均匀性。
实施例3、
相应地,本实施例还提供一种显示面板,包括上述的像素驱动电路。显示面板可以为任意形状,且显示面板可以包括各种类型的显示面板,例如有机电致发光(OLED)显示面板。若上述像素驱动电路应用到显示面板中,可有效提高显示面板的显示均一性。
实施例4、
相应地,本实施例还提供一种显示装置,包括上述的显示面板。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
Claims (10)
1.一种像素驱动电路,其特征在于,包括:数据写入子电路、存储电容、阈值补偿子电路、发光控制子电路和驱动晶体管;其中,
所述数据写入子电路响应于第一扫描信号,用于将数据电压信号传输至所述存储电容的第一端,并通过所述存储电容进行存储;
所述阈值补偿子电路响应于第二扫描信号,并将所述驱动经晶体管的阈值电压写入所述驱动晶体管的控制极;
所述发光控制子电路响应于第三扫描信号,其用于控制所述驱动晶体管的驱动电流的输出,以控制发光器件进行发光。
2.根据权利要求1所述的像素驱动电路,其特征在于,还包括:重置子电路,其响应于所述第一扫描信号,用于重置所述驱动晶体管的阈值电压。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述重置子电路包括重置晶体管;其中,
所述重置晶体管第一极连接所述驱动晶体管的第二极,其第二极连接参考电压端,其控制极连接所述第一扫描信号。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入子电路包括第一晶体管,所述第一晶体管的控制极连接所述第一扫描信号,其第一极接收所述数据电压信号,其第二极连接所述存储电容的第一端。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述发光控制子电路包括第一电容和第二晶体管;其中,
所述第一电容的第一端连接所述存储电容的第一端,其第二端连接所述驱动晶体管的第二极;
所述第二晶体管的第一极连接第一电源电压端,其第二极连接所述驱动晶体管的第一极,其控制极连接所述第三扫描信号。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述阈值补偿子电路包括第三晶体管,其第一极连接所述驱动晶体管的控制极,其第二极连接所述驱动晶体管的第一极,其控制极连接所述第二扫描信号。
7.根据权利要求1所述的像素驱动电路,其特征在于,还包括:感测子电路,其用于感测所述发光器件的老化程度。
8.根据权利要求7所述的像素驱动电路,其特征在于,还包括:重置子电路,所述重置子电路包括重置晶体管,所述重置晶体管的第一极连接所述驱动晶体管的第二极,其第二极连接所述感测子电路,其控制极连接第四扫描信号;所述感测子电路包括:第一开关、第二开关和模数转换单元;
所述第一开关的第一端连接所述重置晶体管的第二极,第二端连接参考电压端;
所述第二开关的第一端连接所述重置晶体管的第二极,第二端连接所述模数转换单元;
所述模数转换单元用于感测所述发光器件的老化程度。
9.一种显示面板,其特征在于,包括权利要求1-8任一所述的像素驱动电路。
10.一种显示装置,其特征在于,包括权利要求9所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010350169.5A CN111462698A (zh) | 2020-04-28 | 2020-04-28 | 一种像素驱动电路、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010350169.5A CN111462698A (zh) | 2020-04-28 | 2020-04-28 | 一种像素驱动电路、显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111462698A true CN111462698A (zh) | 2020-07-28 |
Family
ID=71680373
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010350169.5A Pending CN111462698A (zh) | 2020-04-28 | 2020-04-28 | 一种像素驱动电路、显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111462698A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114067722A (zh) * | 2020-08-06 | 2022-02-18 | 深圳市柔宇科技股份有限公司 | 像素驱动电路、显示面板及像素驱动方法 |
TWI802215B (zh) * | 2022-01-11 | 2023-05-11 | 友達光電股份有限公司 | 驅動電路 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103871359A (zh) * | 2012-12-13 | 2014-06-18 | 乐金显示有限公司 | 有机发光显示器 |
CN104732920A (zh) * | 2013-12-24 | 2015-06-24 | 乐金显示有限公司 | 有机发光显示装置 |
CN106991969A (zh) * | 2017-06-09 | 2017-07-28 | 京东方科技集团股份有限公司 | 显示面板、像素的补偿电路和补偿方法 |
CN107369412A (zh) * | 2017-09-05 | 2017-11-21 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示装置 |
CN108109590A (zh) * | 2017-12-11 | 2018-06-01 | 京东方科技集团股份有限公司 | Oled像素驱动电路、其驱动方法、及包括其的显示装置 |
CN108877685A (zh) * | 2018-07-20 | 2018-11-23 | 深圳市华星光电半导体显示技术有限公司 | 一种oled像素驱动电路及oled显示装置 |
US20190139491A1 (en) * | 2017-11-03 | 2019-05-09 | Fitipower Integrated Technology (Shenzhen) Inc. | Driving control circuit for driving pixel driving circuit and display apparatus thereof |
-
2020
- 2020-04-28 CN CN202010350169.5A patent/CN111462698A/zh active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103871359A (zh) * | 2012-12-13 | 2014-06-18 | 乐金显示有限公司 | 有机发光显示器 |
CN104732920A (zh) * | 2013-12-24 | 2015-06-24 | 乐金显示有限公司 | 有机发光显示装置 |
CN106991969A (zh) * | 2017-06-09 | 2017-07-28 | 京东方科技集团股份有限公司 | 显示面板、像素的补偿电路和补偿方法 |
CN107369412A (zh) * | 2017-09-05 | 2017-11-21 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示装置 |
US20190139491A1 (en) * | 2017-11-03 | 2019-05-09 | Fitipower Integrated Technology (Shenzhen) Inc. | Driving control circuit for driving pixel driving circuit and display apparatus thereof |
CN108109590A (zh) * | 2017-12-11 | 2018-06-01 | 京东方科技集团股份有限公司 | Oled像素驱动电路、其驱动方法、及包括其的显示装置 |
CN108877685A (zh) * | 2018-07-20 | 2018-11-23 | 深圳市华星光电半导体显示技术有限公司 | 一种oled像素驱动电路及oled显示装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114067722A (zh) * | 2020-08-06 | 2022-02-18 | 深圳市柔宇科技股份有限公司 | 像素驱动电路、显示面板及像素驱动方法 |
TWI802215B (zh) * | 2022-01-11 | 2023-05-11 | 友達光電股份有限公司 | 驅動電路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113838421B (zh) | 像素电路及其驱动方法、显示面板 | |
CN109887466B (zh) | 像素驱动电路及方法、显示面板 | |
KR102176454B1 (ko) | Amoled 픽셀 구동 회로 및 구동 방법 | |
US10504436B2 (en) | Pixel driving circuits, pixel driving methods and display devices | |
CN109509428B (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
US10755636B2 (en) | Pixel circuit and driving method for the same, display substrate and display device | |
CN104680980B (zh) | 像素驱动电路及其驱动方法、显示装置 | |
CN103198794B (zh) | 像素电路及其驱动方法、有机发光显示面板及显示装置 | |
US9548024B2 (en) | Pixel driving circuit, driving method thereof and display apparatus | |
JP2019028454A (ja) | 有機発光表示装置とその劣化センシング方法 | |
WO2017117940A1 (zh) | 像素驱动电路、像素驱动方法、显示面板和显示装置 | |
CN107808636B (zh) | 一种像素驱动电路及液晶显示装置 | |
CN108777131B (zh) | Amoled像素驱动电路及驱动方法 | |
US20200342812A1 (en) | Pixel driving circuit, driving method thereof, display device | |
CN113129818A (zh) | 电致发光显示装置 | |
US20160232840A1 (en) | Oled display panel with threshold voltage compensation and driving method thereof | |
CN113744683B (zh) | 像素电路、驱动方法和显示装置 | |
WO2020155902A1 (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
CN110556076B (zh) | 像素电路、驱动方法及显示装置 | |
JP2005024698A (ja) | 表示装置およびその駆動方法 | |
CN111540315A (zh) | 像素驱动电路及其驱动方法、显示装置 | |
JP4590831B2 (ja) | 表示装置、および画素回路の駆動方法 | |
CN111105749A (zh) | 像素电路、像素驱动方法和显示装置 | |
CN111462698A (zh) | 一种像素驱动电路、显示面板及显示装置 | |
CN111383598A (zh) | 像素补偿电路及其控制方法、显示驱动装置、显示设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20200728 |
|
RJ01 | Rejection of invention patent application after publication |