CN111431556B - 一种具有校准功能的收发机 - Google Patents

一种具有校准功能的收发机 Download PDF

Info

Publication number
CN111431556B
CN111431556B CN202010522978.XA CN202010522978A CN111431556B CN 111431556 B CN111431556 B CN 111431556B CN 202010522978 A CN202010522978 A CN 202010522978A CN 111431556 B CN111431556 B CN 111431556B
Authority
CN
China
Prior art keywords
digital
signal
analog
low
converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010522978.XA
Other languages
English (en)
Other versions
CN111431556A (zh
Inventor
余岱原
郭哲嘉
邱伟茗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Nanfang Silicon Valley Semiconductor Co.,Ltd.
Original Assignee
Shenzhen Southern Silicon Valley Semiconductor Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Southern Silicon Valley Semiconductor Co ltd filed Critical Shenzhen Southern Silicon Valley Semiconductor Co ltd
Priority to CN202010522978.XA priority Critical patent/CN111431556B/zh
Publication of CN111431556A publication Critical patent/CN111431556A/zh
Application granted granted Critical
Publication of CN111431556B publication Critical patent/CN111431556B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/50Circuits using different frequencies for the two directions of communication
    • H04B1/52Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa
    • H04B1/525Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa with means for reducing leakage of transmitter signal into the receiver

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transceivers (AREA)

Abstract

本申请揭示了一种具有校准功能的收发机,包括芯片以及设置于芯片上的校准电路,校准电路包括第一模数转换器、第一数模转换器以及数位电路;第一模数转换器的输入端连接芯片的发射端,输出端连接数位电路的输入端,用于将接收到的射频信号转换成数字信号,并将数字信号发送至数位电路;数位电路的输出端连接于第一数模转换器的输入端,用于对数字信号进行校准,并将校准后的数字信号发送至第一数模转换器;第一数模转换器用于将校准后的数字信号转换成模拟射频信号,并发出去,通过在芯片上设置第一模数转换器、第一数模转换器以及数位电路,实现无需外接校准工具即可对芯片的射频信号校准,而且电路结构简单,占用面积小。

Description

一种具有校准功能的收发机
技术领域
本申请涉及通信装置技术领域,具体涉及一种具有校准功能的收发机。
背景技术
收发机(transceiver)是将接收以及发射功能集合一起的通信设备,因其自身芯片的限制,在发射及接受信号均难以达到最佳性能,往往需要对其进行校准,但是目前对收发机的校准处理通常是外接一个校准工具来实现,非常不便利;或者在实际中,针对收发机芯片本身设计相应的电路,以保证无需校准即可使用,但在这种情况下,芯片耗能过高且电路设计面积也过大,难以满足实际需求。
发明内容
本申请的主要目的为提供一种芯片面积较小且校准便利的具有校准功能的收发机。
基于上述发明目的,本申请提出一种具有校准功能的收发机,包括芯片以及设置于所述芯片上的校准电路,所述校准电路包括第一模数转换器、第一数模转换器以及数位电路;
所述第一模数转换器的输入端连接于所述芯片的发射端,输出端连接所述数位电路的输入端,用于将接收到的射频信号转换成数字信号,并将所述数字信号发送至所述数位电路;
所述数位电路的输出端连接于所述第一数模转换器的输入端,所述数位电路用于对所述数字信号进行校准处理,并将校准后的数字信号发送至所述第一数模转换器;
所述第一数模转换器用于将所述校准后的数字信号转换成模拟射频信号,并发出去。
进一步地,所述校准电路还包括第一低通滤波器以及第一混频模块;
所述第一低通滤波器输入端连接于所述第一数模转换器的输出端,所述第一低通滤波器输出端连接于所述第一混频模块的输入端,用于将所述第一数模转换器发出的所述模拟射频信号进行滤除干扰处理,并将滤除干扰信号后的模拟射频信号发送至所述第一混频模块;
所述第一混频模块的输出端对接信号发射端,用于将所述滤除干扰信号后的模拟射频信号进行混频处理,并通过所述信号发射端发出去。
进一步地,所述校准电路还包括第二混频模块以及第二低通滤波器;
所述第二混频模块的输入端连接信号接收端,输出端连接于所述第二低通滤波器的输入端,用于接收信号,并将接收到的信号进行混频处理后发送至所述第二低通滤波器;
所述第二低通滤波器的输出端连接至所述芯片的接收端,用于将所述第二混频模块发送的信号进行滤除干扰处理,并发送至所述芯片。
进一步地,所述第一混频模块的输出端连接于所述第二混频模块的输入端,所述第二低通滤波器的输出端通过第一开关连接至所述第一模数转换器的输入端;当所述第一开关接通时,所述数位电路将预设信号发送至所述第一数模转换器,所述预设信号经所述第一数模转换器转换后,依次经过所述第一低通滤波器、第一混频模块、第二混频模块以及第二低通滤波模块处理,并经过所述第一模数转换器转换后回到所述数位电路,以实现所述校准电路的校准测试。
进一步地,所述第二混频模块包括第二混频器以及低噪声放大器;
所述低噪声放大器的输入端连接于所述信号接收端,输出端连接于所述第二混频器的输入端,所述低噪声放大器用于接收信号,并将接收到的信号放大处理后发送至所述第二混频器;
所述第二混频器的输出端连接于所述第二低通滤波器的输入端,用于将所述放大处理后的信号进行混频处理,并发送至所述第二低通滤波器。
进一步地,所述第二混频模块还包括预失真元件,所述预失真元件的输入端连接于所述第一混频模块的输出端,输出端连接于所述第二混频器的输入端,所述预失真元件用于接收所述第一混频模块发出的信号,并对接收到的信号进行预失真处理;
当所述第一开关接通时,所述数位电路将预设信号发送至所述第一数模转换器,所述预设信号经所述第一数模转换器转换后,依次经过所述第一低通滤波器、第一混频模块、预失真元件、第二混频器以及第二低通滤波器处理,并经过所述第一模数转换器转换后回到所述数位电路,以实现所述校准电路的校准测试。
进一步地,所述校准电路还包括第三低通滤波器,所述第一模数转换器通过所述第三低通滤波器连接于所述芯片的发射端;
所述第三低通滤波器用于将接收到的所述射频信号进行滤除干扰处理,并将滤除干扰信号后的射频信号发送至所述第一模数转换器。
进一步地,所述校准电路还包括第二模数转换器以及第二数模转换器,所述第二低通滤波器依次通过所述第二模数转换器、数位电路以及第二数模转换器连接至所述芯片的接收端;
所述第二模数转换器用于将所述第二低通滤波器发送的模拟信号转换成数字信号,并将该数字信号发送至所述数位电路,所述数位电路对该数字信号进行校准后发送至所述第二数模转换器,所述第二数模转换器将校准后的信号发送至所述芯片的接收端。
进一步地,所述第一混频模块的输出端连接于所述第二混频模块的输入端,当所述数位电路发出预设信号至所述第一数模转换器后,所述第一数模转换器将所述预设信号转换成模拟信号,并依次经过所述第一低通滤波器、第一混频模块、第二混频模块以及第二低通滤波器处理后,再经所述第二模数转换器转换回到所述数位电路,以实现所述校准电路的校准测试。
进一步地,还包括第四低通滤波器,所述第四低通滤波器依次通过所述第一模数转换器、数位电路以及第一数模转换器后连接至所述芯片的接收端,且所述第四低通滤波器与所述第一模数转换器之间连接有第二开关,所述第一数模转换器与所述芯片的接收端之间连接有第三开关;
当所述第二开关以及第三开关接通,所述第四低通滤波器将接收到的信号进行滤除干扰处理并发送至所述第一模数转换器,所述第一模数转换器将滤除干扰后的信号进行转换得到数字信号,并发送至所述数位电路,所述数位电路对该数字信号进行校准处理并发送至所述第一数模转换器,所述第一数模转换器将所述校准后的数字信号进行转换得到校准后的模拟信号,并将该模拟信号发送至所述芯片的接收端。
本申请的有益效果:
本申请提出了一种具有校准功能的收发机,通过在芯片上设置第一模数转换器、第一数模转换器以及数位电路,即可以实现对芯片发出的射频信号进行校准处理,无需外接校准工具,而且电路结构简单,占用面积较小,在可校准的前提下有效地减小了芯片的面积。
附图说明
图1 是本申请实施例一中具有校准功能的收发机的校准电路的电路图;
图2 是本申请实施例二中具有校准功能的收发机的校准电路的电路图;
图3 是本申请实施例三中具有校准功能的收发机的校准电路的电路图;
图4 是本申请实施例四中具有校准功能的收发机的校准电路的电路图。
本申请目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
另外,在本申请中如涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。
实施例一:
参照图1,本申请提供的一种具有校准功能的收发机,该收发机用于接收以及发射信号,具体地,该收发机包括芯片以及设置于芯片上的校准电路,该校准电路包括第一模数转换器31-1、第一数模转换器31-2以及数位电路1(Digital);上述第一模数转换器31-1可以为ADC(analog to digital converter),用于将模拟信号转换成数字信号;上述第一数模转换器31-2可以为DAC(Digital to Analog Converter),用于将数字信号转换成模拟信号;上述数位电路1用于通过算法模型对数字信号进行数位处理,从而校正数字信号的参数,进而实现对数字信号校准,例如对发射端的信号进行TX IQ offset校正,即分别对该信号在I offset以及Q offset两个向量方向的偏置进行校正,进而消除直流偏移,或者对放大器预失真以及低通滤波器角补偿等。
具体地,第一模数转换器31-1的输入端连接于芯片的发射端(TX端),输出端连接数位电路1的输入端,第一模数转换器31-1用于将接收到的射频信号转换成数字信号,并将数字信号发送至数位电路1;数位电路1输出端连接于第一数模转换器31-2的输入端,数位电路1用于对数字信号进行校准处理,并将校准后的数字信号发送至第一数模转换器31-2;第一数模转换器31-2用于将校准后的数字信号转换成模拟射频信号,并发出去。
这样在芯片上汇集第一模数转换器31-1、第一数模转换器31-2以及数位电路1,即可以实现对芯片发出的射频信号进行校准处理,无需外接校准工具,而且电路结构简单,占用面积较小,在可校准的前提下有效地减小了芯片的面积。
为了进一步提高收发机的收发信号效果,还可以在上述校准电路中加入低通滤波器(Low Pass Filte,简称LPF)、混频模块等来处理信号。
在一个实施例中,上述校准电路还包括第一低通滤波器21以及第一混频模块;第一低通滤波器21输入端连接于第一数模转换器31-2的输出端,第一低通滤波器21的输出端连接于第一混频模块的输入端,第一混频模块的输出端对接信号发射端,第一低通滤波器21用于将第一数模转换器31-2发出的模拟射频信号进行滤波处理,即对信号进行滤除干扰,并将滤除干扰信号后的模拟射频信号发送至第一混频模块;第一混频模块用于将滤除干扰信号后的模拟射频信号进行混频、放大等处理,并通过信号发射端发出去,此处的混频处理可以是将上述模拟射频信号与本振信号进行混频处理。
本实施例中,上述第一混频模块包括第一混频器41以及放大器,第一混频器41的输入端连接于第一低通滤波器21的输出端,第一混频器41的输出端连接于放大器的输入端,放大器的输出端对接信号发射端,第一混频器41用于将第一低通滤波器21发出的模拟射频信号进行混频处理,并发送至放大器;放大器用于将第一混频器41发出的信号进行放大处理,并通过信号发射端发送出去,其中上述放大器可包括功率放大器42(poweramplifier,PA)以及增益放大器43(Pmgrammable Gain Amplifier,PGA),具体地,第一混频器41的输出端连接增益放大器43的输入端,增益放大器43的输出端连接功率放大器42的输入端,功率放大器42的输出端连接信号发射端。
在一个实施例中,上述所述校准电路还包括第三低通滤波器23,第一模数转换器31-1通过第三低通滤波器23连接于芯片的发射端,该第三低通滤波器23用于将接收到的射频信号进行滤除干扰处理,并将滤除干扰信号后的射频信号发送至第一模数转换器31-1,具体而言,第一模数转换器31-1的输入端连接该第三低通滤波器23的输出端,第三低通滤波器23的输入端连接上述芯片的发射端,这样在视射频信号发送到第一模数转换器31-1之前,可以先经过第三低通滤波器23处理。
当收发机需要发出射频信号时,芯片发射端将射频信号发至第三低通滤波器23,第三低通滤波器23对该射频信号进滤除干扰处理后,将其发送至第一模数转换器31-1,并经过第一模数转换器31-1转换成数字信号,该数字信号通过数位电路1进行校准,校准后的数字信号再经过第一数模转换器31-2转换成模拟信号,然后在通过第一低通滤波器21滤除干扰信号,再经过第一混频模块进行混频处理后,通过信号发射端发出,如此在收发机发出信号之前,即已对信号进行校准,节省了后续需要对信号进行预失真、校正等处理程序。
实施例二:
参照图2,上述校准电路还包括第二混频模块以及第二低通滤波器22,第二混频模块的输入端连接信号接收端,第二混频模块的输出端连接于第二低通滤波器22的输入端,第二低通滤波器22的输出端连接至芯片的接收端(RX端),该第二混频模块用于接收输入信号,并将接收到的输入信号进行混频、放大等处理,然后发送至第二低通滤波器22,第二低通滤波器22用于将第二混频模块发送的信号进行滤除干扰处理,并发送至芯片的接收端。
当收发机接收信号时,第二混频模块通过信号接收端接收到输入信号,然后对该输入信号进行混频处理,再将经过混频后的信号发送至第二低通滤波器22进行处理,滤除干扰信号后再发送至芯片。
在一个实施例中,上述第二混频模块包括第二混频器46以及低噪声放大器44(LNA);其中,低噪声放大器44的输入端连接于信号接收端,低噪声放大器44的输出端连接于第二混频器46的输入端,第二混频器46的输出端连接于第二低通滤波器22的输入端,低噪声放大器44用于接收信号,并将接收到的信号放大处理后发送至第二混频器46,第二混频器46用于将放大处理后的信号进行混频处理,并发送至第二低通滤波器22。
在一个实施例中,为了进一步确保校准电路正常工作,让收发机发出较佳的信号,可先对该校准电路进行测试,具体参照图2,上述第一混频模块的输出端连接于第二混频模块的输入端,第二低通滤波器22的输出端通过第一开关51连接至第一模数转换器31-1的输入端;在收发机刚启动或者在发射信号之前,或者在收发机待机状态时,第一开关51接通,数位电路1将预设信号发送至第一数模转换器31-2,该预设信号可以为弦波信号,预设信号通过第一数模转换器31-2转换成模拟信号后发送至第一低通滤波器21进行滤波处理,然后再发送至第一混频模块进行混频处理,再发送至第二混频模块以再次进行混频处理,再通过第二低通滤波器22进行滤除干扰,然后经过第一模数转换器31-1转换后,回到数位电路1,以此实现校准电路的校准测试,当数位电路1回收到的信号与之前发出的预设信号一致,说明数位电路1的参数准确适合,无需再进行调整,当数位电路1回收到的信号与之前预设信号不一致,例如发出弦波信号,而回收的却是方波信号,说明数位电路1参数不准确,这时需要对数位电路1参数进行调整。
进一步地,上述第二混频模块包括预失真元件45(DPD),该预失真元件45用于对信号进行预失真处理,本实施例中,通过预失真元件45与第一混频模块连接来实现数位电路1的信号回收,具体地,预失真元件45的输入端连接于第一混频模块的输出端,预失真元件45的输出端连接于第二混频器46的输入端,当第一开关51接通,数位电路1将预设信号发送至第一数模转换器31-2,预设信号经第一数模转换器31-2转换后,依次经过第一低通滤波器21、第一混频模块、预失真元件45、第二混频器46以及第二低通滤波器22处理,并经过第一模数转换器31-1转换后回到数位电路1,从而实现校准电路的校准测试。
在另一个实施例中,当上述校准电路包含有上述第三低通滤波器23时,可将第二低通滤波器22的输出端通过第五开关55连接至第三低通滤波器23的输入端,此时可不设置第一开关51,当不设置第一开关51,进行校准测试时,直接接通第五开关55,此时数位电路1发送预设信号至第一数模转换器31-2,预设信号经第一数模转换器31-2转换后,依次经过第一低通滤波器21、第一混频模块、第二混频模块、第二低通滤波器22以及第三低通滤波器23处理,并经过第一模数转换器31-1转换进行转换后回到数位电路1,从而实现校准电路的校准测试,在原校准电路的基础上,于第一模数转换器31-1之前再增加一个低通滤波器,由于信号连续经过两个低通滤波器处理,滤波效果更佳,使得校准测试的结果更加准确。
当然,上述电路结构中可以同时设置上述第一开关51以及第五开关55,当需要进行校准测试时,将第一开关51断开且第五开关55接通,信号流向与前述一致,同样可以实现校准电路的校准测试,当第一开关51接通时第五开关55断开,这时信号流向参考上述不设置第五开关55的校准电路的信号流向,此处不再赘述。
实施例三:
在上述校准电路的基础上可添加一套模数转换器以及数模转换器来实现收发机接收信号的校准,例如在收发机的接收部分,通过该数位电路1来进行自动增益控制(automatic gain control,AGC)进而实现接收机前端和可编程增益放大器的增益。具体参照图3,上述校准电路还包括第二模数转换器32-1以及第二数模转换器32-2,第二低通滤波器22依次通过第二模数转换器32-1、数位电路1以及第二数模转换器32-2连接至芯片的接收端;具体而言,第二低通滤波器22的输出端连接至第二模数转换器32-1的输入端,第二模数转换器32-1的输出端连接数位电路1输入端,数位电路1的输出端连接第二数模转换器32-2的输入端,第二数模转换器32-2的输出端连接芯片的接收端;当收发机接收信号时,第二混频模块接收信号,并对信号进行混频处理,然后发送至第二低通滤波器22,第二低通滤波器22滤除干扰信号后发送至第二模数转换器32-1,第二模数转换器32-1将第二低通滤波器22发送的模拟信号转换成数字信号,并将数字信号发送至数位电路1,数位电路1对数字信号进行校准后发送至第二数模转换器32-2,第二数模转换器32-2将校准后的信号发送至芯片的接收端。如此在不增加数位电路1的前提下,只需添加模数转换器以及数模转换器即可实现收发机发射信号以及接收信号的校准工作,不但制作成本小,而且校准便利。
进一步地,通过上述校准电路结构,还可以实现校准电路的校准测试,具体地,第一混频模块的输出端连接于第二混频模块的输入端,当数位电路1发出预设信号至第一数模转换器31-2后,第一数模转换器31-2将预设信号转换成模拟信号,并依次经过第一低通滤波器21、第一混频模块、第二混频模块以及第二低通滤波器22处理后,再经第二模数转换器32-1转换回到数位电路1,以实现校准电路的校准测试。
进一步地,在此基础上,还可以设置第六开关56来实现校准电路的校准测试,上述第六开关56设置在第二数模转换器32-2以及上述第三低通滤波器23之间,即第二数模转换器32-2的输出端通过第六开关56连接第三低通滤波器23的输入端,当第六开关56接通时,数位电路1发出预设信号至第一数模转换器31-2后,第一数模转换器31-2将预设信号转换成模拟信号,并依次经过第一低通滤波器21、第一混频模块、第二混频模块以及第二低通滤波器22处理后,再经第二模数转换器32-1转换后输入到数位电路1,此时为了进一步提高测试准确性,再次通过数位电路1将该信号发送至第二数模转换器32-2进行转换,然后经过第三低通滤波器23进行滤除干扰信号,然后通过第一模数转换器31-1转换后返回至数位电路1,从而实现校准电路的校准测试。
实施例四:
参照图4,本实施例中,还可以只通过第一模数转换器31-1、数位电路1以及第一数模转换器31-2来实现收发机接收信号部分以及发射信号部分的校准,如在上述实施例一的基础上,通过第二开关52、第三开关53以及第四开关54来实现,具体而言,上述校准电路还包括第四低通滤波器24,第四低通滤波器24依次通过第一模数转换器31-1、数位电路1以及第一数模转换器31-2连接至芯片的接收端,且第四低通滤波器24与第一模数转换器31-1之间连接有第二开关52,第一数模转换器31-2与芯片的接收端之间连接有第三开关53,优选地,当第一数模转换器31-2的输出端还接有上述第一低通滤波器21时,第一数模转换器31-2与第一低通滤波器21之间连接有第四开关54。具体地,上述第四低通滤波器24的输出端通过第二开关52连接第一模数转换器31-1的输入端,第一数模转换器31-2的输出端通过第三开关53连接芯片的接收端,本实施例中,上述第四低通滤波24的输入端还可以接连有第三混频模块,该第三混频模块的结构可与上述第二混频模块的结构一致,同样可包括混频器61、低噪声放大器62等,且在第三混频模块还包括预失真元件63的情况下,可通过预失真元件63与上述第一混频模块连接。
当第二开关52以及第三开关53接通,且在具有第四开关54时,第四开关54断开,第三混频模块接收信号,并对信号进行放大以及混频处理,然后将处理过的信号发送至第四低通滤波器24,第四低通滤波器24将接收到的信号进行滤除干扰处理,并发送至第一模数转换器31-1,第一模数转换器31-1将滤除干扰后的信号进行转换得到数字信号,并发送至数位电路1,数位电路1对数字信号进行校准处理并发送至第一数模转换器31-2,第一数模转换器31-2将校准后的数字信号进行转换得到校准后的模拟信号,并将模拟信号发送至芯片的接收端。这样在收发机的接收部分以及在收发机的发射部分,可共用同一套第一模数转换器31-1、数位电路1以及第一数模转换器31-2来实现信号校准,大大减小芯片的电路布局面积,降低制作成本。
以上所述仅为本申请的优选实施例,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

Claims (7)

1.一种具有校准功能的收发机,其特征在于,包括芯片以及设置于所述芯片上的校准电路,所述校准电路包括第一模数转换器、第一数模转换器以及数位电路;
所述第一模数转换器的输入端连接于所述芯片的发射端,输出端连接所述数位电路的输入端,用于将接收到的射频信号转换成数字信号,并将所述数字信号发送至所述数位电路;
所述数位电路的输出端连接于所述第一数模转换器的输入端,所述数位电路用于对所述数字信号进行校准处理,并将校准后的数字信号发送至所述第一数模转换器;
所述第一数模转换器用于将所述校准后的数字信号转换成模拟射频信号,并发出去;
所述校准电路还包括第一低通滤波器以及第一混频模块;
所述第一低通滤波器输入端连接于所述第一数模转换器的输出端,所述第一低通滤波器输出端连接于所述第一混频模块的输入端,用于将所述第一数模转换器发出的所述模拟射频信号进行滤除干扰处理,并将滤除干扰信号后的模拟射频信号发送至所述第一混频模块;
所述第一混频模块的输出端对接信号发射端,用于将所述滤除干扰信号后的模拟射频信号进行混频处理,并通过所述信号发射端发出去;
所述校准电路还包括第二混频模块以及第二低通滤波器;
所述第二混频模块的输入端连接信号接收端,输出端连接于所述第二低通滤波器的输入端,用于接收信号,并将接收到的信号进行混频处理后发送至所述第二低通滤波器;
所述第二低通滤波器的输出端连接至所述芯片的接收端,用于将所述第二混频模块发送的信号进行滤除干扰处理,并发送至所述芯片;
所述第一混频模块的输出端连接于所述第二混频模块的输入端,所述第二低通滤波器的输出端通过第一开关连接至所述第一模数转换器的输入端;当所述第一开关接通时,所述数位电路将预设信号发送至所述第一数模转换器,所述预设信号经所述第一数模转换器转换后,依次经过所述第一低通滤波器、第一混频模块、第二混频模块以及第二低通滤波模块处理,并经过所述第一模数转换器转换后回到所述数位电路,以实现所述校准电路的校准测试。
2.如权利要求1所述的具有校准功能的收发机,其特征在于,所述第二混频模块包括第二混频器以及低噪声放大器;
所述低噪声放大器的输入端连接于所述信号接收端,输出端连接于所述第二混频器的输入端,所述低噪声放大器用于接收信号,并将接收到的信号放大处理后发送至所述第二混频器;
所述第二混频器的输出端连接于所述第二低通滤波器的输入端,用于将所述放大处理后的信号进行混频处理,并发送至所述第二低通滤波器。
3.如权利要求2所述的具有校准功能的收发机,其特征在于,所述第二混频模块还包括预失真元件,所述预失真元件的输入端连接于所述第一混频模块的输出端,输出端连接于所述第二混频器的输入端,所述预失真元件用于接收所述第一混频模块发出的信号,并对接收到的信号进行预失真处理;
当所述第一开关接通时,所述数位电路将预设信号发送至所述第一数模转换器,所述预设信号经所述第一数模转换器转换后,依次经过所述第一低通滤波器、第一混频模块、预失真元件、第二混频器以及第二低通滤波器处理,并经过所述第一模数转换器转换后回到所述数位电路,以实现所述校准电路的校准测试。
4.如权利要求1所述的具有校准功能的收发机,其特征在于,所述校准电路还包括第三低通滤波器,所述第一模数转换器通过所述第三低通滤波器连接于所述芯片的发射端;
所述第三低通滤波器用于将接收到的所述射频信号进行滤除干扰处理,并将滤除干扰信号后的射频信号发送至所述第一模数转换器。
5.如权利要求1所述的具有校准功能的收发机,其特征在于,所述校准电路还包括第二模数转换器以及第二数模转换器,所述第二低通滤波器依次通过所述第二模数转换器、数位电路以及第二数模转换器连接至所述芯片的接收端;
所述第二模数转换器用于将所述第二低通滤波器发送的模拟信号转换成数字信号,并将该数字信号发送至所述数位电路,所述数位电路对该数字信号进行校准后发送至所述第二数模转换器,所述第二数模转换器用于将校准后的信号发送至所述芯片的接收端。
6.如权利要求5所述的具有校准功能的收发机,其特征在于,所述第一混频模块的输出端连接于所述第二混频模块的输入端,当所述数位电路发出预设信号至所述第一数模转换器后,所述第一数模转换器将所述预设信号转换成模拟信号,并依次经过所述第一低通滤波器、第一混频模块、第二混频模块以及第二低通滤波器处理后,再经所述第二模数转换器转换回到所述数位电路,以实现所述校准电路的校准测试。
7.一种具有校准功能的收发机,其特征在于,包括芯片以及设置于所述芯片上的校准电路,所述校准电路包括第一模数转换器、第一数模转换器、数位电路、第一低通滤波器、第一混频模块、第三混频模块以及第四低通滤波器;
所述第一模数转换器的输入端连接于所述芯片的发射端,输出端连接所述数位电路的输入端,用于将接收到的射频信号转换成数字信号,并将所述数字信号发送至所述数位电路;
所述数位电路的输出端连接于所述第一数模转换器的输入端,所述数位电路用于对所述数字信号进行校准处理,并将校准后的数字信号发送至所述第一数模转换器;
所述第一数模转换器用于将所述校准后的数字信号转换成模拟射频信号;
所述第一低通滤波器输入端连接于所述第一数模转换器的输出端,所述第一低通滤波器输出端连接于所述第一混频模块的输入端,用于将所述第一数模转换器发出的所述模拟射频信号进行滤除干扰处理,并将滤除干扰信号后的模拟射频信号发送至所述第一混频模块;
所述第一混频模块的输出端对接信号发射端,用于将所述滤除干扰信号后的模拟射频信号进行混频处理,并通过所述信号发射端发出去;
所述第四低通滤波器依次通过所述第一模数转换器、数位电路以及第一数模转换器后连接至所述芯片的接收端,且所述第四低通滤波器与所述第一模数转换器之间连接有第二开关,所述第一数模转换器与所述芯片的接收端之间连接有第三开关,所述第一数模转换器与第一低通滤波器之间连接有第四开关,所述第四低通滤波的输入端连接所述第三混频模块的输出端,所述第三混频模块的输入端连接所述第一混频模块的输出端;
当所述第二开关以及第三开关接通且所述第四开关断开时,所述第四低通滤波器将接收到的信号进行滤除干扰处理并发送至所述第一模数转换器,所述第一模数转换器将滤除干扰后的信号进行转换得到数字信号,并发送至所述数位电路,所述数位电路对该数字信号进行校准处理并发送至所述第一数模转换器,所述第一数模转换器将所述校准后的数字信号进行转换得到校准后的模拟信号,并将该模拟信号发送至所述芯片的接收端。
CN202010522978.XA 2020-06-10 2020-06-10 一种具有校准功能的收发机 Active CN111431556B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010522978.XA CN111431556B (zh) 2020-06-10 2020-06-10 一种具有校准功能的收发机

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010522978.XA CN111431556B (zh) 2020-06-10 2020-06-10 一种具有校准功能的收发机

Publications (2)

Publication Number Publication Date
CN111431556A CN111431556A (zh) 2020-07-17
CN111431556B true CN111431556B (zh) 2020-10-09

Family

ID=71555233

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010522978.XA Active CN111431556B (zh) 2020-06-10 2020-06-10 一种具有校准功能的收发机

Country Status (1)

Country Link
CN (1) CN111431556B (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102394679B (zh) * 2011-09-29 2014-07-02 西安空间无线电技术研究所 一种星载多波束天线***发射通道实时校准***和方法
CN102520419A (zh) * 2011-11-22 2012-06-27 航天恒星科技有限公司 一种gnss海洋反射信号接收***及接收方法
US8659457B2 (en) * 2012-03-06 2014-02-25 Xw, Llc. Self-compensating digital-to-analog converter and methods of calibration and operation thereof
CN109474288B (zh) * 2019-01-14 2024-03-15 上海创远仪器技术股份有限公司 基于反相抵消机制提高接收机动态范围的电路结构
CN110518929B (zh) * 2019-07-19 2021-06-04 广州润芯信息技术有限公司 射频接收电路直流失调校准方法、电子设备、介质及装置
CN111181594A (zh) * 2019-12-17 2020-05-19 上海交通大学 基于射频收发芯片的发射本振泄露数字校准***及方法

Also Published As

Publication number Publication date
CN111431556A (zh) 2020-07-17

Similar Documents

Publication Publication Date Title
US7773965B1 (en) Calibrated quadrature very low intermediate frequency receiver
US7522900B2 (en) DC offset correction for use in a radio architecture
US7196579B2 (en) Gain-controlled amplifier, receiver circuit and radio communication device
US8571149B2 (en) Direct conversion RF transceiver for wireless communication
US8369798B2 (en) Linearized transmitter including a power amplifier
US7596185B2 (en) Radio transmitter with variable amplifier units in the baseband section and in the radio-frequency section of the transmission path
CN1536770B (zh) 具有直流偏移补偿功能的直接转换接收器及其补偿方法
US7003263B2 (en) Telecommunications receiver and a transmitter
US8121571B2 (en) Method for second intercept point calibration based on opportunistic reception
CN110708082B (zh) 一种无线通信发射机及发射方法
CN106877943B (zh) 一种使用环回校准的通信收发器及其发射功率的校准方法
JP2021507653A (ja) 局部発振器漏れ検出および消去
CN111245457A (zh) 一种兼容宽窄带信号的零中频接收机及其直流处理方法
CN111431556B (zh) 一种具有校准功能的收发机
TWI698106B (zh) 接收機、發射機及其校正電路
US8269551B2 (en) Complex filter and calibration method
CN110661538B (zh) 低功耗全自动调整宽带接收机射频前端
US20080305759A1 (en) Mixer Circuit
CN116015488A (zh) 射频芯片的接收增益补偿电路及接收增益补偿方法
JP2010232866A (ja) 歪み補償システム
CN116015489A (zh) 片***频信号处理电路及发射功率校准方法
KR100717964B1 (ko) 전류 혼합 방식을 이용한 i/q 변조기 및 이를 이용한직접 변환 방식 무선 통신 송신기
US20110002428A1 (en) Apparatus and method for reducing third-order intermodulation distortion
CN112953577B (zh) 一种射频集成电路、发射机及移动终端
CN112042114B (zh) 一种射频接收机、射频发射机及通信设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 518000 Room 601, block B, garden city digital building, 1079 Nanhai Avenue, Yanshan community, merchants street, Nanshan District, Shenzhen, Guangdong

Patentee after: Shenzhen Nanfang Silicon Valley Semiconductor Co.,Ltd.

Address before: 518000 room 501A, block B, huayuancheng digital building, 1079 Nanhai Avenue, Yuehai street, Nanshan District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen Southern Silicon Valley Semiconductor Co.,Ltd.